JP2008535316A - デジタル時定数トラッキング技術及び装置 - Google Patents

デジタル時定数トラッキング技術及び装置 Download PDF

Info

Publication number
JP2008535316A
JP2008535316A JP2008503020A JP2008503020A JP2008535316A JP 2008535316 A JP2008535316 A JP 2008535316A JP 2008503020 A JP2008503020 A JP 2008503020A JP 2008503020 A JP2008503020 A JP 2008503020A JP 2008535316 A JP2008535316 A JP 2008535316A
Authority
JP
Japan
Prior art keywords
time constant
network
digital time
tracking circuit
predetermined reference
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2008503020A
Other languages
English (en)
Other versions
JP2008535316A5 (ja
Inventor
ロッチフォード,クリス・ジェイ
コポリロ,クレメント・アール
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NXP USA Inc
Original Assignee
NXP USA Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NXP USA Inc filed Critical NXP USA Inc
Publication of JP2008535316A publication Critical patent/JP2008535316A/ja
Publication of JP2008535316A5 publication Critical patent/JP2008535316A5/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H1/00Constructional details of impedance networks whose electrical mode of operation is not specified or applicable to more than one type of network
    • H03H1/02Constructional details of impedance networks whose electrical mode of operation is not specified or applicable to more than one type of network of RC networks, e.g. integrated networks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H2210/00Indexing scheme relating to details of tunable filters
    • H03H2210/04Filter calibration method
    • H03H2210/043Filter calibration method by measuring time constant
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J2200/00Indexing scheme relating to tuning resonant circuits and selecting resonant circuits
    • H03J2200/10Tuning of a resonator by means of digitally controlled capacitor bank

Landscapes

  • Semiconductor Integrated Circuits (AREA)
  • Filters And Equalizers (AREA)
  • Electronic Switches (AREA)
  • Networks Using Active Elements (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

プロセス、電圧及び温度の変動に起因して回路網(414)の時定数偏差を調整して雑音を無くす方法及び装置を提供する。当該装置(400)は、デジタル時定数が回路網(414)の公称時定数に対して相関されるクロック基準手段(404)を備える。相関されたデジタル時定数は、回路網(414)に印加され、そして出力充電/放電波形スイングが、所定の基準電圧と比較される。当該充電/放電波形スイングが基準電圧と一致しない場合、オフセット信号を発生する。オフセット信号が、制御回路(402)に印加され、当該制御回路(402)は、対応の同調信号を発生する。同調信号は、回路網(414)に印加されて、一致が達成されるまで内部部品を増分的又は減分的に調整する。当該装置(400)は、内蔵型で自己試験型のデジタル時定数トラッキング回路として構成されることでき、且つICチップ上に回路網(414)と一緒に統合化されることができる。

Description

[技術分野]
本発明は、一般的に、同調回路網と関連し、より詳細には、高精度の回路網の時定数変動を調整して雑音を無くす(tune out)ことに関する。
[背景]
抵抗−キャパシタ(RC)構成を組み込む回路網は、フィルタ、フェーズ・ロック・ループ、周波数ベースの電流基準回路、及び他のもののような集積回路(IC)応用で広範囲に用いられている。一般的に、RC構成の回路網の時定数は、当該回路網及びその関連の回路の性能の決定要因である。例えば、RC構成の回路網の遅延時間及び帯域幅は、その時定数により直接に影響を受ける。従って、そのような回路網の指定された時定数からのいずれの偏差は、その基本的パラメータ並びにその関連の回路の基本的パラメータに悪影響を与える。回路網の時定数の安定性は、比較的高レベルの精密性能が希望されるとき特に重要である。しかしながら、20%から25%のおおよその範囲の時定数偏差は、IC製造プロセスにおける不整合、IC供給電圧変動、環境温度の変化、及び類似のもののような多数の原因により生じる。
様々な同調スキームが、IC応用での典型的な時定数偏差を補償するため採用されてきた。これらの同調スキームは、時定数値の検出された変動を補正するよう調整(同調)されることができる回路網構成内の能動素子及び/又は回路の使用を含んでいた。他のタイプの同調スキームは、実際の回路網の時定数を模倣し且つ実際の回路網の変動に関して補正基準を与える外部の回路網を使用することに基づいていた。しかしながら、これらのスキームのような同調スキームは、典型的には、外部のアナログ電圧に使用を必要とし、そしてまた一般的に、外部の同調及び較正回路で比較的高い部品点数(part count)を含む。そのようなことで、回路網の達成可能な同調精度は、一般的に、外部の同調及び較正回路の複雑さにより制限される。
従って、製造プロセス、供給電圧変動、温度変化、及び類似のもののような要因により引き起こされ得るRC時定数偏差を自動的に補償する内蔵型(オンチップ)の自己試験能力を提供することが望ましい。その上、外部の回路を必要としない比較的高精度の内蔵型自動同調能力を提供することが望ましい。更に、本発明の他の望ましい特徴及び特性は、添付図面及び前述の技術分野及び背景と関係した以下の詳細な説明及び添付の特許請求の範囲から明らかになるであろう。
本発明は、以下で添付の図面と関係して説明され、そこにおいては、類似の参照番号は、類似の構成要素を示す。
[詳細な説明]
以下の詳細な説明は、本来的に単なる例示であり、本発明、又は本発明の応用及び使用を制限することを意図するものではない。更に、先の技術分野、背景、概要、以下の詳細な説明で提示されるいずれの表現された又は限定された理論により制限される意図はない。
本発明の様々な実施形態は、フィルタのようなRC構成の回路網の時定数偏差を調整して雑音を無くす分野に関する。デジタル時定数は、クロック基準標準から導出され、そして回路網の所望の(公称)時定数と相関される。デジタル時定数は、回路網に適用さ、そしてその結果生じる出力電圧波形スイングが、公称時定数に関する適切な値を表す基準電圧と比較される。出力電圧波形スイングが基準電圧と一致しない場合、回路網内の構成要素は、不一致を補償するよう調整される。上記で説明した試験及び較正構成要素は、回路網と直接に(例えば、チップ上に)統合化されることができる内蔵型自己試験回路として構成されることができる。
基本的RCフィルタ回路網100が、図1の(A)に示されている。この構成において、RCフィルタ回路網100は、典型的には、ロー・パス・フィルタとして、又は積分器回路として機能することができるであろう。図1の(B)は、入力電圧Vinの典型的な波形及びその結果生じる出力波形Voutを示す。出力波形Vout上の点dは、初期放電された回路網についてのVinの最大レベルのほぼ63%の値を表す。出力波形Voutが点dに達するのに経過した時間(t)は、一般的に、RCフィルタ回路網100のRC時定数を表し、そしてRとCとの積に等しい。図1の(C)において、点eは、典型的には、RCフィルタ回路網100の3dB周波数応答を表す。即ち、点eでの利得は、1(ユニティ)(unity)のほぼ70%であり、そして対応の電力出力は、1のほぼ50%である。点eに対応する3dB周波数(fco)は、典型的には、ロー・パス・フィルタ応用に関する上側遮断周波数を表し、そして2πRCの逆数に等しい。
例えば、図1に示されるように、RC時定数は、例えば、電圧対時間の関係、及び周波数応答のような回路網の或る一定の特性に直接影響を与える。従って、RC回路網の適正な機能は、そのR及びCの構成要素の値の安定性に大きく依存する。高精度のRC回路網応用の場合、R及びCの構成要素の安定性は、特に重要である。前に説明したように、IC製造プロセスは、R及びCの構成要素の指定した値に偏差を、そして供給電圧に変動を生じさせることができ、そして環境温度がまた、R及びCの安定性に悪影響を及ぼすことができる。これらのようなRC偏差を補償するため、補正処理を行って、回路網のRC時定数を調整して、その指定された(公称)値を維持することができる。
回路網のRC値を安定化させる方法及び装置の例示的実施形態に従って、デジタル時定数は、水晶発振器のような高精度周波数標準手段から導出される。デジタル時定数は、安定化されるべき回路網の時定数と相関され、そしてデジタル時定数に対する回路網応答が、所定の基準と比較される。基準からの偏差は、変化が回路網の構成要素の中で公称RC時定数を維持するように行われるようにさせる。
この例示的実施形態においてデジタル時定数を導出するため、周波数標準クロックは、係数nにより除算され(n分周され)て、回路網の充電時間と相関されるパルス幅を達成する。例えば、nで除算(n分周)された50%デューティ・サイクル・クロック信号fclkのパルス持続時間tは、次式のように記述することができる。

=(1/2)n/fclk 式(1)

初期放電されてしまった例示的RC回路網について、充電時間tchは、次式のように表すことができる。

ch=RC ln(Vdd−V)/(Vdd−V) 式(2)

ここで、
ddは、供給電圧であり、
は、充電波形の低値であり、
は、充電波形の高値である。
デジタル時定数を回路網の充電時間と相関させるため、式(1)のデジタル時定数は、以下のように、式(2)の充電時間tchに等しいように設定されることができる。

(1/2)n/fclk=RC ln{(Vdd−V)/(Vdd−V)} 式(3)

この例示的実施形態に関して、V=(1/8)Vdd及びV=7/8Vddであると仮定する。従って、式(3)は、次式のように書き直すことができる。

n/2fclk=RC ln(7Vdd/1Vdd) 式(4)

又は、

1/2RC={fclk ln(7)}/n 式(5)

周波数除算器(分周器)nについて回路網出力電圧に関して周波数fovsを求めるため、式(5)の両辺を次のようにπで除算することができ、

ovs=1/2πRC={fclk ln(7)}/nπ 式(6)

そして、式(6)は、nについてfovsに関して解くため、次式のように書き直すことができる。

n={fclk ln(7)}/fovsπ 式(7)

クロック周波数fclk、デジタル時定数(DTC)t及び充電時間tchについての上記で導出した関係は、図2のタイミング図に示されている。クロック信号202(fclk)が、この例では、DTCパルス204を発生するため、4のn係数により除算(分周)されるよう示されている。例示的回路網(図示せず)に印加されるクロック信号202の場合、その結果生じる波形は、(曲線206により表されるように、)DTCパルス204の幅に本質的に等しい充電時間tchでピーク値に達し、そして回路網出力電圧スイングが、(V−V)として示されている。従って、所与の回路網構成について、回路網時定数を決定する所望の公称構成要素値(例えば、R及びC)は、典型的には、図2に示されるような「理想的な」応答関係を与えるであろう。しかしながら、回路網の構成要素に偏差が存在する場合、その結果生じる時定数の変化は、一般的に、図2の所望の関係を変えるであろう。
回路網の時定数変動を補償するため、「同調」装置の例示的実施形態は、調整可能な回路網の出力電圧スイングに測定し、そしてそれを所定の基準電圧と比較する。不一致である場合、一致が達成されるまで回路網時定数を変える論理指令が、発生される。この例示的プロセスは、図3のタイミング図に示され、それは、図2からクロック基準202及びデジタル時定数204を引き継ぐ。しかしながら、図3において、回路網の構成要素(例えば、キャパシタ・アレイ)がその公称値から増大され、そして回路網に所望の速度より遅い速度で充電させる(曲線206(a))と仮定する。そのようにして、電圧スイングVは、基準電圧Vrefと一致しないで、一致信号が発生されない。理解しやすように、この例におけるVrefは、図2における出力電圧スイング(V−V)を表す。
一致信号が存在しない場合、回路網の中の所定の数のキャパシタ・アレイをスイッチで切る(即ち、低減する)論理指令302が発生される。その結果生じる一層速い充電速度(曲線206(b))が、増大した出力電圧スイングVを達成するが、しかしこの例では、増大した出力電圧スイングVは、相変わらず基準電圧Vrefと一致しない。従って、別の所定のステップだけキャパシタ・アレイを低減するため、別の論理指令304が、発生される。この例では、その結果生じる充電曲線206(c)は、基準電圧Vrefと一致する出力電圧スイングVに達し、それにより、論理指令308が同調プロセスを停止することを可能にする出力306を発生する。
図3に示す同調プロセスを実行するよう構成されているデジタル時定数(DTC)トラッキング・システム400の例示的実施形態が、図4にブロック図の形式で示されている。この実施形態においては、制御回路402は、クロック基準モジュール404、クロック分周器モジュール406、論理指令モジュール408、ラッチ・モジュール410、及びプロセッサ412を含む。制御回路402の適正な機能を可能にするアルゴリズムは、典型的には、プロセッサ412により実行される。なお、プロセッサ412は、マイクロプロセッサ、マイクロコントローラ、又はいずれの計算言語で命令を実行することが可能である他の計算装置のうちのいずれのタイプであってもよい。調整可能な(同調可能な)回路網414は、制御回路402と比較器416との間に接続される。回路網414は、典型的には、キャパシタ・アレイ及び/又は抵抗アレイをスイッチで接続し又は切ることにより「同調」されることができるキャパシタ・アレイ及び/又は抵抗アレイを用いて構成される。比較器416は、典型的には、出力電圧スイング信号(Vovs)を回路網414から受け取ることに加えて、基準電圧入力(Vref)及びクロック基準入力(fclk)を有するよう構成される。基準電圧入力Vrefは、典型的には、供給電圧(図示せず)に跨って接続されている高精度抵抗ラダー418から導出される。クロック基準入力fclkは、典型的には、クロック基準モジュール404により供給される。
クロック基準モジュール404は、デジタル時定数の導出において比較的高レベルの精度を維持するため、水晶発振器クロック回路のようないずれの適切な周波数標準手段により実現されることができる。図2及び図3の単純化された図は、クロック信号fclkとDTCとの間の関係を説明する目的のためnが4に等しい分周器を示すが、より現実的なnの値は、100から200までのおおよその範囲にあり、従って、高い精度と高い解像度との組み合わされた便益を提供する。例えば、250kHzで動作するフィルタ回路網は、120の分周器n値を有する30MHzクロック基準手段から導出されるデジタル時定数により較正され得る。
調整可能な回路網414のための適切な構成は、図5に示されるような抵抗及びキャパシタ構成要素の組み合わせを含む。このRCフィルタ414の例示的実施形態においては、抵抗502は、切り替えられるアレイ又は他の抵抗組み合わせのようないずれのタイプの抵抗形態であって、キャパシタ・アレイ504と直列接続された当該いずれのタイプの抵抗形態の単純な表示として示されている。この例では理解しやすいために、唯1つのキャパシタ・アレイ504が同調可能な構成で示されているのに対し、同調可能な抵抗アレイ及び/又は同調可能なキャパシタ・アレイが、応用の指図に応じて用いられ得る。
図5の例示的実施形態においては、キャパシタ・アレイ504は、典型的なロー・パス・フィルタ構成になるよう抵抗502に接続されている。キャパシタ・アレイ504は、全体のキャパシタンス値を増分的に調整することが可能であるよういずれの適切な構成に形成され得る。この例示的実施形態においては、アレイ・キャパシタ504a、504b、504c、504d、504e、504fは、プログラマブル・スイッチ506、508、510、512、514、516のそれぞれを介して回路に接続され、それによりそれらアレイ・キャパシタは、個々にスイッチにより接続され又は切られる。プログラマブル・アレイ・キャパシタ504a−504fの値は、一般的に、比較的狭い増分ステップ(例えば、±3%から±6%のおおよその範囲)に維持しながら、比較的広い帯域幅エクスカーション(excursion)(例えば、±30%又はそれより多い%のおおよその範囲で)を与えるよう選択される。上記で説明したように、この例示的構成は、開示されるデジタル時定数トラッキング・スキームに従ってキャパシタ・アレイ(又は類似に構成された抵抗アレイ)を同調するため用いられ得る多くのあり得る構成のうちの単なる1つである。
図3から図5に示されるような例示的デジタル時定数トラッキング・プロセスの典型的な動作シーケンスが、図6のフロー図600と関係してより十分に説明されることができる。ステップ602において、nに対する値が、クロック分周器モジュール406の中に入力される。ステップ604において、制御回路402は、RC回路網414を較正する前に、デジタル時定数トラッキング回路400(図4)を初期化するよう作動される。ステップ606において、デジタル時定数(DTC)は、典型的には、図3で波形202及び204により示されるように、クロック基準fclk(クロック基準モジュール404)をnで除算(n分周)することにより導出される。ステップ608において、キャパシタ・アレイ504(図5)は、プロセッサ412からプログラマブル・スイッチ506、508、510、512、514、516への指令をプログラミングすることにより最大値に設定されて、アレイ・キャパシタ504a−504fをRC回路網に接続する。そのようにして、合計のアレイ・キャパシタンスは、所望の公称キャパシタンス値より大きくなるよう構成され、それにより同調プロセスは、一方向性であることができ、即ち、個々のアレイ・キャパシタを取り去ることによりキャパシタンスの減分的低減が達成されることができる。
ステップ610において、DTC信号が、回路網414に印加され、そしてその結果生じる出力電圧スイング(Vovs)が、比較器416の入力に印加される(図4)。ステップ612において、出力電圧スイング(Vovs)を基準電圧(Vref)とクロック基準(fclk)レートで比較して、一致が達成されたかどうかを決定する。ラッチ・モジュール410(図4)は、一般的に、RC回路網414に印加されるDTC信号のタイミングを、比較器416により行われる離散的比較測定と同期させるよう構成される。ラッチ・モジュール410はまた、典型的には、DTC信号のための供給電圧と供給電圧(Vref)とを等しくするよう構成される。
RC回路網414に接続されたキャパシタ・アレイ504(図5)の合計値の場合、RC回路網414の出力電圧スイング(Vovs)は、典型的には、図3における充電波形206(a)により表され、その充電波形206(a)は、Vrefより小さいレベルVでピークになる。ステップ614において、比較器416は、一致が達成されなかったことを示す「ノー(否定)」信号を制御回路402に出力する。ステップ616において、制御回路402は、論理指令モジュール408が、例えば、スイッチ506(図5)を開成にして、キャパシタ・アレイ504の合計キャパシタンスを減分的に低減するスイッチング信号(図3における302)を出力することを可能にする。次のサイクルで、後続の出力電圧スイング(Vovs)が、図3における充電波形206(b)により表されるようにレベルVに達する。Vが相変わらずVrefより小さいので、比較器416は、再び、「ノー(否定)」信号を出力し(ステップ614)、そして論理指令モジュール408は、ステップ616において、第2のスイッチング信号(304)を出力する。スイッチング信号304は、例えば、スイッチ506(図5)を開成させて、キャパシタ・アレイ504のキャパシタンスをキャパシタ504bの値だけ更に低減する。その結果、次の出力電圧スイング(Vovs)は、図3における充電波形206(c)により示されるようにレベルVに達する。Vが本質的にVrefに等しい(又はそれより僅かに大きい)ので、比較器416は、ステップ614において「イエス(肯定)」信号を出力し、そして較正プロセスは、図3に示されるように制御回路402の停止信号308を介して終わる。
本明細書で説明される例示的デジタル時定数トラッキング・プロセスは、差動回路網、並びにRC回路網414のようなシングルエンデッド回路網に適用することができることが認められるであろう。例えば、差動DTC入力を受け取る回路網の場合、関連した比較器が、典型的には、対応の差動基準電圧を有するよう構成されるであろう。図2の図面に戻って参照すると、曲線206は、差動構成された回路網の出力電圧スイングと見なすことができる一方、電圧レベルV及びVは、対応の差動基準電圧を表すことができる。また、本明細書で説明される例示的デジタル時定数トラッキング・プロセスは、R、L及び/又はCの構成要素のいずれの組み合わせを有する回路網のようないずれのタイプの時定数依存回路に適用することができることが認められるであろう。
本明細書で説明されるような例示的デジタル時定数トラッキング回路は、例えば、ICチップ上に自給式で組込型の試験及び較正システムとして構成されることができる。そういうことで、DTCトラッキング回路は、回路網を任意の時間に同調/離調するために用いられるばかりでなく、温度及び供給電圧のような環境要因の対応の変動を計算するよう構成されることもできる。更に、DTCトラッキング回路は、近づきつつある耐用命数の終わりの特性を信号で送出することができるであろう抵抗、キャパシタ等の挙動の傾向をモニタリングするよう構成されることができる。
従って、外部電圧又は基準の使用を必要としない改善された時定数同調プロセスを提供することにより、従来技術の欠点を克服した。内蔵型の自己試験較正システムは、正確なデジタル時定数をクロック周波数標準から導出する。デジタル時定数は、較正されるべき同調可能な回路網の公称/所望の時定数と相関される。相関されたデジタル時定数は、同調可能な回路網に適用され、そしてその結果生じる出力電圧スイングは、同調可能な回路網の公称の時定数特性を表す基準電圧と比較される。出力電圧スイングが基準電圧と一致しない場合、同調可能な回路網の構成要素は、一致が達成されるまで、増分的(又は、減分的)に調整される。
同調可能な回路網は、典型的には、論理指令信号により増分的(又は減分的)に調整されることができる少なくとも1つの抵抗及び/又はキャパシタ・アレイを用いて構成される。クロック周波数標準手段は、典型的には、水晶発振器として構成され、一方基準電圧は、典型的には精密な抵抗ラダーから導出される。出力電圧スイングと基準電圧との比較は、典型的には、クロック周波数標準と同期される比較器で実行される。比較器は、一致していない場合同調信号を出力し、また一致が達成されたとき停止信号を出力するよう構成される。制御回路は、典型的には、出力信号を比較器から受け取り、そして回路網の同調の調整を実行又は停止するための論理指令を発生するよう構成される。同調可能な回路網は、シングルエンデッド又は差動であり得て、そして抵抗性素子、容量性素子、誘導性素子、又はこれらの任意の組み合わせから構成され得る。同調可能な回路網は、フィルタ又はいずれのタイプの回路網として構成され得て、その機能は、一般的に、回路網の時定数と関連付けられる。開示された内蔵型自己較正システムは、同調可能な回路網を任意の時点に同調/離調し、環境要因の対応の変動を計算し、且つ耐用命数の終わりの指示に関する構成要素の挙動の傾向をモニタリングするよう構成されることができる。
少なくとも1つの例示的実施形態が上記の詳細な説明で提示されたが、非常に多数の変形が存在することが認められる筈である。また、例示的実施形態は、例示のみであり、そして本発明の範囲、適用性又は構成をいずれにしても制限する意図ではないことが認められるべきである。むしろ、上記の詳細な説明は、当業者に、例示的実施形態を実行するための便利なロード・マップを与えるであろう。様々な変更が、添付の特許請求の範囲に記載された本発明の範囲及びその法的均等物を逸脱することなしに、機能及び構成要素の構成において行うことができることが理解される筈である。
図1の(A)は単純化されたRCフィルタ回路網の概略図であり、図1の(B)は典型的なRC充電/放電波形の図であり、図1の(C)は典型的なRCフィルタの帯域幅のグラフである。 図2は、デジタル時定数の例示的態様のタイミング図である。 図3は、デジタル時定数トラッキング・プロセスの例示的態様のタイミング図である。 図4は、デジタル時定数トラッキング回路の例示的実施形態のブロック図である。 図5は、例示的なシングルエンデッド型の同調可能なRC回路網の概略図である。 図6は、デジタル時定数トラッキング回路の例示的態様のフロー図である。

Claims (20)

  1. 回路網における時定数の変動を調整して雑音を無くす方法であって、
    前記回路網の公称時定数と相関された幅を有するデジタル時定数パルスを導出するステップと、
    前記デジタル時定数パルスを前記回路網を通じて処理し、且つ前記回路網の出力電圧波形を測定するステップと、
    前記出力電圧波形の電圧スイングを所定の基準電圧と各デジタル時定数パルス期間中に比較するステップと、
    前記出力電圧波形の電圧スイングが前記所定の基準電圧に等しくないか又はそれを超えていないとき同調信号を発生し、また前記出力電圧波形の電圧スイングが前記所定の基準電圧に等しいか又はそれを超えているとき停止信号を発生するステップと、
    前記同調信号を前記回路網の時定数を調整するための補償信号に変換するステップと、
    前記出力電圧波形の電圧スイングが実質的に前記所定の基準電圧に等しくなるように前記回路網の時定数を前記補償信号でもって調整するステップと
    を備える方法。
  2. 前記回路網が、シングルエンデッド型か又は差動型である請求項1記載の方法。
  3. 前記回路網が、抵抗性構成要素、容量性構成要素及び誘導性構成要素を備える請求項1記載の方法。
  4. 抵抗−キャパシタ(RC)回路網の時定数の変動を調整して雑音を無くすためのデジタル時定数トラッキング回路であって、
    前記RC回路網の公称時定数と相関されたパルス幅を有するデジタル時定数パルスを発生するよう構成されたクロック基準標準手段と、
    前記RC回路網内の抵抗アレイ及びキャパシタ・アレイであって、前記デジタル時定数パルスを前記クロック基準標準手段から受け取り、前記の受け取られたデジタル時定数パルスと時間的に同期した充電/放電波形を出力するよう構成された抵抗アレイ及びキャパシタ・アレイと、
    前記充電/放電波形を前記RC回路網から第1の入力で受け取り、所定の基準電圧を第2の入力で受け取り、前記充電/放電波形の電圧スイングが前記所定の基準電圧のレベルに等しくないか又はそれを超えないとき同調信号を発生し、また前記充電/放電波形の電圧スイングが前記所定の基準電圧のレベルに等しいか又はそれを超えるとき停止信号を発生するよう構成された比較器と、
    前記同調信号及び停止信号を前記比較器から受け取り、当該受け取られた同調信号に対応する出力同調信号を発生するよう構成された制御回路と、を備え、
    前記出力同調信号を前記RC回路網内の前記抵抗アレイ及びキャパシタ・アレイに印加して、前記充電/放電波形の電圧スイングが実質的に前記所定の基準電圧に等しいように前記RC回路網の時定数を調整する、デジタル時定数トラッキング回路。
  5. 前記クロック基準標準手段が水晶発振器である請求項4記載のデジタル時定数トラッキング回路。
  6. 前記所定の基準電圧が、精密な抵抗ラダーから導出される請求項4記載のデジタル時定数トラッキング回路。
  7. 前記デジタル時定数トラッキング回路が、内蔵型自己試験システムとして構成される請求項4記載のデジタル時定数トラッキング回路。
  8. 前記比較器が、クロック基準標準を第3の入力で受け取り、且つ前記クロック基準標準の周波数に対して同期化されたレートで同調信号又は停止信号を発生するよう構成されている請求項4記載のデジタル時定数トラッキング回路。
  9. 前記RC回路網が、シングルエンデッド型か又は差動型である請求項4記載のデジタル時定数トラッキング回路。
  10. 前記RC回路網が、いずれの時間に調整されるよう構成可能である請求項7記載のデジタル時定数トラッキング回路。
  11. 前記RC回路網の同調変化に対応する環境要因の変動が計算される請求項10記載のデジタル時定数トラッキング回路。
  12. 前記RC回路網の構成要素の挙動の傾向がモニタリングされる請求項11記載のデジタル時定数トラッキング回路。
  13. フィルタ回路網の時定数及び対応の帯域幅を安定化するデジタル時定数トラッキング回路であって、
    前記フィルタ回路網の公称時定数と相関されたパルス幅を有するデジタル時定数パルスを発生するよう構成されたクロック基準標準手段と、
    デジタル時定数パルスを前記クロック基準標準手段から受け取り、当該受け取られたデジタル時定数パルスと時間的に同期した出力電圧波形を発生するよう構成された前記フィルタ回路網内の部品アレイと、
    前記出力電圧波形を前記フィルタ回路網から第1の入力で受け取り、所定の基準電圧を第2の入力で受け取り、前記出力電圧波形の電圧スイングが前記所定の基準電圧のレベルに等しくないか又はそれを超えていないとき同調信号を発生し、また前記出力電圧波形の電圧スイングが前記所定の基準電圧のレベルに等しいか又はそれを超えているとき停止信号を発生するよう構成された比較器と、
    前記同調信号及び停止信号を前記比較器から受け取り、当該受け取られた同調信号に対応する出力同調信号を発生するよう構成された制御回路と、を備え、
    前記出力同調信号を前記フィルタ回路網内の前記部品アレイに印加して、前記出力電圧波形の電圧スイングが実質的に前記所定の基準電圧に等しくなるように前記フィルタ回路網の時定数を調整することにより、前記フィルタ回路の時定数及び対応の帯域幅を安定化させる、デジタル時定数トラッキング回路。
  14. 前記クロック基準標準手段が水晶発振器である請求項13記載のデジタル時定数トラッキング回路。
  15. 前記所定の基準電圧が、精密な抵抗ラダーから導出される請求項13記載のデジタル時定数トラッキング回路。
  16. 前記デジタル時定数トラッキング回路が、内蔵型自己試験システムとして構成される請求項13記載のデジタル時定数トラッキング回路。
  17. 前記比較器が、クロック基準標準を第3の入力で受け取り、前記クロック基準標準の周波数に同期化されたレートで同調信号又は停止信号を発生するよう構成されている請求項13記載のデジタル時定数トラッキング回路。
  18. 前記フィルタ回路網が、シングルエンデッド型か又は差動型である請求項13記載のデジタル時定数トラッキング回路。
  19. 前記フィルタ回路網が、抵抗性構成要素、容量性構成要素及び誘導性構成要素を備える請求項13記載のデジタル時定数トラッキング回路。
  20. 前記フィルタ回路網の同調変化に対応する環境要因の変動が計算される請求項16記載のデジタル時定数トラッキング回路。
JP2008503020A 2005-03-25 2006-03-10 デジタル時定数トラッキング技術及び装置 Pending JP2008535316A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/089,963 US7190213B2 (en) 2005-03-25 2005-03-25 Digital time constant tracking technique and apparatus
PCT/US2006/008741 WO2006104671A1 (en) 2005-03-25 2006-03-10 A digital time constant tracking technique and apparatus

Publications (2)

Publication Number Publication Date
JP2008535316A true JP2008535316A (ja) 2008-08-28
JP2008535316A5 JP2008535316A5 (ja) 2009-04-23

Family

ID=37034601

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008503020A Pending JP2008535316A (ja) 2005-03-25 2006-03-10 デジタル時定数トラッキング技術及び装置

Country Status (5)

Country Link
US (1) US7190213B2 (ja)
JP (1) JP2008535316A (ja)
CN (1) CN101124721A (ja)
TW (1) TW200641568A (ja)
WO (1) WO2006104671A1 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102006005778A1 (de) * 2006-02-03 2007-08-16 Atmel Germany Gmbh Verfahren und Schaltung zum Ableichen eines RC-Gliedes
EP1962420B1 (en) * 2007-02-23 2010-04-07 STMicroelectronics Srl High-precision calibration circuit calibrating an adjustable capacitance of an integrated circuit having a time constant depending on said capacitance
CN102426416B (zh) * 2011-09-05 2014-04-09 广东电网公司电力科学研究院 控制对象频域幅值特性辩识方法和装置
CN104782047B (zh) * 2012-10-31 2018-06-19 迪尔阿扣基金两合公司 压电键感测电路以及用于测试该压电键感测电路的方法
US9065324B2 (en) * 2013-10-23 2015-06-23 Taiwan Semiconductor Manufacturing Company, Ltd. Electronic device with PVT delay compensation and related method
EP2930647B1 (en) * 2014-04-11 2018-08-08 Nxp B.V. Contactless communication device with receiver input voltage stabilization
CN109794405A (zh) * 2019-02-18 2019-05-24 河南中医药大学 高强度聚焦超声信号校准电路
US11393533B1 (en) 2021-02-12 2022-07-19 Micron Technology, Inc. Estimating resistance-capacitance time constant of electrical circuit

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02283115A (ja) * 1989-04-24 1990-11-20 Nec Corp アクティブフィルタ
JPH03209910A (ja) * 1989-10-06 1991-09-12 Hitachi Ltd フィルタ時定数制御機能を備えたフィルタ回路
JP2000004143A (ja) * 1998-06-17 2000-01-07 Nec Corp アナログデータ処理装置
JP2003516083A (ja) * 1999-11-30 2003-05-07 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ プロセス、電圧、および温度に対してフィルタ回路を自動的に同調させる方法および回路

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5416438A (en) * 1992-03-18 1995-05-16 Nec Corporation Active filter circuit suited to integration on IC chip
US5663675A (en) * 1995-06-07 1997-09-02 American Microsystems, Inc. Multiple stage tracking filter using a self-calibrating RC oscillator circuit
US5914633A (en) * 1997-08-08 1999-06-22 Lucent Technologies Inc. Method and apparatus for tuning a continuous time filter
FR2775141B1 (fr) * 1998-02-19 2002-10-11 Sgs Thomson Microelectronics Dispositif d'etalonnage de constantes de temps
US6259311B1 (en) * 1998-12-23 2001-07-10 Agere Systems Guardian Corp. Method and apparatus for tuning filters
EP1158303A1 (en) * 2000-05-25 2001-11-28 Semiconductor Ideas to The Market (ItoM) BV A circuit for measuring absolute spread in capacitors implemented in planary technology
SE519372C2 (sv) * 2001-03-09 2003-02-18 Nat Semiconductor Corp Metod och krets för filtertrimning
DE10156027B4 (de) * 2001-11-15 2012-02-09 Globalfoundries Inc. Abgleichbare Filterschaltung
US6677814B2 (en) * 2002-01-17 2004-01-13 Microtune (San Diego), Inc. Method and apparatus for filter tuning
US6803813B1 (en) * 2003-04-22 2004-10-12 National Semiconductor Corporation Time constant-based calibration circuit for active filters

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02283115A (ja) * 1989-04-24 1990-11-20 Nec Corp アクティブフィルタ
JPH03209910A (ja) * 1989-10-06 1991-09-12 Hitachi Ltd フィルタ時定数制御機能を備えたフィルタ回路
JP2000004143A (ja) * 1998-06-17 2000-01-07 Nec Corp アナログデータ処理装置
JP2003516083A (ja) * 1999-11-30 2003-05-07 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ プロセス、電圧、および温度に対してフィルタ回路を自動的に同調させる方法および回路

Also Published As

Publication number Publication date
WO2006104671A1 (en) 2006-10-05
CN101124721A (zh) 2008-02-13
US20060214725A1 (en) 2006-09-28
TW200641568A (en) 2006-12-01
US7190213B2 (en) 2007-03-13

Similar Documents

Publication Publication Date Title
US7477098B2 (en) Method and apparatus for tuning an active filter
JP2008535316A (ja) デジタル時定数トラッキング技術及び装置
US6842710B1 (en) Calibration of integrated circuit time constants
US8659362B2 (en) Relaxation oscillator circuit with reduced sensitivity of oscillation frequency to comparator delay variation
JP5280449B2 (ja) 基準周波数生成回路、半導体集積回路、電子機器
US20080191794A1 (en) Method and apparatus for tuning an active filter
CN107040257B (zh) 锁相环带宽控制电路及方法
US20090045880A1 (en) Digital Controlled Oscillator
US20050168294A1 (en) Highly stable integrated time reference
US9019018B2 (en) Integrated circuit with an internal RC-oscillator and method for calibrating an RC-oscillator
US7411381B2 (en) Circuit calibration using a time constant
US10868544B2 (en) Digitally reconfigurable ultra-high precision internal oscillator
US8364433B1 (en) Accurate resistance capacitance (RC) time constant calibration with metal-oxide-metal (MOM) capacitors for precision frequency response of integrated filters
US8044710B2 (en) Filter cut-off frequency correction circuit
US7411467B2 (en) Overtone crystal oscillator automatic calibration system
EP1786101A2 (en) On-chip R-C time constant calibration
US20240364357A1 (en) Methods, systems, and apparatuses for calibrating resistor-capacitor (rc) circuits
JP2008530955A (ja) 電圧制御発振器のためのフィードバックシステム内のオフセット補正
US9270283B2 (en) Frequency generation device
JP5444917B2 (ja) 抵抗値調整回路
JP6880167B2 (ja) 計時回路、電子機器および計時回路の制御方法
KR101000738B1 (ko) 디지털 방식을 이용한 필터의 차단 주파수 보정 회로
JP2017195456A (ja) Pll周波数シンセサイザ
Das et al. High precision yet wide range on-chip oscillator with dual charge-discharge technique
CN118858910A (zh) 用于校准电阻器-电容器rc电路的方法、系统和装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090306

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090306

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20101214

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101220

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20110915

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111018

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20120327