JP2008287578A - メモリコントローラ、情報処理装置及び電子機器 - Google Patents

メモリコントローラ、情報処理装置及び電子機器 Download PDF

Info

Publication number
JP2008287578A
JP2008287578A JP2007132936A JP2007132936A JP2008287578A JP 2008287578 A JP2008287578 A JP 2008287578A JP 2007132936 A JP2007132936 A JP 2007132936A JP 2007132936 A JP2007132936 A JP 2007132936A JP 2008287578 A JP2008287578 A JP 2008287578A
Authority
JP
Japan
Prior art keywords
memory
clock
transfer clock
command
control unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2007132936A
Other languages
English (en)
Japanese (ja)
Other versions
JP2008287578A5 (cg-RX-API-DMAC7.html
Inventor
Ryuichi Kagaya
隆一 加賀谷
Kazunori Kojima
和則 小島
Haruo Nishida
治雄 西田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2007132936A priority Critical patent/JP2008287578A/ja
Publication of JP2008287578A publication Critical patent/JP2008287578A/ja
Publication of JP2008287578A5 publication Critical patent/JP2008287578A5/ja
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Memory System (AREA)
JP2007132936A 2007-05-18 2007-05-18 メモリコントローラ、情報処理装置及び電子機器 Withdrawn JP2008287578A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007132936A JP2008287578A (ja) 2007-05-18 2007-05-18 メモリコントローラ、情報処理装置及び電子機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007132936A JP2008287578A (ja) 2007-05-18 2007-05-18 メモリコントローラ、情報処理装置及び電子機器

Publications (2)

Publication Number Publication Date
JP2008287578A true JP2008287578A (ja) 2008-11-27
JP2008287578A5 JP2008287578A5 (cg-RX-API-DMAC7.html) 2010-10-07

Family

ID=40147227

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007132936A Withdrawn JP2008287578A (ja) 2007-05-18 2007-05-18 メモリコントローラ、情報処理装置及び電子機器

Country Status (1)

Country Link
JP (1) JP2008287578A (cg-RX-API-DMAC7.html)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013510373A (ja) * 2009-11-05 2013-03-21 ラムバス・インコーポレーテッド インターフェースクロックマネージメント
JP2023111645A (ja) * 2022-01-31 2023-08-10 キヤノン株式会社 撮像装置、デバイス、それらの制御方法及びプログラム

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002109490A (ja) * 2000-09-29 2002-04-12 Toshiba Corp メモリカードおよびクロック制御回路
JP2003076952A (ja) * 2001-08-31 2003-03-14 Toshiba Corp Sdメモリカードホストコントローラ及びクロック制御方法
JP2003091704A (ja) * 2001-07-09 2003-03-28 Hitachi Ltd 不揮発性メモリを備えた記憶装置及びその記憶装置が着脱自在な情報処理装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002109490A (ja) * 2000-09-29 2002-04-12 Toshiba Corp メモリカードおよびクロック制御回路
JP2003091704A (ja) * 2001-07-09 2003-03-28 Hitachi Ltd 不揮発性メモリを備えた記憶装置及びその記憶装置が着脱自在な情報処理装置
JP2003076952A (ja) * 2001-08-31 2003-03-14 Toshiba Corp Sdメモリカードホストコントローラ及びクロック制御方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013510373A (ja) * 2009-11-05 2013-03-21 ラムバス・インコーポレーテッド インターフェースクロックマネージメント
US9824056B2 (en) 2009-11-05 2017-11-21 Rambus Inc. Handshake signaling for interface clock management
US11681648B2 (en) 2009-11-05 2023-06-20 Rambus Inc. Interface clock management
US12032508B2 (en) 2009-11-05 2024-07-09 Rambus Inc. Interface clock management
US12346283B2 (en) 2009-11-05 2025-07-01 Rambus Inc. Interface clock management
JP2023111645A (ja) * 2022-01-31 2023-08-10 キヤノン株式会社 撮像装置、デバイス、それらの制御方法及びプログラム
JP7475380B2 (ja) 2022-01-31 2024-04-26 キヤノン株式会社 撮像装置、デバイス、それらの制御方法及びプログラム
US12314780B2 (en) 2022-01-31 2025-05-27 Canon Kabushiki Kaisha Image capturing apparatus, device, control method thereof, and non-transitory computer-readable storage medium

Similar Documents

Publication Publication Date Title
JP3722217B2 (ja) データ転送制御装置、電子機器及びデータ転送制御方法
JP4649009B2 (ja) カードインタフェースを備えた情報処理装置、同装置に装着可能なカード型電子機器、及び同装置におけ動作モード設定方法
JP3632695B2 (ja) データ転送制御装置、電子機器及びデータ転送制御方法
JP5089415B2 (ja) 周辺機器、その制御方法及びプログラム
US7337382B2 (en) Data transfer control device, electronic instrument, and data transfer control method
US20150050959A1 (en) Sd switch box in a cellular handset
JP3685151B2 (ja) クロック制御回路、データ転送制御装置及び電子機器
JP2003076952A (ja) Sdメモリカードホストコントローラ及びクロック制御方法
EP1345109A2 (en) Information processing unit
JP3685150B2 (ja) クロック制御回路、データ転送制御装置及び電子機器
US20100268897A1 (en) Memory device and memory device controller
CN100481041C (zh) 控制时钟信号的输出的装置和方法和包括该装置的系统
JP4239930B2 (ja) データ転送制御システム、電子機器及びプログラム
CN1332282C (zh) 多层系统和时钟控制方法
JP2008287578A (ja) メモリコントローラ、情報処理装置及び電子機器
US20060041689A1 (en) Data transfer control system, electronic apparatus and program
WO2002048849A1 (en) Ic card and ic card system
JP2008521080A (ja) マルチメディア・カード・インターフェース方法、コンピュータ・プログラム及び装置
JPH08202677A (ja) マイクロコントローラ
JP2010015427A (ja) 記憶デバイスコントローラ、情報処理装置、電子機器及び記憶デバイスのアクセス方法
JP2010015429A (ja) 記憶デバイスコントローラ、情報処理装置及び電子機器
JP2010015430A (ja) 記憶デバイスコントローラ、情報処理装置、電子機器及びアボート制御方法
JP2010015428A (ja) 記憶デバイスコントローラ、情報処理装置、電子機器及び記憶デバイスのビジー検出方法
JP2005122303A (ja) データ転送制御装置、電子機器及びデータ転送制御方法
JP4485113B2 (ja) 小型カード用pcアダプタ

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100511

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100823

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120713

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120724

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20120924