JP2008258701A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2008258701A5 JP2008258701A5 JP2007096007A JP2007096007A JP2008258701A5 JP 2008258701 A5 JP2008258701 A5 JP 2008258701A5 JP 2007096007 A JP2007096007 A JP 2007096007A JP 2007096007 A JP2007096007 A JP 2007096007A JP 2008258701 A5 JP2008258701 A5 JP 2008258701A5
- Authority
- JP
- Japan
- Prior art keywords
- logic circuit
- unit
- signal
- interface
- configuration
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 claims 2
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007096007A JP2008258701A (ja) | 2007-04-02 | 2007-04-02 | マルチレート対応インタフェース盤を用いたネットワークの運用および実現方法 |
| US12/073,593 US20090028548A1 (en) | 2007-03-14 | 2008-03-07 | Operation and construction method of network using multi-rate interface panel |
| US13/052,275 US20110164622A1 (en) | 2007-03-14 | 2011-03-21 | Operation and construction method of network using multi-rate interface panel |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007096007A JP2008258701A (ja) | 2007-04-02 | 2007-04-02 | マルチレート対応インタフェース盤を用いたネットワークの運用および実現方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2008258701A JP2008258701A (ja) | 2008-10-23 |
| JP2008258701A5 true JP2008258701A5 (enExample) | 2011-04-14 |
Family
ID=39981875
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007096007A Pending JP2008258701A (ja) | 2007-03-14 | 2007-04-02 | マルチレート対応インタフェース盤を用いたネットワークの運用および実現方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP2008258701A (enExample) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2010100793A1 (ja) * | 2009-03-04 | 2010-09-10 | 三菱電機株式会社 | 光伝送装置 |
| JP5271830B2 (ja) * | 2009-06-25 | 2013-08-21 | 株式会社日立製作所 | 光トランスポンダおよび光伝送システム |
| JP5723530B2 (ja) * | 2010-01-20 | 2015-05-27 | 株式会社日立製作所 | 光通信カード及び通信装置 |
| JP5522276B2 (ja) | 2011-02-04 | 2014-06-18 | 富士通株式会社 | 無線通信システムにおける受信装置、送信装置、および回線接続切り替え方法 |
| WO2015098028A1 (ja) * | 2013-12-25 | 2015-07-02 | 日本電気株式会社 | 光ノード装置、光通信システム、および光通信路切替方法 |
| JP6575357B2 (ja) * | 2013-12-25 | 2019-09-18 | 日本電気株式会社 | 光ノード装置、光通信システム、および光通信路切替方法 |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6654383B2 (en) * | 2001-05-31 | 2003-11-25 | International Business Machines Corporation | Multi-protocol agile framer |
| CN1222821C (zh) * | 2002-07-01 | 2005-10-12 | 华为技术有限公司 | 基于波分复用层的光通道保护装置及方法 |
| JP3707015B2 (ja) * | 2002-07-31 | 2005-10-19 | 富士通株式会社 | Sdh回線終端装置の機能設定方法 |
| US7606486B2 (en) * | 2004-09-07 | 2009-10-20 | Finisar Corporation | Protocol specific transceiver firmware |
| JP4382635B2 (ja) * | 2004-11-10 | 2009-12-16 | 富士通株式会社 | 光伝送装置 |
| US20060115275A1 (en) * | 2004-12-01 | 2006-06-01 | Jiaxi Kan | Multiple rate optical transponder |
-
2007
- 2007-04-02 JP JP2007096007A patent/JP2008258701A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2008258701A5 (enExample) | ||
| WO2009022301A3 (en) | 12c-bus interface with parallel operational mode | |
| JP2011061393A5 (enExample) | ||
| JP2015506042A5 (enExample) | ||
| JP2015183936A5 (enExample) | ||
| JP2010510692A5 (enExample) | ||
| JP2010278897A5 (ja) | 通信データ処理装置 | |
| JP2009005019A5 (enExample) | ||
| RU2010142177A (ru) | Электронное устройство, способ для управления им и носитель для записи | |
| JP2016035692A5 (ja) | 情報処理装置及びpgaの構成方法 | |
| JP2008003711A5 (enExample) | ||
| JP2010227455A5 (enExample) | ||
| JP2010529768A5 (enExample) | ||
| JP2010041334A5 (enExample) | ||
| TW200638427A (en) | Redundancy circuit in semiconductor memory device | |
| JP2014501474A (ja) | 複数のディスプレイ統合制御システム及びディスプレイ統合入力装置 | |
| JP5153469B2 (ja) | エレベータの呼び登録装置及びエレベータ装置 | |
| JP2013168028A5 (ja) | 情報処理装置及びその制御方法とプログラム | |
| JP2008193601A5 (enExample) | ||
| JP2020046876A5 (enExample) | ||
| WO2008117367A1 (ja) | 集積回路チップ及び回路ネットワーク | |
| JP2016076928A (ja) | 複数のセンサから1つのセンサを確定的に選択する方法 | |
| JP2014099099A (ja) | 制御システム | |
| JP4863518B2 (ja) | Rfid用アンテナ装置 | |
| JP2015132894A (ja) | マイクロコントローラ装置及びその動作制御方法 |