JP2008164519A - Method of detecting fault of switching transistor, and fault detection circuit - Google Patents

Method of detecting fault of switching transistor, and fault detection circuit Download PDF

Info

Publication number
JP2008164519A
JP2008164519A JP2006356436A JP2006356436A JP2008164519A JP 2008164519 A JP2008164519 A JP 2008164519A JP 2006356436 A JP2006356436 A JP 2006356436A JP 2006356436 A JP2006356436 A JP 2006356436A JP 2008164519 A JP2008164519 A JP 2008164519A
Authority
JP
Japan
Prior art keywords
resistor
voltage
current
switching transistor
failure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2006356436A
Other languages
Japanese (ja)
Inventor
Tsutomu Segawa
勉 瀬川
Masaru Nagao
勝 長尾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toyota Motor Corp
Original Assignee
Toyota Motor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toyota Motor Corp filed Critical Toyota Motor Corp
Priority to JP2006356436A priority Critical patent/JP2008164519A/en
Publication of JP2008164519A publication Critical patent/JP2008164519A/en
Pending legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To attain more secure fault determination in applications to a brake control device for automobile by a technology, for instance, where improvement is made in the accuracy of determination in the fault determination of current leakage fault of a switching transistor. <P>SOLUTION: A method for detecting the fault of the switching transistor, by monitoring the leakage current of the switching transistor Tr1 by a current monitoring circuit 5 (voltage monitoring circuit 6), obtains a value corresponding to subtraction of a voltage value equivalent to detection error, which the current monitoring circuit 5 (voltage monitor circuit 6) has, from the voltage value equivalent to the leakage current of the switching transistor Tr1 that is detected by the current monitoring circuit 5 (voltage monitoring circuit 6). <P>COPYRIGHT: (C)2008,JPO&INPIT

Description

本発明は、スイッチングトランジスタの故障検出方法、及び、故障検出回路の技術に関する。   The present invention relates to a failure detection method of a switching transistor and a technology of a failure detection circuit.

従来、例えば、自動車のブレーキ制御装置に用いられる電磁弁のオン・オフ制御においては、スイッチングトランジスタをPWM(Puls Width Modulation)制御にて駆動することが行われている。この電磁弁のスイッチングトランジスタによる制御回路の例を図16に示す。図16において、電磁弁91のソレノイドコイル91aには、スイッチングトランジスタ92を介して駆動電源93の電圧が付加され、前記スイッチングトランジスタ92は、マイクロコンピュータ94にてPWM制御されることとしている。また、前記ソレノイドコイル91aの断線を検出するために、断線検出抵抗95、コンパレータ96、電源99を設け、前記マイクロコンピュータ94にて前記ソレノイドコイル91aの断線故障を認識できるようになっている。   2. Description of the Related Art Conventionally, for example, in on / off control of a solenoid valve used in an automobile brake control device, a switching transistor is driven by PWM (Pulse Width Modulation) control. An example of a control circuit using a switching transistor of this solenoid valve is shown in FIG. In FIG. 16, the voltage of the drive power supply 93 is applied to the solenoid coil 91a of the electromagnetic valve 91 via the switching transistor 92, and the switching transistor 92 is PWM-controlled by the microcomputer 94. In order to detect disconnection of the solenoid coil 91a, a disconnection detection resistor 95, a comparator 96, and a power source 99 are provided so that the microcomputer 94 can recognize the disconnection failure of the solenoid coil 91a.

また、図16のような構成において、前記スイッチングトランジスタ92には、電流がリークする故障モード、即ち、電流リーク故障の発生が考えられる。この電流リーク故障は、スイッチングトランジスタ92を分断する信号を入力したときに、この信号による制御に反してスイッチングトランジスタ92が導通してしまうという故障である。そして、この故障が発生すると、前記ソレノイドコイル91aに電圧が印加され、電磁弁91が誤動作することになる。そこで、この電磁弁91の誤動作を防止すべく、前記ソレノイドコイル91aに流れる電流を、電流モニタ回路100にて検出することとしている。   In the configuration as shown in FIG. 16, the switching transistor 92 may have a failure mode in which current leaks, that is, occurrence of a current leak failure. This current leakage failure is a failure in which, when a signal for dividing the switching transistor 92 is input, the switching transistor 92 becomes conductive against the control by this signal. When this failure occurs, a voltage is applied to the solenoid coil 91a, causing the solenoid valve 91 to malfunction. Therefore, in order to prevent malfunction of the solenoid valve 91, the current monitor circuit 100 detects the current flowing through the solenoid coil 91a.

また、図16に示す前記電流モニタ回路100においては、前記ソレノイドコイル91aに接続される抵抗97の両端に生じる電圧値を電圧モニタ回路98にて増幅し、前記マイクロコンピュータ94に出力することとしている。そして、前記マイクロコンピュータ94では、前記電圧モニタ回路98の出力電圧に基づいて、前記スイッチングトランジスタ92の電流リーク故障の判定を行うこととしている。即ち、前記電圧モニタ回路98の前記出力電圧が閾値よりも大きい場合に、スイッチングトランジスタ92の故障を判定することとしているのである。   In the current monitor circuit 100 shown in FIG. 16, the voltage value generated at both ends of the resistor 97 connected to the solenoid coil 91a is amplified by the voltage monitor circuit 98 and output to the microcomputer 94. . In the microcomputer 94, the current leakage failure of the switching transistor 92 is determined based on the output voltage of the voltage monitor circuit 98. That is, the failure of the switching transistor 92 is determined when the output voltage of the voltage monitor circuit 98 is larger than a threshold value.

以上のように、図16に示す構成によれば、通常は、前記ソレノイドコイル91aに流れる電流を前記電圧モニタ回路98にてモニタすることとしつつ、この電圧モニタ回路98(電流モニタ回路100)を利用して前記スイッチングトランジスタ92の故障検出が行えるものである。   As described above, according to the configuration shown in FIG. 16, normally, the voltage monitor circuit 98 (current monitor circuit 100) is used while the voltage monitor circuit 98 monitors the current flowing through the solenoid coil 91a. By utilizing this, the failure of the switching transistor 92 can be detected.

ところが、図16に示す構成において、前記電流モニタ回路100の出力には誤差が含まれるものであり、この誤差の影響による故障の誤判定を防ぐために、故障判定の閾値を緩く設定することが行われている。この誤差の原因は、電源電圧の変動や環境温度変化に基づくものであり、具体的には、まず、前記電圧モニタ回路98のゼロ点の電圧(電流ゼロ時のオフセット出力電圧)の変動によるものが考えられる。このゼロ点の電圧変動には、回路全体としてのオフセット変動や、ゼロ点を発生させる回路(調整回路)のオフセット変動が含まれる。また、前記断線検出抵抗95に流れる電流値やその変動も前記誤差発生の原因となると考えられる。尚、このオフセットの取り扱いについて記載する文献を開示するならば、例えば特許文献1のごとくである。   However, in the configuration shown in FIG. 16, an error is included in the output of the current monitor circuit 100. In order to prevent erroneous determination of failure due to the influence of this error, the failure determination threshold value may be set loosely. It has been broken. The cause of this error is based on fluctuations in the power supply voltage and environmental temperature. Specifically, first, the error is caused by fluctuations in the voltage at the zero point of the voltage monitor circuit 98 (offset output voltage at zero current). Can be considered. This zero point voltage fluctuation includes offset fluctuation of the entire circuit and offset fluctuation of a circuit (adjusting circuit) that generates the zero point. In addition, the value of the current flowing through the disconnection detection resistor 95 and its variation are considered to cause the error. If a document describing the handling of this offset is disclosed, for example, as disclosed in Patent Document 1.

そして、このような誤差を考慮して故障判定の閾値を設計していたため、前記スイッチングトランジスタ92に微弱な電流のリークが生じた場合には、その電流リーク故障を判定することができない事態が生じていた。つまりは、故障判定の精度が低いものであったのである。
特開平11−211759号公報
Since the threshold value for failure determination is designed in consideration of such errors, when a weak current leak occurs in the switching transistor 92, a situation in which the current leak failure cannot be determined occurs. It was. In other words, the accuracy of failure determination is low.
JP-A-11-211759

そこで、本発明は、以上に述べたスイッチングトランジスタの電流リーク故障の故障判定について、その判定の精度を向上するための技術を提案するものであり、この技術により、例えば、自動車のブレーキ制御装置への適用においては、より確実な故障判定を実現可能とするものである。   Therefore, the present invention proposes a technique for improving the accuracy of the above-described failure determination of the current leakage failure of the switching transistor. By this technique, for example, to a brake control device of an automobile. In this application, more reliable failure determination can be realized.

本発明の解決しようとする課題は以上の如くであり、次にこの課題を解決するための手段を説明する。   The problem to be solved by the present invention is as described above. Next, means for solving the problem will be described.

即ち、請求項1においては、スイッチングトランジスタのリーク電流を電流モニタ回路にてモニタして前記スイッチングトランジスタの故障を検出する方法であって、前記電流モニタ回路にて検出した前記スイッチングトランジスタのリーク電流に相当する電圧値から、前記電流モニタ回路が有する検出誤差に相当する電圧値を差し引いた値を求めることとするものである。   In other words, according to the first aspect of the present invention, there is provided a method of detecting a failure of the switching transistor by monitoring a leakage current of the switching transistor with a current monitor circuit, wherein the leakage current of the switching transistor detected by the current monitor circuit is detected. The value obtained by subtracting the voltage value corresponding to the detection error of the current monitor circuit from the corresponding voltage value is obtained.

また、請求項2においては、前記電流モニタ回路は、前記電流モニタ回路内の電圧モニタ回路により前記スイッチングトランジスタに接続される第一の抵抗体にかかる電圧を検出するものであり、前記第一の抵抗体の抵抗値は、電流リーク故障検出時に増加されることとするものである。   In the present invention, the current monitor circuit detects a voltage applied to a first resistor connected to the switching transistor by a voltage monitor circuit in the current monitor circuit. The resistance value of the resistor is increased when a current leak failure is detected.

また、請求項3においては、前記第一の抵抗体は並列接続される少なくとも二つのトランジスタから構成され、或るトランジスタへの通電により電圧降下用抵抗体に発生する電圧降下値と、並列接続される全トランジスタへの通電により前記電圧降下用抵抗体に発生する電圧降下値の大小関係に基づいて、前記第一の抵抗体を構成するトランジスタの電流リーク故障の故障検出を行うこととするものである。   According to a third aspect of the present invention, the first resistor is composed of at least two transistors connected in parallel, and is connected in parallel with a voltage drop value generated in the voltage drop resistor by energization of a certain transistor. Based on the magnitude relationship of the voltage drop value generated in the voltage drop resistor due to energization of all the transistors, the failure detection of the current leakage failure of the transistor constituting the first resistor is performed. is there.

また、請求項4においては、前記第一の抵抗体は並列接続される少なくとも二つのトランジスタから構成され、前記スイッチングトランジスタにて通電制御されるコイルの断線検出抵抗の電圧降下値を、前記第一の抵抗体を構成する各トランジスタについて検出することで、前記各トランジスタの電流リーク故障を検出するものである。   According to a fourth aspect of the present invention, the first resistor is composed of at least two transistors connected in parallel, and the voltage drop value of the disconnection detection resistor of the coil that is energized and controlled by the switching transistor is defined as the first resistor. By detecting each transistor constituting the resistor, a current leak failure of each transistor is detected.

また、請求項5においては、前記スイッチングトランジスタと接続される電圧モニタ用の抵抗体、及び、前記電圧モニタ用の抵抗体の電圧降下値を検出するための電圧モニタ回路を有する電流モニタ回路により、前記電圧モニタ用の抵抗体の電圧降下値を検出することで、前記スイッチングトランジスタの電流リーク故障を検出することとするものである。   According to a fifth aspect of the present invention, a current monitor circuit having a voltage monitor resistor connected to the switching transistor and a voltage monitor circuit for detecting a voltage drop value of the voltage monitor resistor, By detecting the voltage drop value of the voltage monitoring resistor, a current leak failure of the switching transistor is detected.

また、請求項6においては、前記第一の抵抗体と接続される電圧モニタ用の抵抗体、及び、前記電圧モニタ用の抵抗体の電圧降下値を検出するための電圧モニタ回路を有する電流モニタ回路により、前記電圧モニタ用の抵抗体の電圧降下値を検出することで、前記第一の抵抗体の電流リーク故障を検出することとするものである。   According to a sixth aspect of the present invention, there is provided a current monitor having a voltage monitor resistor connected to the first resistor and a voltage monitor circuit for detecting a voltage drop value of the voltage monitor resistor. By detecting a voltage drop value of the voltage monitoring resistor using a circuit, a current leak failure of the first resistor is detected.

また、請求項7においては、スイッチングトランジスタと接続される第一の抵抗体と、前記第一の抵抗体の両端にかかる電圧を入力するための二つの入力端子を有する電圧モニタ回路と、前記電圧モニタ回路を前記第一の抵抗体から分断するとともに、前記二つの入力端子を短絡することを可能とするスイッチング回路と、前記第一の抵抗体の両端にかかる電圧に基づく前記電圧モニタ回路の出力から、前記入力端子が短絡された場合における前記電圧モニタ回路からの出力を差し引いた値と閾値を比較して前記スイッチングトランジスタの電流リーク故障を判定する回路、とを有する、スイッチングトランジスタの故障検出回路とするものである。   According to a seventh aspect of the present invention, a voltage monitor circuit having a first resistor connected to the switching transistor, two input terminals for inputting a voltage applied to both ends of the first resistor, and the voltage A switching circuit that disconnects the monitor circuit from the first resistor and that allows the two input terminals to be short-circuited, and an output of the voltage monitor circuit based on a voltage applied to both ends of the first resistor And a circuit for determining a current leak failure of the switching transistor by comparing a threshold value with a value obtained by subtracting an output from the voltage monitor circuit when the input terminal is short-circuited. It is what.

また、請求項8においては、前記第一の抵抗体の抵抗値を、電流リーク故障検出時に増加可能に構成するものである。   According to an eighth aspect of the present invention, the resistance value of the first resistor can be increased when a current leak failure is detected.

また、請求項9においては、前記第一の抵抗体と接続される電圧降下用抵抗体を有し、前記第一の抵抗体は並列接続される少なくとも二つのトランジスタから構成され、或るトランジスタへの通電により前記電圧降下用抵抗体に発生する電圧降下値と、並列接続される全トランジスタへの通電により前記電圧降下用抵抗体に発生する電圧降下値の大小関係に基づいて、前記第一の抵抗体を構成する各トランジスタの電流リーク故障の故障検出を行うこととするものである。   According to a ninth aspect of the present invention, a voltage drop resistor connected to the first resistor is provided, and the first resistor includes at least two transistors connected in parallel. Based on the magnitude relationship between the voltage drop value generated in the voltage drop resistor by energization of the voltage drop value and the voltage drop value generated in the voltage drop resistor by energization of all the transistors connected in parallel, The failure detection of the current leak failure of each transistor constituting the resistor is performed.

また、請求項10においては、前記スイッチングトランジスタにて通電制御されるコイルの断線検出抵抗を有し、前記第一の抵抗体は並列接続される少なくとも二つのトランジスタから構成され、前記断線検出抵抗に発生する電圧降下値を、前記第一の抵抗体を構成する各トランジスタについて検出することで、前記各トランジスタの電流リーク故障を検出することとするものである。   According to a tenth aspect of the present invention, there is provided a disconnection detection resistor for a coil that is energized and controlled by the switching transistor, and the first resistor is composed of at least two transistors connected in parallel. By detecting the generated voltage drop value for each transistor constituting the first resistor, a current leak failure of each transistor is detected.

また、請求項11においては、前記スイッチングトランジスタと接続される電圧モニタ用の抵抗体、及び、前記電圧モニタ用の抵抗体の電圧降下値を検出するための電圧モニタ回路を有する電流モニタ回路を有し、前記電圧モニタ用の抵抗体の電圧降下値を検出することで、前記スイッチングトランジスタの電流リーク故障を検出するものである。   The present invention further includes a current monitor circuit having a voltage monitor resistor connected to the switching transistor and a voltage monitor circuit for detecting a voltage drop value of the voltage monitor resistor. Then, a current leakage failure of the switching transistor is detected by detecting a voltage drop value of the voltage monitoring resistor.

また、請求項12においては、前記第一の抵抗体と接続される電圧モニタ用の抵抗体、及び、前記電圧モニタ用の抵抗体の電圧降下値を検出するための電圧モニタ回路を有する電流モニタ回路を有し、前記電圧モニタ用の抵抗体の電圧降下値を検出することで、前記第一の抵抗体の電流リーク故障を検出するものである。   According to a twelfth aspect of the present invention, a current monitor having a voltage monitor resistor connected to the first resistor and a voltage monitor circuit for detecting a voltage drop value of the voltage monitor resistor. It has a circuit and detects a current leakage failure of the first resistor by detecting a voltage drop value of the resistor for voltage monitoring.

本発明によれば、スイッチングトランジスタの故障検出の精度を高めることができ、故障検出の誤差判定を削減し、ひいては、信頼性の向上を図ることができる。この技術により、例えば、自動車のブレーキ制御装置への適用においては、より確実な故障判定を実現可能が実現可能となる。   According to the present invention, it is possible to improve the accuracy of failure detection of switching transistors, to reduce error detection in failure detection, and to improve reliability. With this technology, for example, when applied to a brake control device for an automobile, it is possible to realize more reliable failure determination.

特に、請求項1によれば、前記電流モニタ回路が有する検出誤差の問題を解消できる。   In particular, according to the first aspect, it is possible to solve the problem of detection error of the current monitor circuit.

また、請求項2によれば、スイッチングトランジスタの電流リーク故障の検出感度を向上させることができる。   According to claim 2, it is possible to improve the detection sensitivity of the current leakage failure of the switching transistor.

また、請求項3によれば、二つのフェールセーフ用トランジスタの関係から電流リーク故障を判断することにより、故障検出の信頼性を高めることができる。   According to the third aspect of the present invention, it is possible to improve the reliability of failure detection by determining a current leak failure from the relationship between the two fail-safe transistors.

また、請求項4によれば、各フェールセーフ用トランジスタの異常判定を個別に行うことができる。   According to the fourth aspect of the present invention, it is possible to individually determine abnormality of each fail-safe transistor.

また、請求項5によれば、前記スイッチングトランジスタのリーク電流の検出感度を向上させることができることになる。また、抵抗の設定により、容易に検出精度を設定することもできる。   According to the fifth aspect, the detection sensitivity of the leakage current of the switching transistor can be improved. Also, the detection accuracy can be easily set by setting the resistance.

また、請求項6によれば、前記フェールセーフ用トランジスタのリーク電流の検出感度を向上させることができることになる。また、抵抗の設定により、容易に検出精度を設定することもできる。   In addition, according to the sixth aspect, it is possible to improve the detection sensitivity of the leak current of the fail-safe transistor. Also, the detection accuracy can be easily set by setting the resistance.

また、請求項7によれば、前記電流モニタ回路が有する検出誤差の問題を解消できる。   According to the seventh aspect of the present invention, the detection error problem of the current monitor circuit can be solved.

また、請求項8によれば、スイッチングトランジスタの電流リーク故障の検出感度を向上させることができる。   According to the eighth aspect, it is possible to improve the detection sensitivity of the current leakage failure of the switching transistor.

また、請求項9によれば、二つのトランジスタの関係から電流リーク故障を判断することにより、故障検出の信頼性を高めることができる。   According to the ninth aspect of the present invention, it is possible to improve the reliability of failure detection by determining a current leak failure from the relationship between the two transistors.

また、請求項10によれば、各トランジスタの異常判定を個別に行うことができる。   In addition, according to the tenth aspect, the abnormality determination of each transistor can be performed individually.

また、請求項11によれば、前記スイッチングトランジスタのリーク電流の検出感度を向上させることができることになる。また、抵抗の設定により、容易に検出精度を設定することもできる。   According to the eleventh aspect, the detection sensitivity of the leakage current of the switching transistor can be improved. Also, the detection accuracy can be easily set by setting the resistance.

また、請求項12によれば、前記トランジスタのリーク電流の検出感度を向上させることができることになる。また、抵抗の設定により、容易に検出精度を設定することもできる。   According to the twelfth aspect, it is possible to improve the detection sensitivity of the leakage current of the transistor. Also, the detection accuracy can be easily set by setting the resistance.

次に、発明の実施の形態を説明する。図1・図2に示すごとく、発明の実施の形態は、スイッチングトランジスタTr1のリーク電流を電流モニタ回路5(電圧モニタ回路6)にてモニタして前記スイッチングトランジスタの故障を検出する方法であって、前記電流モニタ回路5(電圧モニタ回路6)にて検出した前記スイッチングトランジスタTr1のリーク電流に相当する電圧値から、前記電流モニタ回路5(電圧モニタ回路6)が有する検出誤差に相当する電圧値を差し引いた値を求めることとするものである。   Next, embodiments of the invention will be described. As shown in FIGS. 1 and 2, the embodiment of the invention is a method of detecting a failure of the switching transistor by monitoring the leakage current of the switching transistor Tr1 with a current monitor circuit 5 (voltage monitor circuit 6). The voltage value corresponding to the detection error of the current monitor circuit 5 (voltage monitor circuit 6) from the voltage value corresponding to the leakage current of the switching transistor Tr1 detected by the current monitor circuit 5 (voltage monitor circuit 6). The value obtained by subtracting is obtained.

また、図8・図9に示すごとく、前記電流モニタ回路5は、前記電流モニタ回路5内の電圧モニタ回路6により前記スイッチングトランジスタTr1に接続される第一の抵抗体(フェールセーフ用トランジスタTr3・Tr4)にかかる電圧を検出するものであり、前記第一の抵抗体の抵抗値は、電流リーク故障検出時に増加されることとするものである。   Further, as shown in FIGS. 8 and 9, the current monitor circuit 5 includes a first resistor (fail-safe transistor Tr3...) Connected to the switching transistor Tr1 by the voltage monitor circuit 6 in the current monitor circuit 5. The voltage applied to Tr4) is detected, and the resistance value of the first resistor is increased when a current leak failure is detected.

また、図10に示すごとく、前記第一の抵抗体(フェールセーフ用トランジスタTr3・Tr4)は並列接続される少なくとも二つのトランジスタから構成され、或るトランジスタへの通電により電圧降下用抵抗体R12に発生する電圧降下値と、並列接続される全トランジスタへの通電により前記電圧降下用抵抗体R12に発生する電圧降下値の大小関係に基づいて、前記第一の抵抗体を構成するトランジスタの電流リーク故障の故障検出を行うこととするものである。   Further, as shown in FIG. 10, the first resistor (fail-safe transistors Tr3 and Tr4) is composed of at least two transistors connected in parallel, and the voltage drop resistor R12 is turned on by energizing a certain transistor. Based on the magnitude relationship between the generated voltage drop value and the voltage drop value generated in the voltage drop resistor R12 by energization of all the transistors connected in parallel, the current leakage of the transistors constituting the first resistor The failure detection of the failure is performed.

また、図12に示すごとく、前記第一の抵抗体(フェールセーフ用トランジスタTr3・Tr4)は並列接続される少なくとも二つのトランジスタから構成され、前記スイッチングトランジスタTr1にて通電制御されるコイルの断線検出抵抗R1の電圧降下値を、前記第一の抵抗体(フェールセーフ用トランジスタTr3・Tr4)を構成する各トランジスタについて検出することで、前記各トランジスタの電流リーク故障を検出することとするものである。   In addition, as shown in FIG. 12, the first resistor (fail-safe transistors Tr3 and Tr4) is composed of at least two transistors connected in parallel, and the disconnection detection of the coil whose conduction is controlled by the switching transistor Tr1. By detecting the voltage drop value of the resistor R1 for each transistor constituting the first resistor (fail-safe transistors Tr3 and Tr4), a current leak failure of each transistor is detected. .

また、図13に示すごとく、前記スイッチングトランジスタTr1と接続される電圧モニタ用の抵抗体(抵抗R3)、及び、前記電圧モニタ用の抵抗体(抵抗R3)の電圧降下値を検出するための電圧モニタ回路6を有する電流モニタ回路(第三の電流モニタ回路20)により、前記電圧モニタ用の抵抗体(抵抗R3)の電圧降下値を検出することで、前記スイッチングトランジスタの電流リーク故障を検出することとするものである。   Further, as shown in FIG. 13, a voltage monitor resistor (resistor R3) connected to the switching transistor Tr1 and a voltage for detecting a voltage drop value of the voltage monitor resistor (resistor R3). By detecting a voltage drop value of the voltage monitoring resistor (resistor R3) by a current monitor circuit (third current monitor circuit 20) having a monitor circuit 6, a current leak failure of the switching transistor is detected. It is something to do.

また、図13に示すごとく、前記第一の抵抗体(フェールセーフ用トランジスタTr2)と接続される電圧モニタ用の抵抗体(抵抗R3)、及び、前記電圧モニタ用の抵抗体(抵抗R3)の電圧降下値を検出するための電圧モニタ回路6を有する電流モニタ回路(第三の電流モニタ回路20)により、前記電圧モニタ用の抵抗体(抵抗R3)の電圧降下値を検出することで、前記第一の抵抗体(フェールセーフ用トランジスタTr2)の電流リーク故障を検出することとするものである。   Further, as shown in FIG. 13, the voltage monitor resistor (resistor R3) connected to the first resistor (fail-safe transistor Tr2) and the voltage monitor resistor (resistor R3) are connected. By detecting the voltage drop value of the voltage monitoring resistor (resistor R3) by a current monitor circuit (third current monitor circuit 20) having a voltage monitor circuit 6 for detecting the voltage drop value, The current leak failure of the first resistor (fail-safe transistor Tr2) is detected.

また、図1乃至図3に示すごとく、
スイッチングトランジスタTr1と接続される第一の抵抗体(抵抗R2、又は、フェールセーフ用トランジスタTr2)と、
前記第一の抵抗体の両端にかかる電圧を入力するための二つの入力端子を有する電圧モニタ回路6と、
前記電圧モニタ回路6を前記第一の抵抗体から分断するとともに、前記二つの入力端子を短絡することを可能とするスイッチング回路(スイッチSW1〜SW3)と、
前記第一の抵抗体の両端にかかる電圧に基づく前記電圧モニタ回路の出力出力Vmonから、前記入力端子が短絡された場合における前記電圧モニタ回路からの出力Vzeroを差し引いた値(電圧値Vr2)と閾値THを比較して前記スイッチングトランジスタTr1の電流リーク故障を判定する回路(マイクロコンピュータ3)、とを有する、スイッチングトランジスタの故障検出回路とするものである。
Also, as shown in FIGS.
A first resistor (resistor R2 or fail-safe transistor Tr2) connected to the switching transistor Tr1,
A voltage monitor circuit 6 having two input terminals for inputting a voltage applied to both ends of the first resistor;
A switching circuit (switches SW1 to SW3) that disconnects the voltage monitor circuit 6 from the first resistor and enables the two input terminals to be short-circuited;
A value (voltage value Vr2) obtained by subtracting the output Vzero from the voltage monitor circuit when the input terminal is short-circuited from the output output Vmon of the voltage monitor circuit based on the voltage applied to both ends of the first resistor. A switching transistor failure detection circuit having a circuit (microcomputer 3) for comparing a threshold TH and determining a current leakage failure of the switching transistor Tr1.

また、図8・図9に示すごとく、
前記第一の抵抗体(フェールセーフ用トランジスタTr3・Tr4)の抵抗値を、電流リーク故障検出時に増加可能に構成するものである。
As shown in FIGS. 8 and 9,
The resistance value of the first resistor (fail-safe transistors Tr3 and Tr4) can be increased when a current leak failure is detected.

また、図10に示すごとく、
前記第一の抵抗体(フェールセーフ用トランジスタTr3・Tr4)と接続される電圧降下用抵抗体R12を有し、
前記第一の抵抗体は並列接続される少なくとも二つのトランジスタから構成され、
或るトランジスタへの通電により前記電圧降下用抵抗体に発生する電圧降下値と、並列接続される全トランジスタへの通電により前記電圧降下用抵抗体に発生する電圧降下値の大小関係に基づいて、前記第一の抵抗体を構成する各トランジスタの電流リーク故障の故障検出を行うこととするものである。
Moreover, as shown in FIG.
A voltage drop resistor R12 connected to the first resistor (fail-safe transistors Tr3 and Tr4);
The first resistor is composed of at least two transistors connected in parallel,
Based on the magnitude relationship between the voltage drop value generated in the voltage drop resistor by energization to a certain transistor and the voltage drop value generated in the voltage drop resistor by energization to all transistors connected in parallel, The failure detection of the current leak failure of each transistor constituting the first resistor is performed.

また、図12に示すごとく、
前記スイッチングトランジスタTr1にて通電制御されるコイルの断線検出抵抗R1を有し、
前記第一の抵抗体(フェールセーフ用トランジスタTr3・Tr4)は並列接続される少なくとも二つのトランジスタから構成され、
前記断線検出抵抗R1に発生する電圧降下値を、前記第一の抵抗体を構成する各トランジスタについて検出することで、前記各トランジスタの電流リーク故障を検出することとするものである。
Also, as shown in FIG.
A coil disconnection detection resistor R1 that is energized and controlled by the switching transistor Tr1;
The first resistor (fail-safe transistors Tr3 and Tr4) is composed of at least two transistors connected in parallel.
By detecting the voltage drop value generated in the disconnection detection resistor R1 for each transistor constituting the first resistor, a current leak failure of each transistor is detected.

また、図13に示すごとく、
前記スイッチングトランジスタTr1と接続される電圧モニタ用の抵抗体(抵抗R3)、及び、前記電圧モニタ用の抵抗体(抵抗R3)の電圧降下値を検出するための電圧モニタ回路6を有する電流モニタ回路(第三の電流モニタ回路20)を有し、
前記電圧モニタ用の抵抗体(抵抗R3)の電圧降下値を検出することで、前記スイッチングトランジスタTr1の電流リーク故障を検出することとするものである。
Moreover, as shown in FIG.
A current monitor circuit having a voltage monitor resistor (resistor R3) connected to the switching transistor Tr1 and a voltage monitor circuit 6 for detecting a voltage drop value of the voltage monitor resistor (resistor R3). (Third current monitor circuit 20)
By detecting the voltage drop value of the voltage monitoring resistor (resistor R3), a current leakage failure of the switching transistor Tr1 is detected.

また、図13に示すごとく、
前記第一の抵抗体(フェールセーフ用トランジスタTr2)と接続される電圧モニタ用の抵抗体(抵抗R3)、及び、前記電圧モニタ用の抵抗体(抵抗R3)の電圧降下値を検出するための電圧モニタ回路を有する(第三の電流モニタ回路20)を有し、前記電圧モニタ用の抵抗体(抵抗R3)の電圧降下値を検出することで、前記第一の抵抗体の電流リーク故障を検出することとするものである。
Moreover, as shown in FIG.
A voltage monitor resistor (resistor R3) connected to the first resistor (fail-safe transistor Tr2) and a voltage drop value of the voltage monitor resistor (resistor R3) are detected. Having a voltage monitoring circuit (third current monitoring circuit 20), and detecting a voltage drop value of the voltage monitoring resistor (resistor R3), a current leak failure of the first resistor is detected. It is to be detected.

以下、実施例の詳細について説明する。図1に示す構成は、スイッチングトランジスタTr1をPWM制御することで電磁弁2をオン・オフ制御する制御回路の構成について示すものであり、前記制御回路には前記スイッチングトランジスタTr1の電流リーク故障を検出するための回路を備えることとしている。尚、この図に示す回路構成は、例えば、自動車のブレーキ制御装置の電磁弁制御に適用することができるものである。   Details of the examples will be described below. The configuration shown in FIG. 1 shows the configuration of a control circuit that performs on / off control of the solenoid valve 2 by PWM control of the switching transistor Tr1, and the control circuit detects a current leak failure of the switching transistor Tr1. It is supposed to be equipped with a circuit to do. Note that the circuit configuration shown in this figure can be applied to, for example, electromagnetic valve control of an automobile brake control device.

図1に示すごとく、前記スイッチングトランジスタTr1のソース電極は電源4に接続され、ドレイン電極には電磁弁2が接続されている。
また、前記スイッチングトランジスタTr1は、マイクロコンピュータ3からのPWM出力により制御され、前記スイッチングトランジスタTr1がオンに制御されるときは、該スイッチングトランジスタTr1を介して電源4から前記電磁弁2のソレノイドコイル2aに電流が流れるようになっている。また、前記スイッチングトランジスタTr1がオフに制御されるときは、該スイッチングトランジスタTr1が分断し、前記電源4から前記ソレノイドコイル2aへの電流の流れが遮断されることになる。
As shown in FIG. 1, the source electrode of the switching transistor Tr1 is connected to the power source 4, and the solenoid valve 2 is connected to the drain electrode.
The switching transistor Tr1 is controlled by a PWM output from the microcomputer 3. When the switching transistor Tr1 is controlled to be turned on, the solenoid coil 2a of the electromagnetic valve 2 is supplied from the power source 4 via the switching transistor Tr1. A current flows through the. Further, when the switching transistor Tr1 is controlled to be turned off, the switching transistor Tr1 is cut off, and the current flow from the power source 4 to the solenoid coil 2a is cut off.

そして、図1に示す構成において、前記スイッチングトランジスタTr1に電流リーク故障が発生した場合には、スイッチングトランジスタTr1をマイクロコンピュータ3にてオフに制御したとしても、該スイッチングトランジスタTr1のドレイン−ソース間を通じて前記ソレノイドコイル2aに電流(以下、「リーク電流」とする。)が流れてしまう状況となり、前記マイクロコンピュータ3によるスイッチングトランジスタTr1を介した電磁弁2のオン・オフ制御の精度が低下することになるものである。   In the configuration shown in FIG. 1, when a current leak failure occurs in the switching transistor Tr1, even if the switching transistor Tr1 is controlled to be turned off by the microcomputer 3, the switching transistor Tr1 is connected between the drain and the source. The current (hereinafter referred to as “leakage current”) flows through the solenoid coil 2a, and the accuracy of the on / off control of the solenoid valve 2 by the microcomputer 3 via the switching transistor Tr1 is reduced. It will be.

そこで、図1に示すごとく、電流モニタ回路5にて前記ソレノイドコイル2aに流れるリーク電流を検出することで、前記スイッチングトランジスタTr1の電流リーク故障を検出することとしている。この電流モニタ回路5は、通常時、即ち、リーク電流の検出をしないときには、前記ソレノイドコイル2aに流れる電流をモニタするためのものであり、本実施例では、この電流モニタ回路5によって、リーク電流の検出も行おうとするものである。そして、この電流モニタ回路5には、前記ソレノイドコイル2aと接続される抵抗R2が設けられ、この抵抗R2にリーク電流が流れた際に生じる電圧をアンプ等から構成される電圧モニタ回路6にて検出して増幅し、前記マイクロコンピュータ3に出力することとしている。   Therefore, as shown in FIG. 1, the current monitor circuit 5 detects the leak current flowing through the solenoid coil 2a, thereby detecting the current leak failure of the switching transistor Tr1. This current monitor circuit 5 is for monitoring the current flowing through the solenoid coil 2a at normal time, that is, when the leak current is not detected. In this embodiment, the current monitor circuit 5 uses the current monitor circuit 5 to Is also going to be detected. The current monitor circuit 5 is provided with a resistor R2 connected to the solenoid coil 2a, and a voltage monitor circuit 6 including an amplifier or the like generates a voltage generated when a leak current flows through the resistor R2. Detection, amplification, and output to the microcomputer 3 are performed.

また、図1に示すごとく、前記抵抗R2は、フェールセーフ用トランジスタTr2を介してアース接続されている。このフェールセーフ用トランジスタTr2は、前記マイクロコンピュータ3からの駆動出力により制御されるようになっている。   As shown in FIG. 1, the resistor R2 is grounded via a fail-safe transistor Tr2. The fail-safe transistor Tr2 is controlled by a drive output from the microcomputer 3.

以上の図1に示す構成において、前記マイクロコンピュータ3は、後述する故障検出タイミングにおいて、PWM出力によるスイッチングトランジスタTr1の制御がオフのときに、前記電流モニタ回路5内の電圧モニタ回路6からの出力(電圧値)に基づいてスイッチングトランジスタTr1の電流リーク故障を検出することとしている。また、前記マイクロコンピュータ3は、前記電流モニタ回路5内の電圧モニタ回路6からの出力(電圧値)に基づいて、適宜、駆動出力を出力して前記フェールセーフ用トランジスタTr2をオフ制御することとしている。   In the configuration shown in FIG. 1, the microcomputer 3 outputs an output from the voltage monitor circuit 6 in the current monitor circuit 5 when the control of the switching transistor Tr1 by the PWM output is OFF at a failure detection timing described later. Based on (voltage value), a current leak failure of the switching transistor Tr1 is detected. Further, the microcomputer 3 appropriately outputs a drive output based on the output (voltage value) from the voltage monitor circuit 6 in the current monitor circuit 5 to turn off the fail-safe transistor Tr2. Yes.

また、図1に示すごとく、前記電磁弁2のソレノイドコイル2aの断線を検出するために、前記ソレノイドコイル2aと接続される断線検出抵抗R1や、コンパレータ8、電源9が設けられる。この断線検出抵抗R1の抵抗値は、前記ソレノイドコイル2aの抵抗値よりも大きく設計される。そして、前記ソレノイドコイル2aに断線が生じた際の電圧変化がコンパレータ8にて検出され、その検出結果が前記マイクロコンピュータ3に出力されることで、前記マイクロコンピュータ3にてソレノイドコイル2aの断線が検出できるようになっている。   Further, as shown in FIG. 1, in order to detect disconnection of the solenoid coil 2a of the solenoid valve 2, a disconnection detection resistor R1, a comparator 8, and a power source 9 connected to the solenoid coil 2a are provided. The resistance value of the disconnection detection resistor R1 is designed to be larger than the resistance value of the solenoid coil 2a. A voltage change when the solenoid coil 2 a is disconnected is detected by the comparator 8, and the detection result is output to the microcomputer 3, so that the solenoid coil 2 a is disconnected by the microcomputer 3. It can be detected.

さらに、図1及び図2に示すごとく、本実施例では、前記電圧モニタ回路6(電流モニタ回路5)にて検出したリーク電流の電圧値から、前記電圧モニタ回路6が有する検出誤差を差し引くことで、前記抵抗R2に流れるリーク電流の電圧値Vr2を高精度に検出するために、スイッチSW1〜SW3を設け、前記電圧モニタ回路6の二つの入力端子を前記抵抗R2の両側に接続する第一の回路構成と、前記電圧モニタ回路6の二つの入力端子を短絡させる第二の回路構成を切り替え可能に構成し、前記第一の回路構成における前記電圧モニタ回路6の出力Vmonから、前記第二の回路構成における前記電圧モニタ回路6の出力Vzeroを差し引いて、前記電圧値Vr2を求めることとするものである。   Further, as shown in FIGS. 1 and 2, in this embodiment, the detection error of the voltage monitor circuit 6 is subtracted from the voltage value of the leakage current detected by the voltage monitor circuit 6 (current monitor circuit 5). In order to detect the voltage value Vr2 of the leak current flowing through the resistor R2 with high accuracy, the switches SW1 to SW3 are provided, and the two input terminals of the voltage monitor circuit 6 are connected to both sides of the resistor R2. And the second circuit configuration for short-circuiting the two input terminals of the voltage monitor circuit 6 are switchable, and the output Vmon of the voltage monitor circuit 6 in the first circuit configuration is used to switch the second circuit configuration. The voltage value Vr2 is obtained by subtracting the output Vzero of the voltage monitor circuit 6 in the circuit configuration.

ここで、前記電圧モニタ回路6の出力Vzeroは、電圧モニタ回路6に電流が流れないときに、該電圧モニタ回路6から出力されるオフセット出力電圧(いわゆるゼロ点電圧)であり、このオフセット出力電圧(出力Vzero)は、電源電圧の変動や環境温度変化によって変動するものであるから、この変動の影響を取り除いたリーク電流の電圧値Vr2を求めるために、前記第一・第二の回路構成を形成するものである。   Here, the output Vzero of the voltage monitor circuit 6 is an offset output voltage (so-called zero point voltage) output from the voltage monitor circuit 6 when no current flows in the voltage monitor circuit 6, and this offset output voltage. Since the (output Vzero) varies depending on the variation of the power supply voltage and the ambient temperature, the first and second circuit configurations are determined in order to obtain the voltage value Vr2 of the leakage current from which the influence of the variation is removed. To form.

そして、図1に示す構成において、前記電圧モニタ回路6の二つの入力端子を前記抵抗R2の両側に接続する第一の回路構成は、前記スイッチSW1・SW2を短絡、前記スイッチSW3を開放することにより構成され、前記電圧モニタ回路6の二つの入力端子を短絡させる第二の回路構成は、前記スイッチSW1・SW2を開放、前記スイッチSW3を短絡することにより構成される。また、これらスイッチSW1〜SW3の短絡・開閉の制御は、前記マイクロコンピュータ3により行われるものである。   In the configuration shown in FIG. 1, the first circuit configuration in which the two input terminals of the voltage monitor circuit 6 are connected to both sides of the resistor R2 is to short-circuit the switches SW1 and SW2 and open the switch SW3. The second circuit configuration in which the two input terminals of the voltage monitor circuit 6 are short-circuited is configured by opening the switches SW1 and SW2 and short-circuiting the switch SW3. The short circuit / open / close control of the switches SW1 to SW3 is performed by the microcomputer 3.

次に、以上の回路構成によるスイッチングトランジスタTr1の故障検出方法について、図2に示すフローチャートを用いて説明する。まず、マイクロコンピュータ3は、故障検出タイミングであるか否かを判断する(ステップS101)。この故障検出タイミングの設定は、例えば、図1に示す回路にて制御するブレーキ制御装置の電源投入時とし、このタイミングを初期診断として設定することができる。この設定は、電源投入時に毎回必ず行うこととすることにより、安全対策として有効なものとなる。また、通常時の起動時において、ブレーキ操作終了後の前記スイッチングトランジスタTr1がオフとなる時間とし、このタイミングを常時診断として設定することができる。このような設定は、マイクロコンピュータ3に記憶させることができる。   Next, a failure detection method for the switching transistor Tr1 having the above circuit configuration will be described with reference to the flowchart shown in FIG. First, the microcomputer 3 determines whether it is a failure detection timing (step S101). The failure detection timing can be set, for example, when the brake control device controlled by the circuit shown in FIG. 1 is turned on, and this timing can be set as an initial diagnosis. This setting is effective as a safety measure because it must be performed every time the power is turned on. Further, at the time of normal startup, the time when the switching transistor Tr1 is turned off after the end of the brake operation can be set as a constant diagnosis. Such settings can be stored in the microcomputer 3.

次に、前記マイクロコンピュータ3は、前記故障検出タイミングであると判断した場合には、前記第一の回路構成、即ち、前記スイッチSW1・SW2を短絡、前記スイッチSW3を開放させることにより、前記電圧モニタ回路6から出力Vmonを取得する(ステップS102)。この出力Vmonには、前記電圧モニタ回路6の検出誤差、即ち、オフセット出力電圧が含まれる。   Next, if the microcomputer 3 determines that it is the failure detection timing, the microcomputer 3 short-circuits the switches SW1 and SW2 and opens the switch SW3 to open the voltage. The output Vmon is acquired from the monitor circuit 6 (step S102). The output Vmon includes a detection error of the voltage monitor circuit 6, that is, an offset output voltage.

次に、前記マイクロコンピュータ3は、前記第二の回路構成、即ち、前記スイッチSW1・SW2を開放、前記スイッチSW3を短絡させることにより、前記電圧モニタ回路6から前記出力Vzeroを取得する(ステップS103)。この出力Vzeroは、前記電圧モニタ回路6の二つの入力端子が短絡された状態における出力、即ち、電圧モニタ回路6のオフセット出力電圧となる。   Next, the microcomputer 3 acquires the output Vzero from the voltage monitor circuit 6 by opening the second circuit configuration, that is, opening the switches SW1 and SW2 and short-circuiting the switch SW3 (step S103). ). This output Vzero becomes an output in a state where the two input terminals of the voltage monitor circuit 6 are short-circuited, that is, an offset output voltage of the voltage monitor circuit 6.

次に、前記マイクロコンピュータ3は、前記出力Vmonから前記出力Vzeroを差し引き、その結果となる電圧値Vr2と予め設定される閾値THとの大小を判断する(ステップS104)。そして、前記マイクロコンピュータ3は、前記電圧値Vr2が前記閾値THよりも大きいときは、診断結果を異常とし(ステップS105;故障検出)、一方、前記電圧値Vr2が前記閾値TH以下のときは、診断結果を正常とする(ステップS106)。   Next, the microcomputer 3 subtracts the output Vzero from the output Vmon, and determines whether the resulting voltage value Vr2 is larger than a preset threshold value TH (step S104). When the voltage value Vr2 is larger than the threshold value TH, the microcomputer 3 makes the diagnosis result abnormal (step S105; failure detection). On the other hand, when the voltage value Vr2 is less than the threshold value TH, The diagnosis result is made normal (step S106).

以上のようにして、マイクロコンピュータ3は故障検出を行うものであるが、前記電圧値Vr2は、環境温度変化等によって変動する電圧モニタ回路6の検出誤差、即ち、変動要素であるオフセット出力電圧(出力Vzero)が取り除かれた、前記抵抗R2に流れるリーク電流の電圧となる。そして、このように変動要素であるオフセット出力電圧を取り除くことにより、前記抵抗R2を流れるリーク電流の純粋な電圧値Vr2を得ることができる。つまりは、より高精度にリーク電流の電圧値を検出できることになる。そして、これによれば、故障判定において、オフセット出力電圧の変動の影響を除去することができることから、前記閾値THの設定を厳しくすることができる、つまりは、より高精度に故障判定を行うことができ、これに伴い、故障/正常の誤判定を低減することが可能となる。   As described above, the microcomputer 3 performs failure detection, but the voltage value Vr2 is detected by the voltage monitor circuit 6 that fluctuates due to a change in environmental temperature or the like, that is, an offset output voltage (which is a fluctuation element) The voltage of the leak current flowing through the resistor R2 from which the output Vzero) is removed. Then, by removing the offset output voltage which is a variable element in this way, it is possible to obtain a pure voltage value Vr2 of the leak current flowing through the resistor R2. That is, the voltage value of the leak current can be detected with higher accuracy. According to this, since it is possible to eliminate the influence of the fluctuation of the offset output voltage in the failure determination, the threshold TH can be set strictly, that is, the failure determination is performed with higher accuracy. Accordingly, it is possible to reduce erroneous determination of failure / normality.

以上が実施例1の構成であるが、図1において、マイクロコンピュータ3、各スイッチSW1〜SW3等を別々に図示したが、これらを集積化した実施形態も可能であることはいうまでもない。また、図1に示すごとく、電流モニタ回路5に抵抗R2を設けることで、リーク電流による電圧の検出感度を良好にする(抵抗を大きくすることで高い電圧値を発生させる)こととする他、図3に示すごとく電流モニタ回路5Aのように、前記抵抗R2を省略し、前記フェールセーフ用トランジスタTr2にかかる電圧値からリーク電流の電圧値を検出することとしてもよい。つまり、前記電流モニタ回路5・5A(電圧モニタ回路6)においては、リーク電流が流れる抵抗体(抵抗R2、または、フェールセーフ用トランジスタTr2)にかかる電圧値が入力されるものであればよいのである。   The above is the configuration of the first embodiment. In FIG. 1, the microcomputer 3, the switches SW1 to SW3 and the like are illustrated separately, but it is needless to say that an embodiment in which these are integrated is also possible. Further, as shown in FIG. 1, by providing the resistor R2 in the current monitor circuit 5, the detection sensitivity of the voltage due to the leakage current is improved (a higher voltage value is generated by increasing the resistance), As shown in FIG. 3, like the current monitor circuit 5A, the resistor R2 may be omitted, and the voltage value of the leakage current may be detected from the voltage value applied to the fail-safe transistor Tr2. That is, in the current monitor circuit 5 · 5A (voltage monitor circuit 6), any voltage value applied to a resistor (resistor R2 or fail-safe transistor Tr2) through which a leak current flows may be input. is there.

図4に示す実施例2では、前記断線検出抵抗R1に流れる電流による、前記スイッチングトランジスタTr1のリーク電流の電圧の測定誤差を解消すべく、前記断線検出抵抗R1に流れる電流を遮断するためのスイッチSW4を設けることとするものである。   In the second embodiment shown in FIG. 4, a switch for cutting off the current flowing through the disconnection detection resistor R1 in order to eliminate the measurement error of the leakage current voltage of the switching transistor Tr1 due to the current flowing through the disconnection detection resistor R1. SW4 is provided.

そして、図5に示すごとく、前記マイクロコンピュータ3による故障検出のタイミング(ステップS201)において、前記スイッチSW1・SW2を短絡、スイッチSW3を開放して前記出力Vmonを取得する際に、本実施例で設ける前記スイッチSW4を開放する(ステップS202)。これにより、前記電源9から前記断線検出抵抗R1を介して電流モニタ回路5Aの抵抗体(フェールセーフ用トランジスタTr2)に流れ込む電流を遮断することができ、前記スイッチングトランジスタTr1のリーク電流の電圧値を電流モニタ回路5A(電圧モニタ回路6)にて検出することができる。次に、前記スイッチSW1・SW2を開放、スイッチSW3を短絡して電圧モニタ回路6のオフセット出力電圧(出力Vzero)を求める(ステップS203)。この際のスイッチSW4は、オフセット出力電圧(出力Vzero)には影響しないため、その開放/短絡は不問である。そして、実施例1と同様に、前記出力Vmonから前記出力Vzeroを差し引き、その結果となる電圧値Vr2と予め設定される閾値TH2との大小を判断し(ステップS204)、その大小から故障検出を行うものである(ステップS205・S206)。   As shown in FIG. 5, at the timing of failure detection by the microcomputer 3 (step S201), when the switches SW1 and SW2 are short-circuited and the switch SW3 is opened to acquire the output Vmon, The provided switch SW4 is opened (step S202). As a result, the current flowing from the power source 9 to the resistor (fail-safe transistor Tr2) of the current monitor circuit 5A via the disconnection detection resistor R1 can be cut off, and the voltage value of the leakage current of the switching transistor Tr1 can be reduced. It can be detected by the current monitor circuit 5A (voltage monitor circuit 6). Next, the switches SW1 and SW2 are opened and the switch SW3 is short-circuited to obtain the offset output voltage (output Vzero) of the voltage monitor circuit 6 (step S203). Since the switch SW4 at this time does not affect the offset output voltage (output Vzero), the open / short circuit thereof is not questioned. Then, as in the first embodiment, the output Vzero is subtracted from the output Vmon, and the magnitude of the resulting voltage value Vr2 and the preset threshold value TH2 is determined (step S204), and failure detection is performed based on the magnitude. (Steps S205 and S206).

以上のようにして、前記電流モニタ回路5Aによる抵抗体(フェールセーフ用トランジスタTr2)を流れる電流の電圧検出時には、前記電源9から前記断線検出抵抗R1を介して流れ込む電流が遮断され、前記スイッチングトランジスタTr1のリーク電流の電圧値のみを検出できることから、前記リーク電流の電圧値の純粋な値を検出することができる、つまりは、高精度に前記リーク電流の電圧値を検出することができる。そして、このようにして検出された電圧値(出力Vmon)からオフセット出力電圧(出力Vzero)を差し引いた電圧値Vr2を基準に故障検出することで、電流リーク故障の誤検出を防ぐことが可能となる。尚、図4の構成において、図1に示す電流モニタ回路5(抵抗R2)を適用してもよい。   As described above, when the current monitor circuit 5A detects the voltage of the current flowing through the resistor (fail-safe transistor Tr2), the current flowing from the power source 9 through the disconnection detection resistor R1 is cut off, and the switching transistor Since only the voltage value of the leakage current of Tr1 can be detected, the pure value of the voltage value of the leakage current can be detected, that is, the voltage value of the leakage current can be detected with high accuracy. Then, it is possible to prevent erroneous detection of a current leak failure by detecting a failure based on the voltage value Vr2 obtained by subtracting the offset output voltage (output Vzero) from the voltage value (output Vmon) thus detected. Become. In the configuration of FIG. 4, the current monitor circuit 5 (resistor R2) shown in FIG. 1 may be applied.

図6に示すごとく、本実施例3は、前記フェールセーフ用トランジスタTr2の電流リーク故障を検出するための第二の電圧モニタ回路10を設ける構成とするものである。即ち、前記スイッチングトランジスタTr1の電流リークについての正常判定がなされた場合において、前記フェールセーフ用トランジスタTr2と接続される断線検出抵抗R1の電圧降下値Vmon11を第二の電圧モニタ回路10にて検出することで、前記フェールセーフ用トランジスタTr2のリーク電流を検出し、前記電圧降下値Vmon11と予め設定された閾値VT11を比較することにより、前記フェールセーフ用トランジスタTr2の電流リーク故障を検出することとするものである。   As shown in FIG. 6, the third embodiment is configured to include a second voltage monitor circuit 10 for detecting a current leak failure of the fail-safe transistor Tr2. That is, when a normal determination is made regarding the current leakage of the switching transistor Tr1, the second voltage monitor circuit 10 detects the voltage drop value Vmon11 of the disconnection detection resistor R1 connected to the fail-safe transistor Tr2. Thus, a leakage current of the fail-safe transistor Tr2 is detected, and a current leak failure of the fail-safe transistor Tr2 is detected by comparing the voltage drop value Vmon11 with a preset threshold value VT11. Is.

図6に示す第二の電圧モニタ回路10においては、前記断線検出抵抗R1と、前記フェールセーフ用トランジスタTr2の間の経路において、前記断線検出抵抗R1に発生する電圧降下値Vmon11を取り出し、この電圧降下値Vmon11をスイッチSW11を介してコンパレータ12に入力する。また、このコンパレータ12には、電源11(定電圧)にて設定される閾値VT11が入力される。そして、コンパレータ12にて、前記電圧降下値Vmon11と前記閾値VT11を比較し、その比較結果が判定回路13に出力され、前記判定回路13では、前記比較結果に基づいて、前記フェールセーフ用トランジスタTr2の故障判定が行われることとしている。   In the second voltage monitor circuit 10 shown in FIG. 6, the voltage drop value Vmon11 generated in the disconnection detection resistor R1 is taken out in the path between the disconnection detection resistor R1 and the fail-safe transistor Tr2, and this voltage is extracted. The drop value Vmon11 is input to the comparator 12 via the switch SW11. Further, a threshold value VT11 set by the power supply 11 (constant voltage) is input to the comparator 12. Then, the comparator 12 compares the voltage drop value Vmon11 with the threshold value VT11, and the comparison result is output to the determination circuit 13. In the determination circuit 13, the fail-safe transistor Tr2 is based on the comparison result. It is assumed that the failure determination is performed.

図7は、本実施例3による故障判定について説明するフローチャートである。まず、前記マイクロコンピュータ3は、前記故障検出タイミングにおいて、スイッチングトランジスタTr1の正常を判断した場合、つまり、故障検出をしなかった場合に(ステップS301・S302)、フェールセーフ用トランジスタTr2の故障検出を実行する。このように、前記スイッチングトランジスタTr1の正常判定を条件とするのは、スイッチングトランジスタTr1に電流リーク故障が発生している場合では、このスイッチングトランジスタTr1のリーク電流がフェールセーフ用トランジスタTr2の電流リーク故障を検出する際の誤差となり、このため、フェールセーフ用トランジスタTr2の電流リーク故障を正確に判定する観点から望ましいからである。尚、フェールセーフ用トランジスタTr2の電流リーク故障を検出するための専用の制御ロジックにおいては、前記ステップS302を省略してもよい。   FIG. 7 is a flowchart illustrating failure determination according to the third embodiment. First, when the microcomputer 3 determines that the switching transistor Tr1 is normal at the failure detection timing, that is, when failure detection is not performed (steps S301 and S302), the microcomputer 3 detects failure of the fail-safe transistor Tr2. Execute. As described above, the normal determination of the switching transistor Tr1 is made when the current leakage failure occurs in the switching transistor Tr1, and the leakage current of the switching transistor Tr1 becomes the current leakage failure of the fail-safe transistor Tr2. This is because it is desirable from the viewpoint of accurately determining the current leak failure of the fail-safe transistor Tr2. Note that step S302 may be omitted in a dedicated control logic for detecting a current leak failure of the fail-safe transistor Tr2.

次に、図7に示すごとく、前記マイクロコンピュータ3は、スイッチSW1を開放、スイッチSW4・SW11を短絡し、これにより、断線検出抵抗R1、ソレノイドコイル2a、フェールセーフ用トランジスタTr2の回路を構成する。また、前記スイッチングトランジスタTr1、及び、前記フェールセーフ用トランジスタTr2はオフとして、電圧降下値Vmon11を取得する(ステップS303)。そして、第二の電圧モニタ回路10では、前記コンパレータ12にて、前記断線検出抵抗R1に生じる電圧降下値Vmon11と、前記閾値VT11の大小を比較し(ステップS304)、前記判定回路13では、前記電圧降下値Vmon11の方が前記閾値VT11よりも小さい場合には、前記フェールセーフ用トランジスタTr2に電流リーク故障があるものとして故障判定を行う一方(ステップS305)、前記電圧降下値Vmon11が前記閾値VT11以上である場合では、前記フェールセーフ用トランジスタTr2には電流リーク故障はないものとして、正常判定を行う(ステップS306)。   Next, as shown in FIG. 7, the microcomputer 3 opens the switch SW1 and short-circuits the switches SW4 and SW11, thereby constituting a circuit of the disconnection detection resistor R1, the solenoid coil 2a, and the fail-safe transistor Tr2. . Further, the switching transistor Tr1 and the fail-safe transistor Tr2 are turned off, and the voltage drop value Vmon11 is acquired (step S303). In the second voltage monitor circuit 10, the comparator 12 compares the voltage drop value Vmon11 generated in the disconnection detection resistor R1 with the threshold value VT11 (step S304). In the determination circuit 13, the determination circuit 13 When the voltage drop value Vmon11 is smaller than the threshold value VT11, the failure determination is performed assuming that the fail-safe transistor Tr2 has a current leak failure (step S305), while the voltage drop value Vmon11 is the threshold value VT11. In the above case, it is determined that there is no current leak failure in the fail-safe transistor Tr2 (step S306).

以上のようにして、前記フェールセーフ用トランジスタTr2の故障検出を行うことが可能となり、例えば、ブレーキ制御装置への適用においては、高いフェールセーフ性能の実現が可能となる。   As described above, failure detection of the fail-safe transistor Tr2 can be performed. For example, when applied to a brake control device, high fail-safe performance can be realized.

図8に示すごとく、本実施例4では、二つのフェールセーフ用トランジスタTr3・Tr4を並列に設ける電流モニタ回路5Bを構成し、さらに、前記フェールセーフ用トランジスタTr3・Tr4の回路から構成される合成抵抗の大小を変更可能とし、その合成抵抗が大きいときに流れる電流の電圧値Vmon4、即ち、前記スイッチングトランジスタTr1のリーク電流の電圧値を検出することで、前記リーク電流の検出感度を向上させることとするものである。   As shown in FIG. 8, in the fourth embodiment, a current monitor circuit 5B is provided in which two fail-safe transistors Tr3 and Tr4 are provided in parallel, and further, a synthesis comprising the circuit of the fail-safe transistors Tr3 and Tr4. The sensitivity of the leak current can be improved by detecting the voltage value Vmon4 of the current that flows when the combined resistance is large, that is, the voltage value of the leak current of the switching transistor Tr1. It is what.

即ち、図8に示すごとく、電流が流れる際の抵抗値、即ち、オン抵抗が異なる二つのフェールセーフ用トランジスタTr3・Tr4を並列に設ける電流モニタ回路5Bを構成し、スイッチングトランジスタTr1の故障検出タイミングにおいて、前記オン抵抗の小さい方のフェールセーフ用トランジスタTr3をオフとする一方、前記オン抵抗が大きい方のフェールセーフ用トランジスタTr4をオンとし、前記フェールセーフ用トランジスタTr4に流れる電流の電圧値Vmon4を検出し、前記電圧値Vmon4に基づいて、前記スイッチングトランジスタTr1の故障検出を行うこととするものである。尚、故障検出タイミングでない場合には、前記フェールセーフ用トランジスタTr3・Tr4のいずれか一方、又は、両方をオンとして、前記フェールセーフ用トランジスタTr3・Tr4のいずれか一方、又は、両方による通常動作を行えるようにする。   That is, as shown in FIG. 8, a current monitor circuit 5B is provided in which two fail-safe transistors Tr3 and Tr4 having different resistance values when current flows, that is, on-resistances, are arranged in parallel, and the failure detection timing of the switching transistor Tr1 The fail-safe transistor Tr3 having the smaller on-resistance is turned off, while the fail-safe transistor Tr4 having the larger on-resistance is turned on, and the voltage value Vmon4 of the current flowing through the fail-safe transistor Tr4 is Then, the failure of the switching transistor Tr1 is detected based on the voltage value Vmon4. If the failure detection timing is not reached, either or both of the fail-safe transistors Tr3 and Tr4 are turned on, and normal operation by either or both of the fail-safe transistors Tr3 and Tr4 is performed. Make it possible.

ここで、図8に示すフェールセーフ用トランジスタTr3・Tr4の構成においては、前記オン抵抗を可変にできるものであればよく、複数のトランジスタが接続された回路を二つ設けた構成とすることや、この複数のトランジスタが接続された回路の一部を用いることとしてオン抵抗を大きくすることとしてもよく、特にそのオン抵抗を変更させるための構成については限定されるものではない。二つのフェールセーフ用トランジスタTr3・Tr4のオン抵抗が同一である場合でも、並列回路の合成抵抗を変更できるため、本実施例の目的とするところを達成できるものであるが、オン抵抗が大きいものを用いてリーク電流(電圧値)を検出することによれば、より微弱なリーク電流も確実に検出できるという利点が得られる。   Here, the configuration of the fail-safe transistors Tr3 and Tr4 shown in FIG. 8 only needs to be able to vary the on-resistance, and may have a configuration in which two circuits to which a plurality of transistors are connected are provided. The on-resistance may be increased by using a part of the circuit to which the plurality of transistors are connected, and the configuration for changing the on-resistance is not particularly limited. Even if the on-resistances of the two fail-safe transistors Tr3 and Tr4 are the same, the combined resistance of the parallel circuit can be changed, so that the object of the present embodiment can be achieved, but the on-resistance is large. Detecting a leakage current (voltage value) using the method has an advantage that a weaker leakage current can be detected with certainty.

次に、図9は、本実施例4による故障判定について説明するフローチャートである。まず、前記マイクロコンピュータ3は、前記故障検出タイミングである場合において(ステップS401)、前記スイッチSW1・SW2を短絡、前記スイッチSW3・SW4を開放させる。さらに、前記マイクロコンピュータ3は、前記フェールセーフ用トランジスタTr3をオフ、前記フェールセーフ用トランジスタTr4をオンとし、前記電圧モニタ回路6から出力Vmon3を取得する(ステップS402)。ここで、並列に接続されるフェールセーフ用トランジスタTr3・Tr4のうちの一方で、さらに、オン抵抗が高いフェールセーフ用トランジスタTr4のみをオンとすることにより、仮に、前記スイッチングトランジスタTr1からのリーク電流が流れる場合では、そのリーク電流が微弱であっても、その微弱の電流を大きな電圧値をもって検出できることとなる。つまり、前記リーク電流の検出感度を向上させることができることになる。尚、前記スイッチSW4を開放することにより、断線検出抵抗R1に起因する誤差の問題は解消されることになっている。   Next, FIG. 9 is a flowchart for explaining failure determination according to the fourth embodiment. First, when the failure detection timing is reached (step S401), the microcomputer 3 short-circuits the switches SW1 and SW2 and opens the switches SW3 and SW4. Further, the microcomputer 3 turns off the fail-safe transistor Tr3 and turns on the fail-safe transistor Tr4, and obtains the output Vmon3 from the voltage monitor circuit 6 (step S402). Here, if only one of the fail-safe transistors Tr3 and Tr4 connected in parallel is turned on, the leakage current from the switching transistor Tr1 is temporarily turned on. When the current flows, even if the leak current is weak, the weak current can be detected with a large voltage value. That is, the detection sensitivity of the leak current can be improved. By opening the switch SW4, the problem of error due to the disconnection detection resistor R1 is to be solved.

また、以上のようにして検出された出力Vmon3には、前記電圧モニタ回路6の検出誤差、即ち、オフセット出力電圧が含まれる。そこで、前記スイッチSW1・SW2を開放、前記スイッチSW3を短絡させることにより、前記電圧モニタ回路6から前記出力Vzero3を取得する(ステップS403)。この出力Vzero3は、前記電圧モニタ回路6の二つの入力端子が短絡された状態における出力、即ち、電圧モニタ回路6のオフセット出力電圧となる。尚、前記スイッチSW4、フェールセーフ用トランジスタTr3・Tr4のオン・オフについては特に規定の必要はない。   The output Vmon3 detected as described above includes a detection error of the voltage monitor circuit 6, that is, an offset output voltage. Therefore, the output Vzero3 is obtained from the voltage monitor circuit 6 by opening the switches SW1 and SW2 and short-circuiting the switch SW3 (step S403). The output Vzero3 is an output in a state where the two input terminals of the voltage monitor circuit 6 are short-circuited, that is, an offset output voltage of the voltage monitor circuit 6. The switch SW4 and the fail-safe transistors Tr3 and Tr4 need not be specified in particular.

次に、前記マイクロコンピュータ3は、前記出力Vmon3から前記出力Vzero3を差し引き、その結果となる電圧値Vr3と予め設定される閾値TH3との大小を判断する(ステップS404)。そして、前記マイクロコンピュータ3は、前記電圧値Vr3が前記閾値TH3よりも大きいときは、診断結果を異常とし(ステップS405;故障検出)、一方、前記電圧値Vr3が前記閾値TH3以下のときは、診断結果を正常とする(ステップS406)。   Next, the microcomputer 3 subtracts the output Vzero3 from the output Vmon3, and determines the magnitude of the resulting voltage value Vr3 and a preset threshold value TH3 (step S404). When the voltage value Vr3 is larger than the threshold value TH3, the microcomputer 3 determines that the diagnosis result is abnormal (step S405; failure detection). On the other hand, when the voltage value Vr3 is equal to or less than the threshold value TH3, The diagnosis result is made normal (step S406).

以上のようにして、マイクロコンピュータ3は故障検出を行うものであるが、前記電圧値Vr3は、環境温度変化等によって変動する電圧モニタ回路6の検出誤差、即ち、変動要素であるオフセット出力電圧(出力Vzero3)が取り除かれた、前記抵抗R2に流れるリーク電流の電圧となる。そして、このように変動要素であるオフセット出力電圧を取り除くことにより、前記抵抗R2を流れるリーク電流の純粋な電圧値Vr3を得ることができる。つまりは、より高精度にリーク電流の電圧値を検出できることになる。そして、これによれば、故障判定において、オフセット出力電圧の変動の影響を除去することができることから、前記閾値TH3の設定を厳しくすることができる、つまりは、より高精度に故障判定を行うことができ、これに伴い、故障/正常の誤判定を低減することが可能となる。さらに、本実施例では、二つ設けたフェールセーフ用トランジスタTr3・Tr4のうちのオン抵抗が大きいものから前記リーク電流(電圧値)を検出することとするものであり、その検出感度が向上されることとなる。尚、並列接続されるフェールセーフ用トランジスタTr3・Tr4の数については、特に限定されるものではなく、少なくとも、二つのトランジスタ(各トランジスタが複数のトランジスタで構成されるものであってもよい)が構成されるものであれば、本実施例を実現できる。   As described above, the microcomputer 3 performs failure detection, but the voltage value Vr3 is a detection error of the voltage monitor circuit 6 that fluctuates due to a change in environmental temperature or the like, that is, an offset output voltage (a fluctuation element). The voltage of the leak current flowing through the resistor R2 from which the output Vzero3) is removed. Then, by removing the offset output voltage which is a variable element in this way, it is possible to obtain a pure voltage value Vr3 of the leakage current flowing through the resistor R2. That is, the voltage value of the leak current can be detected with higher accuracy. According to this, since it is possible to eliminate the influence of the fluctuation of the offset output voltage in the failure determination, the setting of the threshold value TH3 can be made strict, that is, the failure determination can be performed with higher accuracy. Accordingly, it is possible to reduce erroneous determination of failure / normality. Further, in the present embodiment, the leakage current (voltage value) is detected from the two fail-safe transistors Tr3 and Tr4 having the large on-resistance, and the detection sensitivity is improved. The Rukoto. The number of fail-safe transistors Tr3 and Tr4 connected in parallel is not particularly limited, and there are at least two transistors (each transistor may be composed of a plurality of transistors). If configured, this embodiment can be realized.

図10に示すごとく、本実施例5では、前記二つのフェールセーフ用トランジスタTr3・Tr4の電流リーク故障の検出について、一方のフェールセーフ用トランジスタTr3(Tr4)のオン抵抗を、他方のフェールセーフ用トランジスタTr4(Tr3)の電流リーク故障の判断の参照用として用いるものである。   As shown in FIG. 10, in the fifth embodiment, regarding the detection of the current leakage failure of the two fail-safe transistors Tr3 and Tr4, the on-resistance of one fail-safe transistor Tr3 (Tr4) is used as the other fail-safe transistor. It is used as a reference for determining the current leakage failure of the transistor Tr4 (Tr3).

即ち、図10に示すごとく、オン抵抗が異なる前記二つのフェールセーフ用トランジスタTr3・Tr4の並列回路と、電源12を、電圧降下用抵抗体R12、及び、スイッチSW12を介して接続する回路を構成し、前記マイクロコンピュータ3にて前記オン抵抗の大きいフェールセーフ用トランジスタTr4をオンとした際における前記電圧降下用抵抗体R12に発生する参照用電圧降下値Vref12と、前記マイクロコンピュータ3にて前記二つのフェールセーフ用トランジスタTr3・Tr4をオフとした際における前記電圧降下用抵抗体R12に発生する電圧降下値Vmon12とを比較することにより、前記オン抵抗の小さいフェールセーフ用トランジスタTr3の電流リーク故障を検出することとするものである。この例では、前記オン抵抗の大きいフェールセーフ用トランジスタTr4を、前記オン抵抗の小さい側のフェールセーフ用トランジスタTr3の電流リーク故障の判断の参照用として用いるものである。   That is, as shown in FIG. 10, the parallel circuit of the two fail-safe transistors Tr3 and Tr4 having different on resistances and the power source 12 are connected via the voltage drop resistor R12 and the switch SW12. The reference voltage drop value Vref12 generated in the voltage drop resistor R12 when the microcomputer 3 turns on the fail-safe transistor Tr4 having a large on-resistance, and the microcomputer 3 By comparing the voltage drop value Vmon12 generated in the voltage drop resistor R12 when the two failsafe transistors Tr3 and Tr4 are turned off, the current leak failure of the failsafe transistor Tr3 having a small on-resistance is reduced. It is to be detected. In this example, the fail-safe transistor Tr4 having a large on-resistance is used as a reference for determining a current leak failure of the fail-safe transistor Tr3 having a smaller on-resistance.

次に、図11は、本実施例5による故障判定について説明するフローチャートである。まず、前記マイクロコンピュータ3は、前記故障検出タイミングにおいて、スイッチングトランジスタTr1の正常を判断した場合、つまり、故障検出をしなかった場合に(ステップS501・S502)、フェールセーフ用トランジスタTr3の故障検出を実行する。   Next, FIG. 11 is a flowchart for explaining failure determination according to the fifth embodiment. First, when the microcomputer 3 determines that the switching transistor Tr1 is normal at the failure detection timing, that is, when failure detection is not performed (steps S501 and S502), the microcomputer 3 detects failure of the fail-safe transistor Tr3. Execute.

次に、図11に示すごとく、前記マイクロコンピュータ3は、スイッチSW1・SW4を開放、スイッチSW12を短絡し、これにより、電源12からフェールセーフ用トランジスタTr3・Tr4の並列回路に繋がる回路を構成する。また、前記マイクロコンピュータ3は、前記スイッチングトランジスタTr1、及び、前記フェールセーフ用トランジスタTr3をオフとする一方、前記フェールセーフ用トランジスタTr4をオンとして、参照用電圧降下値Vref12を取得する(ステップS503)。   Next, as shown in FIG. 11, the microcomputer 3 opens the switches SW1 and SW4 and shorts the switch SW12, thereby forming a circuit connected from the power source 12 to the parallel circuit of the fail-safe transistors Tr3 and Tr4. . The microcomputer 3 turns off the switching transistor Tr1 and the fail-safe transistor Tr3, and turns on the fail-safe transistor Tr4 to obtain the reference voltage drop value Vref12 (step S503). .

次に、図11に示すごとく、前記マイクロコンピュータ3は、スイッチSW1・SW4を開放、スイッチSW12を短絡し、これにより、電源12からフェールセーフ用トランジスタTr3・Tr4の並列回路に繋がる回路を構成する。また、前記マイクロコンピュータ3は、前記スイッチングトランジスタTr1、及び、前記フェールセーフ用トランジスタTr3・Tr4をオフとして、電圧降下値Vmon12を取得する(ステップS504)。ここで取得される電圧降下値Vmon12は、前記フェールセーフ用トランジスタTr3にリーク電流が発生することにより前記電圧降下用抵抗体R12に発生する電圧降下値となる。   Next, as shown in FIG. 11, the microcomputer 3 opens the switches SW1 and SW4 and shorts the switch SW12, thereby forming a circuit connected from the power source 12 to the parallel circuit of the fail-safe transistors Tr3 and Tr4. . Further, the microcomputer 3 turns off the switching transistor Tr1 and the fail-safe transistors Tr3 and Tr4, and acquires a voltage drop value Vmon12 (step S504). The voltage drop value Vmon12 acquired here is a voltage drop value generated in the voltage drop resistor R12 when a leak current is generated in the fail-safe transistor Tr3.

次に、図11に示すごとく、前記マイクロコンピュータ3は、前記電圧降下値Vmon12と、前記参照用電圧降下値Vref12とを比較する。図11の例では、前記電圧降下値Vmon11が、前記参照用電圧降下値Vref12のn倍(nは定数)よりも大きいときは、診断結果を異常とし(ステップS506;故障検出)、一方、前記電圧降下値Vmon11が、前記参照用電圧降下値Vref12のn倍以下のときは、診断結果を正常とする(ステップS507)。ここで、前記nは予め設定される定数であり、この設定は、検出すべきリーク電流の大きさに基づくものとされる。   Next, as shown in FIG. 11, the microcomputer 3 compares the voltage drop value Vmon12 with the reference voltage drop value Vref12. In the example of FIG. 11, when the voltage drop value Vmon11 is larger than n times (n is a constant) the reference voltage drop value Vref12, the diagnosis result is abnormal (step S506; failure detection), When the voltage drop value Vmon11 is not more than n times the reference voltage drop value Vref12, the diagnosis result is made normal (step S507). Here, n is a constant set in advance, and this setting is based on the magnitude of the leakage current to be detected.

以上のようにして、前記フェールセーフ用トランジスタTr3の故障検出を行うことが可能となり、同様にして、もう一方のフェールセーフ用トランジスタTr4の故障検出も可能となる。また、以上のように、二つのフェールセーフ用トランジスタTr3・Tr4の関係から電流リーク故障を判断することにより、故障検出の信頼性を高めることができる。例えば、二つのトランジスタのオン抵抗の大きさの比と比較して、両トランジスタにかかる電圧値の比が極端に大きくなる場合に、故障判断をするということが可能となる。   As described above, the failure detection of the fail-safe transistor Tr3 can be performed, and similarly, the failure detection of the other fail-safe transistor Tr4 can be performed. Further, as described above, it is possible to improve the reliability of failure detection by determining a current leak failure from the relationship between the two fail-safe transistors Tr3 and Tr4. For example, a failure determination can be made when the ratio of the voltage values applied to both transistors is extremely large compared to the ratio of the on-resistance magnitudes of the two transistors.

図12に示すごとく、本実施例6は、上記実施例3と同様の第二の電圧モニタ回路10を、上記実施例4の構成に適用した構成である。この構成の場合、前記フェールセーフ用トランジスタTr3・Tr4の一方をオン、他方をオフとして、各トランジスタにて発生するリーク電流による電圧降下値Vmon11と閾値VT11をコンパレータ12にて比較し、その結果を判定回路13にて判定することで、各トランジスタの異常判定を個別に行うことができる(実施例3と同様)。   As shown in FIG. 12, the sixth embodiment has a configuration in which the second voltage monitor circuit 10 similar to the third embodiment is applied to the configuration of the fourth embodiment. In this configuration, one of the fail-safe transistors Tr3 and Tr4 is turned on and the other is turned off, and the voltage drop value Vmon11 due to the leakage current generated in each transistor is compared with the threshold value VT11 by the comparator 12, and the result is By determining with the determination circuit 13, the abnormality determination of each transistor can be performed individually (similar to the third embodiment).

図13に示すごとく、本実施例7は、例えば、実施例1(図3)の構成に加え、別途、スイッチングトランジスタTr1の電流リーク故障を検出するための第三の電圧モニタ回路20を設けた構成とするものである。即ち、前記スイッチングトランジスタTr1と接続される抵抗R3にかかる電圧値Vmon4を第三の電圧モニタ回路20にて検出することで、前記スイッチングトランジスタTr1のリーク電流を検出し、前記電圧値Vmon4と予め設定された閾値VTHを比較することにより、前記スイッチングトランジスタTr1の電流リーク故障を検出することとするものである。   As shown in FIG. 13, in the seventh embodiment, for example, in addition to the configuration of the first embodiment (FIG. 3), a third voltage monitor circuit 20 for separately detecting a current leakage failure of the switching transistor Tr1 is provided. It is to be configured. That is, the voltage value Vmon4 applied to the resistor R3 connected to the switching transistor Tr1 is detected by the third voltage monitor circuit 20, thereby detecting the leakage current of the switching transistor Tr1 and preset with the voltage value Vmon4. The current threshold value VTH is compared to detect a current leak failure of the switching transistor Tr1.

図13に示す第三の電圧モニタ回路20においては、前記ソレノイドコイル2aと、前記フェールセーフ用トランジスタTr2の間の経路に、スイッチSW5を介して抵抗R3が接続され、該抵抗R3にかかる電圧値Vmon4をコンパレータ21に入力する。また、このコンパレータ21には、閾値VTHがスイッチSW6を介して入力される。そして、コンパレータ21にて、前記電圧値Vmon4と前記閾値VTHを比較し、その比較結果が判定回路22に出力され、前記判定回路22では、前記比較結果に基づいて、前記スイッチングトランジスタTr1の故障判定が行われることとしている。   In the third voltage monitor circuit 20 shown in FIG. 13, a resistor R3 is connected to a path between the solenoid coil 2a and the fail-safe transistor Tr2 via a switch SW5, and a voltage value applied to the resistor R3. Vmon4 is input to the comparator 21. Further, the threshold value VTH is input to the comparator 21 via the switch SW6. The comparator 21 compares the voltage value Vmon4 with the threshold value VTH, and the comparison result is output to the determination circuit 22. The determination circuit 22 determines the failure of the switching transistor Tr1 based on the comparison result. Is going to be done.

図14は、本実施例7による故障判定について説明するフローチャートである。まず、前記マイクロコンピュータ3は、前記故障検出タイミングにおいて(ステップS601)、スイッチSW1・SW2・SW4・SW7を開放、スイッチSW5・SW6を短絡し、これにより、スイッチングトランジスタTr1、ソレノイドコイル2a、抵抗R3の回路を構成する(ステップS602)。そして、第三の電圧モニタ回路20では、前記コンパレータ21にて、前記抵抗R3に生じる電圧値Vmon4と、前記閾値VTHの大小を比較し(ステップS603)、前記判定回路22では、前記電圧値Vmon4の方が前記閾値VTHよりも大きい場合には、前記スイッチングトランジスタTr1に電流リーク故障があるものとして故障判定を行う一方(ステップS604)、前記電圧値Vmon4が前記閾値VTH以下である場合では、前記スイッチングトランジスタTr1には電流リーク故障はないものとして、正常判定を行う(ステップS605)。尚、前記スイッチSW4を開放することにより、断線検出抵抗R1に起因する誤差の問題は解消されることになっている。   FIG. 14 is a flowchart illustrating failure determination according to the seventh embodiment. First, at the failure detection timing (step S601), the microcomputer 3 opens the switches SW1, SW2, SW4, and SW7 and shorts the switches SW5 and SW6, whereby the switching transistor Tr1, the solenoid coil 2a, and the resistor R3. Is configured (step S602). In the third voltage monitor circuit 20, the comparator 21 compares the voltage value Vmon4 generated in the resistor R3 with the threshold value VTH (step S603). In the determination circuit 22, the voltage value Vmon4 is compared. Is greater than the threshold value VTH, a failure determination is made assuming that the switching transistor Tr1 has a current leak failure (step S604). On the other hand, if the voltage value Vmon4 is less than or equal to the threshold value VTH, It is determined that the switching transistor Tr1 has no current leakage failure (step S605). By opening the switch SW4, the problem of error due to the disconnection detection resistor R1 is to be solved.

以上のようにして、前記スイッチングトランジスタTr1の故障検出を行うことが可能となり、例えば、ブレーキ制御装置への適用においては、電流リーク故障の故障検出が可能となる。そして、本実施例7において、前記抵抗R3を大きい値に設定してリーク電流(電圧値)を検出することによれば、前記抵抗R3により大きな電圧をかけることが可能になるため、より微弱なリーク電流も確実に検出できるという利点が得られる。つまり、前記リーク電流の検出感度を向上させることができることになる。また、抵抗R3の設定により、容易に検出精度を設定することもできる。   As described above, failure detection of the switching transistor Tr1 can be performed. For example, in application to a brake control device, failure detection of a current leak failure is possible. In Example 7, when the resistor R3 is set to a large value and a leak current (voltage value) is detected, it is possible to apply a large voltage to the resistor R3. There is an advantage that the leak current can be reliably detected. That is, the detection sensitivity of the leak current can be improved. Further, the detection accuracy can be easily set by setting the resistor R3.

また、図3に示すような構成に加えて、別途、第三の電圧モニタ回路20を設けることにより、故障検出の信頼性を向上させることができる。尚、本実施例7は、実施例1に加え、実施例2〜実施例6にも追加適用することが可能であり、各実施例における電流リーク故障の検出精度を向上させることができる。   In addition to the configuration shown in FIG. 3, the third voltage monitor circuit 20 is separately provided, so that the reliability of failure detection can be improved. The seventh embodiment can be additionally applied to the second to sixth embodiments in addition to the first embodiment, and can improve the detection accuracy of the current leak failure in each of the embodiments.

図13に示すごとく、本実施例8は、例えば、実施例2(図4)の構成に加え、別途、フェールセーフ用トランジスタTr2の電流リーク故障を検出するための第三の電圧モニタ回路20を設けた構成とするものである。即ち、前記断線検出抵抗R1と接続される抵抗R3との分圧で決まる電圧値Vmon5を第三の電圧モニタ回路20にて検出することで、前記フェールセーフ用トランジスタTr2のリーク電流を検出し、前記電圧値Vmon5と予め設定された閾値VT41を比較することにより、前記フェールセーフ用トランジスタTr2の電流リーク故障を検出することとするものである。   As shown in FIG. 13, in the eighth embodiment, for example, in addition to the configuration of the second embodiment (FIG. 4), a third voltage monitor circuit 20 for separately detecting a current leak failure of the fail-safe transistor Tr2 is provided. It is set as the provided structure. That is, the third voltage monitor circuit 20 detects the voltage value Vmon5 determined by the voltage division between the disconnection detection resistor R1 and the resistor R3 connected to detect the leak current of the fail-safe transistor Tr2. By comparing the voltage value Vmon5 with a preset threshold value VT41, a current leak failure of the fail-safe transistor Tr2 is detected.

この図13の構成では、上記実施例7で適用された第三の電圧モニタ回路20のコンパレータ21の閾値について、フェールセーフ用トランジスタTr2の電流リーク故障を検出するための閾値VT41を追加した形態により、本実施例8を実現しているが、具現化においてはこの構成に限定されるものではなく、この第三の電圧モニタ回路20とは別のモニタ回路を別途設け、閾値VT41との比較を行うこととしてもよい。   In the configuration of FIG. 13, the threshold value VT41 for detecting the current leakage failure of the fail-safe transistor Tr2 is added to the threshold value of the comparator 21 of the third voltage monitor circuit 20 applied in the seventh embodiment. Although the present embodiment 8 is realized, the embodiment is not limited to this configuration. A monitor circuit different from the third voltage monitor circuit 20 is provided separately, and the comparison with the threshold value VT41 is performed. It may be done.

図15は、本実施例8による故障判定について説明するフローチャートである。まず、前記マイクロコンピュータ3は、前記故障検出タイミングにおいて、スイッチングトランジスタTr1の正常を判断した場合、つまり、故障検出をしなかった場合に(ステップS701・S702)、フェールセーフ用トランジスタTr2の故障検出を実行することとしている。そして、前記マイクロコンピュータ3は、スイッチSW1・SW2・SW6を開放、スイッチSW4・SW5・SW7を短絡し、これにより、断線検出抵抗R1、ソレノイドコイル2a、抵抗R3の回路を構成する(ステップS703)。そして、第三の電圧モニタ回路20では、前記コンパレータ21にて、前記抵抗R3に生じる電圧値Vmon5と、前記閾値VT41の大小を比較し(ステップS704)、前記判定回路22では、前記電圧値Vmon5の方が前記閾値VT41よりも小さい場合には、前記フェールセーフ用トランジスタTr2に電流リーク故障があるものとして故障判定を行う一方(ステップS705)、前記電圧値Vmon4が前記閾値VTH以上である場合では、前記フェールセーフ用トランジスタTr2には電流リーク故障はないものとして、正常判定を行う(ステップS706)。   FIG. 15 is a flowchart for explaining failure determination according to the eighth embodiment. First, when the microcomputer 3 determines that the switching transistor Tr1 is normal at the failure detection timing, that is, when failure detection is not performed (steps S701 and S702), the microcomputer 3 detects failure of the fail-safe transistor Tr2. Trying to do. The microcomputer 3 opens the switches SW1, SW2, and SW6 and shorts the switches SW4, SW5, and SW7, thereby forming a circuit including the disconnection detection resistor R1, the solenoid coil 2a, and the resistor R3 (step S703). . In the third voltage monitor circuit 20, the comparator 21 compares the voltage value Vmon5 generated in the resistor R3 with the threshold value VT41 (step S704). In the determination circuit 22, the voltage value Vmon5 is compared. If the value is smaller than the threshold value VT41, a failure determination is made assuming that the fail-safe transistor Tr2 has a current leak failure (step S705), while in the case where the voltage value Vmon4 is equal to or greater than the threshold value VTH. The fail-safe transistor Tr2 is determined to be normal, assuming that there is no current leak failure (step S706).

以上のようにして、前記フェールセーフ用トランジスタTr2の故障検出を行うことが可能となり、例えば、ブレーキ制御装置への適用においては、高いフェールセーフ性能の実現が可能となる。そして、本実施例8において、前記抵抗R3を大きい値に設定してリーク電流(電圧値)を検出することによれば、前記抵抗R3により大きな電圧をかけることが可能になるため、より微弱なリーク電流も確実に検出できるという利点が得られる。つまり、前記リーク電流の検出感度を向上させることができることになる。また、抵抗R3の設定により、容易に検出精度を設定することもできる。   As described above, failure detection of the fail-safe transistor Tr2 can be performed. For example, when applied to a brake control device, high fail-safe performance can be realized. In the eighth embodiment, by detecting the leakage current (voltage value) by setting the resistor R3 to a large value, it is possible to apply a large voltage to the resistor R3. There is an advantage that the leak current can be reliably detected. That is, the detection sensitivity of the leak current can be improved. Further, the detection accuracy can be easily set by setting the resistor R3.

また、図4に示すような構成に加えて、別途、第三の電圧モニタ回路20を設けることにより、故障検出の信頼性を向上させることができる。尚、本実施例7は、実施例2に加え、実施例3〜実施例6にも追加適用することが可能であり、各実施例における電流リーク故障の検出精度を向上させることができる。   In addition to the configuration shown in FIG. 4, the third voltage monitor circuit 20 is separately provided, whereby the reliability of failure detection can be improved. The seventh embodiment can be additionally applied to the third to sixth embodiments in addition to the second embodiment, and can improve the detection accuracy of the current leak failure in each of the embodiments.

実施例1の回路構成について示す図。FIG. 3 is a diagram illustrating a circuit configuration of the first embodiment. 実施例1による故障判定のフローチャートを示す図。FIG. 3 is a flowchart illustrating failure determination according to the first embodiment. 実施例1に関連しフェールセーフ用トランジスタの電圧を検出する構成について示す図。FIG. 3 is a diagram illustrating a configuration for detecting a voltage of a fail-safe transistor related to the first embodiment. 実施例2の回路構成について示す図。FIG. 6 is a diagram illustrating a circuit configuration of Embodiment 2. 実施例2による故障判定のフローチャートを示す図。The figure which shows the flowchart of the failure determination by Example 2. FIG. 実施例3の回路構成について示す図。FIG. 6 is a diagram illustrating a circuit configuration of Embodiment 3. 実施例3による故障判定のフローチャートを示す図。FIG. 10 is a flowchart illustrating failure determination according to a third embodiment. 実施例4の回路構成について示す図。FIG. 10 is a diagram illustrating a circuit configuration of a fourth embodiment. 実施例4による故障判定のフローチャートを示す図。FIG. 10 is a flowchart illustrating failure determination according to a fourth embodiment. 実施例5の回路構成について示す図。FIG. 10 is a diagram illustrating a circuit configuration of a fifth embodiment. 実施例5による故障判定のフローチャートを示す図。FIG. 10 is a flowchart illustrating failure determination according to the fifth embodiment. 実施例6の回路構成について示す図。FIG. 10 is a diagram illustrating a circuit configuration of a sixth embodiment. 実施例7の回路構成について示す図。FIG. 10 is a diagram illustrating a circuit configuration of a seventh embodiment. 実施例7による故障判定のフローチャートを示す図。FIG. 15 is a flowchart illustrating failure determination according to the seventh embodiment. 実施例8による故障判定のフローチャートを示す図。FIG. 10 is a flowchart illustrating failure determination according to an eighth embodiment. 従来の故障検出回路の構成例について示す図。The figure shown about the structural example of the conventional failure detection circuit.

符号の説明Explanation of symbols

R1 断線検出抵抗
R2 抵抗
Tr1 スイッチングトランジスタ
Tr2 フェールセーフ用トランジスタ
2 電磁弁
2a ソレノイドコイル
3 マイクロコンピュータ
4 電源
5 電流モニタ回路
6 電圧モニタ回路
8 コンパレータ
9 電源
R1 Disconnection detection resistance R2 Resistance Tr1 Switching transistor Tr2 Fail-safe transistor 2 Solenoid valve 2a Solenoid coil 3 Microcomputer 4 Power supply 5 Current monitor circuit 6 Voltage monitor circuit 8 Comparator 9 Power supply

Claims (12)

スイッチングトランジスタのリーク電流を電流モニタ回路にてモニタして前記スイッチングトランジスタの故障を検出する方法であって、
前記電流モニタ回路にて検出した前記スイッチングトランジスタのリーク電流に相当する電圧値から、前記電流モニタ回路が有する検出誤差に相当する電圧値を差し引いた値を求める、スイッチングトランジスタの電流リーク故障の検出方法。
A method of detecting a failure of the switching transistor by monitoring a leakage current of the switching transistor with a current monitor circuit,
A method for detecting a current leakage fault of a switching transistor, wherein a value obtained by subtracting a voltage value corresponding to a detection error of the current monitor circuit from a voltage value corresponding to a leakage current of the switching transistor detected by the current monitor circuit is obtained. .
前記電流モニタ回路は、前記電流モニタ回路内の電圧モニタ回路により前記スイッチングトランジスタに接続される第一の抵抗体にかかる電圧を検出するものであり、
前記第一の抵抗体の抵抗値は、電流リーク故障検出時に増加されることとする、ことを特徴とする請求項1に記載のスイッチングトランジスタの電流リーク故障の検出方法。
The current monitor circuit detects a voltage applied to a first resistor connected to the switching transistor by a voltage monitor circuit in the current monitor circuit,
2. The method of detecting a current leak fault in a switching transistor according to claim 1, wherein the resistance value of the first resistor is increased when a current leak fault is detected.
前記第一の抵抗体は並列接続される少なくとも二つのトランジスタから構成され、或るトランジスタへの通電により電圧降下用抵抗体に発生する電圧降下値と、並列接続される全トランジスタへの通電により前記電圧降下用抵抗体に発生する電圧降下値の大小関係に基づいて、前記第一の抵抗体を構成するトランジスタの電流リーク故障の故障検出を行うこととする、ことを特徴とする請求項2に記載のスイッチングトランジスタの電流リーク故障の検出方法。   The first resistor is composed of at least two transistors connected in parallel, and a voltage drop value generated in a voltage drop resistor by energization to a certain transistor and the energization to all transistors connected in parallel. 3. The failure detection of a current leak failure of a transistor constituting the first resistor is performed based on a magnitude relation of a voltage drop value generated in the voltage drop resistor. A method for detecting a current leakage fault in the switching transistor as described. 前記第一の抵抗体は並列接続される少なくとも二つのトランジスタから構成され、前記スイッチングトランジスタにて通電制御されるコイルの断線検出抵抗の電圧降下値を、前記第一の抵抗体を構成する各トランジスタについて検出することで、前記各トランジスタの電流リーク故障を検出する、ことを特徴とする請求項2に記載のスイッチングトランジスタの電流リーク故障の検出方法。   The first resistor is composed of at least two transistors connected in parallel, and the voltage drop value of the disconnection detection resistor of the coil that is energized and controlled by the switching transistor is used as each transistor constituting the first resistor. 3. The method for detecting a current leakage fault in a switching transistor according to claim 2, wherein a current leakage fault in each of the transistors is detected by detecting the above. 前記スイッチングトランジスタと接続される電圧モニタ用の抵抗体、及び、前記電圧モニタ用の抵抗体の電圧降下値を検出するための電圧モニタ回路を有する電流モニタ回路により、前記電圧モニタ用の抵抗体の電圧降下値を検出することで、前記スイッチングトランジスタの電流リーク故障を検出する、ことを特徴とする請求項1乃至請求項4のいずれか一項に記載のスイッチングトランジスタの電流リーク故障の検出方法。   A voltage monitor resistor connected to the switching transistor, and a current monitor circuit having a voltage monitor circuit for detecting a voltage drop value of the voltage monitor resistor, the voltage monitor resistor 5. The method for detecting a current leakage fault in a switching transistor according to claim 1, wherein a current leakage fault in the switching transistor is detected by detecting a voltage drop value. 6. 前記第一の抵抗体と接続される電圧モニタ用の抵抗体、及び、前記電圧モニタ用の抵抗体の電圧降下値を検出するための電圧モニタ回路を有する電流モニタ回路により、前記電圧モニタ用の抵抗体の電圧降下値を検出することで、前記第一の抵抗体の電流リーク故障を検出する、ことを特徴とする請求項1乃至請求項4のいずれか一項に記載のスイッチングトランジスタの電流リーク故障の検出方法。   A voltage monitor resistor connected to the first resistor, and a current monitor circuit having a voltage monitor circuit for detecting a voltage drop value of the voltage monitor resistor, the voltage monitor resistor 5. The current of the switching transistor according to claim 1, wherein a current leakage failure of the first resistor is detected by detecting a voltage drop value of the resistor. 6. How to detect leak failures. スイッチングトランジスタと接続される第一の抵抗体と、
前記第一の抵抗体の両端にかかる電圧を入力するための二つの入力端子を有する電圧モニタ回路と、
前記電圧モニタ回路を前記第一の抵抗体から分断するとともに、前記二つの入力端子を短絡することを可能とするスイッチング回路と、
前記第一の抵抗体の両端にかかる電圧に基づく前記電圧モニタ回路の出力から、前記入力端子が短絡された場合における前記電圧モニタ回路からの出力を差し引いた値と閾値を比較して前記スイッチングトランジスタの電流リーク故障を判定する回路、とを有する、スイッチングトランジスタの故障検出回路。
A first resistor connected to the switching transistor;
A voltage monitor circuit having two input terminals for inputting a voltage applied to both ends of the first resistor;
A switching circuit that disconnects the voltage monitor circuit from the first resistor and allows the two input terminals to be short-circuited;
The switching transistor compares the value obtained by subtracting the output from the voltage monitor circuit when the input terminal is short-circuited with the threshold value from the output of the voltage monitor circuit based on the voltage applied to both ends of the first resistor. And a circuit for determining a current leak failure of the switching transistor.
前記第一の抵抗体の抵抗値を、電流リーク故障検出時に増加可能に構成する、ことを特徴とする請求項7に記載のスイッチングトランジスタの故障検出回路。   The switching transistor failure detection circuit according to claim 7, wherein the resistance value of the first resistor is configured to be increased when a current leak failure is detected. 前記第一の抵抗体と接続される電圧降下用抵抗体を有し、
前記第一の抵抗体は並列接続される少なくとも二つのトランジスタから構成され、
或るトランジスタへの通電により前記電圧降下用抵抗体に発生する電圧降下値と、並列接続される全トランジスタへの通電により前記電圧降下用抵抗体に発生する電圧降下値の大小関係に基づいて、前記第一の抵抗体を構成する各トランジスタの電流リーク故障の故障検出を行うこととする、ことを特徴とする請求項8に記載のスイッチングトランジスタの故障検出回路。
A voltage drop resistor connected to the first resistor;
The first resistor is composed of at least two transistors connected in parallel,
Based on the magnitude relationship between the voltage drop value generated in the voltage drop resistor by energization to a certain transistor and the voltage drop value generated in the voltage drop resistor by energization to all transistors connected in parallel, 9. The failure detection circuit for a switching transistor according to claim 8, wherein failure detection of current leakage failure of each transistor constituting the first resistor is performed.
前記スイッチングトランジスタにて通電制御されるコイルの断線検出抵抗を有し、
前記第一の抵抗体は並列接続される少なくとも二つのトランジスタから構成され、
前記断線検出抵抗に発生する電圧降下値を、前記第一の抵抗体を構成する各トランジスタについて検出することで、前記各トランジスタの電流リーク故障を検出することとする、ことを特徴とする請求項8に記載のスイッチングトランジスタの故障検出回路。
A coil breakage detection resistor that is energized and controlled by the switching transistor;
The first resistor is composed of at least two transistors connected in parallel,
The current leakage failure of each transistor is detected by detecting a voltage drop value generated in the disconnection detection resistor for each transistor constituting the first resistor. 9. A failure detection circuit for a switching transistor according to 8.
前記スイッチングトランジスタと接続される電圧モニタ用の抵抗体、及び、前記電圧モニタ用の抵抗体の電圧降下値を検出するための電圧モニタ回路を有する電流モニタ回路を有し、
前記電圧モニタ用の抵抗体の電圧降下値を検出することで、前記スイッチングトランジスタの電流リーク故障を検出することとする、ことを特徴とする請求項7乃至請求項10のいずれか一項に記載のスイッチングトランジスタの故障検出回路。
A current monitor circuit having a voltage monitor resistor connected to the switching transistor, and a voltage monitor circuit for detecting a voltage drop value of the voltage monitor resistor;
11. The current leakage failure of the switching transistor is detected by detecting a voltage drop value of the voltage monitor resistor. 11. Fault detection circuit for switching transistors.
前記第一の抵抗体と接続される電圧モニタ用の抵抗体、及び、前記電圧モニタ用の抵抗体の電圧降下値を検出するための電圧モニタ回路を有する電流モニタ回路を有し、前記電圧モニタ用の抵抗体の電圧降下値を検出することで、前記第一の抵抗体の電流リーク故障を検出する、ことを特徴とする請求項7乃至請求項10のいずれか一項に記載のスイッチングトランジスタの故障検出回路。



A voltage monitor resistor connected to the first resistor, and a current monitor circuit having a voltage monitor circuit for detecting a voltage drop value of the voltage monitor resistor; 11. The switching transistor according to claim 7, wherein a current leakage failure of the first resistor is detected by detecting a voltage drop value of the resistor for use. 11. Fault detection circuit.



JP2006356436A 2006-12-28 2006-12-28 Method of detecting fault of switching transistor, and fault detection circuit Pending JP2008164519A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006356436A JP2008164519A (en) 2006-12-28 2006-12-28 Method of detecting fault of switching transistor, and fault detection circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006356436A JP2008164519A (en) 2006-12-28 2006-12-28 Method of detecting fault of switching transistor, and fault detection circuit

Publications (1)

Publication Number Publication Date
JP2008164519A true JP2008164519A (en) 2008-07-17

Family

ID=39694214

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006356436A Pending JP2008164519A (en) 2006-12-28 2006-12-28 Method of detecting fault of switching transistor, and fault detection circuit

Country Status (1)

Country Link
JP (1) JP2008164519A (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107167694A (en) * 2017-06-07 2017-09-15 惠州市德赛西威汽车电子股份有限公司 A kind of magnetic valve earth fault detection circuit of automobile outer control variable displacement compressor
JP2017173942A (en) * 2016-03-22 2017-09-28 Kyb株式会社 Controller
CN109358288A (en) * 2018-12-17 2019-02-19 南京埃斯顿自动化股份有限公司 A kind of fault detection method of servo dynamic brake circuit
JP2019097022A (en) * 2017-11-22 2019-06-20 日立建機株式会社 Load drive device
JP2019161980A (en) * 2018-03-16 2019-09-19 株式会社東芝 Driver
CN114002564A (en) * 2021-10-29 2022-02-01 西安交通大学 Thyristor electric-heat combined aging experimental system for simulating long-term operation condition of converter valve
JP2022525623A (en) * 2019-03-18 2022-05-18 ベバスト エスエー How to check for a semiconductor switch failure

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017173942A (en) * 2016-03-22 2017-09-28 Kyb株式会社 Controller
CN107167694A (en) * 2017-06-07 2017-09-15 惠州市德赛西威汽车电子股份有限公司 A kind of magnetic valve earth fault detection circuit of automobile outer control variable displacement compressor
JP2019097022A (en) * 2017-11-22 2019-06-20 日立建機株式会社 Load drive device
JP2019161980A (en) * 2018-03-16 2019-09-19 株式会社東芝 Driver
US11139809B2 (en) 2018-03-16 2021-10-05 Kabushiki Kaisha Toshiba Driving apparatus
CN109358288A (en) * 2018-12-17 2019-02-19 南京埃斯顿自动化股份有限公司 A kind of fault detection method of servo dynamic brake circuit
JP2022525623A (en) * 2019-03-18 2022-05-18 ベバスト エスエー How to check for a semiconductor switch failure
US11881848B2 (en) 2019-03-18 2024-01-23 Webasto SE Method for checking a semiconductor switch for a fault
JP7441852B2 (en) 2019-03-18 2024-03-01 ベバスト エスエー How to check for failure of a semiconductor switch
CN114002564A (en) * 2021-10-29 2022-02-01 西安交通大学 Thyristor electric-heat combined aging experimental system for simulating long-term operation condition of converter valve
CN114002564B (en) * 2021-10-29 2023-04-07 西安交通大学 Thyristor electric-heat combined aging experimental system for simulating long-term operation condition of converter valve

Similar Documents

Publication Publication Date Title
JP2008164519A (en) Method of detecting fault of switching transistor, and fault detection circuit
JP4705495B2 (en) Leakage detection circuit and battery electronic control device
JP5517777B2 (en) System having disconnection detection circuit and disconnection detection means for bridge circuit
US10530250B2 (en) Multiphase converter
US9465087B2 (en) Hall effect sensor
JP2015115692A (en) Semiconductor abnormality detection circuit
CN107436407B (en) Measurement in switching devices
JP2011130077A (en) Digital signal output circuit
JP4882710B2 (en) Load drive device failure detection device and load drive IC
KR20190139251A (en) Power supply device and power supply monitoring method for the control unit
JP2016165032A (en) Semiconductor switch
JP2006208153A (en) Switch circuit with diagnostic functions
JP6612583B2 (en) Open / Circuit detection circuit
JP2007192615A (en) Abnormality detection method of voltage sensor, abnormality detection device, and the voltage sensor
JP2019017128A (en) State detection circuit of reverse connection protection device
EP4116720B1 (en) Power supply control apparatus and semiconductor failure detection method
WO2015064386A1 (en) Overcurrent protection circuit
JP5989171B1 (en) CURRENT DETECTION CIRCUIT AND ELECTRIC CONTROL DEVICE FOR VEHICLE HAVING THE CIRCUIT
KR101001268B1 (en) Circuit for driving solenoid and method for detecting error thereof
JP4908889B2 (en) Low voltage detection circuit
WO2018092475A1 (en) Wiring line abnormality detecting device
JP2015175759A (en) current measuring device
US11762036B2 (en) Control device for a vehicle
JP4675345B2 (en) Contact output device
KR102628486B1 (en) Method and device for diagnosing abnormal conditions of valves