JP2008009647A - 情報処理装置 - Google Patents
情報処理装置 Download PDFInfo
- Publication number
- JP2008009647A JP2008009647A JP2006178607A JP2006178607A JP2008009647A JP 2008009647 A JP2008009647 A JP 2008009647A JP 2006178607 A JP2006178607 A JP 2006178607A JP 2006178607 A JP2006178607 A JP 2006178607A JP 2008009647 A JP2008009647 A JP 2008009647A
- Authority
- JP
- Japan
- Prior art keywords
- hit rate
- processing apparatus
- information processing
- predicted
- determined
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000010365 information processing Effects 0.000 title claims abstract description 67
- 238000000034 method Methods 0.000 claims abstract description 162
- 230000015654 memory Effects 0.000 claims abstract description 82
- 230000008859 change Effects 0.000 claims abstract description 23
- 230000008569 process Effects 0.000 claims description 121
- 238000012545 processing Methods 0.000 claims description 29
- 238000012546 transfer Methods 0.000 claims description 4
- 238000004886 process control Methods 0.000 claims 1
- 230000007423 decrease Effects 0.000 description 24
- 238000010586 diagram Methods 0.000 description 17
- 230000006870 function Effects 0.000 description 10
- 238000001514 detection method Methods 0.000 description 5
- 238000003780 insertion Methods 0.000 description 5
- 230000037431 insertion Effects 0.000 description 5
- 238000012544 monitoring process Methods 0.000 description 4
- 230000009467 reduction Effects 0.000 description 4
- 238000007796 conventional method Methods 0.000 description 3
- 230000006872 improvement Effects 0.000 description 3
- 230000001343 mnemonic effect Effects 0.000 description 3
- 238000007781 pre-processing Methods 0.000 description 3
- 230000004913 activation Effects 0.000 description 2
- MHABMANUFPZXEB-UHFFFAOYSA-N O-demethyl-aloesaponarin I Natural products O=C1C2=CC=CC(O)=C2C(=O)C2=C1C=C(O)C(C(O)=O)=C2C MHABMANUFPZXEB-UHFFFAOYSA-N 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000011010 flushing procedure Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000013508 migration Methods 0.000 description 1
- 230000005012 migration Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/324—Power saving characterised by the action undertaken by lowering clock frequency
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
- G06F1/3215—Monitoring of peripheral devices
- G06F1/3225—Monitoring of peripheral devices of memory devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3296—Power saving characterised by the action undertaken by lowering the supply or operating voltage
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Power Sources (AREA)
Abstract
【解決手段】本発明は、キャッシュメモリを有するプロセッサと、プロセッサへクロック信号を供給するクロック供給部とを備える情報処理装置の制御方法であって、前記キャッシュメモリにおけるヒット率を予測するキャッシュヒット率予測部201と、予測したヒット率に応じてCPUクロック周波数を決定する周波数決定部203と、周波数にクロック信号を変更するようクロック供給部を制御するクロック制御部205とを備える。
【選択図】図2
Description
本実施の形態では、キャッシュメモリを有するプロセッサと、プロセッサへクロック信号を供給するクロック供給部と、プロセッサへ電源電圧を供給する電源部とを備え、キャッシュメモリにおけるヒット率を予測し、予測したヒット率に応じてクロック信号の周波数を変更するようクロック供給部を制御し、予測したヒット率に応じて電源電圧を変更するよう電源部を制御する情報処理装置について説明する。
図7は、実施の形態2における情報処理装置の構成を示すブロック図である。同図は、第1の実施形態の図1と比べて、キャッシュヒット率モニタ回路103を追加している点が異なっている。
図10は、実施の形態3における情報処理装置の構成を示すブロック図である。同図は、図7と比べると、マルチプロセッサ構成になっている点が異なる。すなわち、CPU114a〜114c、クロック供給部150a〜150cおよび電源部151a〜151cのセットを複数備えている。
本実施形態では、プロセッサにおいてキャッシュヒット率を動的に予測するのではなく、キャッシュヒット率を静的に予測し、予測結果に従ってプログラム中にクロック信号の周波数を指定する命令および電源電圧を指定する命令を追加するプログラム変換装置について説明する。
10 構文解析部
11 中間コード生成部
12 電圧制御部
13 コード生成部
14 プログラム区間検出部
15 キャッシュヒット率予測部
16 電圧決定部
17 命令挿入部
18 アセンブラ
19 リンカ
101、101a、101b、101c、114a、114b、114c CPU
102 CPUクロック
103 キャッシュヒット率モニタ回路
104 メモリ
102 CPUクロック
105 バス
106 メモリクロック
107 バスクロック
108 CPU電圧
109 メモリ電圧
110 バス電圧
111 記憶媒体
112 割込みコントローラ
150 クロック供給部
151 電源部
161 制御部
201 キャッシュヒット率予測部
202 キャッシュヒット率
203 周波数決定部
204 周波数
205 クロック制御部
206 電圧決定部
207 電圧
208 電圧制御部
P1 高級言語プログラム
P2 中間コード命令列
Claims (20)
- キャッシュメモリを有するプロセッサと、プロセッサへクロック信号を供給するクロック供給部とを備える情報処理装置の制御方法であって、
前記キャッシュメモリにおけるヒット率を予測する予測ステップと、
予測したヒット率に応じて、前記クロック信号の周波数を変更するようクロック供給部を制御する制御ステップと
を有することを特徴とする情報処理装置の制御方法。 - 前記予測ステップにおいて、
前記プロセッサにおける第1の処理の発生を検出し、
検出した前記第1の処理の発生によって開始する第2の処理の種類を判別し、
判別した種類に応じて前記ヒット率を予測する
ことを特徴とする請求項1記載の情報処理装置の制御方法。 - 前記予測ステップにおいて、さらに、
前記第1の処理が所定の時間検出されない場合には前記ヒット率が所定値よりも上がると予測する
ことを特徴とする請求項2記載の情報処理装置の制御方法。 - 前記第1の処理は、オペレーティングシステムにおけるイベントであり、
前記予測ステップにおいて、
前記第2の処理が記録媒体とメモリとの間のデータ転送を行う処理であると判別された場合に、ヒット率が所定値よりも下がると予測する
ことを特徴とする請求項2記載の情報処理装置の制御方法。 - 前記予測ステップにおいて、前記データ転送のサイズに応じてヒット率を予測する
ことを特徴とする請求項4記載の情報処理装置の制御方法。 - 前記予測ステップにおいて、さらに、
前記第2の処理が新たなアプリケーションプログラムの起動であると判別された場合、前記第2の処理がキャッシュメモリのフラッシュであると判別された場合、または前記第2の処理がメモリ間の領域コピーであると判別された場合に、ヒット率が所定値よりも下がると予測する
ことを特徴とする請求項4記載の情報処理装置の制御方法。 - 前記情報処理装置は、デマンドロード方式の仮想記憶用に仮想アドレスを実アドレスに変換するメモリ管理部を備え、
前記第1の処理は、前記メモリ管理部でのアクセス違反であり、
前記予測ステップにおいて、
前記第2の処理がデマンドロードを行う処理であると判別された場合に、ヒット率が所定値よりも下がると予測する
ことを特徴とする請求項2記載の情報処理装置の制御方法。 - 前記メモリ管理部は、さらに、仮想アドレスと対応する実アドレスとを一時的にキャッシュする、ソフトウェアテーブルウォーク方式のテーブルを有し、
前記第1の処理は、前記テーブルでのアクセスミスであり、
前記予測ステップにおいて、
前記第2の処理が前記テーブルの更新処理であると判別された場合に、ヒット率が所定値よりも下がると予測する
ことを特徴とする請求項7記載の情報処理装置の制御方法。 - 前記第1の処理は割込み処理であり、
前記予測ステップにおいて、
前記第2の処理が割込みの種類を判別する前処理であると判別された場合に、ヒット率が所定値よりも高いと予測し、
前記第2の処理が判別された割込みの種類に固有の個別処理であると判別された場合に、ヒット率が所定値よりも低いと予測する
ことを特徴とする請求項2記載の情報処理装置の制御方法。 - 前記予測ステップにおいて、さらに、
前記個別処理が入出力部の制御を行う場合に、前記入出力部の種類を判別し、
判別した入出力部の種類に応じてヒット率を予測する
ことを特徴とする請求項9記載の情報処理装置の制御方法。 - 前記情報処理装置の制御方法は、さらに、割込みの発生頻度を種類別に計測するステップを有し、
前記予測ステップにおいて、さらに、判別された前記個別処理の発生頻度に応じてヒット率を予測する
ことを特徴とする請求項9記載の情報処理装置の制御方法。 - 前記第1の処理はシステムコールであり、
前記予測ステップにおいて、
前記第2の処理としてのシステムコール番号を判別し、
判別された番号に応じてヒット率を予測する
ことを特徴とする請求項2記載の情報処理装置の制御方法。 - 前記情報処理装置は、キャッシュメモリのヒット率をモニタするモニタ部を備え、
前記情報処理装置の制御方法は、さらに、
アプリケーションプログラムの中断時に、中断したアプリケーションのヒット率を保存する保存ステップを有し、
前記第1の処理は中断していたアプリケーションプログラムの再開であり、
前記予測ステップにおいて、
再開すべきアプリケーションプログラムの種類を判別し、
判別したアプリケーションプログラムに関して保存されていたヒット率に応じて、再開後のヒット率を予測する
ことを特徴とする請求項2記載の情報処理装置の制御方法。 - 前記予測ステップにおいて、中断から再開までの時間に応じてヒット率を予測する
ことを特徴とする請求項13記載の情報処理装置の制御方法。 - 前記情報処理装置は、キャッシュメモリのヒット率をモニタするモニタ部を備え、
前記予測ステップにおいて、モニタ部による過去のヒット率の履歴に基づいてヒット率を予測する
ことを特徴とする請求項1記載の情報処理装置の制御方法。 - 前記情報処理装置は、デマンドロード方式の仮想記憶用に仮想アドレスを実アドレスに変換するメモリ管理部を備え、
前記メモリ管理部は、さらに、仮想アドレスと対応する実アドレスとを一時的にキャッシュする、ハードウェアウォーク方式のテーブルを有し、
前記予測ステップにおいて、前記テーブルの更新頻度と、前記過去のヒット率の履歴とに基づいてヒット率を予測する
ことを特徴とする請求項2記載の情報処理装置の制御方法。 - 前記情報処理装置は、さらに、前記プロセッサに給電する電源部を有し、
前記制御ステップは、さらに、前記予測したヒット率に応じて、前記プロセッサに給電する電源電圧を変更するよう前記電源部を制御する
ことを特徴とする請求項1記載の情報処理装置の制御方法。 - キャッシュメモリを有するプロセッサと、
プロセッサへクロック信号を供給するクロック供給手段と、
前記キャッシュメモリにおけるヒット率を予測する予測手段と、
予測したヒット率に応じて、前記クロック信号の周波数を変更するようクロック供給部を制御する制御手段と
を備えることを特徴とする情報処理装置。 - プロセッサへクロック信号を供給するクロック供給部とを備えるコンピュータを制御するプログラムであって、
前記キャッシュメモリにおけるヒット率を予測する予測ステップと、
予測したヒット率に応じて、前記クロック信号の周波数を変更するようクロック供給部を制御する制御ステップと
をコンピュータに実行させるコンピュータ読み取り可能なプログラム。 - 第1のプログラムを第2のプログラムに変換するプログラム変換方法であって、
前記第2のプログラムは、キャッシュメモリを有するプロセッサと、プロセッサへクロック信号を供給するクロック供給部とを備える情報処理装置を対象とし
前記第1のプログラム中の所定区間におけるヒット率を予測する予測ステップと、
予測したヒット率に応じて、所定区間における前記クロック信号の周波数を指定する命令を前記第1のプログラムに追加することによって、第2プログラムを生成する
ことを特徴とするプログラム変換方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006178607A JP4837456B2 (ja) | 2006-06-28 | 2006-06-28 | 情報処理装置 |
US11/757,548 US7934114B2 (en) | 2006-06-28 | 2007-06-04 | Method of controlling information processing device, information processing device, program, and program converting method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006178607A JP4837456B2 (ja) | 2006-06-28 | 2006-06-28 | 情報処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008009647A true JP2008009647A (ja) | 2008-01-17 |
JP4837456B2 JP4837456B2 (ja) | 2011-12-14 |
Family
ID=38878312
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006178607A Expired - Fee Related JP4837456B2 (ja) | 2006-06-28 | 2006-06-28 | 情報処理装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7934114B2 (ja) |
JP (1) | JP4837456B2 (ja) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010026716A (ja) * | 2008-07-17 | 2010-02-04 | Toshiba Corp | キャッシュメモリ制御回路及びプロセッサ |
WO2011161782A1 (ja) * | 2010-06-23 | 2011-12-29 | 富士通株式会社 | マルチコアシステムおよび外部入出力バス制御方法 |
JP2013190970A (ja) * | 2012-03-13 | 2013-09-26 | Toshiba Corp | キャッシュ装置 |
JP2014507719A (ja) * | 2011-09-21 | 2014-03-27 | エンパイア テクノロジー ディベロップメント エルエルシー | マルチコアシステムエネルギー消費最適化 |
JP2014126915A (ja) * | 2012-12-25 | 2014-07-07 | Canon Inc | 処理装置 |
JP2014219978A (ja) * | 2013-04-30 | 2014-11-20 | 三星電子株式会社Samsung Electronics Co.,Ltd. | 帯域幅調整装置及び方法 |
JP2015127869A (ja) * | 2013-12-27 | 2015-07-09 | 国立大学法人電気通信大学 | 電子機器、制御方法、及び、プログラム |
JP2017532686A (ja) * | 2014-10-16 | 2017-11-02 | ホアウェイ・テクノロジーズ・カンパニー・リミテッド | 新規な低コスト、低電力高性能smp/asmpマルチプロセッサシステム |
WO2020245872A1 (ja) * | 2019-06-03 | 2020-12-10 | 三菱電機株式会社 | 情報処理装置及び情報処理システム |
US10948969B2 (en) | 2014-10-16 | 2021-03-16 | Futurewei Technologies, Inc. | Fast SMP/ASMP mode-switching hardware apparatus for a low-cost low-power high performance multiple processor system |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1924523A1 (en) * | 2005-08-26 | 2008-05-28 | STMicroelectronics (Crolles 2) SAS | Microelectromechanical device packaging with an anchored cap and its manufacture |
US8719807B2 (en) * | 2006-12-28 | 2014-05-06 | Intel Corporation | Handling precompiled binaries in a hardware accelerated software transactional memory system |
US8156363B2 (en) * | 2007-07-02 | 2012-04-10 | Panasonic Corporation | Information processing device and mobile phone including comparison of power consumption information and remaining power |
EP2323009A1 (en) * | 2009-11-13 | 2011-05-18 | SiTel Semiconductor B.V. | Electronic device with reduced power consumption in external memory |
US9304570B2 (en) | 2011-12-15 | 2016-04-05 | Intel Corporation | Method, apparatus, and system for energy efficiency and energy conservation including power and performance workload-based balancing between multiple processing elements |
CN103246340A (zh) * | 2012-02-06 | 2013-08-14 | 索尼公司 | 动态调整中央处理单元的频率的装置和方法 |
JP2014021786A (ja) * | 2012-07-19 | 2014-02-03 | International Business Maschines Corporation | コンピュータ・システム |
US9471088B2 (en) | 2013-06-25 | 2016-10-18 | Intel Corporation | Restricting clock signal delivery in a processor |
US9377836B2 (en) | 2013-07-26 | 2016-06-28 | Intel Corporation | Restricting clock signal delivery based on activity in a processor |
US20150378424A1 (en) * | 2014-06-27 | 2015-12-31 | Telefonaktiebolaget L M Ericsson (Publ) | Memory Management Based on Bandwidth Utilization |
CN105589544A (zh) * | 2014-10-20 | 2016-05-18 | 中兴通讯股份有限公司 | 降低中央处理器能耗的方法、装置及终端 |
US9778871B1 (en) * | 2016-03-27 | 2017-10-03 | Qualcomm Incorporated | Power-reducing memory subsystem having a system cache and local resource management |
US9785371B1 (en) | 2016-03-27 | 2017-10-10 | Qualcomm Incorporated | Power-reducing memory subsystem having a system cache and local resource management |
US20180024610A1 (en) * | 2016-07-22 | 2018-01-25 | Futurewei Technologies, Inc. | Apparatus and method for setting a clock speed/voltage of cache memory based on memory request information |
WO2024043464A1 (ko) * | 2022-08-24 | 2024-02-29 | 삼성전자주식회사 | 프로세서에 포함된 각각의 회로들의 주파수들을 조절하기 위한 전자 장치, 방법, 및 컴퓨터 판독 가능 저장 매체 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11134077A (ja) | 1997-10-30 | 1999-05-21 | Hitachi Ltd | データ処理装置及びデータ処理システム |
JP3056175B2 (ja) | 1998-11-13 | 2000-06-26 | 甲府日本電気株式会社 | 消費電力低減装置 |
CA2426439A1 (en) * | 2003-04-23 | 2004-10-23 | Ibm Canada Limited - Ibm Canada Limitee | Identifying a workload type for a given workload of database requests |
JP4860104B2 (ja) | 2003-10-09 | 2012-01-25 | 日本電気株式会社 | 情報処理装置 |
KR20050035699A (ko) * | 2003-10-14 | 2005-04-19 | 삼성전자주식회사 | 메모리 시스템의 에너지 절감 방법 및 장치 |
US7925738B2 (en) * | 2003-12-18 | 2011-04-12 | Hewlett-Packard Development Company, L.P. | Analytical cache performance model for a media server |
US7694075B1 (en) * | 2005-03-09 | 2010-04-06 | Globalfoundries Inc. | System for enabling and disabling cache and a method thereof |
US7634678B2 (en) * | 2006-02-07 | 2009-12-15 | Omx Technology Ab | Application software initiated speedup |
-
2006
- 2006-06-28 JP JP2006178607A patent/JP4837456B2/ja not_active Expired - Fee Related
-
2007
- 2007-06-04 US US11/757,548 patent/US7934114B2/en not_active Expired - Fee Related
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010026716A (ja) * | 2008-07-17 | 2010-02-04 | Toshiba Corp | キャッシュメモリ制御回路及びプロセッサ |
JP5633564B2 (ja) * | 2010-06-23 | 2014-12-03 | 富士通株式会社 | マルチコアシステムおよび外部入出力バス制御方法 |
WO2011161782A1 (ja) * | 2010-06-23 | 2011-12-29 | 富士通株式会社 | マルチコアシステムおよび外部入出力バス制御方法 |
US8892819B2 (en) | 2010-06-23 | 2014-11-18 | Fujitsu Limited | Multi-core system and external input/output bus control method |
JP2014507719A (ja) * | 2011-09-21 | 2014-03-27 | エンパイア テクノロジー ディベロップメント エルエルシー | マルチコアシステムエネルギー消費最適化 |
JP2013190970A (ja) * | 2012-03-13 | 2013-09-26 | Toshiba Corp | キャッシュ装置 |
JP2014126915A (ja) * | 2012-12-25 | 2014-07-07 | Canon Inc | 処理装置 |
JP2014219978A (ja) * | 2013-04-30 | 2014-11-20 | 三星電子株式会社Samsung Electronics Co.,Ltd. | 帯域幅調整装置及び方法 |
JP2015127869A (ja) * | 2013-12-27 | 2015-07-09 | 国立大学法人電気通信大学 | 電子機器、制御方法、及び、プログラム |
JP2017532686A (ja) * | 2014-10-16 | 2017-11-02 | ホアウェイ・テクノロジーズ・カンパニー・リミテッド | 新規な低コスト、低電力高性能smp/asmpマルチプロセッサシステム |
US10928882B2 (en) | 2014-10-16 | 2021-02-23 | Futurewei Technologies, Inc. | Low cost, low power high performance SMP/ASMP multiple-processor system |
US10948969B2 (en) | 2014-10-16 | 2021-03-16 | Futurewei Technologies, Inc. | Fast SMP/ASMP mode-switching hardware apparatus for a low-cost low-power high performance multiple processor system |
WO2020245872A1 (ja) * | 2019-06-03 | 2020-12-10 | 三菱電機株式会社 | 情報処理装置及び情報処理システム |
Also Published As
Publication number | Publication date |
---|---|
JP4837456B2 (ja) | 2011-12-14 |
US20080005607A1 (en) | 2008-01-03 |
US7934114B2 (en) | 2011-04-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4837456B2 (ja) | 情報処理装置 | |
KR101467135B1 (ko) | 동적 전압 펄스 스킴에 의한 개선된 전력 전송 성능을 위한 장치, 방법 및 시스템 | |
US7707359B2 (en) | Method and apparatus for selectively prefetching based on resource availability | |
JP5989908B2 (ja) | 不揮発性メモリにコードをキャッシュする方法、システムおよび装置 | |
KR100933820B1 (ko) | 메모리 속성들을 사용하기 위한 기술 | |
JP4064924B2 (ja) | メモリアクセスを制御する方法及び装置 | |
US10558569B2 (en) | Cache controller for non-volatile memory | |
US20130079946A1 (en) | On-chip thermal management techniques using inter-processor time dependent power density data for indentification of thermal aggressors | |
JP2007011580A (ja) | 情報処理装置 | |
US20130036426A1 (en) | Information processing device and task switching method | |
KR20210035311A (ko) | 프로세서의 필터링된 분기 예측 구조 | |
US20120159082A1 (en) | Direct Access To Cache Memory | |
US20110208916A1 (en) | Shared cache controller, shared cache control method and integrated circuit | |
EP2831744A1 (en) | Apparatus and method for fast cache shutdown | |
US20060149940A1 (en) | Implementation to save and restore processor registers on a context switch | |
US20140053012A1 (en) | System and detection mode | |
CN115576734B (zh) | 一种多核异构日志存储方法和系统 | |
US10831667B2 (en) | Asymmetric memory tag access and design | |
JP2011013775A (ja) | 情報処理装置、情報処理装置の制御方法及びプログラム | |
JP4846226B2 (ja) | 情報処理装置、情報処理方法、およびプログラム | |
JP2007257560A (ja) | 複数の処理装置を備えたシステム上で実行されるプログラムのトレース方法、および、複数の処理装置を備えたシステム | |
US7496740B2 (en) | Accessing information associated with an advanced configuration and power interface environment | |
JP5577518B2 (ja) | メモリ管理方法、計算機及びメモリ管理プログラム | |
JP5896066B2 (ja) | プロセッサシステム、および制御プログラム | |
JP2014059661A (ja) | 情報処理装置及びその制御方法、プログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090622 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110705 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110808 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110913 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110928 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141007 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |