JP2007515035A - データ・ストレージ・システム - Google Patents
データ・ストレージ・システム Download PDFInfo
- Publication number
- JP2007515035A JP2007515035A JP2006544570A JP2006544570A JP2007515035A JP 2007515035 A JP2007515035 A JP 2007515035A JP 2006544570 A JP2006544570 A JP 2006544570A JP 2006544570 A JP2006544570 A JP 2006544570A JP 2007515035 A JP2007515035 A JP 2007515035A
- Authority
- JP
- Japan
- Prior art keywords
- modulation
- data sequence
- data
- precoding
- sequence
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
- G11B20/1833—Error detection or correction; Testing, e.g. of drop-outs by adding special lists or symbols to the coded information
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Error Detection And Correction (AREA)
Abstract
【解決手段】エラー訂正エンコーダは、エラー訂正コードを着信ユーザ・ビット・ストリームに適用し、変調エンコーダは、いわゆる変調または制約付きコーディングをエラー訂正コーディング済みビット・ストリームに適用する。プレコーダは、いわゆるプレコーディングを変調エンコーディング済みビット・ストリームに適用する。しかしながらこのプレコーディングは、ビット・ストリームの選択された部分にのみ適用される。プレコーダによってプレコーディングが適用される前に、変調エンコーダの後でビット・シーケンスが順序変更される、順序変更ステップも可能である。デコーダ・サブシステムは逆の様式で動作する。
【選択図】 図2
Description
D2)および1/(1オープラスD)プレコーディングである(ここでオープラスは、ブール論理演算XOR(排他的論理輪)を示す)。
Claims (50)
- 入力ビット・シーケンスの一部またはすべてに変調コーディングを適用するステップと、
前記変調コーディングが適用された後に、前記入力ビット・シーケンスの1つまたは複数の選択された部分をプレコーディングするステップと、
を有する、入力ビット・シーケンスをエンコーディングする方法。 - 変調コーディングが適用された前記入力ビット・シーケンスの部分のみをプレコーディングするステップを有する、請求項1に記載の方法。
- 前記変調コーディングが適用された後に、前記データ・シーケンス内の変調コーディング済みビットの位置を変更するステップをさらに有する、請求項1に記載の方法。
- 入力ビット・シーケンスの選択された一部またはいくつかの部分に変調コーディングを適用するステップと、
変調コーディング済みでないいかなるデータ・ビットもプレコーディングしないが、前記変調コーディングによってエンコーディングされたデータ・ビットにプレコーディングを適用するステップと、
を有する、入力ビット・シーケンスをエンコーディングする方法。 - 前記変調コーディングが適用された後に、前記データ・シーケンス内の変調コーディング済みビットの位置を変更するステップをさらに有する、請求項4に記載の方法。
- データ・シーケンスをエラー訂正コーディングするステップと、
前記エラー訂正コーディング済みデータ・シーケンスのすべてまたは一部を変調エンコーディングするステップと、
前記データ・シーケンスをエラー訂正コーディングするために使用されたエラー訂正コードに基づいて、前記変調エンコーディング・ステップ後に、前記データ・シーケンス内の変調コーディング済みビットの位置を変更するステップと、
を有する、ストレージ用にデータ・シーケンスをエンコーディングする方法。 - データ・シーケンスをエラー訂正コーディングするステップと、
前記エラー訂正コーディング済みデータ・シーケンスのすべてまたは一部を変調エンコーディングするステップと、
前記データ・シーケンスに適用されることになるプレコーディングに基づいて、前記変調エンコーディング・ステップ後に、前記データ・シーケンス内の変調コーディング済みビットの位置を変更するステップと、
を有する、ストレージ用にデータ・シーケンスをエンコーディングする方法。 - 読み取られたビット・シーケンスのうちの1つまたは複数の選択された部分を逆プレコーディングするステップと、
前記逆プレコーディングが適用された後に、前記読み取られたビット・シーケンスのうちの一部またはすべてに変調デコーディングを適用するステップと、
を有する、ストレージ・メディアから読み取られたビット・シーケンスをデコーディングする方法。 - 変調コーディングが適用された前記読み取られたビット・シーケンスの部分のみを逆プレコーディングするステップを有する、請求項8に記載の方法。
- 前記読み取られたデータ・シーケンス内の変調コーディング済みビットの位置を変更するステップをさらに有する、請求項8に記載の方法。
- 変調コーディング済みでないいかなるデータ・ビットも逆プレコーディングしないが、変調コーディングによってエンコーディングされた読み取られたデータ・ビットに逆プレコーディングを適用するステップと、
変調エンコーディングされた読み取られたビット・シーケンスの一部またはいくつかの部分に変調デコーディングを適用するステップと
を有する、ストレージ・メディアから読み取られたビット・シーケンスをデコーディングする方法。 - 前記読み取られたデータ・シーケンス内の変調コーディング済みビットの位置を変更するステップをさらに有する、請求項11に記載の方法。
- 読み取られたデータ・シーケンス内のビットの位置を変更するステップと、
再配列されたデータ・シーケンスのすべてまたは一部を変調デコーディングするステップと、
前記変調デコーディング・ステップ後に、前記データ・シーケンスをエラー訂正デコーディングするステップと、
を有し、
前記読み取られたデータ・シーケンス内のビットの位置を変更するステップが、前記データ・シーケンスをエラー訂正コーディングするために使用されたエラー訂正コードに基づくものである、
ストレージ・メディアから読み取られたデータ・シーケンスをデコーディングする方法。 - 読み取られたデータ・シーケンス内のビットの位置を変更するステップと、
再配列されたデータ・シーケンスのすべてまたは一部を変調デコーディングするステップと、
前記変調デコーディング・ステップ後に、前記データ・シーケンスをエラー訂正デコーディングするステップと、
を有し、
前記読み取られたデータ・シーケンス内のビットの位置を変更するステップが、前記データ・シーケンスに適用されることになる逆プレコーディングに基づくものである、
ストレージ・メディアから読み取られたデータ・シーケンスをデコーディングする方法。 - 入力ビット・シーケンスの一部またはすべてに変調コーディングを適用するための変調エンコーダと、
前記変調コーディングが適用された後に、前記入力ビット・シーケンスの1つまたは複数の選択された部分をプレコーディングするためのプレコーダと、
を有する、入力ビット・シーケンスをエンコーディングするための装置。 - 変調コーディングが適用された前記入力ビット・シーケンスの部分のみをプレコーディングするためのプレコーダを有する、請求項15に記載の装置。
- 前記変調コーディングが適用された後に、前記データ・シーケンス内の変調コーディング済みビットの位置を変更するための順序変更器をさらに有する、請求項15に記載の装置。
- 変調エンコーダから受け取ったデータ・ビットを選択的にプレコーディングする、変調エンコーダから受け取ったデータ・ビットにプレコーディングを適用するためのプレコーダ。
- 前記プレコーダが、変調コーディングが適用された前記入力ビット・シーケンスの部分のみをプレコーディングする、請求項18に記載のプレコーダ。
- ビット・シーケンスの選択された一部またはいくつかの部分に変調コーディングを適用するための変調エンコーダと、
変調コーディング済みでないいかなるデータ・ビットもプレコーディングしないが、前記変調エンコーダによってエンコーディングされたデータ・ビットにプレコーディングを適用するためのプレコーダと、
を有する、ビット・シーケンスをエンコーディングするための装置。 - 前記変調コーディングが適用された後に、前記データ・シーケンス内の変調コーディング済みビットの位置を変更するための順序変更器をさらに有する、請求項20に記載の装置。
- 受け取ったデータ・ビットが変調エンコーダによって変調コーディングされたか否かに基づいて、変調エンコーダから受け取ったデータ・ビットを選択的にプレコーディングする、変調エンコーダから受け取ったデータ・ビットにプレコーディングを適用するためのプレコーダ。
- データ・シーケンスをエラー訂正コーディングするためのエラー訂正エンコーダと、
前記エラー訂正コーディング済みデータ・シーケンスのすべてまたは一部を変調エンコーディングするための変調エンコーダと、
前記データ・シーケンスをエラー訂正コーディングするために使用されたエラー訂正コードに基づいて、前記変調エンコーディング・ステップ後に、前記データ・シーケンス内のビットの位置を変更するための順序変更器と、
を有する、ストレージ用にデータ・シーケンスをエンコーディングするための装置。 - データ・シーケンスをエラー訂正コーディングするためのエラー訂正エンコーダと、
前記エラー訂正コーディング済みデータ・シーケンスのすべてまたは一部を変調エンコーディングするための変調エンコーダと、
前記データ・シーケンスに適用されることになるプレコーディングに基づいて、前記変調エンコーディング・ステップ後に、前記データ・シーケンス内のビットの位置を変更するための順序変更器と、
を有する、ストレージ用にデータ・シーケンスをエンコーディングするための装置。 - 読み取られたビット・シーケンスのうちの1つまたは複数の選択された部分を逆プレコーディングするための逆プレコーダと、
前記逆プレコーディングが適用された後に、前記読み取られたビット・シーケンスのうちの一部またはすべてに変調デコーディングを適用するための変調デコーダと、
を有する、ストレージ・メディアから読み取られたビット・シーケンスをデコーディングするための装置。 - 変調コーディングが適用された前記読み取られたビット・シーケンスの部分のみを逆プレコーディングするための逆プレコーダを有する、請求項25に記載の装置。
- 前記読み取られたデータ・シーケンス内の変調コーディング済みビットの位置を変更するための順序変更器をさらに有する、請求項25に記載の装置。
- ストレージ・メディアから読み取られたデータ・ビットを選択的に逆プレコーディングする、ストレージ・メディアから読み取られたデータ・ビットに逆プレコーディングを適用するための逆プレコーダ。
- 前記逆プレコーダが、変調コーディングが適用された前記読み取られたビット・シーケンスの部分のみを逆プレコーディングする、請求項28に記載の逆プレコーダ。
- 変調コーディング済みでないいかなるデータ・ビットも逆プレコーディングしないが、変調コーディングによってエンコーディングされた読み取られたデータ・ビットに逆プレコーディングを適用するための逆プレコーダと、
変調エンコーディングされた読み取られたビット・シーケンスの一部またはいくつかの部分に変調デコーディングを適用するための変調デコーダと、
を有する、ストレージ・メディアから読み取られたビット・シーケンスをデコーディングするための装置。 - 前記読み取られたデータ・シーケンス内の変調コーディング済みビットの位置を変更するための順序変更器をさらに有する、請求項30に記載の装置。
- 読み取られたデータ・ビットが変調エンコーダによって変調コーディングされたか否かに基づいて、ストレージ・メディアから読み取ったデータ・ビットを選択的に逆プレコーディングする、ストレージ・メディアから読み取ったデータ・ビットに逆プレコーディングを適用するための逆プレコーダ。
- 読み取られたデータ・シーケンス内のビットの位置を変更するための順序変更器と、
再配列されたデータ・シーケンスのすべてまたは一部を変調デコーディングするための変調デコーダと、
前記変調デコーディング・ステップ後に、前記データ・シーケンスをエラー訂正デコーディングするためのエラー訂正デコーダと、
を有し、
前記読み取られたデータ・シーケンス内のビットの位置の変更が、前記データ・シーケンスをエラー訂正コーディングするために使用されたエラー訂正コードに基づくものである、
ストレージ・メディアから読み取られたデータ・シーケンスをデコーディングするための装置。 - 読み取られたデータ・シーケンス内のビットの位置を変更するための順序変更器と、
再配列されたデータ・シーケンスのすべてまたは一部を変調デコーディングするための変調デコーダと、
前記変調デコーディング・ステップ後に、前記データ・シーケンスをエラー訂正デコーディングするためのエラー訂正デコーダと、
を有し、
前記読み取られたデータ・シーケンス内のビットの位置の変更が、前記データ・シーケンスに適用されることになる逆プレコーディングに基づくものである、
ストレージ・メディアから読み取られたデータ・シーケンスをデコーディングするための装置。 - 請求項1の方法を使用して作成されたデータ・シーケンス。
- 請求項6の方法を使用して作成されたデータ・シーケンス。
- 請求項7の方法を使用して作成されたデータ・シーケンス。
- データ・シーケンスの1つまたは複数の部分が変調コーディングされ、データ・シーケンスの1つまたは複数であるがすべてではない部分がプレコーディングされた、エラー訂正コーディング済みデータ・シーケンス。
- 請求項15の装置を含むデータ・ストレージ・システム。
- 請求項23の装置を含むデータ・ストレージ・システム。
- 請求項25の装置を含むデータ・ストレージ・システム。
- 請求項33の装置を含むデータ・ストレージ・システム。
- 請求項22のプレコーダを含むデータ・ストレージ・システム。
- 請求項32の逆プレコーダを含むデータ・ストレージ・システム。
- プロセッサ読み取り可能ストレージ・デバイス上で具体化されたプロセッサ読み取り可能コードを有するプロセッサ読み取り可能ストレージ・デバイスであって、前記プロセッサ読み取り可能コードは、入力ビット・シーケンスをエンコーディングするための方法を実行するように1つまたは複数のプロセッサをプログラミングするためのものであり、前記方法が、
入力ビット・シーケンスの一部またはすべてに変調コーディングを適用するステップと、
前記変調コーディングが適用された後に、前記入力ビット・シーケンスの1つまたは複数の選択された部分をプレコーディングするステップと、
を有する、プロセッサ読み取り可能ストレージ・デバイス。 - プロセッサ読み取り可能ストレージ・デバイス上で具体化されたプロセッサ読み取り可能コードを有するプロセッサ読み取り可能ストレージ・デバイスであって、前記プロセッサ読み取り可能コードは、ストレージ用にデータ・シーケンスをエンコーディングするための方法を実行するように1つまたは複数のプロセッサをプログラミングするためのものであり、前記方法が、
データ・シーケンスをエラー訂正コーディングするステップと、
前記エラー訂正コーディング済みデータ・シーケンスのすべてまたは一部を変調エンコーディングするステップと、
前記データ・シーケンスをエラー訂正コーディングするために使用されたエラー訂正コードに基づいて、前記変調エンコーディング・ステップ後に、前記データ・シーケンス内の変調コーディング済みビットの位置を変更するステップと、
を有する、プロセッサ読み取り可能ストレージ・デバイス。 - プロセッサ読み取り可能ストレージ・デバイス上で具体化されたプロセッサ読み取り可能コードを有するプロセッサ読み取り可能ストレージ・デバイスであって、前記プロセッサ読み取り可能コードは、ストレージ用にデータ・シーケンスをエンコーディングするための方法を実行するように1つまたは複数のプロセッサをプログラミングするためのものであり、前記方法が、
データ・シーケンスをエラー訂正コーディングするステップと、
前記エラー訂正コーディング済みデータ・シーケンスのすべてまたは一部を変調エンコーディングするステップと、
前記データ・シーケンスに適用されることになるプレコーディングに基づいて、前記変調エンコーディング・ステップ後に、前記データ・シーケンス内の変調コーディング済みビットの位置を変更するステップと、
を有する、プロセッサ読み取り可能ストレージ・デバイス。 - プロセッサ読み取り可能ストレージ・デバイス上で具体化されたプロセッサ読み取り可能コードを有するプロセッサ読み取り可能ストレージ・デバイスであって、前記プロセッサ読み取り可能コードは、ストレージ・メディアから読み取られたビット・シーケンスをデコーディングするための方法を実行するように1つまたは複数のプロセッサをプログラミングするためのものであり、前記方法が、
読み取られたビット・シーケンスのうちの1つまたは複数の選択された部分を逆プレコーディングするステップと、
前記逆プレコーディングが適用された後に、前記読み取られたビット・シーケンスのうちの一部またはすべてに変調デコーディングを適用するステップと、
を有する、プロセッサ読み取り可能ストレージ・デバイス。 - プロセッサ読み取り可能ストレージ・デバイス上で具体化されたプロセッサ読み取り可能コードを有するプロセッサ読み取り可能ストレージ・デバイスであって、前記プロセッサ読み取り可能コードは、ストレージ・メディアから読み取られたデータ・シーケンスをデコーディングするための方法を実行するように1つまたは複数のプロセッサをプログラミングするためのものであり、前記方法が、
読み取られたデータ・シーケンス内のビットの位置を変更するステップと、
再配列されたデータ・シーケンスのすべてまたは一部を変調デコーディングするステップと、
前記変調デコーディング・ステップ後に、前記データ・シーケンスをエラー訂正デコーディングするステップと、
を有し、
前記読み取られたデータ・シーケンス内のビットの位置を変更するステップが、前記データ・シーケンスをエラー訂正コーディングするために使用されたエラー訂正コードに基づくものである、
プロセッサ読み取り可能ストレージ・デバイス。 - プロセッサ読み取り可能ストレージ・デバイス上で具体化されたプロセッサ読み取り可能コードを有するプロセッサ読み取り可能ストレージ・デバイスであって、前記プロセッサ読み取り可能コードは、ストレージ・メディアから読み取られたデータ・シーケンスをデコーディングするための方法を実行するように1つまたは複数のプロセッサをプログラミングするためのものであり、前記方法が、
読み取られたデータ・シーケンス内のビットの位置を変更するステップと、
再配列されたデータ・シーケンスのすべてまたは一部を変調デコーディングするステップと、
前記変調デコーディング・ステップ後に、前記データ・シーケンスをエラー訂正デコーディングするステップと、
を有し、
前記読み取られたデータ・シーケンス内のビットの位置を変更するステップが、前記データ・シーケンスに適用されることになる逆プレコーディングに基づくものである、
プロセッサ読み取り可能ストレージ・デバイス。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/739,966 US7395482B2 (en) | 2003-12-18 | 2003-12-18 | Data storage systems |
PCT/IB2004/003761 WO2005064611A1 (en) | 2003-12-18 | 2004-11-17 | Data storage systems |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2007515035A true JP2007515035A (ja) | 2007-06-07 |
JP2007515035A5 JP2007515035A5 (ja) | 2007-12-13 |
JP4551408B2 JP4551408B2 (ja) | 2010-09-29 |
Family
ID=34677757
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006544570A Expired - Fee Related JP4551408B2 (ja) | 2003-12-18 | 2004-11-17 | 入力ビット・シーケンスをエンコーディングするための方法及び装置、ストレージ・メディアから読み取られたビット・シーケンスをデコーディングするための方法及び装置 |
Country Status (7)
Country | Link |
---|---|
US (1) | US7395482B2 (ja) |
EP (1) | EP1695350B1 (ja) |
JP (1) | JP4551408B2 (ja) |
KR (1) | KR100946032B1 (ja) |
CN (1) | CN1894748B (ja) |
TW (1) | TWI380601B (ja) |
WO (1) | WO2005064611A1 (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7594015B2 (en) * | 2003-07-28 | 2009-09-22 | Sap Ag | Grid organization |
US7386780B2 (en) * | 2005-02-03 | 2008-06-10 | Agere Systems Inc. | Method and apparatus for encoding and precoding digital data within modulation code constraints |
JP4956295B2 (ja) * | 2007-06-27 | 2012-06-20 | エルピーダメモリ株式会社 | 半導体記憶装置 |
US8276038B2 (en) * | 2007-08-03 | 2012-09-25 | International Business Machines Corporation | Data storage systems |
US8370702B2 (en) | 2009-06-10 | 2013-02-05 | Micron Technology, Inc. | Error correcting codes for increased storage capacity in multilevel memory devices |
US8406332B2 (en) * | 2010-01-18 | 2013-03-26 | Research In Motion Limited | Downlink transmission in a multiple-user multiple-input multiple-output (“MU-MIMO”) wireless communication system |
US8924815B2 (en) * | 2011-11-18 | 2014-12-30 | Sandisk Enterprise Ip Llc | Systems, methods and devices for decoding codewords having multiple parity segments |
GB201320983D0 (en) * | 2013-11-28 | 2014-01-15 | Ibm | Data encoding in solid-state storage apparatus |
US9350388B2 (en) * | 2014-03-07 | 2016-05-24 | Storart Technology Co. Ltd. | Data format with ECC information for on-the-fly decoding during data transfer and method for forming the data format |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2000008644A1 (fr) * | 1998-08-07 | 2000-02-17 | Sanyo Electric Co., Ltd. | Appareil d'enregistrement |
JP2000507381A (ja) * | 1996-12-31 | 2000-06-13 | クウォンタム・コーポレイション | Prml記録チャネル用率24/25変調コード |
JP2000322842A (ja) * | 1999-05-13 | 2000-11-24 | Sanyo Electric Co Ltd | 記録装置 |
JP2001266499A (ja) * | 2000-03-23 | 2001-09-28 | Sony Corp | データ記録装置及びデータ記録方法、データ再生装置及びデータ再生方法、並びに、データ記録再生装置及びデータ記録再生方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5604497A (en) * | 1995-10-10 | 1997-02-18 | Lucent Technologies Inc. | Apparatus and method for increasing density of run length limited block codes without increasing error propagation |
US6084535A (en) * | 1997-01-30 | 2000-07-04 | Mitel Semiconductor Americas Inc. | System and method for generating many ones codes with hamming distance after precoding |
US5784010A (en) * | 1997-02-03 | 1998-07-21 | International Business Machines Corporation | Method and apparatus for implementing a set rate code for data channels with alternate 9-bit code words and 8-bit code words |
US6310909B1 (en) * | 1998-12-23 | 2001-10-30 | Broadcom Corporation | DSL rate adaptation |
SG87129A1 (en) | 1999-07-12 | 2002-03-19 | Ibm | Data encoding systems |
US6795947B1 (en) * | 1999-10-07 | 2004-09-21 | The Regents Of The University Of California | Parity check outer code and runlength constrained outer code usable with parity bits |
US7197084B2 (en) * | 2002-03-27 | 2007-03-27 | Qualcomm Incorporated | Precoding for a multipath channel in a MIMO system |
US7242724B2 (en) * | 2003-07-16 | 2007-07-10 | Lucent Technologies Inc. | Method and apparatus for transmitting signals in a multi-antenna mobile communications system that compensates for channel variations |
-
2003
- 2003-12-18 US US10/739,966 patent/US7395482B2/en active Active
-
2004
- 2004-11-12 TW TW093134679A patent/TWI380601B/zh not_active IP Right Cessation
- 2004-11-17 KR KR1020067011627A patent/KR100946032B1/ko not_active IP Right Cessation
- 2004-11-17 CN CN2004800377407A patent/CN1894748B/zh active Active
- 2004-11-17 JP JP2006544570A patent/JP4551408B2/ja not_active Expired - Fee Related
- 2004-11-17 WO PCT/IB2004/003761 patent/WO2005064611A1/en not_active Application Discontinuation
- 2004-11-17 EP EP04798889.4A patent/EP1695350B1/en not_active Not-in-force
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000507381A (ja) * | 1996-12-31 | 2000-06-13 | クウォンタム・コーポレイション | Prml記録チャネル用率24/25変調コード |
WO2000008644A1 (fr) * | 1998-08-07 | 2000-02-17 | Sanyo Electric Co., Ltd. | Appareil d'enregistrement |
JP2000322842A (ja) * | 1999-05-13 | 2000-11-24 | Sanyo Electric Co Ltd | 記録装置 |
JP2001266499A (ja) * | 2000-03-23 | 2001-09-28 | Sony Corp | データ記録装置及びデータ記録方法、データ再生装置及びデータ再生方法、並びに、データ記録再生装置及びデータ記録再生方法 |
Also Published As
Publication number | Publication date |
---|---|
EP1695350A1 (en) | 2006-08-30 |
KR100946032B1 (ko) | 2010-03-09 |
WO2005064611A1 (en) | 2005-07-14 |
EP1695350B1 (en) | 2017-03-01 |
US20050138518A1 (en) | 2005-06-23 |
CN1894748A (zh) | 2007-01-10 |
CN1894748B (zh) | 2011-04-06 |
TW200527826A (en) | 2005-08-16 |
JP4551408B2 (ja) | 2010-09-29 |
TWI380601B (en) | 2012-12-21 |
KR20060133997A (ko) | 2006-12-27 |
US7395482B2 (en) | 2008-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7865799B2 (en) | Recording format for information date, information recording/reproducing cording circuit | |
US7409622B1 (en) | System and method for reverse error correction coding | |
US7530003B2 (en) | Permuting MTR code with ECC without need for second MTR code | |
KR101114057B1 (ko) | Rll 인코딩 | |
KR20020025239A (ko) | 연결된 에러 정정 코드를 구비하는 자기 기록 채널에서비동일 보호를 가지는 인코딩 방법 및 장치 | |
JP2007087529A (ja) | 信号復号装置、信号復号方法、および記憶システム | |
US7734993B2 (en) | Method and apparatus for encoding and precoding digital data within modulation code constraints | |
KR19990044116A (ko) | 3웨이 바이트 인터리빙된 ecc를 갖는 비트 인터리빙된 16/17 비율 변조 코드 | |
KR100370416B1 (ko) | 고밀도 데이터의 기록/재생을 위한 부호화/복호화 방법 및 그에 따른 장치 | |
US8276038B2 (en) | Data storage systems | |
KR100506070B1 (ko) | 고밀도데이터의기록/재생을위한부호화/복호화방법 | |
JP4551408B2 (ja) | 入力ビット・シーケンスをエンコーディングするための方法及び装置、ストレージ・メディアから読み取られたビット・シーケンスをデコーディングするための方法及び装置 | |
CN101097759A (zh) | 编码装置与方法、解码装置与方法及信息记录和重现装置 | |
JP3764453B2 (ja) | エラー訂正のための符号化装置及び方法と復号化装置及び方法 | |
JP4138031B2 (ja) | n−ビットソースワードから対応したm−ビットチャネルワードへの符号化装置、並びに、逆向きの復号化装置 | |
US6557136B1 (en) | Method and system for limiting the maximum number of consecutive zeroes in a block for communications or storage | |
Cai et al. | On the design of spectrum shaping codes for high-density data storage | |
KR100408532B1 (ko) | 데이타저장기기의prml코드생성방법 | |
JP3810765B2 (ja) | 複雑度を減らしたコードテーブルを使用する復調装置及びその方法 | |
KR100571743B1 (ko) | 통신 채널 | |
JPH11512275A (ja) | ディジタル情報信号の送信および受信 | |
JPH10503355A (ja) | 可変ブロック長でデータを符号化するための方法および装置 | |
JP2008117441A (ja) | ディジタルデータ記録再生装置 | |
US7475331B1 (en) | Data dependent scrambler with improved global constraint | |
US20030123173A1 (en) | Method and apparatus for encoding data to guarantee isolated transitions in a magnetic recording system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071019 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071019 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100420 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100607 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100706 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100709 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130716 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |