JP2007157091A - 試験接触部を保護するためのメモリカード - Google Patents
試験接触部を保護するためのメモリカード Download PDFInfo
- Publication number
- JP2007157091A JP2007157091A JP2005370009A JP2005370009A JP2007157091A JP 2007157091 A JP2007157091 A JP 2007157091A JP 2005370009 A JP2005370009 A JP 2005370009A JP 2005370009 A JP2005370009 A JP 2005370009A JP 2007157091 A JP2007157091 A JP 2007157091A
- Authority
- JP
- Japan
- Prior art keywords
- memory card
- interface
- memory
- circuit board
- chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/04—Supports for storage elements, e.g. memory modules; Mounting or fixing of storage elements on such supports
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/1201—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details comprising I/O circuitry
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Engineering & Computer Science (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Credit Cards Or The Like (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
【課題】インターフェース上の試験接続部を保護し得るメモリカードを提供する。
【解決手段】本発明のメモリカードは、その中に回路基板を有するメモリカード本体と、メモリカードのデータの読み書きを制御する、回路基板上に配置されたコントローラチップと、メモリカードのデータを保存する、回路基板上に配置されたメモリチップと、コントローラチップに電気的に接続されたメモリカードインターフェースと、コントローラチップに電気的に接続された、接続インターフェースと、インターフェース上の試験接触部(11)を保護する、上記メモリカードインターフェース上、もしくは上記接続インターフェースに配置されたカバーもしくはスティッカー(10)とを備える。
【選択図】図4
【解決手段】本発明のメモリカードは、その中に回路基板を有するメモリカード本体と、メモリカードのデータの読み書きを制御する、回路基板上に配置されたコントローラチップと、メモリカードのデータを保存する、回路基板上に配置されたメモリチップと、コントローラチップに電気的に接続されたメモリカードインターフェースと、コントローラチップに電気的に接続された、接続インターフェースと、インターフェース上の試験接触部(11)を保護する、上記メモリカードインターフェース上、もしくは上記接続インターフェースに配置されたカバーもしくはスティッカー(10)とを備える。
【選択図】図4
Description
本発明は、インターフェース上での試験接触部を保護し得るメモリカードを提供し、そして絶縁カバーもしくはスティッカーを使用してインターフェース上での試験接触部を保護する。
現在の市場におけるメモリカードは、大きなメモリ容量、小サイズ、および携帯に便利という利点を有し、そしてパーソナルコンピュータ、ノートブック、PDA、MP3およびMP4プレイヤー、またはデジタルカメラのような電気製品に広く適用されている。使用者の必要性を満たすため、市場におけるメモリカードは、主に以下のカテゴリに分けられる:SD(セキュアデジタル)メモリカード、マイクロSDメモリカード、ミニSDメモリカード、CF(コンパクトフラッシュ(登録商標))メモリカード、MS(メモリスティック)メモリカード、SM(スマートメディア)メモリカード、およびMMC(マルチメディアカード)メモリカード。しかし、メモリカード上のインターフェース上の複数の金属接触部に対する保護は、存在しておらず、そしてこのメモリカードは、使用者の手が金属接触部への接触により生じる静電放電効果、または使用者によるメモリカードのインターフェース上の金属接触部への不適切な電圧の適用によって損傷し得る。
本発明の目的は、従来のメモリカードの以下の欠点、静電放電効果もしくは使用者の不適切な電圧の適用がもたらすメモリカードが正常に機能しなくなること、を解決することである。
したがって、本発明は、インターフェース上の試験接触部を保護するメモリカードを提供する。本発明のメモリカードは、
その中に回路基板を有するメモリカード本体と、
上記メモリカードのデータの読み書きを制御する、上記回路基板上に配置されたコントローラチップと、
上記メモリカードのデータを保存する、上記回路基板上に配置されたメモリチップと、
上記コントローラチップに電気的に接続されたメモリカードインターフェースと、
上記コントローラチップに電気的に接続された、接続インターフェースと、
上記インターフェース上の試験接触部を保護する、上記メモリカードインターフェース上、もしくは上記接続インターフェースに配置されたカバーもしくはスティッカーとを備える。
その中に回路基板を有するメモリカード本体と、
上記メモリカードのデータの読み書きを制御する、上記回路基板上に配置されたコントローラチップと、
上記メモリカードのデータを保存する、上記回路基板上に配置されたメモリチップと、
上記コントローラチップに電気的に接続されたメモリカードインターフェースと、
上記コントローラチップに電気的に接続された、接続インターフェースと、
上記インターフェース上の試験接触部を保護する、上記メモリカードインターフェース上、もしくは上記接続インターフェースに配置されたカバーもしくはスティッカーとを備える。
使用者は、本発明のメモリカード上のカバーもしくはスティッカーを破り、その破られたカバーもしくはスティッカーの下の試験接触部を使用して、以下に適用する。メモリカードの電気的特徴の維持および分析、メモリカードのデータ内容のチェック、メモリカードの性能の確認、ならびに、ダブルインターフェースの使用への適合性についての試験。
さらに、使用者は、メモリカードが電気製品(例えば、デジタルカメラ、PDA、パーソナルコンピュータ、ノートブック、およびMP3もしくはMP4プレイヤー)によって読まれる場合に、メモリカードが適合性の問題(例えば、接続速度)を有するならば、直ちにメモリカードの製造者に知らせることができる。本発明は、以下の改善された効果を有する。(a)メモリカードの製造者の経済的損失の回避、(b)メモリカードの製造者の質およびブランド名の価値の確立、ならびに、(c)使用者の権利の保護。
本発明は、さらに以下の手段を提供する。
(項目1)
インターフェース上の試験接続部を保護するためのメモリカードであって、
その中に回路基板を有するメモリカード本体と、
該メモリカードのデータの読み書きを制御する、該回路基板上に配置されたコントローラチップと、
該メモリカードのデータを保存する、該回路基板上に配置されたメモリチップと、
該コントローラチップに電気的に接続されたメモリカードインターフェースと、
該コントローラチップに電気的に接続された、接続インターフェースと、
該インターフェース上の試験接触部を保護する、該メモリカードインターフェース上、もしくは該接続インターフェースに配置されたカバーもしくはスティッカーと
を備える、メモリカード。
インターフェース上の試験接続部を保護するためのメモリカードであって、
その中に回路基板を有するメモリカード本体と、
該メモリカードのデータの読み書きを制御する、該回路基板上に配置されたコントローラチップと、
該メモリカードのデータを保存する、該回路基板上に配置されたメモリチップと、
該コントローラチップに電気的に接続されたメモリカードインターフェースと、
該コントローラチップに電気的に接続された、接続インターフェースと、
該インターフェース上の試験接触部を保護する、該メモリカードインターフェース上、もしくは該接続インターフェースに配置されたカバーもしくはスティッカーと
を備える、メモリカード。
(項目2)
上記メモリチップが、複数のフラッシュメモリから構成される、項目1に記載のメモリカード。
上記メモリチップが、複数のフラッシュメモリから構成される、項目1に記載のメモリカード。
(項目3)
上記メモリチップが、複数の読み取り専用メモリから構成される、項目1に記載のメモリカード。
上記メモリチップが、複数の読み取り専用メモリから構成される、項目1に記載のメモリカード。
(項目4)
上記カバーもしくはスティッカーが、破壊可能な非導電性シートである、項目1に記載のメモリカード。
上記カバーもしくはスティッカーが、破壊可能な非導電性シートである、項目1に記載のメモリカード。
(項目5)
上記コントローラチップが、メモリカードコントローラおよび検出制御ユニットを備える、項目1に記載のメモリカード。
上記コントローラチップが、メモリカードコントローラおよび検出制御ユニットを備える、項目1に記載のメモリカード。
(項目6)
上記接続インターフェースが、RS232、ユニバーサルシリアルバスまたはIEEE 1394インターフェースである、項目1に記載のメモリカード。
上記接続インターフェースが、RS232、ユニバーサルシリアルバスまたはIEEE 1394インターフェースである、項目1に記載のメモリカード。
(項目7)
上記メモリカードが、SDメモリカード、マイクロSDメモリカード、ミニSDメモリカード、CFメモリカード、MSメモリカード、SMメモリカードまたはMMCメモリカード、であり得る、項目1に記載のメモリカード。
上記メモリカードが、SDメモリカード、マイクロSDメモリカード、ミニSDメモリカード、CFメモリカード、MSメモリカード、SMメモリカードまたはMMCメモリカード、であり得る、項目1に記載のメモリカード。
本発明に基づくメモリカード1(カバーもしくはスティッカーは示さず)の3次元的外観は、図1に示される。このメモリカード1は、以下を備える。メモリカード本体2、メモリカードインターフェース3、および接続インターフェース4。メモリカードインターフェース3は、SDメモリカード、マイクロSDメモリカード、ミニSDメモリカード、CFメモリカード、MSメモリカード、SMメモリカードまたはMMCメモリカードであり得る。接続インターフェース4は、RS232、ユニバーサルシリアルバス(USB)またはIEEE 1394インターフェースであり得る。
図2は、本発明のメモリカード1の内部構造を示す。そしてこのメモリカード本体2は、その中に回路基板5を有する。ここで、この回路基板5は、メモリカードインターフェース3および接続インターフェース4に電気的に接続される。コントローラチップ6およびメモリチップ7は、回路基板5の上に配置される。ここで、コントローラチップ6は、メモリカードインターフェース3に電気的に接続され、そしてメモリチップ7は、接続インターフェース4およびコントローラチップ6に電気的に接続される。
図3は、本発明のメモリカード1のブロック図を示す。コントローラチップ6は、メモリカードコントローラ8および検出制御ユニット9を備える。メモリチップ7は、n個のフラッシュメモリから構成される。ここで、nは、1より大きい正の整数である。さらに、メモリチップ7は、n個の読み取り専用メモリから構成される。ここで、nは、1より大きい正の整数である。
図4および図5はそれぞれ、インターフェース上の試験接続部11または12を保護するための、接続インターフェース4またはメモリカードインターフェース3上のカバーもしくはスティッカー10の配置を示す。カバーもしくはスティッカー10は、破壊可能な非導電性シートであり、したがって、インターフェース上の試験接続部11または12を電気的に絶縁する。試験接続部11または12は、金属材料であり、容易に酸化され得ず、使用者によって以下を行うために使用される。(a)メモリカード1の電気的特徴の維持および分析、(b)メモリカード1のデータ内容のチェック、おならびに(c)メモリカード1の性能の確認。
図6および図7は、本発明のメモリカード1を用いた試験前および試験後を図示する。試験を行う場合、使用者は、最初にカバーもしくはスティッカー10を破り、次にメモリカード1をカードスロット13に挿入する。そして、試験すべき試験接続部11または12を校正機器15に接続する。最後に、デバイスもしくは校正機器14によって、必要とされる電力を供給し、使用者は伝送試験を実施することができる。
1 メモリカード
2 メモリカード本体
3 メモリカードインターフェース
4 接続インターフェース
5 回路基板
6 コントローラチップ
7 メモリチップ
8 メモリカードコントローラ
9 検出コントローラユニット
10 カバーもしくはスティッカー
11 試験接続部
12 試験接続部
13 カードスロット
14 校正機器
15 校正機器
2 メモリカード本体
3 メモリカードインターフェース
4 接続インターフェース
5 回路基板
6 コントローラチップ
7 メモリチップ
8 メモリカードコントローラ
9 検出コントローラユニット
10 カバーもしくはスティッカー
11 試験接続部
12 試験接続部
13 カードスロット
14 校正機器
15 校正機器
Claims (7)
- インターフェース上の試験接続部を保護するためのメモリカードであって、
その中に回路基板を有するメモリカード本体と、
該メモリカードのデータの読み書きを制御する、該回路基板上に配置されたコントローラチップと、
該メモリカードのデータを保存する、該回路基板上に配置されたメモリチップと、
該コントローラチップに電気的に接続されたメモリカードインターフェースと、
該コントローラチップに電気的に接続された、接続インターフェースと、
該インターフェース上の試験接触部を保護する、該メモリカードインターフェース上、もしくは該接続インターフェースに配置されたカバーもしくはスティッカーと
を備える、メモリカード。 - 前記メモリチップが、複数のフラッシュメモリから構成される、請求項1に記載のメモリカード。
- 前記メモリチップが、複数の読み取り専用メモリから構成される、請求項1に記載のメモリカード。
- 前記カバーもしくはスティッカーが、破壊可能な非導電性シートである、請求項1に記載のメモリカード。
- 前記コントローラチップが、メモリカードコントローラおよび検出制御ユニットを備える、請求項1に記載のメモリカード。
- 前記接続インターフェースが、RS232、ユニバーサルシリアルバスまたはIEEE 1394インターフェースである、請求項1に記載のメモリカード。
- 前記メモリカードが、SDメモリカード、マイクロSDメモリカード、ミニSDメモリカード、CFメモリカード、MSメモリカード、SMメモリカードまたはMMCメモリカード、であり得る、請求項1に記載のメモリカード。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW094221120U TWM292742U (en) | 2005-12-05 | 2005-12-05 | Memory card capable of protecting test points |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2007157091A true JP2007157091A (ja) | 2007-06-21 |
Family
ID=37563025
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005370009A Pending JP2007157091A (ja) | 2005-12-05 | 2005-12-22 | 試験接触部を保護するためのメモリカード |
Country Status (5)
Country | Link |
---|---|
US (1) | US20070125869A1 (ja) |
JP (1) | JP2007157091A (ja) |
KR (1) | KR200438337Y1 (ja) |
DE (1) | DE202006013974U1 (ja) |
TW (1) | TWM292742U (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2909402Y (zh) * | 2006-04-18 | 2007-06-06 | 富士康(昆山)电脑接插件有限公司 | 多功能电子卡 |
US8826086B2 (en) | 2011-02-07 | 2014-09-02 | Sandisk Technologies Inc. | Memory card test interface |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0398193A (ja) * | 1989-09-12 | 1991-04-23 | Casio Comput Co Ltd | 時間管理装置及び時間管理方法 |
JPH03109346A (ja) * | 1989-09-25 | 1991-05-09 | Mitsui Petrochem Ind Ltd | シクロヘキサン―1,4―ジオンの製造方法 |
WO2005010812A1 (en) * | 2003-07-17 | 2005-02-03 | Sandisk Corporation | Peripheral card with hidden test pins |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040199721A1 (en) * | 2003-03-12 | 2004-10-07 | Power Data Communication Co., Ltd. | Multi-transmission interface memory card |
US6890188B1 (en) * | 2004-02-27 | 2005-05-10 | Imation Corp. | Memory card compatible with device connector and host connector standards |
TWM264642U (en) * | 2004-08-27 | 2005-05-11 | Incomm Technologies Co Ltd | Flash memory device having plural communication protocols |
-
2005
- 2005-12-05 TW TW094221120U patent/TWM292742U/zh unknown
- 2005-12-22 JP JP2005370009A patent/JP2007157091A/ja active Pending
-
2006
- 2006-09-12 DE DE202006013974U patent/DE202006013974U1/de not_active Expired - Lifetime
- 2006-11-22 US US11/603,148 patent/US20070125869A1/en not_active Abandoned
- 2006-11-27 KR KR2020060030473U patent/KR200438337Y1/ko not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0398193A (ja) * | 1989-09-12 | 1991-04-23 | Casio Comput Co Ltd | 時間管理装置及び時間管理方法 |
JPH03109346A (ja) * | 1989-09-25 | 1991-05-09 | Mitsui Petrochem Ind Ltd | シクロヘキサン―1,4―ジオンの製造方法 |
WO2005010812A1 (en) * | 2003-07-17 | 2005-02-03 | Sandisk Corporation | Peripheral card with hidden test pins |
JP2007531920A (ja) * | 2003-07-17 | 2007-11-08 | サンディスク コーポレイション | 隠されたテストピンを備えた周辺カード |
Also Published As
Publication number | Publication date |
---|---|
KR200438337Y1 (ko) | 2008-02-11 |
TWM292742U (en) | 2006-06-21 |
US20070125869A1 (en) | 2007-06-07 |
KR20070000670U (ko) | 2007-06-11 |
DE202006013974U1 (de) | 2006-12-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP1801740B1 (en) | Interface for a removable electrical card | |
CN103747611B (zh) | 固态器件 | |
US7581967B2 (en) | Connector with ESD protection | |
EP2037372B1 (en) | Receptacles for removable electrical interface devices | |
US20120079197A1 (en) | Card-reading device and method for using the card-reading device to access memory card | |
US6725291B2 (en) | Detection method used in adaptor capable of inserting various kinds of memory cards | |
JP2004213574A (ja) | データ記憶装置 | |
TWI553639B (zh) | 記憶卡的存取裝置及其控制方法 | |
US20160266794A1 (en) | Semiconductor device and memory system | |
US20070257116A1 (en) | Interface detection method of a multiple mode micro memory card | |
US7529098B2 (en) | Electronic card formed of a printed circuit board | |
JP2007157091A (ja) | 試験接触部を保護するためのメモリカード | |
US8910310B2 (en) | Embedded flash memory card and electronic device using the same, and engineering board for embedded flash memory card | |
JP4864140B2 (ja) | Esd保護付きコネクタ | |
US20120179858A1 (en) | Memory device | |
CN201015043Y (zh) | 可保护测试接点的记忆卡 | |
US7293710B2 (en) | Method of overcurrent protection for multi-slot flash memory card reader | |
CN202749647U (zh) | 新型移动电源转接头 | |
US20140306011A1 (en) | Card reader | |
US20030191882A1 (en) | Integrated multi-function storing means | |
KR101353345B1 (ko) | 메모리카드 | |
TWI273498B (en) | Card access apparatus and electronic apparatus implementing the same | |
KR200314723Y1 (ko) | xD-Picture 카드용 SmartMediaTM 카드 아답터 | |
KR200426502Y1 (ko) | Usb 플러그 단자가 구비된 대용량 메모리카드 | |
JP3113291U (ja) | 拡張型アクセス装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071227 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110106 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110111 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20110624 |