JP2007110117A - Wafer level chip scale package of image sensor, and method of manufacturing same - Google Patents

Wafer level chip scale package of image sensor, and method of manufacturing same Download PDF

Info

Publication number
JP2007110117A
JP2007110117A JP2006276263A JP2006276263A JP2007110117A JP 2007110117 A JP2007110117 A JP 2007110117A JP 2006276263 A JP2006276263 A JP 2006276263A JP 2006276263 A JP2006276263 A JP 2006276263A JP 2007110117 A JP2007110117 A JP 2007110117A
Authority
JP
Japan
Prior art keywords
wafer
image sensor
scale package
chip scale
metal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006276263A
Other languages
Japanese (ja)
Other versions
JP4472682B2 (en
Inventor
Jin Mun Ryu
ムン リュ ジン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electro Mechanics Co Ltd
Original Assignee
Samsung Electro Mechanics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electro Mechanics Co Ltd filed Critical Samsung Electro Mechanics Co Ltd
Publication of JP2007110117A publication Critical patent/JP2007110117A/en
Application granted granted Critical
Publication of JP4472682B2 publication Critical patent/JP4472682B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14618Containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a wafer level chip scale package of an image sensor and a method of manufacturing the same. <P>SOLUTION: This wafer level chip scale package of the image sensor comprises an image sensor 11 on its top surface, wafer with a pair of pads 13 formed to be exposed to outside of both ends of the wafer in part of the bottom surface of the image sensor, support 14 formed at the upper part of the pads at height that can provide space to form an air cavity 12 so that the bottom surfaces of both ends of glass may be supported, glass 20 that is attached to the upper part of the support so that the air cavity is provided at the upper part of the wafer, and metal bumps 30 formed at both ends of the wafer at positions that correspond to the pads whose bottom surfaces are projected from the bottom surface of the wafer to form conductive lines for electrical connection with the pads. <P>COPYRIGHT: (C)2007,JPO&INPIT

Description

本発明は、イメージセンサのウエハレベルチップスケールパッケージ及びその製造方法に関し、さらに詳細には、外部接続端子としてメタルで構成されたバンプが形成されるように、ウエハレベル状態でガラスを付着し、前記ウエハを薄型化(Thinning)した後、ドライエッチングにより形成された長空のビアをメタルで充填してパッケージが製作されると共に、ソルダーボールの削除により、製造工程が短縮されることにより、量産能力を向上させ、異物不良を最小化できるイメージセンサのウエハレベルチップスケールパッケージ及びその製造方法に関する。   The present invention relates to a wafer level chip scale package of an image sensor and a method of manufacturing the same, and more particularly, glass is attached at a wafer level so that bumps made of metal are formed as external connection terminals, After thinning the wafer (Thinning), a long via hole formed by dry etching is filled with metal to produce a package, and by eliminating the solder balls, the manufacturing process is shortened, increasing mass production capacity The present invention relates to a wafer level chip scale package of an image sensor capable of improving and minimizing foreign matter defects and a manufacturing method thereof.

現在、半導体産業においては、可能な限り半導体素子を小型化するのが一つの傾向である。小型化の要求は、特に、半導体チップパッケージ産業において著しく、パッケージとは、微細回路が設計された集積回路チップを実際の電子機器に実装して使用できるように、プラスチック樹脂やセラミックでシールした形態のことを言う。   Currently, in the semiconductor industry, one trend is to make semiconductor devices as small as possible. The demand for miniaturization is particularly significant in the semiconductor chip package industry, and the package is a form sealed with plastic resin or ceramic so that an integrated circuit chip on which a fine circuit is designed can be mounted and used in an actual electronic device. Say that.

従来の典型的なパッケージは、その中に内蔵される集積回路チップに比べて、はるかに大きいサイズを有する。したがって、パッケージのサイズをチップサイズ水準に縮小することが、パッケージ技術者らの関心事のひとつであった。   The conventional typical package has a much larger size than the integrated circuit chip embedded therein. Therefore, reducing the package size to the chip size level has been one of the concerns of package engineers.

このような背景により、最近開発された新しいパッケージ類型がまさにチップスケールパッケージ(またはチップサイズパッケージとも言う)である。その中で、特に、ウエハレベルチップスケールパッケージ(Wafer Level Chip Scale Package)は、個別チップ単位でパッケージ組立を行う典型的なパッケージの製造方法とは異なり、ウエハ状態において一括にパッケージを組み立て及び製造するという点に特徴がある。   Against this background, a recently developed new package type is exactly the chip scale package (or chip size package). Among them, in particular, a wafer level chip scale package (Wafer Level Chip Scale Package) is different from a typical package manufacturing method in which a package is assembled in units of individual chips, and the packages are assembled and manufactured in a batch in a wafer state. This is a feature.

半導体集積回路チップの発達は、パッケージ技術の発達につながり、持続的に高密度化、高速化、小型化、及び薄型化が実現されつつある。特に、パッケージ素子の構造的な面での変遷を見れば、ピン挿入型(Pin Insert Type or Through Hole Mount Type)から表面実装型(SURFACE MOUNT TYPE)に発展して、回路基板に対する実装密度を高めてきたのであり、最近では、ベアチップ(Bare Chip)の特性をパッケージ状態でそのまま維持し、かつパッケージのサイズをチップ水準に減らすことのできるチップサイズパッケージ(Chip Size Package;CSP)に対する研究が盛んに進められている。   The development of semiconductor integrated circuit chips has led to the development of package technology, and continuous increases in density, speed, miniaturization, and thinning are being realized. In particular, looking at the changes in the structural aspects of package elements, the pin insertion type (Through Mount Type Mount) has evolved to the surface mount type (SURFACE MOUNT TYPE) to increase the mounting density on circuit boards. Recently, research on a chip size package (CSP) that can maintain the characteristics of a bare chip as it is in a package state and reduce the size of the package to a chip level (CSP) has been actively conducted. It is being advanced.

チップサイズパッケージの中で、特に、チップ表面においてチップパットを再配線(Rerouting Or Redistribution)した後、ソルダーボールを形成させた類型をウエハレベルチップサイズパッケージ(Wafer Level Chip Scale Package;WLCSP)という。前記ウエハレベルチップサイズパッケージは、いわゆるフリップチップ(Flipchip)と呼ばれる方式であって、チップ(チップまたはダイ)が回路基板に直接実装され、チップの再配線された回路上に形成されたソルダーボールが、回路基板の導電性パッドに接合される。このとき、導電性パッドにもソルダーボールが形成されて、パッケージのソルダーボールと接合をなすこともある。   Among chip size packages, in particular, a type in which a solder ball is formed after a chip pad is redistributed on the chip surface is referred to as a wafer level chip size package (WLCSP). The wafer level chip size package is a so-called flip chip, in which a chip (chip or die) is directly mounted on a circuit board, and a solder ball formed on a circuit on which a chip is rewired is formed. , Bonded to the conductive pads of the circuit board. At this time, solder balls may also be formed on the conductive pads, and may be joined with the solder balls of the package.

最近では、半導体チップとパッケージのサイズがほとんど差がない程度に小さな各種CSP(Chip Size Package)技術が登場し始めたし、この技術は、半導体の小型、高速、高集積化傾向により、予想よりはるかに早く拡散されつつある。   Recently, various CSP (Chip Size Package) technologies that are small enough that there is almost no difference in size between the semiconductor chip and the package have begun to appear. It is spreading much faster.

これと共に、チップを切断しないウエハ状態において全ての組立過程を終わるウエハレベルパッケージ技術が、次世代CSP技術として注目されつつある。現在までの半導体組立工程は、ウエハを各々のチップで切断した後に行われることに対し、ウエハレベルパッケージ技術は、複数のチップが付着されているウエハ状態においてダイボンディング(Die Bonding)、ワイヤボンディング(Wire Bonding)、モールディング(Molding)などの一連の組立工程を終えた後、これを切断し直ちに完成品を作る。   At the same time, wafer level packaging technology that finishes all assembly processes in a wafer state in which chips are not cut is drawing attention as a next-generation CSP technology. The semiconductor assembly process up to now is performed after the wafer is cut into individual chips. On the other hand, in the wafer level package technology, die bonding and wire bonding (wafer bonding) are performed in a wafer state in which a plurality of chips are attached. After a series of assembly processes such as Wire Bonding and Molding are completed, this is cut and a finished product is immediately produced.

したがって、この技術を適用する場合には、現在のCSP技術より全体的なパッケージ費用をさらに少なくすることができる。   Therefore, when this technology is applied, the overall package cost can be further reduced as compared with the current CSP technology.

このようなウエハレベルチップスケールパッケージは、半導体チップの活性面にソルダーボールが形成されるのが一般的であり、このような構造により、ウエハレベルチップスケールパッケージを積層するか、又は電荷結合素子(CCD:Charge Coupled Device)のようなセンサパッケージ(Sensor Package)などの製作に応用するときは、構造的に相当な困難がある。   In such a wafer level chip scale package, a solder ball is generally formed on the active surface of a semiconductor chip. With such a structure, a wafer level chip scale package is stacked or a charge coupled device ( When applied to the manufacture of a sensor package such as a CCD (Charge Coupled Device), there is a considerable structural difficulty.

上記のウエハレベルチップスケールパッケージ技術を利用してイメージセンサのパッケージを製造した従来のパッケージされた集積回路素子は、下記特許文献1に開示されており、前記パッケージされた集積回路素子の構造を図1に基づいて簡略に説明すれば、次の通りである。   A conventional packaged integrated circuit device in which an image sensor package is manufactured using the wafer level chip scale package technology described above is disclosed in Patent Document 1 below, and the structure of the packaged integrated circuit device is illustrated. A simple explanation based on 1 is as follows.

図1には、結晶質基材形成されたマイクロレンズアレイを備える集積回路素子を示している。   FIG. 1 shows an integrated circuit element including a microlens array formed with a crystalline base material.

表面にマイクロレンズアレイ100が形成された基材102の下には、通常、ガラスで形成されたパッケージ層106が、エポキシ104により密封されているが、前記パッケージ層106のエッジに沿って電気コンタクト108が形成される。前記電気コンタクト108は、前記パッケージ層106の下部面に形成される通常のソルダーボールバンプ110と接続し、前記基材102の上部面に形成された導電性パッド112と電気的に接続される。   A package layer 106 made of glass is usually sealed with an epoxy 104 under the substrate 102 having the microlens array 100 formed on the surface, but electrical contact is made along the edge of the package layer 106. 108 is formed. The electrical contacts 108 are connected to normal solder ball bumps 110 formed on the lower surface of the package layer 106 and are electrically connected to conductive pads 112 formed on the upper surface of the substrate 102.

通常、ガラスで形成されたパッケージ層114と、これと関連したスペーサ要素116は、基材102上にエポキシ118などの接着剤で密封されて、マイクロレンズアレイ100とパッケージ層114との間にキャビティ20を形成できるようになる。   Typically, the package layer 114 formed of glass and the associated spacer element 116 are sealed on the substrate 102 with an adhesive such as epoxy 118 to provide a cavity between the microlens array 100 and the package layer 114. 20 can be formed.

前記電気コンタクト108は、前記エポキシ104及びパッケージ層106の傾斜面にメッキなどの方法により形成されている。   The electrical contacts 108 are formed on the inclined surfaces of the epoxy 104 and the package layer 106 by a method such as plating.

上述の従来の集積回路素子は、前記基材102の導電性パッド112と前記バンプ100とを電気的に接続するために、前記電気コンタクト108が形成されているが、前記導電性パッド112と前記電気コンタクト108とが互いに当接した形態で接続するため、接続の信頼性が低く、前記集積回路素子は、複数の構成が積層される工程により製作されるため、構造及び工程が複雑となるという短所がある。   In the conventional integrated circuit device described above, the electrical contacts 108 are formed to electrically connect the conductive pads 112 of the base material 102 and the bumps 100. Since the electrical contacts 108 are connected in contact with each other, the reliability of the connection is low, and the integrated circuit element is manufactured by a process in which a plurality of components are stacked, which makes the structure and process complicated. There are disadvantages.

また、上記のウエハレベルチップスケールパッケージ技術を利用し、信頼性の高いBGA(Ball Grid Array)を有する従来の半導体装置が記載された特許は、代表的に、特許文献2と、特許文献3及び特許文献4に記載されているため、前記特許は、共通的にパッド電極と電気的接続のために、ソルダーボールが装着されたソルダーバンプが形成された構造であって、前記ソルダーボールが製作されるための工程の数が多く、かつ複雑なため、工程数の増加による量産速度が遅くならざるをえず、生産性が低下するという問題が指摘されている。   Patents describing conventional semiconductor devices having a highly reliable BGA (Ball Grid Array) using the wafer level chip scale package technology described above are typically Patent Document 2, Patent Document 3, and Since it is described in Patent Document 4, the patent is a structure in which a solder bump to which a solder ball is mounted is commonly formed for electrical connection with a pad electrode, and the solder ball is manufactured. Since the number of steps for the process is large and complicated, the mass production speed due to the increase in the number of processes is inevitably slowed down, and there is a problem that productivity is lowered.

また、ソルダーボールが装着された従来のチップスケールパッケージは、パッケージの下部に複数のソルダーボールが突出形成された構造からならなければならなかったため、ソケットタイプのカメラモジュールを製作する時に行われるホットバー(Hot Bar)工程中に、別のPCB基板またはセラミック基板上にパッケージの側面や底面が直接結合できないため、パッケージの電気的接続のための別のコンタクトが介在されなければならないという短所がある。   In addition, the conventional chip scale package with solder balls must have a structure in which a plurality of solder balls protrude from the lower part of the package, so a hot bar used when manufacturing a socket type camera module. During the (Hot Bar) process, the side and bottom surfaces of the package cannot be directly coupled to another PCB or ceramic substrate, so that another contact for electrical connection of the package must be interposed.

韓国特許出願公開第2002−74158号明細書Korean Patent Application Publication No. 2002-74158 Specification 国際出願公開第WO99/040624号パンフレットInternational Application Publication No. WO99 / 040624 Pamphlet 特開2000−2962号公報JP 2000-2962 A 特開2002−49940号公報JP 2002-49940 A

本発明は、上述の問題点に鑑みてなされたものであり、その目的は、ウエハレベル状態でエアーキャビティ形成面にガラスを付着し、前記ウエハの反対面を薄型化(Thinning)した後、ウエハ面に長空形状のビアをエッチングして、各ビアにメタルを充填し、再びウエハをエッチングことにより、メタル部位のみが突出するようにしたチップスケールパッケージが製作されることによって、超薄型の電子パッケージの構成要求を満足させることができ、FAB工程上において一括したプロセスが適用され得るようにしたイメージセンサのウエハレベルチップスケールパッケージの製造方法を提供することにある。   The present invention has been made in view of the above-described problems, and its object is to attach glass to an air cavity forming surface in a wafer level state, thin the opposite surface of the wafer (Thinning), and then perform wafer processing. By etching long-spaced vias on the surface, filling each via with metal, and then etching the wafer again, a chip-scale package with only the metal part protruding is manufactured, making ultra-thin electronic An object of the present invention is to provide a method for manufacturing a wafer level chip scale package for an image sensor, which can satisfy the package configuration requirements and can apply a batch process in the FAB process.

また、本発明の他の目的は、ウエハのエッチング部位の両端に突出した金属バンプがソルダーボールの機能を代えることにより、ソルダーボールを付着するための工程が省略され、これによりパッケージの量産時間が短縮して生産性が画期的に向上することのできるイメージセンサのウエハレベルチップスケールパッケージを提供することにある。   Another object of the present invention is that the metal bumps projecting at both ends of the etched portion of the wafer change the function of the solder ball, thereby eliminating the process for attaching the solder ball, thereby reducing the time for mass production of the package. An object of the present invention is to provide a wafer level chip scale package of an image sensor that can be shortened and productivity can be dramatically improved.

上記目的を達成すべく、本発明に係るイメージセンサのウエハレベルチップスケールパッケージによれば、上面にイメージセンサが形成され、イメージセンサの両端部にパッドが備えられたウエハと、前記ウエハの上部にキャビティ(CAVITY)を有するように、支持部に両端部が支持されて付着されるガラスと、前記パッドと電気的に接続し、ウエハの底面より突出形成されたメタルバンプと、を備える。   In order to achieve the above object, according to the wafer level chip scale package of the image sensor according to the present invention, the image sensor is formed on the upper surface, the wafer is provided with pads at both ends of the image sensor, and the upper part of the wafer. In order to have a cavity (CAVITY), a glass having both ends supported and attached to a support portion and a metal bump electrically connected to the pad and protruding from the bottom surface of the wafer are provided.

ここで、一実施形態では、前記ガラスが付着されたウエハは、可能な限り薄型化(Thinning)されて上面中央部にイメージセンサが形成され、その両端部に備えられたパッドを保護し得るように、スペーサが含まれた樹脂を硬化した支持部が備えられる。   Here, in one embodiment, the wafer to which the glass is attached is thinned as much as possible to form an image sensor in the center of the upper surface so that the pads provided at both ends of the wafer can be protected. Further, a support portion obtained by curing a resin including a spacer is provided.

前記ウエハの上面に付着されるガラスは、IRフィルタの機能を行うことのできるIRフィルタガラスが用いられ、ウエハの上面に付着される時にマイクロレンズ部にエアーキャビティ(Air Cavity)を形成させることを基本とするが、エアーキャビティなしで透明接着剤を使用して付着させることができる。   As the glass attached to the upper surface of the wafer, an IR filter glass capable of performing an IR filter function is used, and an air cavity is formed in the microlens portion when attached to the upper surface of the wafer. Basically, it can be deposited using a transparent adhesive without an air cavity.

前記ウエハ面にガラスを付着するときに使用する接着剤、すなわち前記支持部を構成する樹脂は、ガス排出の少ない樹脂を使用することが好ましく、ガス排出の少ない樹脂には、エポキシ系樹脂及びシリコーン系樹脂、BCB樹脂及びUV硬化方式の樹脂などを用いることができる。   The adhesive used when adhering the glass to the wafer surface, that is, the resin constituting the support part is preferably a resin that emits less gas, and epoxy resin and silicone are used as the resin that emits less gas. Resin, BCB resin, UV curable resin, and the like can be used.

また、前記接着剤は、パッドを保護するためのスペーサが含まれ、熱膨張係数と吸湿率が小さいのに対し、接着強度は高いという特性を有するものを使用することが好ましい。   The adhesive preferably includes a spacer for protecting the pad, and has a characteristic that the adhesive strength is high while the coefficient of thermal expansion and moisture absorption are small.

一方、前記メタルバンプは、ウエハのエッチング部分に電気銅メッキによるメッキ方式と、導電性ペーストをプリントして硬化させる方式とにより形成することができ、ウエハの上面の両端に備えられたパッドの露出部位と電気的な接続をとることが可能である。   On the other hand, the metal bumps can be formed by a plating method by electrolytic copper plating on the etched portion of the wafer and a method of printing and curing a conductive paste, and exposing the pads provided at both ends of the upper surface of the wafer. It is possible to establish electrical connection with the part.

一方、上記目的を達成すべく、本発明のイメージセンサのウエハレベルチップスケールパッケージの製造方法によれば、上面にイメージセンサが備えられたウエハレベルの上部にキャビティを有するようにガラスを付着するステップと、前記ウエハの下部面を薄く形成するための薄型化工程を行うステップと、前記ウエハのガラス付着面の反対面に長空形状のビア孔が形成されるようにエッチングするステップと、前記ウエハに形成されたビア孔上に導電性ペーストなどを充填して導電ラインを形成するステップと、前記ウエハのビアに充填された長空形状のメタルを除外したウエハをエッチングして、メタルバンプが突出されるようにするステップと、前記ウエハレベル状態で完成されたパッケージを個別的に分離するステップと、を含む。   Meanwhile, in order to achieve the above object, according to the method for manufacturing a wafer level chip scale package of an image sensor of the present invention, the step of attaching glass so as to have a cavity above the wafer level provided with the image sensor on the upper surface. Performing a thinning process for thinly forming a lower surface of the wafer, etching so that an elongated via hole is formed on the opposite surface of the wafer to the glass adhesion surface, and the wafer. Filling the formed via hole with a conductive paste to form a conductive line, etching the wafer excluding the long metal filled in the via of the wafer, and protruding metal bumps And individually separating the package completed in the wafer level state.

前記薄型化工程を行うステップにおいて、前記ウエハレベルは、その下部面が100μm以下の薄い厚さに薄型化が行われて、パッケージがスリム化される。   In the step of performing the thinning step, the lower surface of the wafer level is thinned to a thickness of 100 μm or less, and the package is slimmed.

また、前記エッチングするステップでは、シリコンウエハをドライまたはウェットエッチングすることにより長空形状のビアが形成され、このとき、ドライエッチングは、フォトリソグラフィ工程を行ってレジスト膜を形成し、エッチングされる部分のみを開放するDRIE(Dry Reacive Ion Etching)方式でエッチングが行われる。   Further, in the etching step, a long-spaced via is formed by dry or wet etching of the silicon wafer. At this time, the dry etching is performed by performing a photolithography process to form a resist film, and only the etched portion. Etching is performed by a DRIE (Dry Reactive Ion Etching) method that releases the.

なお、前記ウエハのパッドと対応する下部面にSi34を成膜してKOHエッチング液を利用したウェットエッチングが行われることができ、ウエハのエッチングの際、長空形状のビア壁面は、直角または所定の角度の枠裏面で構成される。 In addition, Si 3 N 4 can be formed on the lower surface corresponding to the pad of the wafer, and wet etching using a KOH etchant can be performed. Or it is comprised by the frame back surface of predetermined angle.

一方、前記メタルによる導電ラインを形成するステップは、ウエハ面に導電性またはソルダーペーストをプリントした後、リフローを通過させてペーストを硬化させるペースト注入方式と、シード(Seed)層を形成した後に銅メッキを施し、メッキ面がCMP工程により平坦化して配線を形成するメッキ方式を含み、いずれを用いてもよい。   On the other hand, the step of forming a conductive line made of metal includes a paste injection method in which a conductive or solder paste is printed on a wafer surface and then passed through a reflow to cure the paste, and a seed layer is formed and then a copper is formed. Any of these may be used, including a plating method in which plating is performed and the plating surface is flattened by a CMP process to form wiring.

前記ウエハに形成されたビアにメタルが各パッドと電気的に接続した後には、長空のビアにメタルが充填された部分を除外したウエハ面を再びエッチングして、メタルがウエハ面に対して数十μmの厚さに突出することによって、バンプパッドの機能を果たすようにすることができる。   After the metal is electrically connected to each pad in the via formed in the wafer, the wafer surface excluding the portion where the long empty via is filled with the metal is etched again, and the metal is several times relative to the wafer surface. By protruding to a thickness of 10 μm, the function of the bump pad can be achieved.

このとき、前記長空形状のビアに充填されたメタル部分の中央部を切断するダイシング(Dicing)工程により、両端部にメタルバンプが形成された個別パッケージの製作を完了することができる。   At this time, the individual package in which the metal bumps are formed on both ends can be completed by a dicing process of cutting the central portion of the metal portion filled in the long hollow via.

本発明のイメージセンサのウエハレベルチップスケールパッケージによれば、イメージセンサが形成されたウエハが薄く形成されて、ウエハの両端の下部にウエハ上部のパッドと直接接触されて導電ラインが形成されたメタルバンプを突出形成させることにより、カメラモジュールにパッケージを結合する際に、別のPCB基板やセラミック基板がなくても直接装着可能なことから、モジュールの組立空間を低減して製品の小型化を図ることができ、各種基板の製造費用が減少されて、製品単価を低減できるという利点がある。   According to the wafer level chip scale package of the image sensor of the present invention, the metal on which the wafer on which the image sensor is formed is thinly formed and the conductive line is formed by directly contacting the pads on the upper part of the wafer at the lower part of both ends of the wafer. By projecting the bumps, it is possible to directly attach the package to the camera module without a separate PCB substrate or ceramic substrate, thereby reducing the module assembly space and miniaturizing the product. There is an advantage that the manufacturing cost of various substrates can be reduced and the unit price of the product can be reduced.

また、本発明は、薄型ウエハの両端の下部に突出したメタルバンプがソルダーボールの役割を代替するため、ソルダーボール及びソルダーボールと導電ラインを形成するための再分配線の形成工程が省略されることによって、パッケージを製造するための工数が画期的に単純化されることによって、製造時間が短縮され、合わせて量産能力が向上するという長所がある。   Further, in the present invention, since the metal bumps protruding at the lower portions of both ends of the thin wafer replace the role of the solder ball, the formation process of the redistribution wiring for forming the solder ball and the solder ball and the conductive line is omitted. As a result, the number of steps for manufacturing the package is dramatically simplified, thereby reducing the manufacturing time and improving the mass production capacity.

また、本発明に係るウエハレベルチップスケールパッケージは、ウエハレベル状態でガラスが直接付着されるため、異質物による不良を最小化できるという作用効果も期待できる。   In addition, the wafer level chip scale package according to the present invention can be expected to have an effect of minimizing defects due to foreign substances because glass is directly attached in a wafer level state.

以下、本発明の好ましい実施の形態を、添付図面に基づき詳細に説明する。   Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings.

本発明のイメージセンサのウエハレベルチップスケールパッケージ及びその製造方法の上記の目的に対する技術的構成をはじめとする作用効果に関する事項は、本発明の好ましい実施の形態が示された図面を参照した以下の詳細な説明により明確に理解できるであろう。   The matters concerning the operational effects including the technical configuration for the above-described object of the wafer level chip scale package of the image sensor of the present invention and the manufacturing method thereof will be described below with reference to the drawings showing the preferred embodiments of the present invention. It will be clearly understood from the detailed description.

ウエハレベルチップスケールパッケージの構造
まず、図2は、本発明に係るウエハレベルチップスケールパッケージの断面図である。
Structure of Wafer Level Chip Scale Package First, FIG. 2 is a sectional view of a wafer level chip scale package according to the present invention.

同図に示すように、本発明のイメージセンサのウエハレベルチップスケールパッケージは、シリコンウエハ10の上面の中央部にイメージセンサ11及びエアーキャビティ12が形成され、その両端部に1対のパッド13が備えられ、前記イメージセンサ11の上部にウエハ10の全面が覆われるガラス20が付着されるとともに、前記ウエハ10の下部の両端に前記パッド13及び導電ラインを形成するメタルバンプ30が突出形成された構造である。   As shown in the figure, in the wafer level chip scale package of the image sensor of the present invention, an image sensor 11 and an air cavity 12 are formed at the center of the upper surface of the silicon wafer 10, and a pair of pads 13 are formed at both ends thereof. The glass 20 covering the entire surface of the wafer 10 is attached to the upper part of the image sensor 11, and the metal bumps 30 for forming the pads 13 and the conductive lines are protruded from both ends of the lower part of the wafer 10. Structure.

前記ウエハ10は、通常のシリコンで構成されて上面の中央部にイメージセンサ(マイクロレンズ)11が形成され、前記イメージセンサ11の両端に1対のパッド12が備えられ、前記パッド12上には、その上部に付着されるガラス20の両端の底面を支持する支持部14が形成される。   The wafer 10 is made of normal silicon, and an image sensor (microlens) 11 is formed at the center of the upper surface. A pair of pads 12 are provided at both ends of the image sensor 11. The support part 14 which supports the bottom face of both ends of the glass 20 attached to the upper part is formed.

前記支持部14は、イメージセンサ11の上面とガラス20の底面との間にエアーキャビティ12が形成される空間を維持するための適切な高さが提供され得るように、感光性樹脂を用いたフォトリソグラフィー工程により、ダム(DAM)の形態で構成される。   The support portion 14 is made of a photosensitive resin so as to provide an appropriate height for maintaining a space in which the air cavity 12 is formed between the upper surface of the image sensor 11 and the bottom surface of the glass 20. It is configured in the form of a dam (DAM) by a photolithography process.

また、前記支持部14は、スペーサを含む感光性樹脂(Sealant)をプリントまたはディスペンスしてガラスに付着する際に、イメージセンサ11と離隔された空間が生成されるように、樹脂内にスペーサを含浸させる。このとき、前記スペーサは、必要に応じてその大きさを調整することができる。   In addition, the support unit 14 includes a spacer in the resin so that a space separated from the image sensor 11 is generated when a photosensitive resin (Sealant) including a spacer is printed or dispensed and adhered to the glass. Impregnate. At this time, the size of the spacer can be adjusted as necessary.

ここで、前記樹脂は、熱膨張係数と吸湿率が少なく、接合強度が強い材質で構成されることが好ましく、樹脂の硬化方式は、UVや熱、またはハイブリッド(UV+熱)硬化方法を取ることが好ましい。   Here, it is preferable that the resin is made of a material having a low coefficient of thermal expansion and a high moisture absorption rate and strong bonding strength, and the resin curing method is UV, heat, or a hybrid (UV + heat) curing method. Is preferred.

また、前記パッド11は、一般的なサイズのパッドまたは拡張パッドのうちのいずれかのパッドで形成することができる。   The pad 11 may be formed of any one of a general size pad and an expansion pad.

前記ガラス20は、前記ウエハ10の上面の支持部14が硬化するまで、前記支持部14に直接付着させてもよく、あるいは前記支持部14の上部に塗布された別の接着剤により付着させてもよい。   The glass 20 may be directly attached to the support portion 14 until the support portion 14 on the upper surface of the wafer 10 is cured, or may be attached by another adhesive applied to the upper portion of the support portion 14. Also good.

このとき、接着剤を使用する際には、硬化時のガス排出の少ないUV硬化方式の樹脂、エポキシ系樹脂、シリコーン系樹脂またはBCB(Benzocyclobutene、ベンゾシクロブテン)樹脂等の接着剤が適している。   At this time, when an adhesive is used, an adhesive such as a UV curable resin, an epoxy resin, a silicone resin, or a BCB (benzocyclobutene) resin that emits less gas during curing is suitable. .

また、前記ガラス20は、IRフィルタの機能を行うことのできるIRフィルタガラスも使用できる。   The glass 20 can also be an IR filter glass that can perform the function of an IR filter.

一方、前記ウエハ10は、パッケージ工程の初期工程である薄型化(Thinning)工程により100μm以下の薄い厚さに形成され、両端の下部にウエハ10の底面より突出された1対のメタルバンプ30が備えられる。   Meanwhile, the wafer 10 is formed to a thickness of 100 μm or less by a thinning process, which is an initial process of the packaging process, and a pair of metal bumps 30 protruding from the bottom surface of the wafer 10 are formed at the bottom of both ends. Provided.

前記メタルバンプ30は、シリコンウエハ10の初期エッチングステップで形成された長空のビア孔に導電性ペーストの注入による硬化方式やメタルのメッキ方式により形成され、前記ウエハ10のエッチングの際に露出されるパッド13の一部分と電気的に接続して配線を形成する。   The metal bump 30 is formed in a long via hole formed in the initial etching step of the silicon wafer 10 by a curing method by injecting a conductive paste or a metal plating method, and is exposed when the wafer 10 is etched. A wiring is formed by electrically connecting to a part of the pad 13.

このとき、前記ウエハ10の底面に対してその両端の下部に突出したメタルバンプ30は、前記パッド13及び導電ラインを形成してその底面に装着される電気的結合体の平面上において直接接触可能な構造で形成されることによって、ソケットタイプのカメラモジュールにメタルバンプ30が突出した底面が直接密着するように安着させることができる。   At this time, the metal bumps 30 projecting to the bottom of both ends with respect to the bottom surface of the wafer 10 can be directly contacted on the plane of the electrical coupling body formed on the bottom surface by forming the pads 13 and the conductive lines. By being formed in a simple structure, the bottom surface from which the metal bumps 30 protrude can be directly attached to the socket type camera module.

すなわち、上述の従来のソルダーボール形態のバンプが突出形成されたチップスケールパッケージは、ソケットタイプのカメラモジュールを結合する際に、別のPCB基板やセラミック基板を利用しなければ、側面及び底面結合が不可能であるのに対し、本発明に係るチップスケールパッケージは、ウエハ10の底面の両端部に突出したメタルバンプ30がウエハ10面と僅か数十μmの微々たる差で平面をなして突出形成されることによって、直接ソケットタイプカメラモジュールに結合され得ることから、カメラモジュールを製作する際の工程が短縮され、組立部品の減少により生産単価が低減する。   That is, the above-described conventional chip scale package with bumps in the form of solder balls protruding from the side and bottom surfaces unless a separate PCB substrate or ceramic substrate is used when connecting the socket type camera module. On the other hand, in the chip scale package according to the present invention, the metal bumps 30 protruding at both ends of the bottom surface of the wafer 10 are formed to protrude from the surface of the wafer 10 with a slight difference of only several tens of μm. As a result, since it can be directly coupled to the socket type camera module, the process for manufacturing the camera module is shortened, and the unit cost of production is reduced by reducing the number of assembly parts.

一方、上記のような構造からなる本発明のイメージセンサのウエハレベルチップスケールパッケージは、上面にイメージセンサが備えられたウエハレベルの上部に等間隔で樹脂をプリントし、エアーキャビティを有するようにガラスを付着し、前記ウエハの下部面を薄く形成するための薄型化工程を行い、前記ウエハのガラス付着面の反対面に長空形状のビア孔が形成されるようにエッチングを行い、前記ウエハに形成されたビア孔上に導電性ペーストなどを充填して導電ラインを形成し、前記ウエハのビアに充填された長空形状のメタルを除外したウエハをエッチングすることによりメタルバンプが突出し、前記ウエハレベル状態で完成されたパッケージを個別的に分離する順次工程により製作される。   On the other hand, the wafer level chip scale package of the image sensor of the present invention having the structure as described above has a glass printed on the upper surface of the wafer level provided with the image sensor on the upper surface at equal intervals and has an air cavity. A thinning process is performed to form a thin bottom surface of the wafer, and etching is performed so that an elongated via hole is formed on the surface opposite to the glass adhesion surface of the wafer. The conductive bumps are filled in the formed via holes to form conductive lines, and by etching the wafer excluding the long hollow metal filled in the vias of the wafer, metal bumps protrude and the wafer level state The completed package is manufactured by a sequential process of individually separating the packages.

以下、このようなウエハレベルチップスケールパッケージの詳細な製造工程を図3〜図9に基づいて、主な工程別に区分して説明する。   Hereinafter, the detailed manufacturing process of such a wafer level chip scale package will be described according to main processes based on FIGS.

ウエハレベルチップスケールパッケージの製造方法
図3は、本発明に係るチップスケールパッケージを製造するためにウエハ上面に樹脂をプリントするステップを示す工程図であって、図示のように、イメージセンサ11が形成されたウエハ10の上面にエアーキャビティ12を形成し、前記イメージセンサ11の両端部のスクライブ(Scribe Line)を中心にその両端部に伸びたパッド13が等間隔で備えられる。
Method for Manufacturing Wafer Level Chip Scale Package FIG. 3 is a process diagram showing a step of printing a resin on the wafer upper surface in order to manufacture a chip scale package according to the present invention. As shown in FIG. Air cavities 12 are formed on the upper surface of the wafer 10, and pads 13 extending at both ends of the image sensor 11 around the scribe lines (Scribe Line) are provided at equal intervals.

このとき、前記スクライブラインは、後述する最終工程中のダイシングステップにおいてダイシングライン(Dicing Line)として用いられる。   At this time, the scribe line is used as a dicing line in a dicing step in a final process described later.

前記スクライブラインを隔てて隣接したパッド13の上部には、前記ウエハ10の上部にエアーキャビティ12を形成させるためのダム形態の支持部14が形成され、前記支持部14は、感光性樹脂が塗布された後、フォトリソグラフィー工程により所定の高さを有するパターン形態で形成される。   A dam-shaped support portion 14 for forming an air cavity 12 on the upper portion of the wafer 10 is formed on the pad 13 adjacent to the scribe line, and the support portion 14 is coated with a photosensitive resin. Then, a pattern having a predetermined height is formed by a photolithography process.

前記支持部14のパターン形成方法は、感光性樹脂を塗布した後にパターンのみの硬化を行うように、感光性樹脂をコーティングし、その上部に別の接着剤を塗布する方式と、BCB樹脂などの樹脂で別の接着剤なしでパターンを形成させる方式が採択され得る。   The pattern forming method of the support portion 14 includes a method in which a photosensitive resin is coated so that only the pattern is cured after the photosensitive resin is applied, and another adhesive is applied thereon, and a BCB resin or the like is used. A method of forming a pattern with a resin without using another adhesive may be adopted.

次の図4は、本発明に係るチップスケールパッケージを製造するためにウエハ上面にガラスを付着するステップを示す工程図であって、前記プリントステップにおいてウエハ10の上面に塗布され、スペーサを含む樹脂からなる支持部14と接触されるように、ガラス20が安着されて、前記支持部14の完全硬化によりガラス20が付着固定される。   FIG. 4 is a process diagram illustrating a step of attaching glass to the upper surface of the wafer in order to manufacture a chip scale package according to the present invention. The resin is applied to the upper surface of the wafer 10 in the printing step and includes a spacer. The glass 20 is seated so as to come into contact with the support portion 14 made of the above, and the glass 20 is adhered and fixed by complete curing of the support portion 14.

前記支持部14を構成する樹脂の硬化方式は、UV硬化、熱硬化またはハイブリッド(UV+熱)硬化方式の全てが適用可能であり、ガラス20を付着する際に、前記パッド13の上部に形成された支持部14の高さ分だけガラス20とイメージセンサ11との間の空間上にエアーキャビティ12が形成される。   As the curing method of the resin constituting the support portion 14, any of UV curing, thermal curing or hybrid (UV + thermal) curing method can be applied, and it is formed on the pad 13 when the glass 20 is attached. The air cavity 12 is formed in the space between the glass 20 and the image sensor 11 by the height of the support portion 14.

次の図5は、本発明に係るチップスケールパッケージを製造するためにウエハの薄型化が行われるステップを示す工程図であって、図示のように、ガラス20が付着され、一般に750μmの厚さに形成されたシリコンウエハ10は、その厚さhが100μmまたはその以下の薄い厚さに薄型化される。   Next, FIG. 5 is a process diagram showing steps in which a wafer is thinned to manufacture a chip scale package according to the present invention. As shown in the drawing, glass 20 is attached and generally has a thickness of 750 μm. The silicon wafer 10 thus formed is thinned to a thickness h of 100 μm or less.

これは、本発明に係るチップスケールパッケージのスリム化を図るためのものであり、以後の工程においてウエハ10の両端部に形成されるメタルバンプを容易に形成させるためにも、前記ウエハ10を薄く形成することが有利である。   This is for the purpose of slimming down the chip scale package according to the present invention. In order to easily form metal bumps formed at both ends of the wafer 10 in the subsequent steps, the wafer 10 is thinned. It is advantageous to form.

一方、次の工程のエッチングステップにおいてウェットエッチングを行うためのレジスト層(図示せず)が形成されることができ、前記レジスト層は、LPCVD(低圧化学蒸着)装備を利用して、Si34の成膜により形成される。 Meanwhile, a resist layer (not shown) for performing wet etching may be formed in an etching step of the next process, and the resist layer may be formed of Si 3 N using LPCVD (low pressure chemical vapor deposition) equipment. 4 is formed by film formation.

次に、図6A及び図6Bは、本発明に係るチップスケールパッケージを製造するためのウエハのエッチングステップを示す工程図であって、図6Aは、エッチングステップの断面図であり、図6Bは、エッチングステップの平面図である。   6A and 6B are process diagrams illustrating a wafer etching step for manufacturing a chip scale package according to the present invention. FIG. 6A is a cross-sectional view of the etching step, and FIG. It is a top view of an etching step.

図示するように、まず前記薄型化工程においてレジスト層が形成されている場合、前記レジスト層をエッチングする部分のみを開放して、DRIEによりドライエッチングが行われることによって、長空形状のビア16が形成される。   As shown in the figure, first, when a resist layer is formed in the thinning step, only a portion where the resist layer is etched is opened, and dry etching is performed by DRIE, thereby forming a long via 16. Is done.

また、前記ウエハ10をエッチング液を利用してウェットエッチングすることにより、前記のような長空形状のビア16が形成され得るが、Si34の成膜により長空形状のレジストパターンが形成されない部分に対してウェットエッチングが行われる。 Further, by etching the wafer 10 using an etchant, the long-spaced via 16 as described above can be formed, but the portion where the long-spaced resist pattern is not formed by the film formation of Si 3 N 4. Wet etching is performed.

このとき、前記ウェットエッチングのエッチング液は、70〜90℃の範囲の40%水酸化カリウム(KOH)が用いられ、前記ウエハ10のエッチング広さは、略600μm、エッチング深さは、略90〜100μmの範囲であり、このようなウエハ10のエッチングは、ウエハの外形及び種類によりその条件が変更され得る。   At this time, 40% potassium hydroxide (KOH) in the range of 70 to 90 ° C. is used as the etching solution for the wet etching, the etching area of the wafer 10 is about 600 μm, and the etching depth is about 90 to 90 ° C. The etching condition of the wafer 10 can be changed depending on the outer shape and type of the wafer.

参考に、前記ウエハ10のエッチング特性は、ウエハの素材とエッチング液の種類、濃度及び温度条件などにより決定され、前記エッチング液の種類、濃度及び温度条件によりエッチングの速度を速くまたは遅く調節できる。   For reference, the etching characteristics of the wafer 10 are determined by the material of the wafer and the type, concentration and temperature conditions of the etchant, and the etching rate can be adjusted to be faster or slower depending on the type, concentration and temperature conditions of the etchant.

これにより、シリコンウエハの場合、単結晶や多結晶シリコンの全てが、一般的に硝酸(HNO3)とフッ化水素酸(6HF)の混合物でウェットエッチングが行われ、シリコン配向(きめの方向)に依存するエッチング特性を表すエッチング液もある。その例には、水酸化カリウムとイソプロフィルアルコールとの混合物がある。 Thereby, in the case of a silicon wafer, all of single crystal and polycrystalline silicon are generally wet-etched with a mixture of nitric acid (HNO 3 ) and hydrofluoric acid (6HF), and silicon orientation (texture direction) Some etchants exhibit etching characteristics that depend on the. An example is a mixture of potassium hydroxide and isopropyl alcohol.

一方、ウェットまたはドライエッチング工程により形成された長空形状のビア16は、そのエッチング壁面がテーパーした傾斜面に形成される。   On the other hand, the long via 16 formed by the wet or dry etching process is formed on an inclined surface having a tapered etching wall surface.

仮に、前記ビア16の両端面が直角に形成されている場合には、前記ウエハ10のビア16の内部にメタルペーストを注入する時に、パッド13と良好な導電ラインが形成され難いため、前記ビア16の両端面は、テーパーした傾斜面に形成されることが好ましい。   If both end surfaces of the via 16 are formed at right angles, the pad 13 and a good conductive line are difficult to be formed when a metal paste is injected into the via 16 of the wafer 10. It is preferable that both end surfaces of 16 are formed as tapered inclined surfaces.

しかしながら、前記ウエハ10のビア16を介してメタルペーストを注入せず、メタルをメッキする方式が行われる場合には、ビア16の側面が直角に形成されたとしても、均一な充填による良好な導電ラインが形成されることから、前記ビア16の側面が傾斜面に形成されることに限定しないことが好ましい。   However, when a metal plating method is performed without injecting metal paste through the vias 16 of the wafer 10, even if the side surfaces of the vias 16 are formed at right angles, good conductivity due to uniform filling is obtained. Since the line is formed, it is preferable that the side surface of the via 16 is not limited to be formed as an inclined surface.

また、図7A及び図7Bは、本発明に係るチップスケールパッケージを製造するためにウエハのエッチング部分にメタルが充填されるメタルプリントステップを示す工程図であって、図7Aは、メタルプリントステップの断面図であり、図7Bは、メタルプリントステップの平面図である。   7A and 7B are process diagrams showing a metal printing step in which metal is filled in an etched portion of a wafer to manufacture a chip scale package according to the present invention. FIG. 7A shows a metal printing step. FIG. 7B is a plan view of the metal printing step.

図示のように、前記ウエハ10面に等間隔でエッチングされた長空形状のビア16の内部にメタルペースト30が充填され、前記メタルペースト30は、ウエハ10のイメージセンサ11とガラス20との間にスクライブラインを中心に両端部にパターニングされたパッド13と電気的に接続されて、導電ラインを形成する。   As shown in the figure, a metal paste 30 is filled in the long hollow vias 16 etched at equal intervals on the surface of the wafer 10, and the metal paste 30 is interposed between the image sensor 11 of the wafer 10 and the glass 20. A conductive line is formed by being electrically connected to pads 13 patterned at both ends around the scribe line.

このとき、前記メタルペースト30を長空形状のビア16の内部に充填する方式は、ソルダーペーストを含む導電性ペーストをプリントする方式及びメタルをメッキする方式により行われる。   At this time, the metal paste 30 is filled in the long-spaced via 16 by a method of printing a conductive paste including a solder paste and a method of plating a metal.

前記導電性ペーストをプリントする方式は、ウエハ10面に形成された長空形状のビア16の内部に導電性ペーストが注入されるようにプリントした後、リフローやオーブンを通過させてビア16内に注入されたペーストが硬化されるようにした方式であり、メタルをメッキする方式は、シード(Seed)メタルをコーティングした後、電気銅メッキを施してCMP(Chemical Mechanical Planarization、化学機械平坦化)を行うと、長空形状のビア16の内部に充填されたメタルのみが残るようになり、前記パッド13及び所望の配線が形成されるようにした方式である。   In the method of printing the conductive paste, the conductive paste is printed so that the conductive paste is injected into the long hollow via 16 formed on the surface of the wafer 10 and then injected into the via 16 through a reflow or oven. In this method, the paste is cured. In the method of plating metal, after seed metal is coated, electrolytic copper plating is performed and CMP (Chemical Mechanical Planarization) is performed. In this method, only the metal filled in the long-spaced via 16 remains, and the pad 13 and desired wiring are formed.

このように、ウエハ10面にエッチングされた長空形状のビア16の内部にメタルペーストの注入による硬化が完了して、前記パッド13及び導電ラインが形成されたメタル硬化部30がウエハ10面及び平坦面を構成するようにした後に、次の工程であるシリコンの選択的なエッチングステップが行われる。   Thus, the hardening by injection of the metal paste is completed inside the long-spaced via 16 etched on the surface of the wafer 10, and the metal hardening part 30 in which the pad 13 and the conductive line are formed becomes flat on the surface of the wafer 10. After the surface is configured, a silicon selective etching step, which is the next process, is performed.

図8A及び図8Bは、本発明に係るチップスケールパッケージを製造するためにウエハ面の選択的なエッチングステップを示す工程図であって、図8Aは、選択的エッチングステップの断面図であり、図8Bは、選択的エッチングステップの平面図である。   8A and 8B are process diagrams illustrating a selective etching step of a wafer surface for manufacturing a chip scale package according to the present invention, and FIG. 8A is a cross-sectional view of the selective etching step. 8B is a plan view of the selective etching step.

前記図7Aに示すように、前記ウエハ10と導電ラインが形成されたメタル硬化部30のみがパッケージの底面に位置するようになることによって、上述のウエハ10のエッチング方法と条件でシリコンウエハ10のみを数〜数十μmにエッチングして、ウエハ10面に対して長空形状のメタル硬化部30が突出されるようにする。   As shown in FIG. 7A, since only the metal hardened portion 30 where the conductive line is formed with the wafer 10 is positioned on the bottom surface of the package, only the silicon wafer 10 can be obtained under the above-described etching method and conditions of the wafer 10. Is etched to several to several tens of μm so that the long hollow metal cured portion 30 protrudes from the surface of the wafer 10.

このとき、前記ウエハ10面に対して突出された各メタル硬化部30は、電気電導度に優れた銅(Cu)、ニッケル(Ni)または金(Au)メッキにより、柱状電極を形成することが好ましい。   At this time, each metal hardened portion 30 protruding from the surface of the wafer 10 can form a columnar electrode by copper (Cu), nickel (Ni) or gold (Au) plating having excellent electrical conductivity. preferable.

最後に、図9A及び図9Bは、本発明に係るチップスケールパッケージを製造するためのダイシングステップを示す工程図であって、図9Aは、ダイシングステップの断面図であり、図9Bは、ダイシングステップの平面図である。   9A and 9B are process diagrams illustrating a dicing step for manufacturing a chip scale package according to the present invention. FIG. 9A is a cross-sectional view of the dicing step, and FIG. 9B is a dicing step. FIG.

図示のように、ウエハレベル状態で完成されたパッケージを前記ウエハ10面の外側に突出された長空形状の各メタル硬化部30の中央部、すなわち各パッド13間のスクライブラインをダイシングラインとしてそれぞれのパッケージで切断することにより、ウエハ10の両端の下部にウエハ10の底面に対して1対のメタルバンプ30が突出し、ウエハ10の上面のパッド13と電気的導電ラインを形成するウエハレベルチップスケールパッケージの製作が完成される。   As shown in the drawing, a package completed in a wafer level state is a center portion of each of the long-spaced metal curing portions 30 protruding outward from the surface of the wafer 10, that is, a scribe line between each pad 13 is used as a dicing line. A wafer level chip scale package in which a pair of metal bumps 30 protrudes from the bottom of the wafer 10 to the bottom of the wafer 10 to form an electrically conductive line with the pad 13 on the top of the wafer 10 by cutting with the package. Is completed.

一方、図10A及び図10Bは、ウエハレベル状態で製作されたパッケージダイシングステップを行う前の平面図及び底面図であって、図示のように、円板状のシリコンウエハレベル上に複数のパッケージが等間隔で形成されれば、図10Bのように、各パッケージに形成されたメタルバンプ30の中央部に形成されたダイシングラインに沿って切断されることによって、四角の個別チップスケールパッケージで構成される。   On the other hand, FIGS. 10A and 10B are a plan view and a bottom view before performing a package dicing step manufactured in a wafer level state, and a plurality of packages are formed on a disk-like silicon wafer level as shown in FIG. If formed at equal intervals, as shown in FIG. 10B, it is formed by a square individual chip scale package by cutting along a dicing line formed at the center of the metal bump 30 formed in each package. The

上述した本発明の好ましい実施の形態は、例示の目的のために開示されたものであり、本発明の属する技術の分野における通常の知識を有する者であれば、本発明の技術的思想を逸脱しない範囲内で、様々な置換、変形、及び変更が可能であり、このような置換、変更などは、特許請求の範囲に属するものである。   The above-described preferred embodiments of the present invention have been disclosed for the purpose of illustration, and those having ordinary knowledge in the technical field to which the present invention pertains depart from the technical idea of the present invention. Various substitutions, modifications, and alterations are possible within the scope of not being included, and such substitutions, alterations, and the like belong to the scope of the claims.

従来の内部キャビティを有する結晶質基材素子の断面図である。It is sectional drawing of the crystalline base material element which has the conventional internal cavity. 本発明に係るウエハレベルチップスケールパッケージの断面図である。1 is a cross-sectional view of a wafer level chip scale package according to the present invention. 本発明に係るウエハレベルチップスケールパッケージの製造工程を示すステップ別工程図であって、ウエハの上面に樹脂をプリントするステップを示す断面図である。It is process drawing according to step which shows the manufacturing process of the wafer level chip scale package which concerns on this invention, Comprising: It is sectional drawing which shows the step which prints resin on the upper surface of a wafer. 本発明に係るウエハレベルチップスケールパッケージの製造工程を示すステップ別工程図であって、ウエハの上面にガラスを付着するステップを示す断面図である。It is process drawing according to the step which shows the manufacturing process of the wafer level chip scale package which concerns on this invention, Comprising: It is sectional drawing which shows the step which adheres glass on the upper surface of a wafer. 本発明に係るウエハレベルチップスケールパッケージの製造工程を示すステップ別工程図であって、ウエハの薄型化工程を行うステップを示す断面図である。It is process drawing according to the step which shows the manufacturing process of the wafer level chip scale package which concerns on this invention, Comprising: It is sectional drawing which shows the step which performs the thinning process of a wafer. 本発明に係るウエハレベルチップスケールパッケージの製造工程を示すステップ別工程図であって、ウエハエッチングステップの断面図である。It is process drawing according to step which shows the manufacturing process of the wafer level chip scale package which concerns on this invention, Comprising: It is sectional drawing of a wafer etching step. 本発明に係るウエハレベルチップスケールパッケージの製造工程を示すステップ別工程図であって、ウエハエッチングステップの平面図である。FIG. 6 is a process chart for each step showing a manufacturing process of a wafer level chip scale package according to the present invention, and is a plan view of a wafer etching step. 本発明に係るウエハレベルチップスケールパッケージの製造工程を示すステップ別工程図であって、ウエハに形成されたビアにメタルをプリントするステップの断面図である。FIG. 6 is a step-by-step process diagram illustrating a manufacturing process of a wafer level chip scale package according to the present invention, and is a cross-sectional view of a step of printing metal on a via formed on a wafer. 本発明に係るウエハレベルチップスケールパッケージの製造工程を示すステップ別工程図であって、ウエハに形成されたビアにメタルをプリントするステップの平面図である。FIG. 5 is a step-by-step process diagram illustrating a manufacturing process of a wafer level chip scale package according to the present invention, and is a plan view of a step of printing metal on a via formed on a wafer. 本発明に係るウエハレベルチップスケールパッケージの製造工程を示すステップ別工程図であって、ウエハの選択的エッチングステップの断面図である。FIG. 5 is a step-by-step process diagram illustrating a manufacturing process of a wafer level chip scale package according to the present invention, and a sectional view of a wafer selective etching step. 本発明に係るウエハレベルチップスケールパッケージの製造工程を示すステップ別工程図であって、ウエハの選択的エッチングステップの平面図である。FIG. 6 is a process chart for each step showing a manufacturing process of a wafer level chip scale package according to the present invention, and is a plan view of a wafer selective etching step. 本発明に係るウエハレベルチップスケールパッケージの製造工程を示すステップ別工程図であって、ウエハダイシングステップの断面図である。It is process drawing according to step which shows the manufacturing process of the wafer level chip scale package which concerns on this invention, Comprising: It is sectional drawing of a wafer dicing step. 本発明に係るウエハレベルチップスケールパッケージの製造工程を示すステップ別工程図であって、ウエハダイシングステップの平面図である。It is process drawing according to step which shows the manufacturing process of the wafer level chip scale package which concerns on this invention, Comprising: It is a top view of a wafer dicing step. ウエハレベル状態で製作されたパッケージダイシングステップを行う前の平面図である。It is a top view before performing the package dicing step manufactured in the wafer level state. ウエハレベル状態で製作されたパッケージダイシングステップを行う前の底面図である。It is a bottom view before performing the package dicing step manufactured in the wafer level state.

符号の説明Explanation of symbols

10 ウエハ
11 イメージセンサ
12 エアーキャビティ
13 パッド
14 支持部
16 ビア
20 ガラス
30 メタルバンプ
DESCRIPTION OF SYMBOLS 10 Wafer 11 Image sensor 12 Air cavity 13 Pad 14 Support part 16 Via 20 Glass 30 Metal bump

Claims (13)

上面にイメージセンサが備えられ、前記イメージセンサの底面の一部がウエハの両端部の外側に露出される1対のパッドが形成されたウエハと、
前記パッドの上部に形成されて、ガラスの両端の底面が支持されるようにし、エアーキャビティ(Cavity)が形成される空間が提供され得る高さに形成された支持部と、
前記ウエハの上部にエアーキャビティを有するように、前記支持部の上部に安着されるガラスと、
前記パッドと対応する位置のウエハの両端部に、その底面が前記ウエハの底面より突出して形成され、前記パッドと電気的接続による導電ラインを形成するメタルバンプと、
を備えるイメージセンサのウエハレベルチップスケールパッケージ。
A wafer on which an image sensor is provided on the upper surface, and a pair of pads formed such that a part of the bottom surface of the image sensor is exposed to the outside of both ends of the wafer;
A support part formed at an upper part of the pad so that the bottom surfaces of both ends of the glass are supported, and a height at which a space in which an air cavity (Cavity) is formed can be provided;
A glass seated on top of the support so as to have an air cavity on top of the wafer;
Metal bumps that are formed at both ends of the wafer at positions corresponding to the pads, the bottom surfaces of which protrude from the bottom surface of the wafer, and form conductive lines by electrical connection with the pads;
A wafer level chip scale package of an image sensor.
前記ウエハは、100μm以下の厚さに形成されることを特徴とする請求項1に記載のイメージセンサのウエハレベルチップスケールパッケージ。   The wafer level chip scale package of an image sensor according to claim 1, wherein the wafer is formed to a thickness of 100 μm or less. 前記パッドは、前記支持部に覆蓋可能なサイズのパッドまたは拡張パッドで形成されることを特徴とする請求項1又は2に記載のイメージセンサのウエハレベルチップスケールパッケージ。   3. The wafer level chip scale package of an image sensor according to claim 1, wherein the pad is formed of a pad or an expansion pad of a size that can be covered with the support portion. 4. 前記支持部は、ガス排出の少ないエポキシ系、BCB及びシリコーン系などのUV硬化方式の樹脂で構成されたことを特徴とする請求項1〜3のいずれか一項に記載のイメージセンサのウエハレベルチップスケールパッケージ。   The wafer level of the image sensor according to any one of claims 1 to 3, wherein the support portion is made of a UV-curing resin such as epoxy, BCB, or silicone that emits less gas. Chip scale package. 前記メタルバンプは、銅(Cu)、ニッケル(Ni)または金(Au)メッキによって柱状電極に形成されることを特徴とする請求項1〜4のいずれか一項に記載のイメージセンサのウエハレベルチップスケールパッケージ。   5. The wafer level of an image sensor according to claim 1, wherein the metal bump is formed on the columnar electrode by copper (Cu), nickel (Ni), or gold (Au) plating. 6. Chip scale package. 上面にイメージセンサが備えられたウエハ上に等間隔でパッドが形成され、前記パッド間のスクライブラインを中心に前記パッド上部の両端に伸びる支持部を形成するための樹脂がプリントされるステップと、
前記ウエハの上部にエアーキャビティが形成されるように、前記支持部の上面にガラスが安着され、前記支持部の完全硬化によりガラスが付着固定されるステップと、
前記ウエハを所定の厚さ以下に形成するために、薄型化工程が行われるステップと、
前記ウエハに、エッチングにより等間隔で長空形状のビアが形成されることによって、前記パッドの一部分をビア側に露出させるウエハエッチングステップと、
前記ウエハにエッチングされたビア内部にメタルペーストが充填されて硬化され、前記メタルペーストが、ウエハ上面の両端部にパターニングされたパッドと電気的に接続されて導電ラインが形成されるメタルプリントステップと、
前記メタルペーストが充填されたビアを除外した前記ウエハが選択的にエッチングされて硬化されたメタル底面が、前記ウエハ底面より突出するようにするウエハの選択的エッチングステップと、
前記ウエハの両端の下部に1対のメタルバンプが突出形成された個別パッケージで構成されるように、前記ウエハ上に突出された長空形状のメタル中央部に沿ってウエハが切断されるダイシングステップと、
を含むイメージセンサのウエハレベルチップスケールパッケージの製造方法。
Pads are formed at equal intervals on a wafer provided with an image sensor on the upper surface, and a resin is printed to form support portions extending at both ends of the upper portion of the pad around a scribe line between the pads;
The glass is seated on the upper surface of the support part so that an air cavity is formed on the upper part of the wafer, and the glass is adhered and fixed by complete curing of the support part;
A step of performing a thinning process to form the wafer below a predetermined thickness;
A wafer etching step in which a part of the pad is exposed to the via side by forming a long-spaced via at regular intervals by etching on the wafer,
A metal printing step in which a metal paste is filled inside the via etched into the wafer and cured, and the metal paste is electrically connected to patterned pads on both ends of the upper surface of the wafer to form a conductive line; ,
A selective etching step of the wafer in which the bottom surface of the metal that is selectively etched and hardened excluding the via filled with the metal paste protrudes from the bottom surface of the wafer;
A dicing step in which the wafer is cut along a long hollow metal center portion protruding on the wafer so as to be formed of an individual package in which a pair of metal bumps are formed to protrude below both ends of the wafer; ,
Manufacturing method of wafer level chip scale package of image sensor including
前記薄型化工程が行われるステップと前記ウエハエッチングステップとの間には、ウェットエッチングを行うためのレジスト層が形成されるステップをさらに含み、前記レジスト層は、LPCVD(低圧化学蒸着)装備を利用してSi34の成膜により形成されることを特徴とする請求項6に記載のイメージセンサのウエハレベルチップスケールパッケージの製造方法。 The method further includes a step of forming a resist layer for performing wet etching between the thinning step and the wafer etching step, and the resist layer uses LPCVD (low pressure chemical vapor deposition) equipment. The method of manufacturing a wafer level chip scale package for an image sensor according to claim 6, wherein the film is formed by depositing Si 3 N 4 . 前記ウエハエッチングステップにおいて形成された長空形状のビアは、そのエッチング壁面がテーパーした傾斜面に形成されるようにしたことを特徴とする請求項6又は7に記載のイメージセンサのウエハレベルチップスケールパッケージの製造方法。   8. The wafer level chip scale package of an image sensor according to claim 6, wherein the long-spaced via formed in the wafer etching step is formed on an inclined surface having a tapered etching wall surface. Manufacturing method. 前記ウエハエッチングステップにおいて形成された長空形状のビアは、そのエッチング壁面が直角に形成されるようにすることを特徴とする請求項6又は7に記載のイメージセンサのウエハレベルチップスケールパッケージの製造方法。   8. The method of manufacturing a wafer level chip scale package for an image sensor according to claim 6, wherein the long via hole formed in the wafer etching step has an etching wall surface formed at a right angle. . 前記メタルプリントステップにおいて、前記メタルペーストをビア内部に充填する方式は、導電性ペーストをプリントする方式により行われることを特徴とする請求項6〜8のいずれか一項に記載のイメージセンサのウエハレベルチップスケールパッケージの製造方法。   9. The image sensor wafer according to claim 6, wherein, in the metal printing step, the method of filling the metal paste into the via is performed by a method of printing a conductive paste. 10. Level chip scale package manufacturing method. 前記メタルプリントステップにおいて、前記メタルペーストをビア内部に充填する方式は、メタルをメッキする方式により行われることを特徴とする請求項6〜8のいずれか一項に記載のイメージセンサのウエハレベルチップスケールパッケージの製造方法。   9. The wafer level chip of an image sensor according to claim 6, wherein in the metal printing step, the method of filling the metal paste into the via is performed by a method of plating metal. 10. Scale package manufacturing method. 前記メタルペーストは、ソルダーペーストで構成されることを特徴とする請求項10に記載のイメージセンサのウエハレベルチップスケールパッケージの製造方法。   11. The method of manufacturing a wafer level chip scale package for an image sensor according to claim 10, wherein the metal paste is composed of a solder paste. 前記ウエハの選択的エッチングステップと前記ダイシングステップとの間には、前記メタルバンプ上に銅(Cu)、ニッケル(Ni)または金(Au)メッキが行われて、柱状電極を形成するステップをさらに含むことを特徴とする請求項6〜12のいずれか一項に記載のイメージセンサのウエハレベルチップスケールパッケージの製造方法。   Between the selective etching step of the wafer and the dicing step, copper (Cu), nickel (Ni) or gold (Au) plating is performed on the metal bump to further form a columnar electrode. The method of manufacturing a wafer level chip scale package for an image sensor according to any one of claims 6 to 12.
JP2006276263A 2005-10-10 2006-10-10 Manufacturing method of wafer level chip scale package of image sensor Expired - Fee Related JP4472682B2 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050094819A KR100752713B1 (en) 2005-10-10 2005-10-10 Wafer level chip scale package of image sensor and manufacturing method thereof

Publications (2)

Publication Number Publication Date
JP2007110117A true JP2007110117A (en) 2007-04-26
JP4472682B2 JP4472682B2 (en) 2010-06-02

Family

ID=37910400

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006276263A Expired - Fee Related JP4472682B2 (en) 2005-10-10 2006-10-10 Manufacturing method of wafer level chip scale package of image sensor

Country Status (4)

Country Link
US (1) US7651878B2 (en)
JP (1) JP4472682B2 (en)
KR (1) KR100752713B1 (en)
CN (1) CN100483727C (en)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009158713A (en) * 2007-12-26 2009-07-16 Sekisui Chem Co Ltd Method of manufacturing sensor element package
WO2010001524A1 (en) * 2008-07-03 2010-01-07 パナソニック株式会社 Solid-state image pickup element, method for manufacturing the same, and solid-state image pickup device
JP2012004601A (en) * 2011-10-03 2012-01-05 Fujikura Ltd Method for manufacturing semiconductor package
JP2012033615A (en) * 2010-07-29 2012-02-16 Mitsubishi Electric Corp Semiconductor device and method of manufacturing the same
US8896745B2 (en) 2011-08-12 2014-11-25 Sony Corporation Image pickup apparatus and camera module
TWI512851B (en) * 2012-09-01 2015-12-11 Alpha & Omega Semiconductor Molded wlcsp with thick metal bonded and top exposed

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100769722B1 (en) * 2006-10-10 2007-10-24 삼성전기주식회사 Wafer level chip scale package of image sensor and manufacturing method thereof
KR100881919B1 (en) * 2007-06-12 2009-02-04 서수정 Manufacturing method for air-cavity type wafer level package
CN101355092B (en) * 2007-07-26 2011-12-07 采钰科技股份有限公司 Encapsulation structure for optoelectronic device
US9117714B2 (en) * 2007-10-19 2015-08-25 Visera Technologies Company Limited Wafer level package and mask for fabricating the same
CN101953154B (en) * 2007-12-17 2016-09-07 豪威科技有限公司 Have an integrated flash lamp can reflow camera model
JP5133734B2 (en) * 2008-02-26 2013-01-30 セイコーインスツル株式会社 Image sensor
KR100980096B1 (en) * 2008-03-14 2010-09-07 박태석 Wafer level chip size package for IC devices using dicing process and method for manufacturing the same
JP5264332B2 (en) * 2008-07-09 2013-08-14 ラピスセミコンダクタ株式会社 Bonded wafer, manufacturing method thereof, and manufacturing method of semiconductor device
KR100982270B1 (en) * 2008-08-08 2010-09-15 삼성전기주식회사 Camera module of method for manufacuturing the same
JP5235829B2 (en) * 2009-09-28 2013-07-10 株式会社東芝 Semiconductor device manufacturing method, semiconductor device
JP5010661B2 (en) * 2009-09-30 2012-08-29 株式会社東芝 Electronic device and method for manufacturing electronic device
US8405747B2 (en) * 2011-02-17 2013-03-26 Omnivision Technologies, Inc. Analog row black level calibration for CMOS image sensor
CN102496622B (en) * 2011-11-25 2016-03-30 格科微电子(上海)有限公司 The method for packing of image sensor chip and camera module
CN102623471B (en) * 2012-03-27 2015-09-09 格科微电子(上海)有限公司 The method for packing of imageing sensor
TWI564975B (en) * 2014-04-09 2017-01-01 精材科技股份有限公司 Chip package and method thereof
KR102305505B1 (en) 2014-09-29 2021-09-24 삼성전자주식회사 Initiator and Method for debonding of Wafer Supporting System
JP6557776B2 (en) * 2015-09-02 2019-08-07 蘇州晶方半導体科技股▲分▼有限公司China Wafer Level Csp Co., Ltd. Package structure and packaging method
EP3484146A4 (en) * 2016-07-11 2019-08-21 Sony Semiconductor Solutions Corporation Imaging element and imaging device
US10044175B1 (en) 2017-07-31 2018-08-07 Honeywell International Inc. High temperature avionic line replaceable units and aircraft systems containing the same

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003116066A (en) * 2001-10-04 2003-04-18 Sony Corp Solid-state image sensing device and manufacturing method therefor
JP2004088082A (en) * 2002-06-24 2004-03-18 Fuji Photo Film Co Ltd Solid-state imaging device and method of manufacturing the same
JP2004207461A (en) * 2002-12-25 2004-07-22 Olympus Corp Solid-state image pickup device and its manufacturing method
JP2005203752A (en) * 2003-12-16 2005-07-28 Seiko Epson Corp Semiconductor device, manufacturing method therefor, circuit board, and electronic apparatuses

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100244580B1 (en) 1997-06-24 2000-02-15 윤종용 Method for manufacturing circuit board having matal bump and semiconductor chip package
IL133453A0 (en) * 1999-12-10 2001-04-30 Shellcase Ltd Methods for producing packaged integrated circuit devices and packaged integrated circuit devices produced thereby
US7394153B2 (en) * 1999-12-17 2008-07-01 Osram Opto Semiconductors Gmbh Encapsulation of electronic devices
EP1356718A4 (en) 2000-12-21 2009-12-02 Tessera Tech Hungary Kft Packaged integrated circuits and methods of producing thereof
US7419839B2 (en) * 2004-11-12 2008-09-02 Philips Lumileds Lighting Company, Llc Bonding an optical element to a light emitting device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003116066A (en) * 2001-10-04 2003-04-18 Sony Corp Solid-state image sensing device and manufacturing method therefor
JP2004088082A (en) * 2002-06-24 2004-03-18 Fuji Photo Film Co Ltd Solid-state imaging device and method of manufacturing the same
JP2004207461A (en) * 2002-12-25 2004-07-22 Olympus Corp Solid-state image pickup device and its manufacturing method
JP2005203752A (en) * 2003-12-16 2005-07-28 Seiko Epson Corp Semiconductor device, manufacturing method therefor, circuit board, and electronic apparatuses

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009158713A (en) * 2007-12-26 2009-07-16 Sekisui Chem Co Ltd Method of manufacturing sensor element package
WO2010001524A1 (en) * 2008-07-03 2010-01-07 パナソニック株式会社 Solid-state image pickup element, method for manufacturing the same, and solid-state image pickup device
JP2012033615A (en) * 2010-07-29 2012-02-16 Mitsubishi Electric Corp Semiconductor device and method of manufacturing the same
US8896745B2 (en) 2011-08-12 2014-11-25 Sony Corporation Image pickup apparatus and camera module
JP2012004601A (en) * 2011-10-03 2012-01-05 Fujikura Ltd Method for manufacturing semiconductor package
TWI512851B (en) * 2012-09-01 2015-12-11 Alpha & Omega Semiconductor Molded wlcsp with thick metal bonded and top exposed

Also Published As

Publication number Publication date
KR100752713B1 (en) 2007-08-29
CN1949527A (en) 2007-04-18
KR20070039679A (en) 2007-04-13
CN100483727C (en) 2009-04-29
US7651878B2 (en) 2010-01-26
US20070080418A1 (en) 2007-04-12
JP4472682B2 (en) 2010-06-02

Similar Documents

Publication Publication Date Title
JP4472682B2 (en) Manufacturing method of wafer level chip scale package of image sensor
CN109786268B (en) Metallization pattern in semiconductor package and method of forming the same
US7667318B2 (en) Fan out type wafer level package structure and method of the same
KR101822236B1 (en) Semiconductor device and method of manufactures
JP5065586B2 (en) Manufacturing method of semiconductor device
US7838332B2 (en) Method of manufacturing a semiconductor package with a bump using a carrier
US7459729B2 (en) Semiconductor image device package with die receiving through-hole and method of the same
US7413925B2 (en) Method for fabricating semiconductor package
US7371693B2 (en) Manufacturing method of semiconductor device with chamfering
US20080083980A1 (en) Cmos image sensor chip scale package with die receiving through-hole and method of the same
KR101117887B1 (en) Microelectronic workpieces and methods for manufacturing microelectronic devices using such workpieces
JP2008244437A (en) Image sensor package having die receiving opening and method thereof
JP2009506572A (en) Microfeature assemblies including interconnect structures and methods for forming such interconnect structures
WO2003098687A1 (en) Semiconductor device and its manufacturing method
JP4739292B2 (en) Wafer level chip scale package of image sensor and manufacturing method thereof
US20100190294A1 (en) Methods for controlling wafer and package warpage during assembly of very thin die
TW201742167A (en) Electronic package and method for fabricating the same
JP3291289B2 (en) Electronic component manufacturing method
US6888256B2 (en) Compliant relief wafer level packaging
US9401345B2 (en) Semiconductor device package with organic interposer
JP2002231856A (en) Semiconductor device and its manufacturing method
JP2016213372A (en) Semiconductor device and method of manufacturing the same
JP4452767B2 (en) Semiconductor device and manufacturing method thereof

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090828

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090908

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20091126

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20091208

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20100107

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20100108

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100202

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100303

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130312

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130312

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140312

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees