JP2006325077A - ダイバーシチ受信機のサンプリングクロック制御方法およびダイバーシチ受信機 - Google Patents

ダイバーシチ受信機のサンプリングクロック制御方法およびダイバーシチ受信機 Download PDF

Info

Publication number
JP2006325077A
JP2006325077A JP2005147907A JP2005147907A JP2006325077A JP 2006325077 A JP2006325077 A JP 2006325077A JP 2005147907 A JP2005147907 A JP 2005147907A JP 2005147907 A JP2005147907 A JP 2005147907A JP 2006325077 A JP2006325077 A JP 2006325077A
Authority
JP
Japan
Prior art keywords
diversity receiver
received
sampling clock
branch
diversity
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2005147907A
Other languages
English (en)
Other versions
JP4597767B2 (ja
Inventor
Tatsuhiro Nakada
樹広 仲田
Yasutoshi Tada
康利 多田
Satoshi Kimura
智 木村
Kenichi Tsuchida
健一 土田
Masayuki Takada
政幸 高田
Yasuhiro Ito
泰宏 伊藤
Naoyoshi Nakamura
直義 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Kokusai Electric Inc
Japan Broadcasting Corp
Original Assignee
Hitachi Kokusai Electric Inc
Nippon Hoso Kyokai NHK
Japan Broadcasting Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Kokusai Electric Inc, Nippon Hoso Kyokai NHK, Japan Broadcasting Corp filed Critical Hitachi Kokusai Electric Inc
Priority to JP2005147907A priority Critical patent/JP4597767B2/ja
Publication of JP2006325077A publication Critical patent/JP2006325077A/ja
Application granted granted Critical
Publication of JP4597767B2 publication Critical patent/JP4597767B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Mobile Radio Communication Systems (AREA)
  • Radio Transmission System (AREA)

Abstract

【課題】 受信信号品質が低下していたとしても、ジッタや位相誤差等の少ない安定したクロック再生が行えるダイバーシチ受信機のクロック制御方法およびダイバーシチ受信機を提供する。
【解決手段】 複数のアンテナ21〜25によって受信した受信信号を合成あるいは選択するダイバーシチ受信機において、上記受信信号をそれぞれのブランチの受信信号品質に基づいた比率で合成し(11)、合成した結果に基づいてダイバーシチ受信機のサンプリングクロックを制御することを特徴とする。
【選択図】図1

Description

本発明は複数のアンテナの信号を受信し合成あるいは選択するダイバーシチ受信機のサンプリングクロック制御方法およびダイバーシチ受信機に関するものである。
近年、無線装置の分野ではマルチパスフェージングや移動体伝送に強い変調方式としてOFDM方式が脚光を集め、欧州や日本を初めとする各国で多くの応用研究が進められている。この内、UHF帯の地上デジタル放送の開発動向と方式については、映像情報メディア学会誌 1998年Vol.52,No.11(非特許文献1)に詳しく記されている。
OFDM変調信号を自動車等の移動体にて受信する場合、ビルや建物等により散乱されたOFDM信号が、受信アンテナに様々な方向から到達することがある。このような環境では、到来波の方向や振幅、位相等の条件により受信信号のレベルが変動するフェージングが発生する。フェージングにより受信電界が小さくなった場合、C/N劣化が生じ、伝送誤りを引き起こす可能性がある。
そのため、複数のアンテナを空間的に離れた位置に配置させ、それぞれの受信信号を合成あるいは選択することにより伝送誤りを軽減させるスペースダイバーシチが用いられている。
図2は従来技術によるダイバーシチ受信機の構成を示すブロック図である。複数のアンテナ21〜24で受信した信号は、それぞれA/D(アナログデジタル変換器)25〜28でサンプリングされ、受信サンプル系列が生成される。
また、A/D25〜28のサンプリングクロックは共通のサンプリングクロックとしてVCO(電圧制御発振器)29から供給される。
A/D25〜28でサンプリングを行う際、精度の良い復調処理を行うため、A/D25〜28のサンプリングクロックを送信側のクロックに同期させるよう自動制御するクロック再生処理が必要となる。
そのため、クロック再生部2aでは、予め設定した固定のブランチの受信サンプル結果、例えば、A/D25の出力信号に基づいてVCO29のサンプリングクロックの周波数あるいは位相を可変制御し、送信側のクロック周波数に同期させている。
上記クロック再生処理としては、種々の方式が考えられるが、例えば受信サンプル値信号と受信サンプル値信号を有効シンボル長遅延させた信号との自己相関演算を行い、得られた相関結果のピーク位置と受信機のシンボルあるいはフレーム位置との位相誤差を算出し、その位相誤差が0になるようにVCO29のサンプリングクロックを制御させる、いわゆるガード相関方式を用いることで、送信機のクロックに追従させることができる。(特許文献1)
その他の方式として同期用のシンボルが挿入されている場合には同期シンボル信号と受信信号との相互相関演算を行う、いわゆる相互相関方式等もある。
以上説明したクロックによってサンプリングされたそれぞれのブランチの受信信号は、FFT2b〜2eに入力され、時間軸信号から周波数軸信号に変換される。FFT2b〜2eの出力信号はダイバーシチ合成部2fに入力され、それぞれのブランチの受信信号品質に基づいて合成される。
特にOFDM方式のスペースダイバーシチ方式については、映像情報メディア学会技術報告 1999年Vol.23,No.35(非特許文献2)に詳述されている。
ダイバーシチ合成された結果は、復調部2gで復調処理され、誤り訂正部2hにて誤り訂正を行った後、情報符号を出力する。
特開平7−99486号公報 映像情報メディア学会誌 1998年Vol.52,No.11 映像情報メディア学会技術報告 1999年Vol.23,No.35
従来、ダイバーシチ受信機においては、上記クロック再生処理として、受信した複数のブランチの信号の内、予め設定した固定のブランチに基づいてクロック再生処理を行う方式が用いられてきた。
移動体受信ではフェージングやC/Nの劣化により、ブランチ毎の受信信号品質が異なることが多い。しかし、クロック再生の対象とするブランチを固定とした場合、設定したブランチの受信信号品質が低下すると、上記で説明した相関演算結果の受信信号品質が低下し、C/Nが劣化するため、クロック位相差に誤差が含まれてしまうことがある。
この誤差は再生クロック結果にジッタや位相誤差等の劣化を生じさせることがある。このような場合には、たとえ受信信号品質の良いブランチが到達していたとしても、クロック品質の劣化によりシンボル間干渉やキャリア間干渉などが生じ、ダイバーシチ受信機全体でのビット誤り率も増加してしまう。さらに、場合によっては、設定したブランチの受信信号品質が極端に劣化し、同期すら確立できないこともある。
本発明の目的は、受信信号品質が低下していたとしても、ジッタや位相誤差等の少ない安定したクロック再生が行えるダイバーシチ受信機のサンプリングクロック制御方法およびダイバーシチ受信機を提供することにある。
本発明のダイバーシチ受信機のサンプリングクロック制御方法は、複数のアンテナによって受信した受信信号を合成あるいは選択するダイバーシチ受信機において、前記複数のアンテナによって受信した受信信号を、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成した結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御することを特徴とする。
また本発明のダイバーシチ受信機のサンプリングクロック制御方法は、複数のアンテナの信号を受信した受信信号を合成あるいは選択するダイバーシチ受信機において、前記複数のアンテナによって受信した受信信号と該受信信号を有効シンボル長遅延させた信号との自己相関演算結果の信号、あるいは前記受信信号と所定の同期用シンボル信号との相互相関演算結果の信号のいずれかの信号を、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御することを特徴とする。
また本発明のダイバーシチ受信機のサンプリングクロック制御方法は、複数のアンテナの信号を受信した受信信号を合成あるいは選択するダイバーシチ受信機において、前記ダイバーシチ受信機の再生クロックにより生成した基準タイミングと、それぞれのブランチの受信サンプル系列から算出した特定のタイミングとの位相差を、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御することを特徴とする。
また本発明のダイバーシチ受信機のサンプリングクロック制御方法は、複数のアンテナの信号を受信した受信信号を合成あるいは選択するダイバーシチ受信機において、それぞれのブランチで独立のサンプリングクロック再生処理を行い、それぞれのサンプリングクロックを、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御することを特徴とする。
また本発明のダイバーシチ受信機のサンプリングクロック制御方法は、複数のアンテナの信号を受信した受信信号を合成あるいは選択するダイバーシチ受信機において、それぞれのブランチで独立のサンプリングクロック再生処理を行い、それぞれのブランチ毎のサンプリングクロックから生成したタイミングと、それぞれのブランチのサンプリングクロックとは別の前記ダイバーシチ受信機の再生クロックにより生成した基準タイミングとの位相差を、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御することを特徴とする。
また本発明のダイバーシチ受信機のサンプリングクロック制御方法における受信信号品質は、キャリアレベル、雑音レベル、雑音レベルの二乗またはC/Nのいずれかの値に基づくものであることを特徴とする。
また本発明のダイバーシチ受信機は、複数のアンテナによって受信した受信信号を合成あるいは選択するダイバーシチ受信機において、前記複数のアンテナによって受信した受信信号を、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成した結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御するクロック再生部を備えたことを特徴とする。
また本発明のダイバーシチ受信機は、複数のアンテナの信号を受信した受信信号を合成あるいは選択するダイバーシチ受信機において、前記複数のアンテナによって受信した受信信号と該受信信号を有効シンボル長遅延させた信号との自己相関演算結果の信号、あるいは前記受信信号と所定の同期用シンボル信号との相互相関演算結果の信号のいずれかの信号を、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御するクロック再生部を備えたことを特徴とする。
また本発明のダイバーシチ受信機は、複数のアンテナの信号を受信した受信信号を合成あるいは選択するダイバーシチ受信機において、前記ダイバーシチ受信機の再生クロックにより生成した基準タイミングと、それぞれのブランチの受信サンプル系列から算出した特定のタイミングとの位相差を、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御するクロック再生部を備えたことを特徴とする。
また本発明のダイバーシチ受信機は、複数のアンテナの信号を受信した受信信号を合成あるいは選択するダイバーシチ受信機において、それぞれのブランチで独立のサンプリングクロック再生処理を行い、それぞれのサンプリングクロックを、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御するクロック再生部を備えたことを特徴とする。
また本発明のダイバーシチ受信機は、複数のアンテナの信号を受信した受信信号を合成あるいは選択するダイバーシチ受信機において、それぞれのブランチで独立のサンプリングクロック再生処理を行い、それぞれのブランチ毎のサンプリングクロックから生成したタイミングと、それぞれのブランチのサンプリングクロックとは別の前記ダイバーシチ受信機の再生クロックにより生成した基準タイミングとの位相差を、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御するクロック再生部を備えたことを特徴とする。
また本発明のダイバーシチ受信機における受信信号品質は、キャリアレベル、雑音レベル、雑音レベルの二乗またはC/Nのいずれかの値に基づくものであることを特徴とする。
本発明によれば、受信信号品質が低下していたとしても、ジッタや位相誤差等の少ない安定したクロック再生が行えるダイバーシチ受信機のサンプリングクロック制御方法およびダイバーシチ受信機を得ることができる。
図1は本発明によるサンプリングクロック制御方法を有するダイバーシチ受信機の第1の実施例の構成を示すブロック図であり、以下説明する。図1の構成は図2に示した従来技術による構成において、クロック再生部2aをダイバーシチクロック再生部11に置き換えた構成となっており、それ以外の構成、機能については、同等の構成、機能を有しているため、説明を省略する。
A/D25〜28からの受信サンプル値信号は、ダイバーシチクロック再生部11に入力される。ダイバーシチクロック再生部11は、それぞれのブランチの受信サンプル値信号に基づいてVCO29を可変制御させるための制御信号を出力する。
図3は本発明の第1実施例のダイバーシチクロック再生部11の構成を示すブロック図であり、以下詳細に説明する。A/D25〜28の受信サンプル値信号はそれぞれのブランチの乗算器32〜35に入力されると共に、合成比率算出部31にも入力される。合成比率算出部31では、それぞれの乗算器32〜35に供給するための合成比率を算出し、それぞれのブランチの乗算器32〜35では受信サンプル値信号と当該合成比率との乗算を行い、乗算結果を合成部36に入力する。
合成比率算出部31は、それぞれのブランチの受信信号品質に基づいた合成比率を算出し、それぞれのブランチの乗算器32〜35に供給している。
ここで、受信品質とは例えば、受信信号のC/Nや、キャリアレベル、雑音レベル、妨害波レベル、受信信号の変動量、歪み量、あるいはこれらの劣化成分を等価的なC/Nに変換した値に基づいたものを示す。
図11は本発明の合成比率算出部31の構成例を示す図であり、以下、上記で述べた受信信号品質に基づいた合成比率の算出を行う例について説明する。
合成比率算出部31において、A/D25〜28からのそれぞれのブランチの受信サンプル値信号は、それぞれ雑音レベル算出部111〜114に入力されるとともに、それぞれキャリアレベル算出部115〜118に入力される。また、キャリアレベル算出部115〜118には、それぞれ雑音レベル算出部111〜114の出力信号も入力される。
まず、雑音レベル算出部111〜114では、受信サンプル値信号に混入した雑音レベル(N)を算出する。
図12及び図13は雑音レベル算出方法の具体例を示している。
図12はOFDM信号のガードインターバルを利用した雑音検出の一例を示す図である。雑音レベルの算出には受信サンプル値信号と受信サンプル値信号を有効シンボル長遅延させた信号との差分を行い絶対値化し、ガードインターバル期間内に存在する残留成分量を雑音レベル(N)として算出する。ただし、マルチパスが混入した場合にはガードインターバル期間の前半期間にマルチパスによる成分が発生してしまうため、雑音検出を行う期間は図中の雑音レベル検出有効期間で示した期間が有効である。
図13は同期シンボルなどの特殊シンボルを利用した雑音検出の一例を示す図である。同期シンボルの一つとしてヌルシンボルと呼ばれる無信号を伝送する場合がある。このような場合には、ヌルシンボル中の受信レベルを測定することで、雑音レベル(N)を検出することができる。
次に、キャリアレベル算出部雑音115〜118では、まず受信サンプル値信号の二乗平均の平均値を算出することにより受信電力を測定する。受信電力はキャリアの電力と雑音の電力の重ね合わせで構成されているため、測定した受信電力から雑音レベル算出部111〜114で算出した雑音レベルの2乗を減算することによりキャリア電力を算出し、その平方根がキャリアレベル(C)となる。
雑音レベル算出部111〜114で算出された雑音レベル(N)と、キャリアレベル算出部雑音115〜118で算出されたキャリアレベル(C)は演算部119に入力される。演算部119では、例えばC/N(キャリアレベル対雑音レベル比)や、キャリアレベル(C)、雑音レベル(N)に基づいた合成比率(w)を算出する。
具体的な合成比率(w)の算出方式としては、キャリアレベル(C)に基づく合成比率として、式(1)に示すようにキャリアレベルに比例させる合成比率や、式(2)に示すように、それらを正規化させる合成比率などが考えられる。
Figure 2006325077
また、雑音レベル(N)に基づく合成比率として、式(3)、式(3’)に示すように雑音レベルや雑音レベルの二乗(N2)に反比例させる合成比率や、式(4)、式(4’)に示すように、それらを正規化させる合成比率なども考えられる。
Figure 2006325077
更に、それぞれのブランチのC/Nに基づく合成比率としては、合成後のC/Nを最大にする合成比率として、式(5)に示すようにキャリアレベル(C)に比例し、雑音レベルの二乗(N2)に反比例した合成比率として算出する方式も考えられる。
Figure 2006325077
また、式(5)を正規化させた合成比率として式(6)なども考えられる。
Figure 2006325077
以上説明した合成比率と受信サンプル値信号の乗算結果は、合成部36で加算合成される。
図4は本発明の第1実施例のダイバーシチクロック再生部11の処理動作を説明する図であり、以下説明する。図4に示す波形41〜44は、各ブランチの受信サンプル値波形を示している。OFDM受信信号は、実際にはガウス雑音に類似した波形であるが、図4では模式的に正弦波で表した波形としている。これらの信号を、合成比率算出部31からの合成比率(w1〜w4)に基づいて乗算器32〜35でそれぞれ乗算し、合成部35で例えば式(6)の合成比率で合成し、その結果の波形を波形45に示す。
このように、それぞれのブランチの受信サンプル値信号品質に基づいた上記式(6)の合成比率で合成を行うことにより、あるブランチの受信品質が極端に劣化しても(例えば、図4の波形44)、そのブランチの合成比率を低め、受信品質劣化の少ないブランチ(例えば、図4の波形43)の合成比率を高めて合成することとなるので、波形45に示すように、常に安定した信号品質とすることができる。
これらの処理により信号品質が向上した信号が合成部36から出力され、クロック再生部2aに入力される。クロック再生部2aは前述したクロック再生機能を有し、VCO29のサンプリングクロックを可変制御する制御信号を出力する。
このように本発明の第1の実施例では、それぞれのブランチからの受信サンプル値信号をそれぞれのブランチの受信サンプル値信号品質に基づいた合成比率で合成することにより、合成後の信号品質を向上させることが可能となり、当該合成信号に基づいて、VCOのサンプリングクロックを制御することにより、ジッタや位相誤差の少ないクロックを再生することができる。
図5は本発明の第2実施例のダイバーシチクロック再生部11の構成を示すブロック図であり、以下説明する。図5は第1の実施例によるダイバーシチクロック再生部11の構成において、それぞれのブランチの入力側すなわち図1のA/D25〜28と乗算器32〜35の間にそれぞれ相関演算部51〜54を追加した構成である。
相関演算部51〜54では、上記背景技術の所で説明したところの、受信サンプル値信号と受信サンプル値信号を有効シンボル長遅延させた信号との自己相関演算や、同期用のシンボルが挿入されている場合には同期シンボル信号と受信信号との相関演算等を行う。
図6は本発明の第2の実施例によるダイバーシチクロック再生部11の処理を説明した図であり、以下説明する。C/Nの異なる信号に対してそれぞれのブランチの相関演算部51〜54にてOFDM信号のガードインターバルの相関演算を行った場合の波形を61〜64に示す。これらの相関結果を第1の実施例と同様に、合成比率算出部31からの合成比率(w1〜w4)に基づいて乗算器32〜35でそれぞれ乗算し、合成部35で合成する。図4に示した場合と同様に、式(6)の合成比率で合成した結果の波形を65に示す。
このように、合成対象とする信号が相関演算結果であっても、第1の実施例と同様に受信信号品質の改善を図ることが可能となる。
合成部36からの出力信号はクロック再生部2aに入力される。相関演算は既に完了しているため、クロック再生部2aは上記で説明したクロック再生機能から相関演算機能を省いた機能を有し、VCO29を可変制御する制御信号を出力する。
図7は本発明の第3実施例のダイバーシチクロック再生部11の構成と図1のVCO29を示すブロック図であり、以下説明する。図7は第2の実施例によるダイバーシチクロック再生部11の構成において、それぞれのブランチの相関演算部51〜54と乗算器32〜35の間にそれぞれ位相差検出部71〜74を追加し、更に図1のVCO29の出力とそれぞれの位相差検出部71〜74の間に基準タイミング生成部75を追加した構成である。
図8は本発明の第3実施例のダイバーシチクロック再生部11とVCO29の処理動作を説明する図であり、以下説明する。
図7の基準タイミング生成部75では、VCO29からのクロック信号が入力され該クロック信号に基づいたシンボル周期を示す基準タイミング信号80(図8)を生成する。
位相差検出部71〜74に、基準タイミング生成部75で生成された基準タイミング信号80(図8)と、図7のそれぞれのブランチの相関演算部51〜54での相関演算結果から算出した受信信号の特定の位置を指し示すタイミング信号81〜84(図8)(例えば、ガード相関のピーク位置から算出したシンボルタイミング等)とが入力され、その位相差θ1〜θ4を、それぞれのブランチの位相差検出部71〜74で算出する。
合成部36では式(7)に示す合成を行う。
Figure 2006325077
式(7)において、受信信号品質が劣化したブランチは、相関演算結果の受信信号品質も劣化してしまうため、相関演算結果から算出したタイミング信号にもばらつきが生じてしまう。
この様なばらつきの多い位相差信号に基づいてVCO29を制御した場合、位相差のばらつきにより再生するクロックにジッタが生じてしまう。逆に、受信信号品質が良好なブランチはタイミング信号にもばらつきが生じることは少ない。
従って、式(7)による合成後の位相差θのばらつき抑えるためには、受信信号品質の劣化したブランチの合成比率wを小さな値に設定し、受信信号品質の良好なブランチの合成比率wを大きな値に設定すれば良い。
この合成比率は前述した式(1)〜式(6)に示す合成比率であっても良いが、式(8)に示す位相差の分散値の逆数や式(9)に示す位相差の標準偏差値の逆数であっても良い。
Figure 2006325077
図9は本発明の第4実施例のダイバーシチクロック再生部11の構成を示すブロック図であり、以下説明する。図9は第1の実施例によるダイバーシチクロック再生部11の構成において、それぞれのブランチの入力側すなわち図1のA/D25〜28と乗算器32〜35の間にそれぞれクロック再生部91〜94とVCO95〜98の直列接続を追加した構成である。
クロック再生部91〜94、VCO95〜98は前述したクロック再生部2aとVCO29と同様の機能(詳細は図2の構成の説明中に記載)を有しているが、ここでは説明を明瞭にするため符号を再割り振りしている。また、その他の構成と機能については図3に示す構成と同様である。
第3の実施例で説明したように、受信信号品質が劣化した受信サンプル値信号に基づいてクロック再生を行うと、受信信号品質の劣化に起因するジッタが生じてしまう場合がある。
第4の実施例では、クロック再生部91〜94とVCO95〜98によりそれぞれのブランチで独立のサンプリングクロック再生処理を行い、それぞれのサンプリングクロックを、合成比率算出部31で算出したところの,それぞれのブランチでの受信サンプル値信号品質に基づいた合成比率(w1〜w4)により合成部36で合成することで、合成後の再生クロックのジッタを低減する。なお合成部36では、VCO95〜98のクロック自体をアナログで合成している。
図10は本発明の第5実施例のダイバーシチクロック再生部11の構成と図1のVCO29を示すブロック図であり、以下説明する。図10は第4の実施例によるダイバーシチクロック再生部11の構成において、VCO95〜98と乗算器32〜35の間に位相差検出部71〜74を追加し、更に図1のVCO29の出力とそれぞれの位相差検出部71〜74の間に基準タイミング生成部75を追加した構成である。位相差検出部71〜74、基準タイミング生成部75についても、前述した機能と同等の機能を有している。また、その他の構成と機能についても図9に示す構成と同様である。
第5の実施例は第4の実施例と同様に、クロック再生部91〜94とVCO95〜98によりそれぞれのブランチで独立のサンプリングクロック再生処理を行い、それぞれのサンプリングクロックから生成したブランクタイミング信号と、それぞれのブランチとは別のVCO29の再生クロックより基準タイミング生成部75にて生成した基準タイミング信号との位相差を、それぞれのブランチの位相差検出部71〜74で算出する。
算出した位相差は、後段の乗算器32〜35及び合成部36にて、第2の実施例で説明したような,それぞれのブランチでの受信サンプル値信号品質に基づいた合成比率(式(7)から式(9))で合成を行う。合成部36にて合成された位相差はクロック再生部2a及びVCO101にて再度、クロックを再生する。基準タイミング生成部75では、当該再生クロックに基づいた基準タイミング信号を生成し、それぞれの位相差検出部71〜74へ供給している。
第5の実施例は、クロック再生部91〜94のクロックに基づいた位相差を算出することにより、それぞれのクロックに生じているジッタ量を位相差のばらつき度合いに変換している。上記処理により、信号品質が劣化し、ジッタの多いクロックが存在しても、合成後のクロックジッタを低減させることができる。
更に、第4及び第5の実施例において、各ブランチのサンプリングクロックはVCO95〜98のクロック用いても良いが、合成後の安定したクロックをサンプリングクロックとして使用しても良い。
以上、説明したように、本発明の第1から第5の実施例によれば、受信信号品質が低下しているブランチが存在していても、それぞれのブランチの受信信号品質に基づいた合成比率で合成し、合成結果に基づいて受信信号のサンプリングクロックを制御することにより、ジッタや位相誤差の少ない安定したクロック再生が行えるようになる。
以上説明したクロックによってサンプリングされたそれぞれのブランチの受信信号は、図1のFFT2b〜2eに入力され、時間軸信号から周波数軸信号に変換される。FFT2b〜2eの出力信号はダイバーシチ合成部2fに入力され、キャリア毎独立にそれぞれのブランチの受信信号品質に基づいた比率で合成あるいは選択され、受信信号品質の改善を図る。更に、合成比率としてキャリア信号レベルの複素共役信号とし、合成後に各ブランチの合成比率の二乗和で正規化を行うことにより、振幅、位相が等化されたコンスタレーションを得ることができる。
ダイバーシチ合成部2fにてダイバーシチ合成された結果は復調部2gに入力され、合成後のコンスタレーションを識別するために設けられた閾値により識別を行い、復調処理される。復調結果は誤り訂正部2hにて、生じた誤りを訂正した後、情報符号を出力する。
これにより、受信信号品質が低下していたとしても、ジッタや位相誤差等の少ない安定したクロック再生が行えるダイバーシチ受信機のサンプリングクロック制御方法およびダイバーシチ受信機を得ることができる。
本発明によるサンプリングクロック制御方法を有するダイバーシチ受信機の第1の実施例の構成を示すブロック図である。 従来技術によるダイバーシチ受信機の構成を示すブロック図である。 本発明の第1実施例のダイバーシチクロック再生部の構成を示すブロック図である。 本発明の第1実施例のダイバーシチクロック再生部の処理動作を説明する図である。 本発明の第2実施例のダイバーシチクロック再生部の構成を示すブロック図である。 本発明の第2実施例のダイバーシチクロック再生部の処理動作を説明する図である。 本発明の第3実施例のダイバーシチクロック再生部の構成と図1のVCOを示すブロック図である。 本発明の第3実施例のダイバーシチクロック再生部とVCOの処理動作を説明する図である。 本発明の第4実施例のダイバーシチクロック再生部の構成を示すブロック図である。 本発明の第5実施例のダイバーシチクロック再生部の構成と図1のVCOを示すブロック図である。 本発明の合成比率算出部の構成例を示す図である。 OFDM信号のガードインターバルを利用した雑音検出の一例を示す図である。 同期シンボルなどの特殊シンボルを利用した雑音検出の一例を示す図である。
符号の説明
11:ダイバーシチクロック再生部、21〜24:アンテナ、25〜28:A/D、29:VCO、2a:クロック再生部、2b〜2e:FFT、2f:ダイバーシチ合成部、2g:復調部、2h:誤り訂正部、31:合成比率算出部、32〜35:乗算器、36:合成部、51〜54:相関演算部、71〜74:位相差検出部、75:基準タイミング生成部、91〜94:クロック再生部、95〜98:VCO、111〜114:雑音レベル算出部、115〜118:キャリアレベル算出部、119:演算部。

Claims (12)

  1. 複数のアンテナによって受信した受信信号を合成あるいは選択するダイバーシチ受信機において、前記複数のアンテナによって受信した受信信号を、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成した結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御することを特徴とするダイバーシチ受信機のサンプリングクロック制御方法。
  2. 複数のアンテナの信号を受信した受信信号を合成あるいは選択するダイバーシチ受信機において、前記複数のアンテナによって受信した受信信号と該受信信号を有効シンボル長遅延させた信号との自己相関演算結果の信号、あるいは前記受信信号と所定の同期用シンボル信号との相互相関演算結果の信号のいずれかの信号を、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御することを特徴とするダイバーシチ受信機のサンプリングクロック制御方法。
  3. 複数のアンテナの信号を受信した受信信号を合成あるいは選択するダイバーシチ受信機において、前記ダイバーシチ受信機の再生クロックにより生成した基準タイミングと、それぞれのブランチの受信サンプル系列から算出した特定のタイミングとの位相差を、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御することを特徴とするダイバーシチ受信機のサンプリングクロック制御方法。
  4. 複数のアンテナの信号を受信した受信信号を合成あるいは選択するダイバーシチ受信機において、それぞれのブランチで独立のサンプリングクロック再生処理を行い、それぞれのサンプリングクロックを、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御することを特徴とするダイバーシチ受信機のサンプリングクロック制御方法。
  5. 複数のアンテナの信号を受信した受信信号を合成あるいは選択するダイバーシチ受信機において、それぞれのブランチで独立のサンプリングクロック再生処理を行い、それぞれのブランチ毎のサンプリングクロックから生成したタイミングと、それぞれのブランチのサンプリングクロックとは別の前記ダイバーシチ受信機の再生クロックにより生成した基準タイミングとの位相差を、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御することを特徴とするダイバーシチ受信機のサンプリングクロック制御方法。
  6. 前記受信信号品質は、キャリアレベル、雑音レベル、雑音レベルの二乗またはC/Nのいずれかの値に基づくものであることを特徴とする請求項1乃至6のいずれか1項に記載のダイバーシチ受信機のサンプリングクロック制御方法。
  7. 複数のアンテナによって受信した受信信号を合成あるいは選択するダイバーシチ受信機において、前記複数のアンテナによって受信した受信信号を、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成した結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御するクロック再生部を備えたことを特徴とするダイバーシチ受信機。
  8. 複数のアンテナの信号を受信した受信信号を合成あるいは選択するダイバーシチ受信機において、前記複数のアンテナによって受信した受信信信号と該受信信号を有効シンボル長遅延させた信号との自己相関演算結果の信号、あるいは前記受信信号と所定の同期用シンボル信号との相互相関演算結果の信号のいずれかの信号を、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御するクロック再生部を備えたことを特徴とするダイバーシチ受信機。
  9. 複数のアンテナの信号を受信した受信信号を合成あるいは選択するダイバーシチ受信機において、前記ダイバーシチ受信機の再生クロックにより生成した基準タイミングと、それぞれのブランチの受信サンプル系列から算出した特定のタイミングとの位相差を、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御するクロック再生部を備えたことを特徴とするダイバーシチ受信機。
  10. 複数のアンテナの信号を受信した受信信号を合成あるいは選択するダイバーシチ受信機において、それぞれのブランチで独立のサンプリングクロック再生処理を行い、それぞれのサンプリングクロックを、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御するクロック再生部を備えたことを特徴とするダイバーシチ受信機。
  11. 複数のアンテナの信号を受信した受信信号を合成あるいは選択するダイバーシチ受信機において、それぞれのブランチで独立のサンプリングクロック再生処理を行い、それぞれのブランチ毎のサンプリングクロックから生成したタイミングと、それぞれのブランチのサンプリングクロックとは別の前記ダイバーシチ受信機の再生クロックにより生成した基準タイミングとの位相差を、それぞれのブランチの受信信号品質に基づいた比率で合成し、当該合成結果に基づいて前記ダイバーシチ受信機のサンプリングクロックを制御するクロック再生部を備えたことを特徴とするダイバーシチ受信機。
  12. 前記受信信号品質は、キャリアレベル、雑音レベル、雑音レベルの二乗またはC/Nのいずれかの値に基づくものであることを特徴とする請求項7乃至11のいずれか1項に記載のダイバーシチ受信機。
JP2005147907A 2005-05-20 2005-05-20 ダイバーシチ受信機のサンプリングクロック制御方法およびダイバーシチ受信機 Active JP4597767B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005147907A JP4597767B2 (ja) 2005-05-20 2005-05-20 ダイバーシチ受信機のサンプリングクロック制御方法およびダイバーシチ受信機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005147907A JP4597767B2 (ja) 2005-05-20 2005-05-20 ダイバーシチ受信機のサンプリングクロック制御方法およびダイバーシチ受信機

Publications (2)

Publication Number Publication Date
JP2006325077A true JP2006325077A (ja) 2006-11-30
JP4597767B2 JP4597767B2 (ja) 2010-12-15

Family

ID=37544396

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005147907A Active JP4597767B2 (ja) 2005-05-20 2005-05-20 ダイバーシチ受信機のサンプリングクロック制御方法およびダイバーシチ受信機

Country Status (1)

Country Link
JP (1) JP4597767B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009094839A (ja) * 2007-10-10 2009-04-30 Fujitsu Microelectronics Ltd Ofdm受信装置
JP2012227946A (ja) * 2012-07-02 2012-11-15 Fujitsu Semiconductor Ltd Ofdm受信装置
WO2019181257A1 (ja) * 2018-03-23 2019-09-26 日本電気株式会社 制御装置、遅延差調整方法、及び遅延差調整プログラムを格納する非一時的なコンピュータ可読媒体

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04150320A (ja) * 1990-10-11 1992-05-22 Nec Corp ダイバシティ受信装置
JPH0918399A (ja) * 1995-07-03 1997-01-17 Nippon Telegr & Teleph Corp <Ntt> 検波後ダイバーシチ受信回路
JPH114186A (ja) * 1997-06-12 1999-01-06 Mitsubishi Electric Corp 合成ダイバーシチ受信機
JP2001168833A (ja) * 1999-12-08 2001-06-22 Toshiba Corp Ofdm受信装置
JP2002026867A (ja) * 2000-07-12 2002-01-25 Toshiba Corp データ選択復調装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04150320A (ja) * 1990-10-11 1992-05-22 Nec Corp ダイバシティ受信装置
JPH0918399A (ja) * 1995-07-03 1997-01-17 Nippon Telegr & Teleph Corp <Ntt> 検波後ダイバーシチ受信回路
JPH114186A (ja) * 1997-06-12 1999-01-06 Mitsubishi Electric Corp 合成ダイバーシチ受信機
JP2001168833A (ja) * 1999-12-08 2001-06-22 Toshiba Corp Ofdm受信装置
JP2002026867A (ja) * 2000-07-12 2002-01-25 Toshiba Corp データ選択復調装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009094839A (ja) * 2007-10-10 2009-04-30 Fujitsu Microelectronics Ltd Ofdm受信装置
US8229010B2 (en) 2007-10-10 2012-07-24 Fujitsu Semiconductor Limited OFDM receiving apparatus having plurality of OFDM branches
JP2012227946A (ja) * 2012-07-02 2012-11-15 Fujitsu Semiconductor Ltd Ofdm受信装置
WO2019181257A1 (ja) * 2018-03-23 2019-09-26 日本電気株式会社 制御装置、遅延差調整方法、及び遅延差調整プログラムを格納する非一時的なコンピュータ可読媒体
US11290154B2 (en) 2018-03-23 2022-03-29 Nec Corporation Control device, delay difference adjustment method, and non-transitory computer readable medium for storing delay difference adjustment program

Also Published As

Publication number Publication date
JP4597767B2 (ja) 2010-12-15

Similar Documents

Publication Publication Date Title
EP1618696B1 (en) Frequency synchronization apparatus and frequency synchronization method
RU2450472C1 (ru) Синхронизация символов ofdm с использованием преамбулы со смещенными по частоте префиксом и суффиксом для приемника dvr-т2
JP4979413B2 (ja) パルス無線受信装置
JP6118616B2 (ja) 受信機および同期補正方法
JP3748449B2 (ja) Ofdm受信装置
JPH10507616A (ja) 伝送システム
JP3836125B1 (ja) 復調装置、受信装置及び復調方法
JP4173460B2 (ja) デジタル放送受信装置
EP3182606B1 (en) Blanking using signal-based thresholding schemes
JP5624527B2 (ja) シングルキャリア受信装置
JP4317335B2 (ja) ダイバーシティ受信機
JP4597767B2 (ja) ダイバーシチ受信機のサンプリングクロック制御方法およびダイバーシチ受信機
KR100778919B1 (ko) 패턴 시퀀스의 동기화
US11310085B2 (en) LoRa advanced receiver
US7539167B2 (en) Spread spectrum receiver and method for carrier frequency offset compensation in such a spread spectrum receiver
JP2005260331A (ja) Ofdm受信装置
JP4424378B2 (ja) フレーム同期装置及びその制御方法
JP2010004347A (ja) マルチアンテナ受信回路及びマルチアンテナ受信装置、並びにマルチアンテナ受信方法
JP4520825B2 (ja) ガードインターバル検出装置およびガードインターバル検出方法、並びに、周波数オフセット検出装置
JP2006332769A (ja) Ofdm受信装置
JP2003174390A (ja) ダイバーシティ受信装置
KR100585965B1 (ko) 수신기 위상 보정장치 및 그 방법
JP5198201B2 (ja) 無線通信方法とシステム、無線送信機及び無線受信機
JP5509672B2 (ja) ダイバーシチ受信装置及びダイバーシチ受信方法
JP2001223668A (ja) 受信タイミング検出回路、周波数オフセット補正回路、受信装置及びその受信方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080416

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100527

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100622

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20100803

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20100803

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100820

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100907

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100922

R150 Certificate of patent or registration of utility model

Ref document number: 4597767

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131001

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250