JP2006072592A5 - - Google Patents

Download PDF

Info

Publication number
JP2006072592A5
JP2006072592A5 JP2004253730A JP2004253730A JP2006072592A5 JP 2006072592 A5 JP2006072592 A5 JP 2006072592A5 JP 2004253730 A JP2004253730 A JP 2004253730A JP 2004253730 A JP2004253730 A JP 2004253730A JP 2006072592 A5 JP2006072592 A5 JP 2006072592A5
Authority
JP
Japan
Prior art keywords
wireless communication
signal
signal line
processor
external interface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2004253730A
Other languages
English (en)
Other versions
JP2006072592A (ja
JP4617782B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2004253730A priority Critical patent/JP4617782B2/ja
Priority claimed from JP2004253730A external-priority patent/JP4617782B2/ja
Priority to CN2005100924710A priority patent/CN1744742B/zh
Priority to US11/209,713 priority patent/US8165620B2/en
Publication of JP2006072592A publication Critical patent/JP2006072592A/ja
Publication of JP2006072592A5 publication Critical patent/JP2006072592A5/ja
Application granted granted Critical
Publication of JP4617782B2 publication Critical patent/JP4617782B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Claims (10)

  1. 無線通信の信号処理を行う1つ以上のプロセッサユニットを有する無線通信装置において、該無線通信装置の制御を行うメインプロセッサと、前記メインプロセッサに使用されるメモリと、該無線通信装置が送受信する信号を入出力するための外部インタフェースと、前記メインプロセッサと前記メモリと前記外部インタフェースと前記プロセッサユニットとが接続され当該接続された構成要素の間での信号転送を行う制御バスと、前記外部インタフェースと前記プロセッサユニットとが接続され当該接続された構成要素の間での信号転送を行うデータバスとを備え、前記プロセッサユニットが複数ある場合は該複数のプロセッサユニットは並列に前記制御バス及び前記データバスに接続されることを特徴とする無線通信装置。
  2. 請求項1に記載の無線通信装置において、前記データバスは、前記1つ以上のプロセッサユニットのそれぞれから前記外部インタフェースへ信号を転送するための第一の信号線と、前記外部インタフェースから前記1つ以上のプロセッサユニットのそれぞれへ信号を転送するための第二の信号線を備え、前記プロセッサユニット毎に前記第一の信号線と前記第二の信号線を個別に備えることを特徴とする無線通信装置。
  3. 請求項1に記載の無線通信装置において、複数のプロセッサユニットを有し、前記データバスは、前記複数のプロセッサユニットから前記外部インタフェースへ信号を転送するための第一の信号線と、前記外部インタフェースから前記複数のプロセッサユニットへ信号を転送するための第二の信号線を備え、前記複数のプロセッサユニットが前記第一の信号線を共有し、前記複数のプロセッサユニットが前記第二の信号線を共有することを特徴とする無線通信装置。
  4. 請求項1に記載の無線通信装置において、前記データバスは、前記1つ以上のプロセッサユニットのそれぞれから前記外部インタフェースへの信号の転送と、前記外部インタフェースから前記1つ以上のプロセッサユニットのそれぞれへの信号の転送の両方を行う信号線を備え、前記プロセッサユニット毎に前記信号線を個別に備えることを特徴とする無線通信装置。
  5. 請求項1に記載の無線通信装置において、前記データバスは、前記複数のプロセッサユニットから前記外部インタフェースへの信号の転送と、前記外部インタフェースから前記複数のプロセッサユニットへの信号の転送の両方を行う信号線を備え、前記複数のプロセッサユニットが前記信号線を共有することを特徴とする無線通信装置。
  6. 請求項3記載の無線通信装置において、前記第一の信号線と前記第二の信号線は、該信号線の利用を時間で区切るためのタイムスロットに分割され、前記プロセッサユニット毎にそれぞれタイムスロットが割り当てられ、前記各プロセッサユニットは前記それぞれに割り当てられたタムスロットの中で該信号線を利用して信号の転送を行なうことを特徴とする無線通信装置。
  7. 請求項5記載の無線通信装置において、前記信号線は、該信号線の利用を時間で区切るためのタイムスロットに分割され、前記プロセッサユニット毎にそれぞれタイムスロットが割り当てられ、前記各プロセッサユニットは前記それぞれに割り当てられたタイムスロットの中で該信号線を利用して信号の転送を行なうことを特徴とする無線通信装置。
  8. 請求項3記載の無線通信装置において、前記第一の信号線と前記第二の信号線は複数の信号線を含み、前記プロセッサユニット毎にそれぞれ前記複数の信号線のうちの少なくとも一つの信号線が割当てられ、前記各プロセッサユニットはそれぞれに割り当てられた信号線を用いて信号の転送を行なうことを特徴とする無線通信装置。
  9. 請求項5記載の無線通信装置において、前記信号線は複数の信号線を備え、前記プロセッサユニット毎にそれぞれ前記複数の信号線のうちの少なくとも一つの信号線が割当てられ、前記各プロセッサユニットはそれぞれに割り当てられた信号線を用いて信号の転送を行なうことを特徴とする無線通信装置。
  10. 請求項1に記載の無線通信装置において、前記プロセッサユニットは、少なくとも該プロセッサユニットの制御を行う少なくとも一つのサブプロセッサと、該サブプロセッサが利用するメモリと、信号処理を行なう信号処理回路と、該プロセッサユニットが前記制御バス及び前記データバスを介して信号を転送するための制御を行なうバスインタフェースと、他のプロセッサユニットとの間で信号を転送するためのユニットインタフェースと、少なくとも前記サブプロセッサと前記メモリと前記信号処理回路と前記バスインタフェースが接続される内部バスとを備えることを特徴とする無線通信装置。
JP2004253730A 2004-09-01 2004-09-01 データ専用バスを有する無線機 Expired - Fee Related JP4617782B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2004253730A JP4617782B2 (ja) 2004-09-01 2004-09-01 データ専用バスを有する無線機
CN2005100924710A CN1744742B (zh) 2004-09-01 2005-08-22 具有数据专用总线的无线机
US11/209,713 US8165620B2 (en) 2004-09-01 2005-08-24 Radio communication apparatus with a bus dedicated to data transmission

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004253730A JP4617782B2 (ja) 2004-09-01 2004-09-01 データ専用バスを有する無線機

Publications (3)

Publication Number Publication Date
JP2006072592A JP2006072592A (ja) 2006-03-16
JP2006072592A5 true JP2006072592A5 (ja) 2007-04-19
JP4617782B2 JP4617782B2 (ja) 2011-01-26

Family

ID=35944095

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004253730A Expired - Fee Related JP4617782B2 (ja) 2004-09-01 2004-09-01 データ専用バスを有する無線機

Country Status (3)

Country Link
US (1) US8165620B2 (ja)
JP (1) JP4617782B2 (ja)
CN (1) CN1744742B (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5079342B2 (ja) * 2007-01-22 2012-11-21 ルネサスエレクトロニクス株式会社 マルチプロセッサ装置
KR20080088302A (ko) * 2007-03-29 2008-10-02 삼성전자주식회사 이상 변조 신호 처리 방법 및 이상 변조 신호 보상 기능을가지는 수신기
US8161209B2 (en) * 2008-03-31 2012-04-17 Advanced Micro Devices, Inc. Peer-to-peer special purpose processor architecture and method
US9455937B2 (en) * 2010-01-07 2016-09-27 Force10 Networks, Inc. Distributed packet switch having a wireless control plane
JP5765728B2 (ja) * 2011-01-07 2015-08-19 アイキューブド研究所株式会社 集積回路、および信号処理方法
CN102685931A (zh) * 2011-03-17 2012-09-19 中兴通讯股份有限公司 一种基于软件无线电的无线通讯传输系统及方法
KR101805866B1 (ko) * 2016-11-09 2017-12-07 피앤피넷 주식회사 소프트웨어 디파인드 라디오를 위한 전자 장치 및 그 스케줄링 방법
TWI680651B (zh) * 2018-01-03 2019-12-21 立積電子股份有限公司 射頻訊號處理裝置
CN115955733A (zh) * 2022-12-30 2023-04-11 中国科学院计算技术研究所 一种通信基带处理器

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5440752A (en) * 1991-07-08 1995-08-08 Seiko Epson Corporation Microprocessor architecture with a switch network for data transfer between cache, memory port, and IOU
US5459761A (en) * 1992-06-29 1995-10-17 Motorola, Inc. Intelligent repeater for trunked communications
US5666551A (en) * 1994-06-30 1997-09-09 Digital Equipment Corporation Distributed data bus sequencing for a system bus with separate address and data bus protocols
US5835096A (en) * 1995-03-24 1998-11-10 3D Labs Rendering system using 3D texture-processing hardware for accelerated 2D rendering
US6072994A (en) * 1995-08-31 2000-06-06 Northrop Grumman Corporation Digitally programmable multifunction radio system architecture
JPH11265342A (ja) * 1998-03-17 1999-09-28 Nec Saitama Ltd データ転送装置およびデータ転送方法
US6725341B1 (en) * 2000-06-28 2004-04-20 Intel Corporation Cache line pre-load and pre-own based on cache coherence speculation
US7103129B2 (en) * 2001-03-15 2006-09-05 Siemens Communications, Inc. System and method for rate adaptation in a wireless communication system
JP2003037655A (ja) * 2001-07-23 2003-02-07 Sony Corp 折り畳み型端末装置
US7142251B2 (en) * 2001-07-31 2006-11-28 Micronas Usa, Inc. Video input processor in multi-format video compression system
JP3818646B2 (ja) 2002-03-22 2006-09-06 株式会社東芝 携帯無線通信装置
EP1347581A3 (en) * 2002-03-22 2004-11-17 Kabushiki Kaisha Toshiba Radio communication apparatus and method
JP4108371B2 (ja) 2002-05-20 2008-06-25 三菱電機株式会社 マルチプロセッサシステム
US20040002339A1 (en) * 2002-06-28 2004-01-01 Nortel Networks Limited Method and apparatus for allocating bandwidth resources
JP3750642B2 (ja) * 2002-08-30 2006-03-01 ブラザー工業株式会社 通信システム
US7292876B2 (en) * 2002-10-08 2007-11-06 Sonion Nederland B.V. Digital system bus for use in low power instruments such as hearing aids and listening devices
KR100513398B1 (ko) * 2003-01-08 2005-09-09 삼성전자주식회사 듀얼프로세서의 아이피 공유장치 및 그방법
CN1182739C (zh) * 2003-01-28 2004-12-29 大唐移动通信设备有限公司 移动通信系统的接力通信设备及其通信方法
US20040242261A1 (en) * 2003-05-29 2004-12-02 General Dynamics Decision Systems, Inc. Software-defined radio
US7483406B2 (en) * 2004-04-30 2009-01-27 Samsung Electronics Co., Ltd. Apparatus and method for implementing virtual MIMO antennas in a mobile ad hoc network

Similar Documents

Publication Publication Date Title
EP2676204B1 (en) Serial interface
US20040153597A1 (en) Communication control semiconductor device and interface system
TW201633164A (zh) 多通道is傳輸控制系統及方法
JP2012064021A (ja) 通信システム、マスター装置、及びスレーブ装置、並びに通信方法
JP2006072592A5 (ja)
US20050066074A1 (en) Communication device and method having a common platform
TW200604828A (en) Direct memory access (DMA) controller and bus structure in a master/slave system
WO2004010308A2 (en) Improved inter-processor communication system for communication between processors
BRPI0519042A2 (pt) mÉtodo, aparelho, e produto de programa de computador para conectar a primeira unidade À segunda unidade atravÉs do barramento, mÉtodo, aparelho e produto de programa de computador para comunicar dados da primeira unidade para a segunda unidade atravÉs do barramento, e, cartço de memària
US20030229738A1 (en) Controller interface
ATE540342T1 (de) Serielles bussystem, teilnehmervorrichtung und an die teilnehmervorrichtung anschliessbare eingabe- /ausgabekarte
JP2006520956A5 (ja)
US20060041705A1 (en) System and method for arbitration between shared peripheral core devices in system on chip architectures
TWI417728B (zh) 串列週邊介面設備通訊電路
JP2009301339A (ja) バス制御装置
US7603487B2 (en) Hardware configurable hub interface unit
WO2021089430A1 (en) Bus system and method for operating a bus system
JP2008071285A (ja) プロセッサ間におけるデータ送受信システム
TW200642210A (en) Scalable universal serial bus architecture
EP1686510A4 (en) ELECTRONIC DEVICE AND CORRESPONDING CONTROL METHOD
CN104426566A (zh) 一种数据收发系统及数据收发方法
JP6298030B2 (ja) 低レイテンシと高スループットのデータ通信を両立するモータ制御装置
JP2583586B2 (ja) バス制御方法
JP3725530B2 (ja) プログラマブルコントローラ
JP2007095025A5 (ja)