JP2006071774A - 表示パネルの駆動装置 - Google Patents

表示パネルの駆動装置 Download PDF

Info

Publication number
JP2006071774A
JP2006071774A JP2004252478A JP2004252478A JP2006071774A JP 2006071774 A JP2006071774 A JP 2006071774A JP 2004252478 A JP2004252478 A JP 2004252478A JP 2004252478 A JP2004252478 A JP 2004252478A JP 2006071774 A JP2006071774 A JP 2006071774A
Authority
JP
Japan
Prior art keywords
scan
display panel
cell
address
scan order
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004252478A
Other languages
English (en)
Inventor
Takuya Watanabe
卓也 渡辺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Inc
Original Assignee
LG Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Electronics Inc filed Critical LG Electronics Inc
Priority to JP2004252478A priority Critical patent/JP2006071774A/ja
Publication of JP2006071774A publication Critical patent/JP2006071774A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

【課題】簡単な構成で実用上十分且つ確実なアドレス電力低減を実現する。
【解決手段】表示パネルの駆動装置は、入力された映像信号に応じてセル毎の点灯又は非点灯を表すセルデータを作成する映像信号処理部1と、各行電極102,103に電圧を順次印加するスキャンを行うYスキャンドライバ9と、セルデータに応じて点灯させるセルに対応した列電極106に電圧を印可するデータ書き込みを、スキャンと同期して行うXアドレスドライバ7と、Xアドレスドライバ7がデータ書き込みに要する消費電力又は消費電流をセルデータに基づいて計算するアドレス電力計算部2と、計算結果に基づいてスキャンの順序を決定する最適アドレス法決定部3とを有する。
【選択図】 図1

Description

本発明は、プラズマディスプレイ、液晶ディスプレイ、FED、有機EL等の平面型の表示パネルの駆動装置に関するものである。
奥行きが小さい平面型表示装置として、マトリクス型の画素構成を持つプラズマディスプレイ、液晶ディスプレイ、エレクトロルミネッセンスディスプレイ等が公共表示、テレビ、PCモニター、情報端末等の用途に用いられ、急速に用途および生産規模が拡大している。
このようなマトリクス型平面ディスプレイでは、直接発光を行うために消費される電力のほかに、発光させる画素を選択する「スキャン」においても電極間静電容量への充放電電流に起因する無効電力が発生する。
ここでは、大型化が容易な反面、1フィールドを複数のサブフィールドに分割して中間階調を表現するために単位時間のスキャンの回数が多く、上述の充放電電流の問題が顕在化しやすいプラズマディスプレイパネル(以下、PDPとする)の駆動回路について述べる。
図13は、一般的なAC型PDPの構造を示す分解斜視図である。PDPは、図13に示すように、表示面側のガラス基板100と背面側のガラス基板101とを所定の高さの空間を保って貼り合わせた構造を有する。ガラス基板100の内面には、互いに平行なスキャン電極102と共通電極103とが交互に配置される。このうち、全ての共通電極103は、ガラス基板100の電極引き出し端で互いに接続されている。そして、電極保護と放電特性改善のために、電極102,103を覆うように誘電体層104とMgO等からなる保護膜105とが形成されている。
一方、背面側のガラス基板101上には、スキャン電極102および共通電極103と直交する方向にアドレス電極106が形成され、各アドレス電極106の間には隔壁107が形成され、さらに隔壁107で隔てられた各アドレスラインにはR(赤)、G(緑)、B(青)の蛍光体108が塗布される。以上のようなガラス基板100の構造とガラス基板101の構造とを別々に作製した後、ガラス基板100と101とを貼り合わせて封着する。そして、封着したPDPの内部を排気した後、He,Ne,Xe等の不活性混合ガスを内部に充填する。
図14は、図13のPDPを用いた一般的なAC型PDPの駆動装置の構成を示すブロック図である。図14において、1は映像信号処理部、4は表示データ制御部、5はフレームメモリ、6は駆動制御部、7はXアドレスドライバ、8はZ共通ドライバ、9はYスキャンドライバ、10はPDPである。
発光の手順としては、Yスキャンドライバ9とZ共通ドライバ8によりスキャン電極102と共通電極103との間に放電を起こさせることにより空間電荷を十分に発生させた後、壁電荷(誘電体層104に蓄積される表面電荷)を消去する。その後、Yスキャンドライバ9からスキャン電極102の1本ずつに電圧を順番に印加するスキャンを行い、選択されたスキャンライン上に点灯させたい画素がある場合のみ、スキャンと同期してXアドレスドライバ7からアドレス電極106に電圧を印可する。これにより、電圧が印加されたスキャン電極102とアドレス電極106との交点に位置する画素にのみ放電が起き、壁電荷が形成される。
全ラインのスキャンを終えた後、スキャン電極102と共通電極103との間に放電電圧よりやや低い電圧を印可すると、壁電圧(壁電荷によって誘起される電圧)と印可電圧との合計が放電電圧を越えるため、壁電荷が形成された画素にのみ放電が起きる。印加電圧の極性を交番させることにより放電を連続的に起こすことができ、その交番回数を設定することにより、輝度の調整が可能になる。
ところで、PDPでは、1フィールドを複数のサブフィールドに分割して各サブフィールドの発光輝度を適切に設定し、発光させるサブフィールドを表現したい階調に合わせて画素単位で適宜選択するサブフィールド法が一般的に用いられる。このように、PDPでは、1フィールドを複数のサブフィールドに分割して表現することにより、多階調表示を実現している。また、R,G,Bの3原色を表示するサブ画素を一組の画素として構成し、各サブ画素の階調を独立して制御することにより、フルカラー表示を実現している。
サブフィールド法では、サブフィールドの数を多くすることにより、より良好な画質を得易くなるが、その一方で、単位時間当たりのスキャン回数が増加するため、スキャンに伴うアドレス電力損失も大きくなるという問題点があった。特に、階調特性をより改善するために、ディザや誤差拡散の技術を適用した場合、アドレス電極と他のアドレス電極との間の静電容量の充放電による無効電力、並びにアドレス電極とスキャン電極及び共通電極との間の静電容量の充放電による無効電力が著しく大きくなる場合があった。
アドレスドライバの電力損失を低減する方法として、インダクタ、キャパシタ、FET等の回路素子をアドレスICの電源回路に追加して、LC共振により、電極間容量に溜まった電荷を回収し、再利用する方法が提案されている(例えば、特許文献1参照)。
また、アドレスドライバの電力損失を低減する他の方法として、アドレス電流を検出して、過電流となった場合は、アドレス電極に印加するパルス信号の周波数を下げる方法が提案されている(例えば、特許文献2参照)。
なお、出願人は、本明細書に記載した先行技術文献情報で特定される先行技術文献以外には、本発明に関連する先行技術文献を出願時までに発見するには至らなかった。
特開2003−255885号公報 特開平7−152341号公報
しかしながら、特許文献1に開示された方法では、追加回路が多数必要となり、また電荷の回収を行うために回収用LC共振周期の半分の時間を要し、スキャン時間が長くなってしまうという問題点があった。
また、特許文献2に開示された方法では、アドレス周波数を制御するために、表示画質が劣化してしまうという問題点があった。以上の問題点はPDP以外の表示パネルでも同様に発生する。
本発明は、上記のような問題点を解決し、プラズマディスプレイパネル等の表示パネルの駆動装置において、簡単な構成で実用上十分且つ確実なアドレス電力低減を実現することを目的とする。
本発明は、複数の行電極とこの行電極に交差して配列された複数の列電極とを備えた表示パネルを有し、各行電極に書込電圧を順次印加するスキャンを行うと共に、前記行電極と列電極の交差部の各々に形成されるセルのうち点灯させるセルに対応した列電極にアドレス電圧を印可することを前記スキャンと同期して行う駆動装置であって、入力された映像信号に応じてセル毎の点灯又は非点灯を表すセルデータを作成する映像信号処理手段と、前記スキャンを行うスキャン制御手段と、前記セルデータに応じて点灯させるセルに対応した列電極にアドレス電圧を印可するデータ書き込みを、前記スキャンと同期して行う列電極制御手段と、前記列電極制御手段がデータ書き込みに要する消費電力又は消費電流を前記セルデータに基づいて計算する計算手段と、この計算結果に基づいて前記スキャンの順序を決定するスキャン順序決定手段とを有するものである。
また、本発明の表示パネルの駆動装置の1構成例において、前記計算手段は、予め定められた複数種類のスキャン順序についてデータ書き込みの際の前記列電極制御手段の消費電力又は消費電流を計算し、前記スキャン順序決定手段は、前記複数種類のスキャン順序の中から1つを選択するものである。
また、本発明の表示パネルの駆動装置の1構成例において、前記スキャン順序決定手段は、前記計算手段の計算結果に基づいて前記複数種類のスキャン順序の中から前記消費電力又は消費電流が最も小さいスキャン順序を最適なスキャン順序として決定するものである。
また、本発明の表示パネルの駆動装置の1構成例において、前記スキャン順序の決定は、全ての行電極を1回スキャンする期間単位で行われるものである。
また、本発明の表示パネルの駆動装置の1構成例において、前記消費電力又は消費電流の計算は、前記列電極を駆動する列電極制御手段の駆動IC単位で行われるものである。
また、本発明の表示パネルの駆動装置の1構成例において、1フィールドを複数のサブフィールドに分割して階調を表現するサブフィールド法を用いる場合、前記消費電力又は消費電流の計算と前記スキャン順序の決定は、サブフィールド単位で行われるものである。
また、本発明の表示パネルの駆動装置の1構成例において、前記計算手段は、前記複数のサブフィールドの各々について前記消費電力又は消費電流を計算し、前記スキャン順序決定手段は、サブフィールド毎の計算結果に基づいて前記スキャンの順序を決定するものである。
また、本発明の表示パネルの駆動装置の1構成例において、前記計算手段は、前記表示パネルを複数のエリアに分割して、各エリア毎に前記消費電力又は消費電流を計算し、前記スキャン順序決定手段は、エリア毎の計算結果に基づいて前記スキャン順序を決定するものである。
また、本発明の表示パネルの駆動装置の1構成例において、前記スキャン順序決定手段は、次にスキャンする行電極上のセルを第1のセル、直前にスキャンした行電極上の前記第1のセルと上下方向に並ぶセルを第2のセルとしたとき、前記第1のセルに前記第2のセルと同じ値が書き込まれる第1のセル数が最も多い行電極を次にスキャンする行電極として選択するように前記スキャン順序を決定するものである。
また、本発明の表示パネルの駆動装置の1構成例は、さらに、前記列電極にアドレス電圧を印加する電源の消費電流を検出する電流検出手段を有し、前記スキャン順序決定手段は、前記スキャン順序を決定する際の判定要素として前記電流検出手段の検出結果を用いるものである。
本発明によれば、入力された映像信号に応じてセル毎の点灯又は非点灯を表すセルデータを作成する映像信号処理手段と、スキャンを行うスキャン制御手段と、セルデータに応じて点灯させるセルに対応した列電極にアドレス電圧を印可するデータ書き込みを、スキャンと同期して行う列電極制御手段と、列電極制御手段がデータ書き込みに要する消費電力又は消費電流をセルデータに基づいて計算する計算手段と、この計算結果に基づいてスキャンの順序を決定するスキャン順序決定手段とを設けることにより、サブフレームマッピングや、レベルコーディングに制約を加えることなく、画質に影響を与えずに列電極制御手段の消費電力削減が可能である。また、本発明では、従来のような電荷回収等の回路追加が不要で、LSI内への簡単な回路追加のみで実現可能である。また、従来のような電荷回収を用いないため、スキャン時間に対するオーバーヘッドが生じることがなく、スキャン時間が長くなることがない。また、本発明では、アドレス周波数は不変であるため、表示画質は劣化しない。
また、消費電力又は消費電流の計算を、列電極を駆動する列電極制御手段の駆動IC(アドレスドライバ)単位で行うことにより、列電極制御手段の駆動ICが複数存在し、これらのうち一部の駆動ICに負荷が集中するような場合でも、確実な電力保護が可能である。
また、列電極にアドレス電圧を印加する電源の消費電流を検出する電流検出手段を設けることにより、セルデータに基づく消費電力又は消費電流の計算に加えて、電源の消費電流を実際に検出することにより、確実な電力保護が可能である。
本発明は、PDPのスキャン期間において、隣接するアドレス電極間の静電容量、アドレス電極とスキャン電極間の静電容量、およびアドレス電極と共通電極間の静電容量への充放電により消費される無効電力を、あらかじめサブフィールド単位、XアドレスドライバIC単位で計算して、これに基づき最適なスキャン順序を決定してスキャンを実行することにより、アドレス電極間の静電容量、アドレス電極とスキャン電極間の静電容量、およびアドレス電極と共通電極間の静電容量による無効電力を削減するようにしたものである。
[第1の実施の形態]
以下、本発明の実施の形態に係る駆動装置の具体例を図面を参照しながら詳細に説明する。図1は、本発明の第1の実施の形態に係るPDPの駆動装置の構成を示すブロック図である。図1において、1は映像信号処理部、2はアドレス電力計算部、3は最適スキャン法決定部、4は表示データ制御部、5はフレームメモリ、6は駆動制御部、7はXアドレスドライバ、8はZ共通ドライバ、9はYスキャンドライバ、10はPDPである。駆動制御部6とYスキャンドライバ9とはスキャン制御手段を構成し、Xアドレスドライバ7は列電極制御手段を構成し、アドレス電力計算部2は計算手段を構成し、最適スキャン法決定部3はスキャン順序決定手段を構成している。
PDP10においては、図13に示したように、表示面側のガラス基板100の内面に複数の行電極が平行に形成されている。行電極は、互いに平行なスキャン電極102と共通電極103とからなり、複数の行電極を形成したときにスキャン電極102と共通電極103とが交互に配置されるようになっている。そして、各スキャン電極102は、基板端から引き出され、Yスキャンドライバ9に接続される。また、各共通電極103は、ガラス基板100の電極引き出し端で互いに接続された後に、Z共通ドライバ8に接続される。
一方、図13に示したように、背面側のガラス基板101上には、スキャン電極102及び共通電極103と直交する方向にアドレス電極(列電極)106が形成されている。各アドレス電極106は、ガラス基板の端から引き出され、Xアドレスドライバ7に接続される。隣接するアドレス電極106の間は隔壁107で仕切られ、隔壁107で隔てられた各アドレスラインにはアドレス電極106を覆う形で蛍光体108が塗布されている。そして、1対のスキャン電極102および共通電極103と1つのアドレス電極106との交差部に1サブ画素を構成するセルが形成される。各セルは、当該電極102,103,106に印加される適宜の電圧にしたがって放電、電荷蓄積及び発光する機能を有している。
映像信号処理部1は、入力された映像信号をサブ画素(セル)毎のセルデータに変換すると共に、フィールド毎のセルデータをあらかじめ定められた複数のサブフィールドの重み付けに応じて、各サブフィールドの点灯又は非点灯を表す複数のサブフィールドデータに分割する。
図2の例は、1フィールド表示期間が8個のサブフィールドSF1〜SF8により構成され、256階調表示が行われる例である。各サブフィールドSF1〜SF8では、サブ画素の点灯期間である維持発光期間がそれぞれ階調数1(=20 ),2(=21 ),4(=22 ),8(=23 ),16(=24 ),32(=25 ),64(=26 ),128(=27 )として重み付けされている。
このように、1フィールドを8個のサブフィールドSF1〜SF8に分割する場合、セルデータの値が255であるとすれば、このセルデータは1,1,1,1,1,1,1,1(全てのサブフィールドを点灯)の8個のサブフィールドデータに分割される。また、セルデータの値が0であるとすれば、このセルデータは0,0,0,0,0,0,0,0(全てのサブフィールドを非点灯)のサブフィールドデータに分割される。なお、図2のサブフィールド構成は1例であって、これに限るものではない。
映像信号処理部1によって生成されたサブフィールドデータは、フレームメモリ5にいったん格納される。このとき、フレームメモリ5に格納されたサブフィールドデータは、表示データ制御部4によってXアドレスドライバ7の入力仕様に合わせて並べ替えられる。
発光の手順は、従来技術と同様である。すなわち、駆動制御部6は、Yスキャンドライバ9とZ共通ドライバ8を制御して、スキャン電極102と共通電極103との間に消去電圧を印加して、全放電セルを一斉に消去放電せしめて各放電セル内に残留している壁電荷を消去する(消去工程)。続いて、駆動制御部6は、Yスキャンドライバ9を制御して、PDP10の各スキャン電極102を1本ずつ選択し、Yスキャンドライバ9から選択したスキャン電極102に書込電圧を印加するスキャンを各スキャン電極102について順番に行う。
このとき、表示データ制御部4は、選択されたスキャン電極102上に点灯させたいサブ画素がある場合(サブ画素に対応するサブフィールドデータが点灯を表している場合)、Xアドレスドライバ7を制御して、点灯させたいサブ画素に対応するアドレス電極106にXアドレスドライバ7からアドレス電圧を印可することを書込電圧の印加と同期して行う(書込工程)。これにより、書込電圧が印加されたスキャン電極102とアドレス電圧が印加されたアドレス電極106との交点に位置するサブ画素にのみ選択的に放電が起き、壁電荷が形成されて、点灯サブ画素の状態に設定される。
全ラインのスキャンを終えた後、駆動制御部6は、Yスキャンドライバ9とZ共通ドライバ8を制御して、全てのスキャン電極102と共通電極103との間に放電電圧よりやや低く壁電荷による電位差(壁電圧)との合計が放電電圧より大きい適切な値の維持電圧を繰り返し印可する(維持放電発光工程)。維持電圧の極性を交番させることにより放電を連続的に起こすことができ、その交番回数をサブフィールドの重み付けに応じて設定することにより、輝度の調整が可能になる。
つまり、壁電荷が残留して点灯サブ画素の状態にあるセルは、極性の異なる維持電圧が交互に印加される度に放電(維持放電)し、その発光状態を維持する。極性の異なる1対の維持電圧が印加される回数(維持放電発光期間の発光回数)は、対応するサブフィールドの重み付けに応じて駆動制御部6により設定される。
以上のような消去工程と書込工程と維持放電発光工程とを1フィールド内において各サブフィールド毎に実行することにより、映像信号に対応した中間輝度が得られる。
次に、アドレス電力計算部2は、以上のようなサブフィールド毎の処理において書込工程が実行される前に、映像信号処理部1から出力されたサブフィールドデータに基づいて、予め定められた複数種類のスキャン順序についてデータ書き込みの際のXアドレスドライバ7の無効電力(又は無効電流)を計算することをサブフィールド毎に行う。
最適スキャン法決定部3は、アドレス電力計算部2の計算結果に基づいて複数種類のスキャン順序の中からデータ書き込みの際の無効電力又は無効電流が最も小さいスキャン順序を最適なスキャン順序として決定し、この決定したスキャン順序でスキャンを行うように指定する信号を表示データ制御部4に送る。表示データ制御部4は、同様の指定を行う信号を駆動制御部6に送る。駆動制御部6は、決定されたスキャン順序でスキャンを行うようにYスキャンドライバ9を制御する。
こうして、本実施の形態では、データ書き込みの際のXアドレスドライバ7の無効電力又は無効電流が最も小さいスキャン順序でサブフィールド毎のスキャンを行うようにしたので、無効電力を削減することができ、書込工程時における消費電力を低減することができる。
なお、データ書き込みの際の無効電力又は無効電流が最も小さいスキャン順序でスキャンを行った場合でも、Xアドレスドライバ7の消費電力が規定値を超える場合には、最適スキャン法決定部3は、映像信号処理部1に電力保護信号を送る。電力保護信号を受け取った映像信号処理部1は、入力映像信号のレベルを絞る(すなわち、セルデータの値を小さくする)、列電極方向の解像度を制限する(すなわち、垂直方向の高域成分をカットする)、使用サブフィールド数を減らす(すなわち、低階調に対応するサブフィールドデータを全て0にする)等により、Xアドレスドライバ7の消費電力が規定値以下となるようにして、電力保護(過電流保護)を行う。
本発明に係る駆動装置は、基本的には、スキャンを行うマトリクス型表示パネルを用いる装置なら全て採用可能であるが、特にサブフィールド法を用いて階調表現を行う表示パネルで有効である。
図3は、隣接するアドレス電極106間の静電容量、アドレス電極106とスキャン電極102間の静電容量、およびアドレス電極106と共通電極103間の静電容量を模式的に表す図である。図3において、Cm1は隣接するアドレス電極106間の静電容量、Cm2はアドレス電極106とスキャン電極102間の静電容量、およびアドレス電極106と共通電極103間の静電容量である。また、V1は隣接するアドレス電極106間の電圧、V2はアドレス電極106とスキャン電極102間の電圧、およびアドレス電極106と共通電極103間の電圧である。スキャン期間中において、共通電極の電位は固定されている。また、各スキャン電極は一走査期間中に一回だけスキャン電圧Vscを印加され、それ以外は電位が固定されている。よってスキャン期間における電極間容量Cm1,Cm2により発生する無効電力および無効電流を計算するには、アドレス電圧Vaのみを考えれば実用上十分な精度が得られる。
図4は、図3に示した電極間容量Cm1,Cm2とアドレス電圧Vaにより発生する無効電力および無効電流と、スキャン期間中に加わるアドレス電圧Vaの波形との関係を示す図であり、無効電力および無効電流をアドレス電極電位の時間変化と隣接するアドレス電極との電位差により4種類に分類したものである。図4では、N−1番目のスキャン電極102とこれに隣り合うN番目のスキャン電極102に順番に書込電圧が印加されたときに、R,G,Bの3サブ画素にそれぞれ対応する3本のアドレス電極106に「H」または「L」レベルのどちらの電圧が加えられているかを示している。「H」はVa(V)に対応し、「L」は0(V)に対応している。
1サブ画素を書き込む際に隣接するサブ画素間で生じる無効電力Pd及び無効電流Idは、1スキャンライン前のサブ画素に対応するアドレス電極の電位と、1スキャンライン前でかつ1アドレスライン前のサブ画素に対応するアドレス電極の電位と、現在のサブ画素に対応するアドレス電極の電位と、1アドレスライン前のサブ画素に対応するアドレス電極の電位とから4種類に場合分けすることが可能である。
例えば現在のサブ画素がラインNのGのサブ画素であるとすると、図4(A)に示す例は、現在のサブ画素Gとその1ドット前のサブ画素Rに対応するアドレス電極の電位が共に「L」レベルで、1ライン前のラインN−1のサブ画素G,Rにそれぞれ対応するアドレス電極の電位が互いに反転している場合である(以下、ケース1と呼ぶ)。このケース1の場合、無効電力Pd=1/2(Cm1+k・Cm2)Va2 となり、無効電流Id=1/2(Cm1+k・Cm2)Vaとなる。kはスキャン期間中に図3のアドレス電極106とスキャン電極102間に印加されたバイアス電圧Vbs、及びアドレス電極106と共通電極103間に印加された直流バイアス電圧Vbcにより決定される係数である。
図4(B)に示す例は、ラインNのサブ画素G,Rにそれぞれ対応するアドレス電極の電位が共に「L」レベルで、ラインN−1のサブ画素G,Rにそれぞれ対応するアドレス電極の電位が共に「H」レベルの場合である(以下、ケース2と呼ぶ)。このケース2の場合、隣接するアドレス電極間の電位差は0Vで変化しないため、アドレス電極間容量Cm1による無効電力は生じない。よって、無効電力Pd=1/2(k・Cm2)Va2 となり、無効電流Id=1/2(k・Cm2)Vaとなる。
図4(C)に示す例は、ラインNのサブ画素G,Rにそれぞれ対応するアドレス電極の電位が互いに反転し、かつラインN−1のサブ画素G,Rにそれぞれ対応するアドレス電極の電位がラインNのサブ画素G,Rに対して反転している場合である(以下、ケース3と呼ぶ)。このケース3の場合、隣接するアドレス電極106の間には1ラインスキャン毎に逆方向にアドレス電圧Vaが印加されるため、無効電力Pd=1/2(2Cm1+k・Cm2)Va2 となり、無効電流Id=1/2(2Cm1+k・Cm2)Vaとなる。
図4(D)に示す例は、ラインNのサブ画素G,Rにそれぞれ対応するアドレス電極の電位が互いに反転し、かつラインN−1のサブ画素G,Rに対応するアドレス電極の電位がそれぞれラインNのサブ画素G,Rと同一の場合である。また、図4(E)に示す例は、ラインNのサブ画素G,Rにそれぞれ対応するアドレス電極の電位が共に「L」レベルで、ラインN−1のサブ画素G,Rにそれぞれ対応するアドレス電極の電位も「L」レベルの場合である。この図4(D)、図4(E)の例をケース4と呼ぶ。このケース4の場合、図3の隣接するアドレス電極106間の静電容量Cm1、アドレス電極106とスキャン電極102、及びアドレス電極106と共通電極103の間に掛かる電圧に変化はないため、無効電力Pd及び無効電力Idは共に0である。なお、図4(A)〜図4(E)において、ラインN−1、ラインNの電圧波形を反転させた場合もケース1からケース4の分類は同じになる。
図5は、アドレス電力計算部2の基本構成を示すブロック図である。アドレス電力計算部2は、ラインメモリ31と、Dフリップフロップ32−1,32−2と、排他的論理和回路33−1,33−2,33−3と、デコーダ34と、積分器35−1,35−2,35−3と、乗算器36−1,36−2,36−3と、加算器37とを有する。
サブフィールドの点灯又は非点灯(「1」又は「0」)を表すRGBサブ画素のデータをマルチプレックスしたサブフィールドデータは、排他的論理和回路33−1に直接入力されると共に、Dフリップフロップ32−1により1ドット分遅延された後に排他的論理和回路33−1に入力される。排他的論理和回路33−1は、現在のサブフィールドデータとDフリップフロップ32−1から出力される1ドット前のサブフィールドデータとの排他的論理和をとる。これにより、現在のサブ画素のデータとこれに隣り合う1ドット前のサブ画素のデータとが同一かどうか判定される。
また、ラインメモリ31に入力されたサブフィールドデータは1ライン分遅延され、排他的論理和回路33−2に入力されると共に、Dフリップフロップ32−2により1ドット分遅延された後に排他的論理和回路33−2に入力される。排他的論理和回路33−2は、ラインメモリ31から出力される1ライン前のサブフィールドデータとDフリップフロップ32−2から出力される1ライン前でかつ1ドット前のサブフィールドデータとの排他的論理和をとる。これにより、1ライン前のサブ画素のデータと1ライン前でかつ1ドット前のサブ画素のデータとが同一かどうか判定される。
さらに、排他的論理和回路33−3は、Dフリップフロップ32−1の出力とDフリップフロップ32−2の出力との排他的論理和をとる。これにより、現在より1ドット前のサブ画素のデータとこのサブ画素より1ライン前のサブ画素のデータとが同一かどうか判定される。
デコーダ34は、排他的論理和回路33−1,33−2,33−3から出力される判定信号A,B,Cに基づいて図6に示すデコードテーブル340を参照し、現在のサブ画素を含む4サブ画素(現在のサブ画素と、1ドット前のサブ画素と、1ライン前のサブ画素と、1ライン前でかつ1ドット前のサブ画素)の関係が前述のケース1〜ケース4のいずれに該当するかを判定して、無効電力が生じる場合は、前述のケース1〜ケース3に対応する出力X,Y,Zのいずれかに選択信号「1」を出力する。 積分器35−1、35−2、35−3はデコーダ34の出力X,Y,Zを1サブフィールド分のデータをスキャンする間積分する。
乗算器36−1,36−2,36−3はケース1〜ケース3に場合分けして積分された積分器35−1、35−2、35−3の出力にそれぞれに応じた係数を乗じる。
判定信号A,B,Cが全て0の場合は、図4(E)に示したケース4に相当し、判定信号A,B,Cが1,1,0の場合は、図4(E)に示したケース4に相当する。ケース4の場合、無効電流は発生しないので、デコーダ34は出力を行わず、ケース4に対応する積分器と乗算器は存在しない。
判定信号A,B,Cが0,0,1の場合は、図4(B)に示したケース2に相当する。ケース2の場合、デコーダ34は積分器35−2に出力を行い、積分器35−2はデコーダ34の出力を1サブフィールドのスキャン期間中積分し、乗算器36−2は積分器35−2の出力に係数Cm2を乗算する。
判定信号A,B,Cが0,1,0の場合、0,1,1の場合、1,0,0の場合、あるいは1,0,1の場合は、図4(A)に示したケース1に相当する。ケース1の場合、デコーダ34は積分器35−1に出力を行い、積分器35−1はデコーダ34の出力を1サブフィールドのスキャン期間中積分し、乗算器36−1は積分器35−1の出力に係数(Cm1+Cm2)を乗算する。
判定信号A,B,Cが全て1の場合は、図4(C)に示したケース3に相当する。ケース3の場合、デコーダ34は積分器35−3に出力を行い、積分器35−3はデコーダ34の出力を1サブフィールドのスキャン期間中積分し、乗算器36−3は積分器35−3の出力に係数(4Cm1+Cm2)を乗算する。
加算器37は、乗算器36−1,36−2,36−3の出力を加算する。以上により、1サブフィールドあたりの無効電流を計算することができる。無効電力についても同様にして計算することができる。
図5の例では、1つのスキャン順序、すなわちライン1からラインNを1本ずつ順番にスキャンする順次スキャンについて無効電力又は無効電流を計算できるだけで、他のスキャン順序については計算することができない。そこで、図5の構成を図7のように拡張することにより、予め定められた複数種類のスキャン順序について無効電力又は無効電流を計算できるようにする。
図7において、スキャン順序別計算部41−1,41−2,41−3,41−4の構成は、図5の破線で囲んだ箇所と同一である。すなわち、各スキャン順序別計算部41−4〜41−4は、それぞれDフリップフロップ32−1,32−2と、排他的論理和回路33−1〜33−3と、デコーダ34と、積分器35−1〜35−3と、乗算器36−1〜36−3と、加算器37とを有する。サブフィールドデータはスキャン順序別計算部41−1〜41−4のDフリップフロップ32−1および排他的論理和回路33−1に入力される。ラインメモリ31,38,39,40の出力は、それぞれスキャン順序別計算部41−1,41−2,41−3,41−4のDフリップフロップ32−2および排他的論理和回路33−2に入力される。
図8は、本実施の形態において予め定められた複数種類のスキャン順序の1例を示す図である。図8(A)は、ライン1からラインNを順番にスキャンする順次スキャンを示している。図8(B)は、ライン1からラインN−1までを1ラインおきにスキャンし、続いてライン2からラインNまでを1ラインおきにスキャンする1ラインおきのスキャンを示している。図8(C)は、ライン1からラインN−2までを2ラインおきにスキャンし、続いてライン2からラインN−1までを2ラインおきにスキャンし、最後にライン3からラインNまでを2ラインおきにスキャンする2ラインおきのスキャンを示している。図8(D)は、ライン1からラインN−3までを3ラインおきにスキャンし、続いてライン2からラインN−2までを3ラインおきにスキャンし、さらにライン3からラインN−1までを3ラインおきにスキャンし、最後にライン4からラインNまでを3ラインおきにスキャンする3ラインおきのスキャンを示している。
ラインメモリ31とスキャン順序別計算部41−1は、図5で説明したとおり順次スキャンについて無効電流又は無効電力を計算する。
スキャン順序別計算部41−2のDフリップフロップ32−1および排他的論理和回路33−1に入力される現在のサブフィールドデータに対して、ラインメモリ38からスキャン順序別計算部41−2のDフリップフロップ32−2および排他的論理和回路33−2に入力されるサブフィールドデータは2ライン分遅れているので、スキャン順序別計算部41−2は、1ラインおきのスキャンについて無効電流又は無効電力を計算する。
スキャン順序別計算部41−3のDフリップフロップ32−1および排他的論理和回路33−1に入力される現在のサブフィールドデータに対して、ラインメモリ39からスキャン順序別計算部41−3のDフリップフロップ32−2および排他的論理和回路33−2に入力されるサブフィールドデータは3ライン分遅れているので、スキャン順序別計算部41−3は、2ラインおきのスキャンについて無効電流又は無効電力を計算する。
スキャン順序別計算部41−4のDフリップフロップ32−1および排他的論理和回路33−1に入力される現在のサブフィールドデータに対して、ラインメモリ40からスキャン順序別計算部41−4のDフリップフロップ32−2および排他的論理和回路33−2に入力されるサブフィールドデータは4ライン分遅れているので、スキャン順序別計算部41−4は、3ラインおきのスキャンについて無効電流又は無効電力を計算する。
以上のように、スキャン順序別計算部41−1,41−2,41−3,41−4は、それぞれ順次スキャン、1ラインおきのスキャン、2ラインおきのスキャン、3ラインおきのスキャンについてデータ書き込みの際の無効電流又は無効電力を計算する。
最適スキャン法決定部3に設けられたコンパレータ42は、スキャン順序別計算部41−1,41−2,41−3,41−4の計算結果の中から無効電流又は無効電力が最も小さいものを選択し、選択したスキャン順序を表すスキャン順序選択信号を表示データ制御部4に送る。なお、本実施の形態では3ラインおきのスキャンまで計算、判定を行っているが、ラインメモリ、スキャン順序別計算部及びコンパレータ入力数を増やすことにより、4ラインおき以上のスキャンについても同様に計算可能である。
ところで、一般に、平面マトリクスディスプレイ装置においては、視覚上の階調数を増やすためにディザや誤差拡散と言った階調数を拡張する階調変換処理が用いられている。階調変換処理は、例えば図9のように、階調「1」の画素と階調「2」の画素を同比率で画面上に均一に配置すれば、少し距離を置いてみれば人の目はこれを階調「1.5」の画面と認識することを利用したものである。
このような階調変換処理により実用上の階調数は増えるが、反面、均一な階調の信号を入力した場合でも、2種類の階調を画面上で混合して表示する場合が生じる。図9の例では、均一な階調信号を入力しているにも関わらず、隣接する画素が全て異なる階調を表示している。これをXアドレスドライバ7の消費電力の視点から見ると、隣接ライン、隣接ドットのデータが異なることを意味し、電極間容量による無効電力が著しく増加することになる。
本実施の形態は、このような無効電力の増加を改善することを目的になされたもので、例えば図9のスキャン順序を変えて、奇数ラインを最初に全てスキャンし、その後偶数ラインをスキャンすれば、奇数ラインと偶数ラインの階調が全て同じになるので、奇数ラインのスキャン中、偶数ラインのスキャン中は無効電力が生じないことに着目したものである。
本実施の形態では、複数種類のスキャン順序を予め用意しておき、これらのスキャン順序についてデータ書き込みの際の無効電力又は無効電流を計算し、無効電力又は無効電流が最も小さいスキャン順序をサブフィールド単位で選択する次にスキャンするライン上のセルを第1のセル、直前にスキャンしたライン上の前記第1のセルと上下方向に並ぶセルを第2のセルとしたとき、本実施の形態のようなスキャン順序の選択を行えば、結果として第1のセルに第2のセルと同じ値が書き込まれる第1のセル数が最も多いラインが次にスキャンするラインとして選択されるようになるので、無効電力を削減し、データ書き込みの際のXアドレスドライバ7の消費電力を低減することができる。
図7の例では、1つのサブフィールドについて無効電力又は無効電流を計算できるだけで、他のサブフィールドについては計算することができず、1フィールド期間中の無効電力又は無効電流を計算することはできない。そこで、図7の構成を図10のように拡張することにより、全てのサブフィールドについて無効電力又は無効電流を計算できるようにする。
サブフィールドSF1,SF2,・・・・,SFM(Mはサブフィールドの個数)の各々について無効電力又は無効電流を計算するサブフィールド別計算部51−1,51−2,・・・・,51−Mの構成は、図7と同一である。すなわち、各サブフィールド別計算部51−1〜51−Mは、それぞれラインメモリ31,38〜40とスキャン順序別計算部41−1〜41−4とコンパレータ42を有する。サブフィールド別計算部51−1〜51−Mからはそれぞれサブフィールド別のスキャン順序選択信号および前記最適スキャン順序に対応する無効電力計算値または無効電流計算値が出力されレジスタ52に一度格納される。その後スキャン順序選択信号は表示データ制御の動作と同期取った上で、表示データ制御部4に出力される。
またこれとは別に、レジスタ52から無効電力または無効電流の計算値が積分器53に送られ、積分値が計算される。前記積分値がXアドレスドライバ7の電力または電流の規定値を超える場合には、映像信号処理部1に電力保護信号を送る。 図10の中で、破線で囲われたレジスタ52と積分器は、マイクロコントローラで実現することも可能である。
また、本実施の形態では、1つのXアドレスドライバ単位で無効電力又は無効電流を計算しているが、一般にPDP10の画面は複数のエリアに分割され、エリア毎にXアドレスドライバ7が設けられている。そこで、各エリアについて無効電力又は無効電流を順番に計算し(1フィールドに1エリアずつ計算する)、エリア毎の計算結果に基づいて前記スキャン順序を決定するようにしてもよい。
このときのスキャン順序の決定は、エリア毎の計算結果を加算して、この加算結果が最も小さくなるようにスキャン順序を決定してもよいし、エリア毎の計算結果のうち、最大値を示したエリアの無効電力又は無効電流が最も小さくなるようにスキャン順序を決定してもよい。
また、本実施の形態では、アドレス電力計算部2がXアドレスドライバ7の無効電力又は無効電流を計算しているが、これはXアドレスドライバ7がデータ書き込みに要する消費電力又は消費電流を計算することと実質的に同等である。何故ならば、書込工程の際の放電電流は無効電流に比べて極めて小さく、Xアドレスドライバ7が消費する電力の多くは無効電力だからである。
[第2の実施の形態]
次に、本発明の第2の実施の形態について説明する。図11は、本発明の第2の実施の形態に係るプラズマディスプレイパネルの駆動装置の構成を示すブロック図であり、図1と同一の構成には同一の符号を付してある。本実施の形態では、Xアドレスドライバ7のアドレス電極電源の消費電流を検出する電流検出部11を設け、最適スキャン法決定部3aが最適なスキャン順序を決定する際の判定要素として電流検出部11の検出結果を用いる点が第1の実施の形態と異なる。
最適スキャン法決定部3aは、アドレス電極電源の消費電流が所定値を超える場合、映像信号処理部1に電力保護信号を送る。
[第3の実施の形態]
次に、本発明の第3の実施の形態について説明する。図12は、本発明の第3の実施の形態に係るプラズマディスプレイパネルの駆動装置の構成を示すブロック図であり、図1と同一の構成には同一の符号を付してある。本実施の形態は、アドレス電力計算部2の代わりに、アドレス電力計算部2aを設け、無効電力又は無効電流の計算を表示データ制御部4の出力であるサブフィールドデータを基に計算するように構成した点が第1の実施の形態と異なる。
本発明は、プラズマディスプレイ、液晶ディスプレイ、FED、有機EL等の表示パネルの駆動装置に適用することができる。
適用することができる。
本発明の第1の実施の形態に係るプラズマディスプレイパネルの駆動装置の構成を示すブロック図である。 図1のプラズマディスプレイパネルの駆動装置におけるサブフィールドの配列構成の1例を示す図である。 隣接するアドレス電極間の静電容量、アドレス電極とスキャン電極間の静電容量およびアドレス電極と共通電極間の静電容量を模式的に表す図である。 スキャン期間の無効電力および無効電流とスキャン期間中に加わるアドレス電圧波形との関係を示す図である。 本発明の第1の実施の形態におけるアドレス電力計算部の基本構成を示すブロック図である。 本発明の第1の実施の形態におけるデコードテーブルの構成を示す図である。 図5を拡張した本発明の第1の実施の形態のアドレス電力計算部の構成例を示すブロック図である。 本発明の第1の実施の形態において予め定められた複数種類のスキャン順序の1例を示す図である。 階調変換処理を説明するための図である。 図7を拡張した本発明の第1の実施の形態のアドレス電力計算部の構成例を示すブロック図である。 本発明の第2の実施の形態に係るプラズマディスプレイパネルの駆動装置の構成を示すブロック図である。 本発明の第3の実施の形態に係るプラズマディスプレイパネルの駆動装置の構成を示すブロック図である。 従来のAC型プラズマディスプレイパネルの構造を示す分解斜視図である。 従来のAC型プラズマディスプレイパネルの駆動装置の構成を示すブロック図である。
符号の説明
1…映像信号処理部、2、2a…アドレス電力計算部、3、3a…最適スキャン法決定部、4…表示データ制御部、5…フレームメモリ、6…駆動制御部、7…Xアドレスドライバ、8…Z共通ドライバ、9…Yスキャンドライバ、10…PDP、11…電流検出部、31、38〜40…ラインメモリ、32−1,32−2…Dフリップフロップ、33−1〜33−3…排他的論理和回路、34…デコーダ、35−1〜35−3…積分器、36−1〜36−3…乗算器、37…加算器、41−4〜41−4…スキャン順序別計算部、42…コンパレータ、51−1〜51−M…サブフィールド別計算部、52…レジスタ、53…積分器、100、101…ガラス基板、102…スキャン電極、103…共通電極、104…誘電体層、105…保護膜、106…アドレス電極、107…隔壁、108…蛍光体。

Claims (10)

  1. 複数の行電極とこの行電極に交差して配列された複数の列電極とを備えた表示パネルを有し、各行電極に書込電圧を順次印加するスキャンを行うと共に、前記行電極と列電極の交差部の各々に形成されるセルのうち点灯させるセルに対応した列電極にアドレス電圧を印可することを前記スキャンと同期して行う駆動装置であって、
    入力された映像信号に応じてセル毎の点灯又は非点灯を表すセルデータを作成する映像信号処理手段と、
    前記スキャンを行うスキャン制御手段と、
    前記セルデータに応じて点灯させるセルに対応した列電極にアドレス電圧を印可するデータ書き込みを、前記スキャンと同期して行う列電極制御手段と、
    前記列電極制御手段がデータ書き込みに要する消費電力又は消費電流を前記セルデータに基づいて計算する計算手段と、
    この計算結果に基づいて前記スキャンの順序を決定するスキャン順序決定手段とを有することを特徴とする表示パネルの駆動装置。
  2. 請求項1記載の表示パネルの駆動装置において、
    前記計算手段は、予め定められた複数種類のスキャン順序についてデータ書き込みの際の前記列電極制御手段の消費電力又は消費電流を計算し、
    前記スキャン順序決定手段は、前記複数種類のスキャン順序の中から1つを選択することを特徴とする表示パネルの駆動装置。
  3. 請求項2記載の表示パネルの駆動装置において、
    前記スキャン順序決定手段は、前記計算手段の計算結果に基づいて前記複数種類のスキャン順序の中から前記消費電力又は消費電流が最も小さいスキャン順序を最適なスキャン順序として決定することを特徴とする表示パネルの駆動装置。
  4. 請求項1記載の表示パネルの駆動装置において、
    前記スキャン順序の決定は、全ての行電極を1回スキャンする期間単位で行われることを特徴とする表示パネルの駆動装置。
  5. 請求項1記載の表示パネルの駆動装置において、
    前記消費電力又は消費電流の計算は、前記列電極を駆動する列電極制御手段の駆動IC単位で行われることを特徴とする表示パネルの駆動装置。
  6. 請求項1記載の表示パネルの駆動装置において、
    1フィールドを複数のサブフィールドに分割して階調を表現するサブフィールド法を用いる場合、前記消費電力又は消費電流の計算と前記スキャン順序の決定は、サブフィールド単位で行われることを特徴とする表示パネルの駆動装置。
  7. 請求項6記載の表示パネルの駆動装置において、
    前記計算手段は、前記複数のサブフィールドの各々について前記消費電力又は消費電流を計算し、
    前記スキャン順序決定手段は、サブフィールド毎の計算結果に基づいて前記スキャンの順序を決定することを特徴とする表示パネルの駆動装置。
  8. 請求項1記載の表示パネルの駆動装置において、
    前記計算手段は、前記表示パネルを複数のエリアに分割して、各エリア毎に前記消費電力又は消費電流を計算し、
    前記スキャン順序決定手段は、エリア毎の計算結果に基づいて前記スキャン順序を決定することを特徴とする表示パネルの駆動装置。
  9. 請求項1記載の表示パネルの駆動装置において、
    前記スキャン順序決定手段は、次にスキャンする行電極上のセルを第1のセル、直前にスキャンした行電極上の前記第1のセルと上下方向に並ぶセルを第2のセルとしたとき、前記第1のセルに前記第2のセルと同じ値が書き込まれる第1のセル数が最も多い行電極を次にスキャンする行電極として選択するように前記スキャン順序を決定することを特徴とする表示パネルの駆動装置。
  10. 請求項1記載の表示パネルの駆動装置において、
    さらに、前記列電極にアドレス電圧を印加する電源の消費電流を検出する電流検出手段を有し、
    前記スキャン順序決定手段は、前記スキャン順序を決定する際の判定要素として前記電流検出手段の検出結果を用いることを特徴とする表示パネルの駆動装置。
JP2004252478A 2004-08-31 2004-08-31 表示パネルの駆動装置 Pending JP2006071774A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004252478A JP2006071774A (ja) 2004-08-31 2004-08-31 表示パネルの駆動装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004252478A JP2006071774A (ja) 2004-08-31 2004-08-31 表示パネルの駆動装置

Publications (1)

Publication Number Publication Date
JP2006071774A true JP2006071774A (ja) 2006-03-16

Family

ID=36152519

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004252478A Pending JP2006071774A (ja) 2004-08-31 2004-08-31 表示パネルの駆動装置

Country Status (1)

Country Link
JP (1) JP2006071774A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009096186A1 (ja) * 2008-01-31 2009-08-06 Panasonic Corporation プラズマディスプレイ装置
WO2012098902A1 (ja) * 2011-01-20 2012-07-26 パナソニック株式会社 画像表示装置および画像表示装置の駆動方法
WO2012098903A1 (ja) * 2011-01-20 2012-07-26 パナソニック株式会社 画像表示装置および画像表示装置の駆動方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000163001A (ja) * 1998-12-01 2000-06-16 Fujitsu Ltd 表示パネルの駆動方法及び駆動装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000163001A (ja) * 1998-12-01 2000-06-16 Fujitsu Ltd 表示パネルの駆動方法及び駆動装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009096186A1 (ja) * 2008-01-31 2009-08-06 Panasonic Corporation プラズマディスプレイ装置
JPWO2009096186A1 (ja) * 2008-01-31 2011-05-26 パナソニック株式会社 プラズマディスプレイ装置
JP5152184B2 (ja) * 2008-01-31 2013-02-27 パナソニック株式会社 プラズマディスプレイ装置
US8508555B2 (en) 2008-01-31 2013-08-13 Panasonic Corporation Plasma display device
WO2012098902A1 (ja) * 2011-01-20 2012-07-26 パナソニック株式会社 画像表示装置および画像表示装置の駆動方法
WO2012098903A1 (ja) * 2011-01-20 2012-07-26 パナソニック株式会社 画像表示装置および画像表示装置の駆動方法

Similar Documents

Publication Publication Date Title
JP3417246B2 (ja) 階調表示方法
KR100807483B1 (ko) 플라즈마 디스플레이 장치의 구동 방법
KR20070038994A (ko) 플라즈마 디스플레이 장치
JP2006146217A (ja) プラズマ表示装置及びその駆動方法
JP4023524B2 (ja) 階調表示方法
JP2007065616A (ja) ディスプレイパネル及びその駆動方法
JP4233511B2 (ja) プラズマディスプレイパネル駆動装置及びその階調表現方法
JP4264044B2 (ja) パネル駆動方法及びディスプレイパネル
KR100599746B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 계조 표현방법
JP4292758B2 (ja) プラズマディスプレイ装置
KR20050017348A (ko) 어드레스기간과 유지기간의 혼합 방식으로 계조성을표현하는 패널구동방법 및 그 장치
KR100477972B1 (ko) 플라즈마 디스플레이 패널 및 그 계조 구현 방법
KR20060024215A (ko) 플라즈마 디스플레이 패널의 데이터 제어방법 및 장치
JP2006071774A (ja) 表示パネルの駆動装置
JP4198125B2 (ja) プラズマディスプレイ装置
JPH08160912A (ja) プラズマディスプレイの輝度補償方法及びプラズマディスプレイ装置
US20050264486A1 (en) Plasma display panel and driving method thereof
KR100739047B1 (ko) 플라즈마 디스플레이 패널의 구동 장치, 플라즈마디스플레이 패널의 계조 표현 방법 및 플라즈마디스플레이 패널
KR100551058B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100570626B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
WO2010067600A1 (ja) プラズマディスプレイ装置の駆動方法
KR100599644B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동 방법
KR100612310B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100578853B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
US8031137B2 (en) Plasma display device and driving method thereof

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070831

A977 Report on retrieval

Effective date: 20101004

Free format text: JAPANESE INTERMEDIATE CODE: A971007

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101102

A02 Decision of refusal

Effective date: 20110506

Free format text: JAPANESE INTERMEDIATE CODE: A02