JP2006033664A - Amplifier employing variable impedance element and radio communications apparatus - Google Patents

Amplifier employing variable impedance element and radio communications apparatus Download PDF

Info

Publication number
JP2006033664A
JP2006033664A JP2004212593A JP2004212593A JP2006033664A JP 2006033664 A JP2006033664 A JP 2006033664A JP 2004212593 A JP2004212593 A JP 2004212593A JP 2004212593 A JP2004212593 A JP 2004212593A JP 2006033664 A JP2006033664 A JP 2006033664A
Authority
JP
Japan
Prior art keywords
variable
amplifier
inductor
terminal
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004212593A
Other languages
Japanese (ja)
Other versions
JP2006033664A5 (en
Inventor
Toru Masuda
徹 増田
Nobuhiro Shiromizu
信弘 白水
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Technology Corp
Original Assignee
Renesas Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Technology Corp filed Critical Renesas Technology Corp
Priority to JP2004212593A priority Critical patent/JP2006033664A/en
Publication of JP2006033664A publication Critical patent/JP2006033664A/en
Publication of JP2006033664A5 publication Critical patent/JP2006033664A5/ja
Pending legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To provide an amplifier of low power consumption with variable characteristics configured using a variable inductor capable of changing inductance, without increasing the current consumption, and to provide a radio communications apparatus using the same. <P>SOLUTION: An amplifier comprises an amplification element T1 for amplifying an AC signal and variable inductors 41, 43 included in at least one of an input part and an output part. Each of the variable inductors 41, 43 includes a tapped inductor comprising a tap in at least one spot between one terminal and another terminal, and a variable capacitor which is connected between the tap and the other terminal via a fixed capacitor, and of which ON/OFF is controlled by an application voltage. In the variable inductor, inductance between the one terminal and the other terminal is changed in accordance with ON/OFF of the variable capacitor. <P>COPYRIGHT: (C)2006,JPO&NCIPI

Description

本発明は、小型で低消費電力の無線通信機器に適用して好適な増幅器に係り、特に集積回路上にて実現され、かつ特性が可変の増幅器に関する。   The present invention relates to an amplifier suitable for application to a small-sized and low-power-consumption wireless communication device, and more particularly to an amplifier that is realized on an integrated circuit and has variable characteristics.

従来より、無線通信機に必要不可欠な構成要素として無線通信用増幅器が開発されてきた。現在では、増幅器開発を牽引する応用は、GSM(Global System for Mobile Communications)やPDC(Personal Digital Cellular)、PHS(Personal Handy-phone System)、PCS(Personal Communication Services)などの携帯電話用無線通信機や、IEEE(Institute of Electrical and Electronics Engineers)規格に定められた無線通信仕様である802.11a、802.11b、802.11gに準拠するワイヤレスLAN(Local Area Network)を構成する無線通信機が主流である。これら無線通信機には常に、低価格化、小型化、そして長時間動作のための低消費電力化が求められている。これらの要求に応える方法の一つに、無線通信用回路をより少ない個数の半導体集積回路(以下「IC:Integrated Circuit」という)に搭載することがある。特に、基板材料が低コストであることと、半導体プロセスの高い成熟度によって高歩留まりが得られることから、シリコンICにて無線通信用回路を実現する試みが多くなされ、現在まで多くの低価格かつ小型な無線通信機が提供されてきた。   Conventionally, a wireless communication amplifier has been developed as an indispensable component for a wireless communication device. Currently, the applications that lead amplifier development are GSM (Global System for Mobile Communications), PDC (Personal Digital Cellular), PHS (Personal Handy-phone System), PCS (Personal Communication Services) and other wireless communication devices for mobile phones. Wireless communication devices constituting wireless LAN (Local Area Network) conforming to 802.11a, 802.11b, and 802.11g, which are wireless communication specifications defined in IEEE (Institute of Electrical and Electronics Engineers) standards, are mainstream. It is. These wireless communication devices are always required to be low in price, downsized, and low in power consumption for long-time operation. One method for meeting these requirements is to mount a wireless communication circuit on a smaller number of semiconductor integrated circuits (hereinafter referred to as “ICs”). In particular, since the substrate material is low-cost and high yield is obtained due to the high maturity of the semiconductor process, many attempts have been made to realize a wireless communication circuit using a silicon IC. Small wireless communication devices have been provided.

そのような無線通信機に用いる増幅器の構成例として、複数の無線通信仕様のそれぞれの動作周波数に対応した増幅器をIC上に設けてスイッチ等で切り替える構成が非特許文献1に記載されている。また、増幅器を構成する整合回路を特性可変なインダクタ回路や容量回路で実現し、複数の無線通信仕様のそれぞれの動作周波数に合わせて整合回路の特性を調整可能にした増幅器の例が特許文献1に開示されている。更に、分布定数回路の途中に複数の中間引出線を設け、入力される周波数に応じて中間引出線を選択することによってインダクタンスの値を可変にするインダクタの例が特許文献2に開示されている。   As a configuration example of an amplifier used in such a wireless communication device, Non-Patent Document 1 describes a configuration in which an amplifier corresponding to each operating frequency of a plurality of wireless communication specifications is provided on an IC and switched by a switch or the like. Further, Patent Document 1 discloses an example of an amplifier in which a matching circuit constituting an amplifier is realized by an inductor circuit or a capacitance circuit whose characteristics are variable, and the characteristics of the matching circuit can be adjusted according to the operating frequencies of a plurality of wireless communication specifications. Is disclosed. Further, Patent Document 2 discloses an example of an inductor in which a plurality of intermediate leader lines are provided in the middle of the distributed constant circuit, and an inductance value is made variable by selecting the intermediate leader line according to an input frequency. .

1996年電子情報通信学会通信ソサイエティ大会B−360「Software Radioのローカル発振周波数精度」1996 IEICE Communication Society B-360 “Local accuracy of Software Radio oscillation frequency” 特開平11−289229号公報JP-A-11-289229 特開平6−276003号公報JP-A-6-276003

今後の開発においては、更なる低価格化と小型化を進め、かつ、ユーザーの所在やその目的に応じて最適な無線通信を行なうために,上記した様々の携帯電話や無線LAN等による複数の無線通信仕様に対応可能な無線通信機の実現が期待されている。   In the future development, in order to further reduce the price and downsizing, and to perform optimal wireless communication according to the location and purpose of the user, a plurality of mobile phones, wireless LANs, etc. Realization of a wireless communication device that is compatible with wireless communication specifications is expected.

しかしながら、従来のIC上の無線通信用増幅器では、様々の無線通信仕様でその動作周波数や利得特性が異なっているために、同一の増幅器では対応することができないという問題点があった。また、逆に着目する複数の無線通信仕様の動作周波数をカバーする広帯域の増幅器を構成しても、個々の動作周波数に合わせた狭帯域の増幅器に比べて利得が小さくなってしまう上に、低雑音化が難しくなるという問題点があった。   However, the conventional amplifier for wireless communication on the IC has a problem that the same amplifier cannot be used because the operating frequency and gain characteristics are different in various wireless communication specifications. Conversely, even if a wideband amplifier that covers the operating frequencies of a plurality of wireless communication specifications that are focused on is configured, the gain is reduced compared to a narrowband amplifier that matches each operating frequency. There was a problem that noise generation became difficult.

IC上に複数の増幅器を設け、それらをスイッチ等で切り替える構成は、その対策の一案であるが、回路規模が増大する欠点を有している。   A configuration in which a plurality of amplifiers are provided on an IC and the switches are switched by a switch or the like is one solution to the problem, but has a disadvantage that the circuit scale increases.

また、整合回路の特性を調整可能にした特許文献1に記載の増幅器では、消費電力が大きくなることが避けられない。以下にそのことについて説明する。特許文献1の図4に特性可変なインダクタの回路構成が示されている。この可変インダクタは、入力端子501と出力端子502との間に、インダクタ素子503とバイアス電流カット用容量508、514を直列に接続し、コンデンサ508とコンデンサ514との間の点Uにチョークコイル504を接続することによって構成される。そして、制御回路512から並列に引き出された線は、図4では3本のバイアス電流カット用コンデンサ505、506、507の一端に接続され、これらコンデンサ505、506、507の他端はインダクタ素子503の途中の異なる部分に接続されている。また、制御回路512からバイアス電流カット用コンデンサ505、506、507に接続する線の途中からそれぞれ分岐した線がPINダイオード509、510、511のアノード側に接続され、509、510、511のカソード側は接続点Uとバイアスカット用コンデンサ508との間の点Vに接続される。この可変インダクタの構成では、あるPINダイオードを選択してオン状態にすることによって低抵抗がその端子間に発生し、インダクタの途中にある接点がバイパスして端子Vに接続される。それによって、実効インダクタンスが変化する。   Further, in the amplifier described in Patent Document 1 in which the characteristics of the matching circuit can be adjusted, it is inevitable that the power consumption increases. This will be described below. FIG. 4 of Patent Document 1 shows a circuit configuration of an inductor with variable characteristics. In this variable inductor, an inductor element 503 and bias current cutting capacitors 508 and 514 are connected in series between an input terminal 501 and an output terminal 502, and a choke coil 504 is connected to a point U between the capacitor 508 and the capacitor 514. It is configured by connecting. A line drawn in parallel from the control circuit 512 is connected to one end of three bias current cutting capacitors 505 506 507 in FIG. 4, and the other end of these capacitors 505 506 507 is the inductor element 503. Connected to different parts of the middle. Further, lines branched from the middle of the lines connected from the control circuit 512 to the bias current cutting capacitors 505, 506, 507 are connected to the anode side of the PIN diodes 509, 510, 511, and the cathode side of the 509, 510, 511 Is connected to a point V between the connection point U and the bias cut capacitor 508. In this variable inductor configuration, when a certain PIN diode is selected and turned on, a low resistance is generated between its terminals, and a contact in the middle of the inductor is bypassed and connected to the terminal V. Thereby, the effective inductance changes.

しかしながら、選択したPINダイオードには数mAのオン電流が常時流れることから、インダクタンスを所望の値に保持して増幅器を動作させておく場合には、オン電流分の消費電流が増大する。例えば、現在の無線LAN用の無線通信回路のうち、初段の低雑音増幅器には、おおむね消費電流10mA程度が割り当てられているが、PINダイオードのオン電流は3mA程度となるので、一つのインダクタを可変にするためだけに、目標とする消費電流の30%が消費されることになる。そのため、増幅器の消費電力が大きくならざるを得ない。実際には可変インダクタは複数個用いられる場合も考えられ、その際には可変インダクタでの消費電流が更に増大することになる。   However, since an ON current of several mA always flows through the selected PIN diode, when the amplifier is operated with the inductance maintained at a desired value, the current consumption corresponding to the ON current increases. For example, in the current wireless communication circuit for wireless LAN, the first-stage low-noise amplifier is generally assigned a current consumption of about 10 mA, but the ON current of the PIN diode is about 3 mA. Only to make it variable, 30% of the target current consumption is consumed. Therefore, the power consumption of the amplifier must be increased. In practice, a plurality of variable inductors may be used. In this case, the current consumption of the variable inductors further increases.

本発明は、従来の上記問題点を克服するためになされたもので、消費電流の増大を招くことなくインダクタンスを変えることができる可変インダクタを用いて構成される低消費電力の増幅器を提供すること、又はそれを用いた無線通信装置を提供することを目的とする。   The present invention has been made to overcome the above-described conventional problems, and provides a low power amplifier configured using a variable inductor capable of changing the inductance without causing an increase in current consumption. Another object is to provide a wireless communication apparatus using the same.

上記目的を達成するための本発明の増幅器は、交流信号を増幅する増幅素子と、増幅器の入力部、出力部の少なくとも1方に含まれる可変インダクタとを具備し、可変インダクタは、一方の端子と他方の端子の間の少なくとも1個所にタップが設けられたタップ付きインダクタと、固定容量を介して上記タップと上記他方の端子の間に接続された、印加電圧によって容量オン、容量オフが制御される可変容量とを含んで構成され、可変インダクタは、可変容量の容量オン、容量オフに応じて一方の端子と他方の端子の間でインダクタンスが変化することを特徴とする。   In order to achieve the above object, an amplifier according to the present invention includes an amplifying element for amplifying an AC signal, and a variable inductor included in at least one of an input unit and an output unit of the amplifier, and the variable inductor has one terminal. And an inductor with a tap provided at least at one location between the other terminal and the capacitor on and off by a voltage applied to the tap and the other terminal via a fixed capacitor. The variable inductor is characterized in that the inductance changes between one terminal and the other terminal in response to the capacitance on / off of the variable capacitance.

上記構成により、インダクタンスの変化が電流によらずに可変容量への印加電圧によって成されるので、消費電流の増大が無く、増幅器が低消費電力化される。   With the above configuration, since the change in inductance is made by the voltage applied to the variable capacitor without depending on the current, there is no increase in current consumption and the power consumption of the amplifier is reduced.

上記目的を達成するための本発明の別の増幅器は、差動入力信号の正極性信号を増幅する第1の増幅器要素と、上記差動入力信号の逆極性信号を増幅する第2の増幅器要素とを具備して成る増幅器であって、第1及び第2の増幅器要素の各々は、交流信号を増幅する増幅素子と、増幅器要素の入力部、出力部の少なくとも1方に含まれる可変インダクタとを具備し、可変インダクタは、一方の端子と他方の端子の間の少なくとも1個所にタップが設けられたタップ付きインダクタと、固定容量を介してタップと他方の端子の間に接続された、印加電圧によって容量オン、容量オフが制御される可変容量とを含んで構成され、可変インダクタは、可変容量の容量オン、容量オフに応じて一方の端子と他方の端子の間でインダクタンスが変化することを特徴とする。   In order to achieve the above object, another amplifier of the present invention includes a first amplifier element that amplifies a positive polarity signal of a differential input signal, and a second amplifier element that amplifies a reverse polarity signal of the differential input signal. Each of the first and second amplifier elements includes an amplifying element that amplifies an AC signal, and a variable inductor included in at least one of an input part and an output part of the amplifier element. The variable inductor includes a tapped inductor provided with a tap at least at one place between one terminal and the other terminal, and an application connected between the tap and the other terminal via a fixed capacitor. The variable inductor is configured to include a variable capacitor whose capacity is turned on and off according to the voltage, and the inductance of the variable inductor changes between one terminal and the other terminal in accordance with the capacitance on / off of the variable capacitor. And wherein the door.

増幅器が差動信号を増幅する場合にも、上記構成により、インダクタンスの変化が電流によらずに可変容量への印加電圧によって成されるので、消費電流の増大が無く、差動型の増幅器が低消費電力化される。   Even in the case where the amplifier amplifies the differential signal, with the above configuration, since the change in inductance is made by the voltage applied to the variable capacitor without depending on the current, there is no increase in current consumption, and the differential amplifier Low power consumption.

上記目的を達成するための本発明の無線通信装置は、アンテナからの受信信号を増幅する第1の増幅回路と、第1の増幅回路の出力信号の周波数変換を行なうミキサと、ミキサの出力信号を増幅する第2の増幅回路と、第2の増幅回路の出力信号を入力してベースバンド信号を出力する出力回路とを具備し、第1の増幅回路は増幅器を含んで成り、増幅器は、交流信号を増幅する増幅素子と、増幅器の入力部、出力部の少なくとも1方に含まれる可変インダクタとを具備し、上記可変インダクタは、一方の端子と他方の端子の間の少なくとも1個所にタップが設けられたタップ付きインダクタと、固定容量を介して上記タップと上記他方の端子の間に接続された、印加電圧によって容量オン、容量オフが制御される可変容量とを含んで構成され、可変インダクタは、可変容量の容量オン、容量オフに応じて一方の端子と他方の端子の間でインダクタンスが変化することを特徴とする。   In order to achieve the above object, a wireless communication apparatus of the present invention includes a first amplifier circuit that amplifies a received signal from an antenna, a mixer that performs frequency conversion of an output signal of the first amplifier circuit, and an output signal of the mixer And a second amplifier circuit that inputs an output signal of the second amplifier circuit and outputs a baseband signal, and the first amplifier circuit includes an amplifier, An amplifying element for amplifying an AC signal, and a variable inductor included in at least one of an input part and an output part of the amplifier, the variable inductor being tapped at least at one place between one terminal and the other terminal And a variable capacitor that is connected between the tap and the other terminal via a fixed capacitor and whose capacitance is controlled to be turned on and off by an applied voltage. , Variable inductor, characterized capacitance on the variable capacitor, to change the inductance between the one terminal and the other terminal according to the capacity off.

上記構成により、インダクタンスの変化が電流によらずに可変容量への印加電圧によって成されるので、消費電流の増大が無く、無線通信装置が低消費電力化される。   With the above configuration, since the change in inductance is made by the voltage applied to the variable capacitor without depending on the current, there is no increase in current consumption, and the power consumption of the wireless communication apparatus is reduced.

本発明によれば、インダクタンスの変化が電流によらずに可変容量への印加電圧によって成されるので、消費電流の増大を招くことなくインダクタンスを変えることができる可変インダクタを用いて構成される低消費電力の増幅器又はそれを用いた無線通信装置を実現することが期待される。   According to the present invention, since the change of the inductance is made by the voltage applied to the variable capacitor without depending on the current, the low inductance configured using the variable inductor that can change the inductance without causing an increase in the current consumption. It is expected to realize a power consumption amplifier or a wireless communication apparatus using the amplifier.

以下、本発明に係る可変インピーダンス素子を用いた増幅器及び無線通信装置を図面に示した実施形態を参照して更に詳細に説明する。   Hereinafter, an amplifier and a wireless communication apparatus using a variable impedance element according to the present invention will be described in more detail with reference to the embodiments shown in the drawings.

図1に本発明の第1の実施形態を示す。本実施形態の増幅器は、その入力端子1に印加された交流信号を、設計により決められた利得によって増幅し、出力端子2に接続される後段の通信回路へ与えるために用いられる。増幅器は、その入力部に備えられた入力整合回路11、増幅素子であるバイポーラトランジスタT1、そのベースバイアス抵抗61、トランジスタT1のエミッタ帰還回路である可変インダクタ42、増幅器の出力部に備えられた出力整合回路12を含んで構成される。   FIG. 1 shows a first embodiment of the present invention. The amplifier according to the present embodiment is used to amplify an AC signal applied to the input terminal 1 with a gain determined by design and supply the amplified signal to a subsequent communication circuit connected to the output terminal 2. The amplifier includes an input matching circuit 11 provided at an input portion thereof, a bipolar transistor T1 that is an amplifying element, a base bias resistor 61 thereof, a variable inductor 42 that is an emitter feedback circuit of the transistor T1, and an output provided at an output portion of the amplifier. The matching circuit 12 is included.

入力部に備えられた入力整合回路11は、信号経路に可変容量21、22が直列接続され、可変インダクタ41は前記容量21と前記容量22の接続点から直流電圧を印加する端子3へと接続されている。また、出力部に備えられた出力整合回路12は、可変インダクタ43、増幅回路全体の安定化係数を改善するための抵抗61、固定値の容量31で構成される。   In the input matching circuit 11 provided in the input unit, variable capacitors 21 and 22 are connected in series in the signal path, and the variable inductor 41 is connected from the connection point of the capacitor 21 and the capacitor 22 to the terminal 3 for applying a DC voltage. Has been. The output matching circuit 12 provided in the output unit includes a variable inductor 43, a resistor 61 for improving the stabilization coefficient of the entire amplifier circuit, and a fixed value capacitor 31.

ベースバイアス抵抗の端子5には、増幅器のモード制御回路(MEM)13からバイアス電圧が与えられる。また、モード制御回路13は、各可変素子の素子値を変化させるための制御電圧を端子121、122、141、143から出力する。増幅器では、モードに応じてそれぞれの無線通信仕様に適した整合回路11及び12の特性、帰還回路42のインピーダンス、及びベースバイアス電圧によって決まるトランジスタT1のバイアス電流を変えることができ、各モードにおいてどのような制御を行なうかの制御内容が記憶回路(MEM)14によって記憶されている。   A bias voltage is applied to the terminal 5 of the base bias resistor from the mode control circuit (MEM) 13 of the amplifier. The mode control circuit 13 outputs a control voltage for changing the element value of each variable element from the terminals 121, 122, 141, and 143. In the amplifier, the bias current of the transistor T1 determined by the characteristics of the matching circuits 11 and 12 suitable for each wireless communication specification, the impedance of the feedback circuit 42, and the base bias voltage can be changed depending on the mode. The control content of whether to perform such control is stored in the memory circuit (MEM) 14.

可変インダクタ41、42及び43については、図2に示す構成で実効インダクタを可変にすることができる。図2に示す可変インダクタの構成は、インダクタの2端子のうち一方が交流的に接地される場合を示しており、端子N1に交流信号が、端子N2に直流電圧が印加される。また、端子N3に同様に直流電圧が印加される。インダクタ71〜74は、一本のマイクロリップライン型インダクタを任意の位置の三つのタップA、B及びCにて分割した場合のタップ間のインダクタを示している。各タップは、直流遮断用容量81〜83を介して、素子値制御回路(ECT)15の出力に接続され、更に可変容量84〜86を介して端子N3に接続されている。   Regarding the variable inductors 41, 42 and 43, the effective inductor can be made variable with the configuration shown in FIG. The configuration of the variable inductor shown in FIG. 2 shows a case where one of the two terminals of the inductor is grounded in an AC manner, and an AC signal is applied to the terminal N1 and a DC voltage is applied to the terminal N2. Similarly, a DC voltage is applied to the terminal N3. Inductors 71 to 74 are inductors between taps when one micro lip line type inductor is divided by three taps A, B and C at arbitrary positions. Each tap is connected to the output of the element value control circuit (ECT) 15 via the DC blocking capacitors 81 to 83, and further connected to the terminal N3 via the variable capacitors 84 to 86.

以上の構成の可変インダクタにおいて、素子値制御回路15の出力電圧によって可変容量84〜86のそれぞれの端子間の印加電圧が変化し、変容量84〜86のそれぞれが容量オンと容量オフの2状態に変化する。それにより、マイクロストリップラインの長さが変わり、インダクタンスを可変にすることができる。なお、可変容量84〜86には電流は流れず端子間電圧が変化するだけであるから、可変容量84〜86において電力消費はない。   In the variable inductor having the above configuration, the voltage applied between the terminals of the variable capacitors 84 to 86 varies depending on the output voltage of the element value control circuit 15, and each of the variable capacitors 84 to 86 has two states, that is, capacitance on and capacitance off. To change. Thereby, the length of the microstrip line is changed, and the inductance can be made variable. In addition, since no current flows through the variable capacitors 84 to 86 and only the voltage between the terminals changes, there is no power consumption in the variable capacitors 84 to 86.

ここで、回路シミュレータを用いて可変インダクタの特性を計算した例を示す。端子N1に交流信号が入力され、端子N2、N3はグランド接地に接続され、端子N4に図1中のモード制御回路13からの制御電圧が入力される例で計算する。直流遮断用容量81〜83は、IC上での実現性を考慮してMIM(Metal Insulator Metal)容量で構成されるとし、等しく3pFとする。また、可変容量84〜86には、ゲート・ソース間電圧によって容量値が変化するMOS(Metal Oxide Semiconductor)型容量が用いられる。MOS型容量は、ソースとなる半導体基板(バルク)と、その上に絶縁膜を介して形成されたゲート電極とによって構成され、バルク端子とゲート端子の間に容量が形成される。なお、可変容量84〜86として、pn接合によるpn空乏層容量を用いることができる。pn空乏層容量は、半導体基板上に形成したpn接合のp電極端子とn電極端子の間に逆バイアスを掛けることによって形成され、両端子間に印加する電圧を変えることによってその容量値が変化する。   Here, an example is shown in which the characteristics of the variable inductor are calculated using a circuit simulator. The calculation is performed in an example in which an AC signal is input to the terminal N1, the terminals N2 and N3 are connected to the ground, and the control voltage from the mode control circuit 13 in FIG. 1 is input to the terminal N4. The DC blocking capacitors 81 to 83 are configured with MIM (Metal Insulator Metal) capacitors in consideration of feasibility on the IC, and are equally 3 pF. Further, as the variable capacitors 84 to 86, MOS (Metal Oxide Semiconductor) type capacitors whose capacitance values change depending on the gate-source voltage are used. A MOS capacitor is composed of a semiconductor substrate (bulk) serving as a source and a gate electrode formed thereon via an insulating film, and a capacitor is formed between the bulk terminal and the gate terminal. As the variable capacitors 84 to 86, pn depletion layer capacitances by pn junctions can be used. The pn depletion layer capacitance is formed by applying a reverse bias between the p electrode terminal and the n electrode terminal of the pn junction formed on the semiconductor substrate, and the capacitance value is changed by changing the voltage applied between both terminals. To do.

本例のMOS型容量は、ゲート・ソース間電圧を閾値1.5Vに対して高電圧側にして容量オフとしたときに0.09pF、低電圧側にして容量オンとしたときに0.6pFに変化する。また、マイクロストリップラインの全長は2mmで、タップは3箇所に等間隔で設定され、特性インピーダンスは20Ωである。この条件で、可変容量が全て容量オフ、86のみ容量オン、85のみ容量オン、84のみ容量オン、全て容量オンの場合にそれぞれ実効インダクタは0.72nHから0.96nHへと段階的に変化し、インダクタンスの最大値の25%を可変とすることができる。従って、図2に示す可変インダクタを図1に示した増幅器で用いることによって、増幅器の特性を可変とすることができる。   The MOS type capacitance of this example is 0.09 pF when the gate-source voltage is set to the high voltage side with respect to the threshold of 1.5 V and the capacitance is turned off, and 0.6 pF when the capacitance is set to the low voltage side and the capacitance is turned on. To change. The total length of the microstrip line is 2 mm, the taps are set at three equal intervals, and the characteristic impedance is 20Ω. Under these conditions, the effective inductor changes stepwise from 0.72 nH to 0.96 nH when the variable capacitors are all off, 86 is on, 85 is on, 84 is on, and all are on. 25% of the maximum value of inductance can be made variable. Therefore, by using the variable inductor shown in FIG. 2 in the amplifier shown in FIG. 1, the characteristics of the amplifier can be made variable.

可変容量121、122は、図3の(a)に示す構成で実効容量値が変化させられる。固定容量C1と固定容量C2の間に、端子間の電圧によってその容量値が変化する可変容量C3が直列に接続され、端子CN3、CN4からチョークインダクタL1及びL2を経て可変容量C3の端子間電圧が変化させられる。固定容量C1、C2の値を可変容量C3に対して十分大きくすることにより、端子CN1、CN2間に構成される可変容量121、122の実効容量値を可変容量C3の容量値によって決めることができる。この可変容量121及び122が図3の(b)に示すシンボルを用いて図1中に示される。図1では、モード制御回路13出力の差動制御電圧121a及び121b、122a及び122bが端子間に与えられることにより、可変容量121、122の容量値が変化する。なお、可変容量C3として、上記のMOS型容量又はpn空乏層容量を用いることができる。   The effective capacitance values of the variable capacitors 121 and 122 are changed in the configuration shown in FIG. A variable capacitor C3 whose capacitance value varies depending on the voltage between the terminals is connected in series between the fixed capacitor C1 and the fixed capacitor C2, and the voltage across the terminals of the variable capacitor C3 from the terminals CN3 and CN4 through the choke inductors L1 and L2. Is changed. By making the values of the fixed capacitors C1 and C2 sufficiently larger than the variable capacitor C3, the effective capacitance values of the variable capacitors 121 and 122 formed between the terminals CN1 and CN2 can be determined by the capacitance value of the variable capacitor C3. . These variable capacitors 121 and 122 are shown in FIG. 1 using the symbols shown in FIG. In FIG. 1, the differential control voltages 121a and 121b, 122a and 122b output from the mode control circuit 13 are applied between the terminals, so that the capacitance values of the variable capacitors 121 and 122 change. As the variable capacitor C3, the above-described MOS type capacitor or pn depletion layer capacitor can be used.

図1の増幅器全体の動作について説明する。予め、対応する無線通信仕様の情報が端子101に電圧として入力されると、モード制御回路13は、記憶回路14から、その電圧に応じたメモリアドレスにあるデータを読み込み、電圧レベルとして出力端子121、122、141、142、143、及び端子5に出力する。図2に示すように、素子値制御回路15が端子N4の電圧値に応じた制御電圧を各可変容量の印加電圧に変換して出力することにより、可変インダクタ141〜143は、所望のインダクタンスが設定される。可変容量21、22は、モード制御回路13出力の差動制御電圧を入力することにより、容量値が設定される。また、増幅トランジスタT1のバイアス電流は端子5の電圧によって決定され、増幅器の各可変パラメータが決定される。以上により、増幅器は、対応する無線通信仕様に対し所定の整合状態と増幅特性を設定することができ、その入力端子1に入力された交流信号に対し、増幅動作を行なう。   The operation of the entire amplifier of FIG. 1 will be described. When information on the corresponding wireless communication specification is input as a voltage to the terminal 101 in advance, the mode control circuit 13 reads data at a memory address corresponding to the voltage from the storage circuit 14 and outputs the data at the output terminal 121 as a voltage level. , 122, 141, 142, 143, and terminal 5. As shown in FIG. 2, the element value control circuit 15 converts the control voltage corresponding to the voltage value of the terminal N4 into the applied voltage of each variable capacitor and outputs it, so that the variable inductors 141 to 143 have a desired inductance. Is set. The capacitance values of the variable capacitors 21 and 22 are set by inputting a differential control voltage output from the mode control circuit 13. Further, the bias current of the amplification transistor T1 is determined by the voltage at the terminal 5, and each variable parameter of the amplifier is determined. As described above, the amplifier can set a predetermined matching state and amplification characteristic for the corresponding wireless communication specification, and performs an amplification operation on the AC signal input to the input terminal 1 thereof.

なお、図1の説明に用いた図2に示す可変インダクタにおいて、例としてインダクタのタップ数を3個設けた場合について説明を行なったが、タップ数は1以上であれば上記のインダクタンスの可変性を得ることができる。   In the variable inductor shown in FIG. 2 used for the description of FIG. 1, the case where the number of taps of the inductor is provided as an example has been described. However, if the number of taps is 1 or more, the above-described inductance variability is provided. Can be obtained.

以上、本実施形態により、インダクタンスの設定が可変容量を用いて行なわれ、消費電力を増大させる電流による制御が行なわれないので、複数の無線通信仕様を満たす低消費電力の高周波増幅器を実現することができる。低消費電力が実現されるため、増幅器をICに組み込み、同一基板上に形成された1チップで構成することが容易となる。   As described above, according to the present embodiment, since the inductance is set using a variable capacitor and the control by the current that increases the power consumption is not performed, a low power consumption high frequency amplifier that satisfies a plurality of wireless communication specifications is realized. Can do. Since low power consumption is realized, it is easy to incorporate an amplifier into an IC and form a single chip formed on the same substrate.

なお、増幅器が比較的に狭帯域で動作する場合は、可変インダクタを入力整合回路11、出力整合回路12のいずれかに用いるように構成することが可能になる。また、トランジスタT1のエミッタに配置される帰還回路においては、可変インダクタ42の代わりに抵抗を用いることが可能であり、更にエミッタを直接に接地することも可能である。   When the amplifier operates in a relatively narrow band, the variable inductor can be configured to be used for either the input matching circuit 11 or the output matching circuit 12. In the feedback circuit disposed at the emitter of the transistor T1, a resistor can be used instead of the variable inductor 42, and the emitter can be directly grounded.

図4に本発明の第2の実施形態を示す。図1に示した増幅器に対して、トランジスタT1のコレクタ側にカスコードトランジスタT2を接続し、T2のコレクタ端子に出力整合回路が接続される。トランジスタT2は、トランジスタT1のコレクタ電位の振幅を抑えてトランジスタT1のベース端子に発生するミラー容量の値を低減するために用いられる。ミラー容量によって増幅器の高域特性が劣化するが、そのミラー容量の低減によって増幅器の高域特性が改善される。高域の同一周波数での利得を比較すると、例えば3dBの利得向上を得ることが可能になる。   FIG. 4 shows a second embodiment of the present invention. In the amplifier shown in FIG. 1, a cascode transistor T2 is connected to the collector side of the transistor T1, and an output matching circuit is connected to the collector terminal of T2. The transistor T2 is used to reduce the value of the mirror capacitance generated at the base terminal of the transistor T1 by suppressing the amplitude of the collector potential of the transistor T1. Although the high frequency characteristics of the amplifier deteriorate due to the mirror capacitance, the high frequency characteristics of the amplifier are improved by reducing the mirror capacitance. When the gains at the same frequency in the high band are compared, for example, a gain improvement of 3 dB can be obtained.

本実施形態により、第1の実施形態に比べてトランジスタが増加する分、構成が複雑になるが、増幅器を高速化・広帯域化することが可能になる。   According to the present embodiment, the configuration is complicated by the increase in the number of transistors as compared with the first embodiment, but the amplifier can be increased in speed and bandwidth.

図5に本発明の第3の実施形態を示す。図1に示した増幅器の二組が差動回路形式で用いられる。第1の実施形態の増幅器が単相の信号に対して増幅を行なうのに対して、本実施形態の増幅器は、差動回路形式を採ることによって二つの入力端子1a、1bの間の差動信号に対する増幅を行ない、二個の出力端子2a、2bの間に増幅した差動信号を出力する。差動信号は正極性信号と逆極性信号とからなり、例えば、入力端子1aに正極性信号が、入力端子1bに逆極性信号が与えられ、出力端子2aから逆極性信号が、出力端子2bから正極性信号が出力される。   FIG. 5 shows a third embodiment of the present invention. Two sets of amplifiers shown in FIG. 1 are used in the form of a differential circuit. The amplifier according to the first embodiment amplifies a single-phase signal, whereas the amplifier according to the present embodiment adopts a differential circuit form to provide a differential between the two input terminals 1a and 1b. The signal is amplified and an amplified differential signal is output between the two output terminals 2a and 2b. The differential signal is composed of a positive polarity signal and a reverse polarity signal. For example, a positive polarity signal is given to the input terminal 1a, a reverse polarity signal is given to the input terminal 1b, and a reverse polarity signal is given from the output terminal 2a to the output terminal 2b. A positive polarity signal is output.

本実施形態により、単相増幅器に対し、優れた入力信号の同相信号成分除去比を得ることができる。   According to this embodiment, it is possible to obtain an excellent in-phase signal component removal ratio of the input signal with respect to the single-phase amplifier.

図6に本発明の第4の実施形態を示す。本実施形態では、増幅用のトランジスタT1のコレクタにカスコードトランジスタT2が配置され、かつ差動回路形式が採用される。これにより、トランジスタT1でのミラー効果抑圧による高利得と、優れた入力信号の同相信号成分除去比を実現することができる。本実施形態の増幅器は、前記第2と第3の実施形態における特徴を同時に合わせ持つ。   FIG. 6 shows a fourth embodiment of the present invention. In this embodiment, a cascode transistor T2 is arranged at the collector of the amplifying transistor T1, and a differential circuit format is adopted. As a result, it is possible to realize a high gain due to Miller effect suppression in the transistor T1 and an excellent in-phase signal component removal ratio of the input signal. The amplifier of this embodiment has the characteristics of the second and third embodiments at the same time.

図7に本発明の第5の実施形態を示す。図1に示した増幅器に対して、トランジスタT1がバイポーラ型トランジスタからnMOSトランジスタに置き換えられる。nMOSトランジスタは動作速度の点でバイポーラ型トランジスタに及ばない場合があるが、必要な電源電圧の値を下げることが可能になる。例えば、バイポーラとトランジスタがそのベース・エミッタ間電圧に0.9V程度が必要で、図1の電源電圧(端子4と端子3の間の電圧)が2V程度であるのに対し、本実施形態において、MOSトランジスタの閾値電圧Vthを0.4Vとすることにより、電源電圧を1V程度まで低減することができる。   FIG. 7 shows a fifth embodiment of the present invention. In contrast to the amplifier shown in FIG. 1, the transistor T1 is replaced from a bipolar transistor to an nMOS transistor. The nMOS transistor may not reach the bipolar type transistor in terms of operating speed, but it is possible to reduce the value of the necessary power supply voltage. For example, a bipolar transistor requires a base-emitter voltage of about 0.9 V, and the power supply voltage (voltage between terminal 4 and terminal 3) in FIG. By setting the threshold voltage Vth of the MOS transistor to 0.4V, the power supply voltage can be reduced to about 1V.

図8に本発明の第6の実施形態を示す。図7に示した増幅器に対して、MOSトランジスタT1のコレクタ側にカスコードMOSトランジスタT2を接続し、MOSトランジスタT2のドレイン端子に出力整合回路が接続される。MOSトランジスタT2は、MOSトランジスタT1のドレイン電位の振幅を抑えてMOSトランジスタT1のゲート端子に発生するミラー容量の値を低減するために用いられる。ミラー容量によって増幅器の高域特性が劣化するが、そのミラー容量の低減によって増幅器の高域特性が改善される。   FIG. 8 shows a sixth embodiment of the present invention. For the amplifier shown in FIG. 7, a cascode MOS transistor T2 is connected to the collector side of the MOS transistor T1, and an output matching circuit is connected to the drain terminal of the MOS transistor T2. The MOS transistor T2 is used to reduce the value of the mirror capacitance generated at the gate terminal of the MOS transistor T1 by suppressing the amplitude of the drain potential of the MOS transistor T1. Although the high frequency characteristics of the amplifier deteriorate due to the mirror capacitance, the high frequency characteristics of the amplifier are improved by reducing the mirror capacitance.

本実施形態により、第5の実施形態に比べてトランジスタが増加する分、構成が複雑になるが、電源電圧を低減することができるほか、増幅器を高速化・広帯域化することが可能になる。   According to the present embodiment, the configuration is complicated by the increase in the number of transistors as compared with the fifth embodiment, but the power supply voltage can be reduced and the amplifier can be increased in speed and bandwidth.

図9に本発明の第7の実施形態を示す。図7に示した増幅器の二組が差動回路形式で用いられる。第5の実施形態の増幅器が単相の信号に対して増幅を行なうのに対して、本実施形態の増幅器は、差動回路形式を採ることによって二つの入力端子1a、1bの間の差動信号に対する増幅を行ない、二個の出力端子2a、2bの間に増幅した差動信号を出力する。   FIG. 9 shows a seventh embodiment of the present invention. Two sets of amplifiers shown in FIG. 7 are used in the form of a differential circuit. Whereas the amplifier of the fifth embodiment amplifies a single-phase signal, the amplifier of the present embodiment adopts a differential circuit form to provide a differential between the two input terminals 1a and 1b. The signal is amplified and an amplified differential signal is output between the two output terminals 2a and 2b.

本実施形態により、単相増幅器に対し、優れた入力信号の同相信号成分除去比を得ることができるほか、増幅用トランジスタにMOSトランジスタを適用することで電源電圧を低減することができる。   According to the present embodiment, an excellent in-phase signal component removal ratio of the input signal can be obtained with respect to the single-phase amplifier, and the power supply voltage can be reduced by applying the MOS transistor to the amplifying transistor.

図10に本発明の第8の実施形態を示す。増幅用MOSトランジスタT1のドレインにカスコードMOSトランジスタT2を配置し、かつ差動回路形式をとることによって、MOSトランジスタT1でのミラー効果抑圧による高域での高利得と、優れた入力信号の同相信号成分除去比を実現することができる。更に、増幅トランジスタにMOSトランジスタを適用することで電源電圧を低減することができる。   FIG. 10 shows an eighth embodiment of the present invention. By arranging the cascode MOS transistor T2 at the drain of the amplifying MOS transistor T1 and adopting a differential circuit form, high gain in the high band due to mirror effect suppression in the MOS transistor T1 and excellent input signal in-phase A signal component removal ratio can be realized. Furthermore, the power supply voltage can be reduced by applying a MOS transistor to the amplification transistor.

以上の第1〜第8の実施形態において使用する可変インダクタを別の構成にすることが可能である。図11に示す第1の別の可変インダクタの構成では、インダクタの2端子のうち一方が交流的に接地される。そして、端子N1に交流信号が印加され、端子N2と端子N3にそれぞれ直流電圧が印加される。   The variable inductor used in the above first to eighth embodiments can be configured differently. In the first alternative variable inductor configuration shown in FIG. 11, one of the two terminals of the inductor is grounded in an alternating manner. Then, an AC signal is applied to the terminal N1, and a DC voltage is applied to each of the terminals N2 and N3.

ここで、インダクタ75〜78のそれぞれは、IC上に作成したスパイラル型インダクタである。インダクタ75〜78の各々の接続点においてタップA、B、Cが形成される。各タップは、直流遮断用容量81〜83を介して、素子値制御回路15の出力に接続され、更に可変容量84〜86を介して端子N3に接続されている。   Here, each of the inductors 75 to 78 is a spiral inductor created on an IC. Taps A, B, and C are formed at connection points of the inductors 75 to 78, respectively. Each tap is connected to the output of the element value control circuit 15 via the DC blocking capacitors 81 to 83, and further connected to the terminal N3 via the variable capacitors 84 to 86.

以上の構成の可変インダクタは、素子値制御回路15の出力電圧によって可変容量84〜86のそれぞれを容量オンと容量オフの2状態に変えることによって、交流信号が経由するスパイラル型インダクタの個数を変え、そのインダクタンスを可変にする。直流遮断用容量81〜83はIC上での実現性を考慮してMIM(Metal Insulator Metal)容量で構成され、また可変容量84〜86はゲート・ソース間電圧によって容量値が変化するMOS型容量で構成される。   The variable inductor having the above configuration changes the number of spiral inductors through which an AC signal passes by changing each of the variable capacitors 84 to 86 to two states of capacitance on and capacitance off according to the output voltage of the element value control circuit 15. , Making its inductance variable. The DC blocking capacitors 81 to 83 are configured with MIM (Metal Insulator Metal) capacitors in consideration of feasibility on the IC, and the variable capacitors 84 to 86 are MOS type capacitors whose capacitance values change depending on the gate-source voltage. Consists of.

本構成のインダクタには、図2に示したマイクロストリップライン採用の可変インダクタに比較し、形状が細長い形状から縦横比がほぼ等しい形状に変わるが、IC上の面積が小さいという利点がある。これはスパイラルインダクタが、螺旋形状をとることによって線間に正の相互インダクタンスを発生させ、所望のインダクタンスを得るために必要な実際の総配線長を短くすることができるためである。よって、本実施形態を用いれば、IC面積のより低減することができる。   Compared with the variable inductor adopting the microstrip line shown in FIG. 2, the inductor of this configuration changes from an elongated shape to a shape having substantially the same aspect ratio, but has an advantage that the area on the IC is small. This is because the spiral inductor can take a spiral shape to generate a positive mutual inductance between the lines and shorten the actual total wiring length necessary to obtain a desired inductance. Therefore, if this embodiment is used, the IC area can be further reduced.

第1〜第8の実施形態において使用する可変インダクタを図12に示す更に別の構成にすることが可能である。図12に示す第2の別の可変インダクタの構成では、インダクタの2端子のうち一方が交流的に接地される。そして、端子N1に交流信号が印加され、端子N2と端子N3にそれぞれ直流電圧が印加される。   The variable inductor used in the first to eighth embodiments can have still another configuration shown in FIG. In the second alternative variable inductor configuration shown in FIG. 12, one of the two terminals of the inductor is grounded in an alternating manner. Then, an AC signal is applied to the terminal N1, and a DC voltage is applied to each of the terminals N2 and N3.

ここで、インダクタ71〜74は、IC上に作成したマイクロスストリップ型インダクタをそれぞれ示しており、各々の接続点にタップA、B、Cが形成される。各タップは、直流遮断用容量81〜83を介して、3個のN型MOSトランジスタM1〜M3のドレインにそれぞれ接続され、また抵抗63〜69を介して端子N5へ接続されている。素子値制御回路15の出力は、MOSトランジスタM1〜M3のゲート電圧となっており、その電圧がMOSトランジスタの閾値電圧Vthよりも0.2V程度大きければそのドレインソース間に電流が導通し、低抵抗が現れる。従って、インダクタ71〜74を直流遮断用容量81〜83を介して、端子N3へ接地させることができる。   Here, the inductors 71 to 74 respectively indicate microstrip type inductors formed on the IC, and taps A, B, and C are formed at respective connection points. Each tap is connected to the drains of three N-type MOS transistors M1 to M3 via DC blocking capacitors 81 to 83, and is connected to a terminal N5 via resistors 63 to 69. The output of the element value control circuit 15 is the gate voltage of the MOS transistors M1 to M3. If the voltage is about 0.2V higher than the threshold voltage Vth of the MOS transistor, the current is conducted between the drain and the source, and the output is low. Resistance appears. Therefore, the inductors 71 to 74 can be grounded to the terminal N3 via the DC blocking capacitors 81 to 83.

第1〜第8の実施形態において使用する可変インダクタを図13に示す更に別の構成にすることが可能である。図13に示す第3の別の可変インダクタの構成では、インダクタの2端子のうち一方が交流的に接地される。そして、端子N1に交流信号が印加され、端子N2と端子N3にそれぞれ直流電圧が印加される。   The variable inductor used in the first to eighth embodiments can have still another configuration shown in FIG. In the configuration of the third other variable inductor shown in FIG. 13, one of the two terminals of the inductor is grounded in an alternating manner. Then, an AC signal is applied to the terminal N1, and a DC voltage is applied to each of the terminals N2 and N3.

ここで、インダクタ75〜78は、IC上に作成したスパイラル型インダクタをそれぞれ示しており、各々の接続点にタップA、B、Cが形成される。各タップは、直流遮断用容量81〜83を介して、それぞれN型MOSトランジスタM4〜M6のドレインに接続されている。各MOSトランジスタのソースは、素子値制御回路15の出力に接続され、更に可変容量84〜86を介して端子N3に接続されている。各MOSトランジスタのソース・ドレイン間には約数kΩの抵抗が接続されている。   Here, the inductors 75 to 78 are spiral inductors created on the IC, and taps A, B, and C are formed at respective connection points. Each tap is connected to the drains of the N-type MOS transistors M4 to M6 via DC blocking capacitors 81 to 83, respectively. The source of each MOS transistor is connected to the output of the element value control circuit 15, and is further connected to the terminal N3 via variable capacitors 84 to 86. A resistance of about several kΩ is connected between the source and drain of each MOS transistor.

以上の構成の可変インダクタにおいては、素子値制御回路15の出力電圧によって可変容量84〜86のそれぞれが容量オンと容量オフの2状態に変わり、交流信号が経由するスパイラル型インダクタの個数が変わる。それにより、インダクタンスを可変にすることができる。   In the variable inductor having the above configuration, each of the variable capacitors 84 to 86 is changed into two states of capacitance ON and capacitance OFF depending on the output voltage of the element value control circuit 15, and the number of spiral inductors through which an AC signal passes is changed. Thereby, the inductance can be made variable.

素子値制御回路15の出力は、例えば可変容量85を容量オンにする場合には、接点Hに低電位が、MOSトランジスタM5のゲートには高電位が与えられる。一方、接点G及びIには高電位が、またMOSトランジスタM4及びM6のゲートには低電位が与えられる。このようにバイアス電圧を与えることで、交流信号の経路でないパスは直列抵抗によって高抵抗となる。   For example, when the variable capacitor 85 is turned on, a low potential is applied to the contact H and a high potential is applied to the gate of the MOS transistor M5. On the other hand, a high potential is applied to the contacts G and I, and a low potential is applied to the gates of the MOS transistors M4 and M6. By applying a bias voltage in this way, a path that is not an AC signal path becomes a high resistance due to a series resistance.

いま、MOSトランジスタM4、M6が接続されていない場合、交流信号の経路でないパスに可変容量84、86の容量オフによる小容量が接続され、この小容量とインダクタ75〜78の間で共振ループが形成される場合がある。本構成では、この小容量に上記高抵抗が直列に接続されるので、共振ループの共振の鋭さが抑えられる。また、たとえ共振が発生したとしても、増幅回路の特性に与える影響を小さく抑えることができる。直流遮断用容量81〜83は、IC上での実現性を考慮してMIM(Metal Insulator Metal)容量で構成され、また可変容量84〜86は、ゲート・ソース間電圧によって容量値が可変なMOS型容量で構成される。   Now, when the MOS transistors M4 and M6 are not connected, a small capacity due to the capacity off of the variable capacitors 84 and 86 is connected to a path that is not an AC signal path, and a resonance loop is formed between the small capacity and the inductors 75 to 78. May be formed. In this configuration, since the high resistance is connected in series to this small capacity, the sharpness of resonance of the resonance loop can be suppressed. In addition, even if resonance occurs, the influence on the characteristics of the amplifier circuit can be reduced. The DC blocking capacitors 81 to 83 are configured with MIM (Metal Insulator Metal) capacitors in consideration of feasibility on the IC, and the variable capacitors 84 to 86 are MOSs whose capacitance values are variable depending on the gate-source voltage. Consists of mold capacity.

以上の第1〜第8の実施形態の整合回路では、一方の端子N1に交流信号が入力され、他方の端子N2が交流的に接地される可変インダクタが用いられる。図示していないが、交流信号が一方の端子から他方の端子に伝達して取り出される可変インダクタを用いて整合回路を構成する場合がある。そのような場合に使用する可変インダクタの構成の例を図14に示す。   In the matching circuits of the first to eighth embodiments described above, a variable inductor is used in which an AC signal is input to one terminal N1, and the other terminal N2 is AC-grounded. Although not shown, the matching circuit may be configured using a variable inductor in which an AC signal is transmitted from one terminal to the other terminal. An example of the configuration of the variable inductor used in such a case is shown in FIG.

図14に示す第4の別の可変インダクタは、端子N1、N2ともに交流信号を取り出すことができるように構成される。ここで、インダクタ71〜74は、IC上に作成したマイクロストリップライン型のインダクタであり、任意の位置からタップA、B、Cが引き出される。各タップは、直流遮断用容量81〜83を介して、素子値制御回路15の出力に接続され、更に可変容量84〜86を介してチョークインダクタ79に接続される。チョークインダクタ79の可変容量84〜86が接続されない他方の端子は接地されており、可変容量84〜86に直流電位を与える電圧伝達経路が形成される。また、容量87及び88は、端子N1、N2に直流電位が印加されないように直流遮断用容量として動作する。   The fourth other variable inductor shown in FIG. 14 is configured such that an AC signal can be taken out from both terminals N1 and N2. Here, the inductors 71 to 74 are microstrip line type inductors formed on an IC, and taps A, B, and C are drawn from arbitrary positions. Each tap is connected to the output of the element value control circuit 15 via the DC blocking capacitors 81 to 83 and further connected to the choke inductor 79 via the variable capacitors 84 to 86. The other terminal to which the variable capacitors 84 to 86 of the choke inductor 79 are not connected is grounded, and a voltage transmission path for applying a DC potential to the variable capacitors 84 to 86 is formed. The capacitors 87 and 88 operate as a DC blocking capacitor so that a DC potential is not applied to the terminals N1 and N2.

図15に、端子N1、N2ともに交流信号を取り出すことができるように構成される第5の別の可変インダクタを示す。ここで、インダクタ75〜78のそれぞれは、IC上に作成したスパイラルインダクタであり、それぞれの接続の位置からタップA、B、Cが引き出される。各タップは、直流遮断用容量81〜83を介して、素子値制御回路15の出力に接続され、更に可変容量84〜86を介してチョークインダクタ79に接続される。チョークインダクタ79の可変容量84〜86が接続されない他方の端子は接地されており、可変容量84〜86に直流電位を与える電圧伝達経路が形成される。また、容量87及び88は、端子N1、N2に直流電位が印加されないように直流遮断用容量として動作する。   FIG. 15 shows a fifth other variable inductor configured to be able to extract an AC signal at both terminals N1 and N2. Here, each of the inductors 75 to 78 is a spiral inductor created on the IC, and taps A, B, and C are drawn from the respective connection positions. Each tap is connected to the output of the element value control circuit 15 via the DC blocking capacitors 81 to 83 and further connected to the choke inductor 79 via the variable capacitors 84 to 86. The other terminal to which the variable capacitors 84 to 86 of the choke inductor 79 are not connected is grounded, and a voltage transmission path for applying a DC potential to the variable capacitors 84 to 86 is formed. The capacitors 87 and 88 operate as a DC blocking capacitor so that a DC potential is not applied to the terminals N1 and N2.

本可変インダクタは、図14のマイクロストリップラインを用いた可変インダクタと比較してIC上の面積が小さくすることができる。小面積になるのは、螺旋形状をとることによって線間に正の相互インダクタンスを発生させ、所望のインダクタンスを得るために必要な実際の総配線長を短くできるためである。   This variable inductor can reduce the area on the IC as compared with the variable inductor using the microstrip line of FIG. The reason for the small area is that by taking a spiral shape, a positive mutual inductance is generated between the lines, and the actual total wiring length necessary to obtain a desired inductance can be shortened.

図16に本発明の第9の実施形態を示す。図16では上記の本発明の増幅器を含んで構成される無線通信装置が示される。本実施形態の無線通信装置は、ヘテロダイン形式の無線受信機として構成され、まず、アンテナ301で受信された受信信号は、増幅回路302によって増幅され、ミキサ303の一方の端子へ入力される。局部発振回路制御回路(CTL)304によって制御される局部発振回路305の出力信号がミキサ303の他方の端子へ入力される局部発振信号となる。ミキサ303において周波数変換によって受信信号の搬送波周波数が下げられ、中間周波信号がミキサ303から出力される。中間周波信号は、帯域通過フィルタ306によって不要周波数成分を減衰させられた後、中間周波増幅回路307で増幅され、復調を行なう出力回路(OUT)308に入力される。出力回路308からベースバンド信号が取り出される。   FIG. 16 shows a ninth embodiment of the present invention. FIG. 16 shows a wireless communication apparatus including the above-described amplifier of the present invention. The wireless communication apparatus of this embodiment is configured as a heterodyne wireless receiver. First, a reception signal received by the antenna 301 is amplified by the amplifier circuit 302 and input to one terminal of the mixer 303. An output signal of the local oscillation circuit 305 controlled by the local oscillation circuit control circuit (CTL) 304 becomes a local oscillation signal input to the other terminal of the mixer 303. The carrier frequency of the received signal is lowered by frequency conversion in the mixer 303, and an intermediate frequency signal is output from the mixer 303. The intermediate frequency signal is attenuated by an unnecessary frequency component by a band-pass filter 306, amplified by an intermediate frequency amplifier circuit 307, and input to an output circuit (OUT) 308 that performs demodulation. A baseband signal is extracted from the output circuit 308.

本発明の増幅器が増幅回路302の内部で用いられる。それにより、複数の無線通信仕様を満たすヘテロダイン形式の低消費電力の無線通信装置を実現することができる。   The amplifier of the present invention is used inside the amplifier circuit 302. Thereby, it is possible to realize a heterodyne-type low-power-consumption wireless communication apparatus that satisfies a plurality of wireless communication specifications.

図17に本発明の第10の実施形態を示す。図17では上記の本発明の増幅器を含んで構成される別の無線通信装置が示される。本実施形態の無線通信装置は、ダイレクトコンバーション形式の無線受信装置として構成される。図17において、アンテナ301で受信された受信信号は増幅回路302で増幅され、二個のミキサ303a、303bの一方の入力端子に入力される。受信信号は、同相成分と直交成分によって変調された互いに直交する変調波を成している。局部発振回路制御回路(CTL)304によって制御される局部発振回路305の出力信号は二つに分岐され、90°の位相差をつけてそれぞれミキサ303a、303bの他方の入力端子に入力される局部発振信号となる。局部発振信号の周波数(fLO)は受信信号の搬送波周波数(fRF)と等しくなるように設定されるので、周波数変換によって同相成分と直交成分とが直接取り出される。同相成分と直交成分は、低域通過フィルタ309a、309bによって不要周波数成分を減衰させられた後、増幅器310a、310bで増幅され、増幅後の同相成分と直交成分は出力回路(OUT)311でベースバンド信号となって出力される。   FIG. 17 shows a tenth embodiment of the present invention. FIG. 17 shows another wireless communication apparatus configured to include the above-described amplifier of the present invention. The wireless communication apparatus according to the present embodiment is configured as a direct conversion type wireless reception apparatus. In FIG. 17, a received signal received by an antenna 301 is amplified by an amplifier circuit 302 and input to one input terminal of two mixers 303a and 303b. The received signal forms modulated waves that are orthogonal to each other and modulated by the in-phase component and the quadrature component. The output signal of the local oscillation circuit 305 controlled by the local oscillation circuit control circuit (CTL) 304 is branched into two, and is input to the other input terminal of each of the mixers 303a and 303b with a phase difference of 90 °. It becomes an oscillation signal. Since the frequency (fLO) of the local oscillation signal is set to be equal to the carrier frequency (fRF) of the received signal, the in-phase component and the quadrature component are directly extracted by frequency conversion. The in-phase component and the quadrature component are amplified by the amplifiers 310a and 310b after the unnecessary frequency component is attenuated by the low-pass filters 309a and 309b, and the amplified in-phase component and quadrature component are based on the output circuit (OUT) 311. Output as a band signal.

本発明の増幅器が増幅回路302の内部で用いられる。それにより、複数の無線通信仕様を満たすダイレクトコンバーション形式の低消費電力の無線通信装置を実現することができる。   The amplifier of the present invention is used inside the amplifier circuit 302. As a result, a low-power-consumption wireless communication device of a direct conversion format that satisfies a plurality of wireless communication specifications can be realized.

なお、本発明の効果は、増幅器にバイポーラトランジスタ又はMOSトランジスタを用いた場合のみに発生するものではなく、その他の電界効果トランジスタ、ヘテロ接合バイポーラトランジスタ、高電子移動度トランジスタ、金属半導体接合電界効果トランジスタに置き換えても同様の効果が得られることはいうまでもない。また、バイポーラトランジスタに関してはnpn型、MOSトランジスタはnMOS型の回路構成を示したが、電源電圧の極性を考慮した上で、pnp型及びpMOS型による回路構成をとっても同様の効果が得られることはいうまでもない。   The effect of the present invention does not occur only when a bipolar transistor or a MOS transistor is used as an amplifier. Other field effect transistors, heterojunction bipolar transistors, high electron mobility transistors, metal semiconductor junction field effect transistors It goes without saying that the same effect can be obtained even if it is replaced with. In addition, the npn-type circuit configuration is shown for the bipolar transistor and the nMOS-type circuit configuration is shown for the MOS transistor. Needless to say.

本発明の第1の実施形態を説明するための回路図。The circuit diagram for demonstrating the 1st Embodiment of this invention. 第1の実施形態における本発明の可変インダクタの例を説明するための回路図。The circuit diagram for demonstrating the example of the variable inductor of this invention in 1st Embodiment. 第1の実施形態における可変容量の例を説明するための回路図。FIG. 3 is a circuit diagram for explaining an example of a variable capacitor in the first embodiment. 本発明の第2の実施形態を説明するための回路図。The circuit diagram for demonstrating the 2nd Embodiment of this invention. 本発明の第3の実施形態を説明するための回路図。The circuit diagram for demonstrating the 3rd Embodiment of this invention. 本発明の第4の実施形態を説明するための回路図。The circuit diagram for demonstrating the 4th Embodiment of this invention. 本発明の第5の実施形態を説明するための回路図。The circuit diagram for demonstrating the 5th Embodiment of this invention. 本発明の第6の実施形態を説明するための回路図。The circuit diagram for demonstrating the 6th Embodiment of this invention. 本発明の第7の実施形態を説明するための回路図。The circuit diagram for demonstrating the 7th Embodiment of this invention. 本発明の第8の実施形態を説明するための回路図。The circuit diagram for demonstrating the 8th Embodiment of this invention. 本発明の第1の別の可変インダクタを説明するための回路図。The circuit diagram for demonstrating the 1st another variable inductor of this invention. 本発明の第2の別の可変インダクタを説明するための回路図。The circuit diagram for demonstrating the 2nd another variable inductor of this invention. 本発明の第3の別の可変インダクタを説明するための回路図。The circuit diagram for demonstrating the 3rd another variable inductor of this invention. 本発明の第4の別の可変インダクタを説明するための回路図。The circuit diagram for demonstrating the 4th another variable inductor of this invention. 本発明の第5の別の可変インダクタを説明するための回路図。The circuit diagram for demonstrating the 5th another variable inductor of this invention. 本発明の第9の実施形態を説明するための構成図。The block diagram for demonstrating the 9th Embodiment of this invention. 本発明の第10の実施形態を説明するための構成図。The block diagram for demonstrating the 10th Embodiment of this invention.

符号の説明Explanation of symbols

1…入力端子、2…出力端子、3,4…電源端子、5,6…バイアス電圧印加端子、11…入力整合回路1、12…出力整合回路1、13…モード制御回路、14…記憶回路、15…素子値制御回路、21,22…可変容量、31…容量、41,42,43…可変インダクタ、61…抵抗素子、101…増幅器モード制御端子、121,122…可変容量制御端子、141,142,143…可変インダクタ制御端子、301…アンテナ、302,307,310…増幅回路、303…ミキサ、304…局部発振回路制御回路、305…局部発振回路、306,309…フィルタ、307,310…中間周波増幅回路、308,311…出力回路。 DESCRIPTION OF SYMBOLS 1 ... Input terminal, 2 ... Output terminal, 3, 4 ... Power supply terminal, 5, 6 ... Bias voltage application terminal, 11 ... Input matching circuit 1, 12 ... Output matching circuit 1, 13 ... Mode control circuit, 14 ... Memory circuit , 15 ... element value control circuit, 21 and 22 ... variable capacity, 31 ... capacity, 41, 42 and 43 ... variable inductor, 61 ... resistance element, 101 ... amplifier mode control terminal, 121 and 122 ... variable capacity control terminal, 141 , 142, 143 ... variable inductor control terminal, 301 ... antenna, 302, 307, 310 ... amplification circuit, 303 ... mixer, 304 ... local oscillation circuit control circuit, 305 ... local oscillation circuit, 306, 309 ... filter, 307, 310 ... Intermediate frequency amplifier circuit, 308, 311 ... Output circuit.

Claims (20)

交流信号を増幅する増幅素子と、
増幅器の入力部、出力部の少なくとも1方に含まれる可変インダクタとを具備して成り、
上記可変インダクタは、一方の端子と他方の端子の間の少なくとも1個所にタップが設けられたタップ付きインダクタと、固定容量を介して上記タップと上記他方の端子の間に接続された、印加電圧によって容量オン、容量オフが制御される可変容量とを含んで構成され、
上記可変インダクタは、上記可変容量の容量オン、容量オフに応じて上記一方の端子と上記他方の端子の間でインダクタンスが変化することを特徴とする増幅器。
An amplifying element for amplifying an AC signal;
A variable inductor included in at least one of an input portion and an output portion of the amplifier;
The variable inductor includes a tapped inductor provided with a tap at least at one position between one terminal and the other terminal, and an applied voltage connected between the tap and the other terminal via a fixed capacitor. And a variable capacitor whose capacity is controlled by the capacitor on and off.
The variable inductor is characterized in that an inductance changes between the one terminal and the other terminal in accordance with capacitance on and capacitance off of the variable capacitor.
請求項1において、
上記増幅素子はバイポーラトランジスタであり、上記バイポーラトランジスタのベースが上記入力部に接続され、上記バイポーラトランジスタのコレクタが上記出力部に接続され、上記バイポーラトランジスタのエミッタに帰還回路が形成されていることを特徴とする増幅器。
In claim 1,
The amplifying element is a bipolar transistor, a base of the bipolar transistor is connected to the input unit, a collector of the bipolar transistor is connected to the output unit, and a feedback circuit is formed at the emitter of the bipolar transistor. A characteristic amplifier.
請求項1において、
上記増幅素子はMOSトランジスタであり、上記MOSトランジスタのゲートが上記入力部に接続され、上記MOSトランジスタのドレインが上記出力側に接続され、上記MOSトランジスタのソースに帰還回路が形成されていることを特徴とする増幅器。
In claim 1,
The amplifying element is a MOS transistor, the gate of the MOS transistor is connected to the input unit, the drain of the MOS transistor is connected to the output side, and a feedback circuit is formed at the source of the MOS transistor. A characteristic amplifier.
請求項1において、
上記タップ付きインダクタは、マイクロストリップライン型インダクタであることを特徴とする増幅器。
In claim 1,
The amplifier according to claim 1, wherein the tapped inductor is a microstrip line type inductor.
請求項1において、
上記タップ付きインダクタは、半導体集積回路上に形成されたスパイラル型インダクタであることを特徴とする増幅器。
In claim 1,
The amplifier according to claim 1, wherein the tapped inductor is a spiral inductor formed on a semiconductor integrated circuit.
請求項1において、
上記可変容量の容量オンのときに短絡される抵抗が上記可変容量に直列に接続されていることを特徴とする増幅器。
In claim 1,
A resistor that is short-circuited when the variable capacitor is turned on is connected in series to the variable capacitor.
請求項1において、
上記可変容量はMOS型容量であり、上記MOS型容量のゲート端子とバルク端子の間に上記印加電圧が供給されることを特徴とする増幅器。
In claim 1,
The amplifier is characterized in that the variable capacitor is a MOS capacitor, and the applied voltage is supplied between a gate terminal and a bulk terminal of the MOS capacitor.
請求項1において、
上記可変容量はPN空乏層容量であり、上記PN空乏層容量のP電極端子とN電極端子の間に上記印加電圧が供給されることを特徴とする増幅器。
In claim 1,
The variable capacitance is a PN depletion layer capacitance, and the applied voltage is supplied between a P electrode terminal and an N electrode terminal of the PN depletion layer capacitance.
請求項2において、
上記入力部に上記可変インダクタによる第1の可変インダクタ及び第1の可変容量を有する入力整合回路と、上記ベースにバイアス電圧を供給するための抵抗とが備えられ、
上記出力部に上記可変インダクタによる第2の可変インダクタと第2の可変容量とを有する出力整合回路が備えられ、
上記帰還回路が上記可変インダクタによる第3の可変インダクタを含んで構成されており、
上記第1〜第3の可変インダクタのインダクタンス値及び上記第1、第2の可変容量の容量値を設定するための制御電圧、並びに上記バイアス電圧を生成する制御回路が備えられ、
上記制御回路は、複数の通信方式のそれぞれの周波数に応じて上記制御電圧及び上記バイアス電圧の電圧値を設定することを特徴とする増幅器。
In claim 2,
An input matching circuit having a first variable inductor and a first variable capacitor by the variable inductor, and a resistor for supplying a bias voltage to the base;
An output matching circuit having a second variable inductor and a second variable capacitor by the variable inductor in the output unit;
The feedback circuit includes a third variable inductor by the variable inductor;
A control voltage for setting the inductance values of the first to third variable inductors and the capacitance values of the first and second variable capacitors, and a control circuit for generating the bias voltage;
The amplifier, wherein the control circuit sets a voltage value of the control voltage and the bias voltage according to each frequency of a plurality of communication methods.
請求項9において、
上記増幅器は、同一基板上に形成された1チップで構成されていることを特徴とする増幅器。
In claim 9,
The amplifier is composed of one chip formed on the same substrate.
差動入力信号の正極性信号を増幅する第1の増幅器要素と、上記差動入力信号の逆極性信号を増幅する第2の増幅器要素とを具備して成る増幅器であって、
上記第1及び第2の増幅器要素の各々は、
交流信号を増幅する増幅素子と、
増幅器要素の入力部、出力部の少なくとも1方に含まれる可変インダクタとを具備して成り、
上記可変インダクタは、一方の端子と他方の端子の間の少なくとも1個所にタップが設けられたタップ付きインダクタと、固定容量を介して上記タップと上記他方の端子の間に接続された、印加電圧によって容量オン、容量オフが制御される可変容量とを含んで構成され、
上記可変インダクタは、上記可変容量の容量オン、容量オフに応じて上記一方の端子と上記他方の端子の間でインダクタンスが変化することを特徴とする増幅器。
An amplifier comprising: a first amplifier element that amplifies a positive polarity signal of a differential input signal; and a second amplifier element that amplifies a reverse polarity signal of the differential input signal,
Each of the first and second amplifier elements includes:
An amplifying element for amplifying an AC signal;
A variable inductor included in at least one of the input part and the output part of the amplifier element;
The variable inductor includes a tapped inductor provided with a tap at least at one position between one terminal and the other terminal, and an applied voltage connected between the tap and the other terminal via a fixed capacitor. And a variable capacitor whose capacity is controlled by the capacitor on and off.
The variable inductor is characterized in that an inductance changes between the one terminal and the other terminal in accordance with capacitance on and capacitance off of the variable capacitor.
請求項11において、
上記増幅素子はバイポーラトランジスタであり、上記バイポーラトランジスタのベースが上記入力部に接続され、上記バイポーラトランジスタのコレクタが上記出力部に接続され、上記バイポーラトランジスタのエミッタに帰還回路が形成されていることを特徴とする増幅器。
In claim 11,
The amplifying element is a bipolar transistor, a base of the bipolar transistor is connected to the input unit, a collector of the bipolar transistor is connected to the output unit, and a feedback circuit is formed at the emitter of the bipolar transistor. A characteristic amplifier.
請求項11において、
上記増幅素子はMOSトランジスタであり、上記MOSトランジスタのゲートが上記入力部に接続され、上記MOSトランジスタのドレインが上記出力側に接続され、上記MOSトランジスタのソースに帰還回路が形成されていることを特徴とする増幅器。
In claim 11,
The amplifying element is a MOS transistor, the gate of the MOS transistor is connected to the input unit, the drain of the MOS transistor is connected to the output side, and a feedback circuit is formed at the source of the MOS transistor. A characteristic amplifier.
請求項11において、
上記タップ付きインダクタは、マイクロストリップライン型インダクタであることを特徴とする増幅器。
In claim 11,
The amplifier according to claim 1, wherein the tapped inductor is a microstrip line type inductor.
請求項11において、
上記タップ付きインダクタは、半導体集積回路上に形成されたスパイラル型インダクタであることを特徴とする増幅器。
In claim 11,
The amplifier according to claim 1, wherein the tapped inductor is a spiral inductor formed on a semiconductor integrated circuit.
請求項11において、
上記可変容量の容量オンのときに短絡される抵抗が上記可変容量に直列に接続されていることを特徴とする増幅器。
In claim 11,
A resistor that is short-circuited when the variable capacitor is turned on is connected in series to the variable capacitor.
請求項12において、
上記入力部に上記可変インダクタによる第1の可変インダクタ及び第1の可変容量を有する入力整合回路と、上記ベースにバイアス電圧を供給するための抵抗とが備えられ、
上記出力部に上記可変インダクタによる第2の可変インダクタと第2の可変容量とを有する出力整合回路が備えられ、
上記帰還回路が上記可変インダクタによる第3の可変インダクタを含んで構成されており、
上記第1〜第3の可変インダクタのインダクタンス値及び上記第1、第2の可変容量の容量値を設定するための制御電圧、並びに上記バイアス電圧を生成する制御回路が備えられ、
上記制御回路は、複数の通信方式のそれぞれの周波数に応じて上記制御電圧及び上記バイアス電圧の電圧値を設定することを特徴とする増幅器。
In claim 12,
An input matching circuit having a first variable inductor and a first variable capacitor by the variable inductor, and a resistor for supplying a bias voltage to the base;
An output matching circuit having a second variable inductor and a second variable capacitor by the variable inductor in the output unit;
The feedback circuit includes a third variable inductor by the variable inductor;
A control voltage for setting the inductance values of the first to third variable inductors and the capacitance values of the first and second variable capacitors, and a control circuit for generating the bias voltage;
The amplifier, wherein the control circuit sets a voltage value of the control voltage and the bias voltage according to each frequency of a plurality of communication methods.
請求項17において、
上記増幅器は、同一基板上に形成された1チップで構成されていることを特徴とする増幅器。
In claim 17,
The amplifier is composed of one chip formed on the same substrate.
アンテナからの受信信号を増幅する第1の増幅回路と、
上記第1の増幅回路の出力信号の周波数変換を行なうミキサと、
上記ミキサの出力信号を増幅する第2の増幅回路と、
上記第2の増幅回路の出力信号を入力してベースバンド信号を出力する出力回路とを具備して成り、
上記第1の増幅回路は増幅器を含んで成り、
上記増幅器は、
交流信号を増幅する増幅素子と、
上記増幅器の入力部、出力部の少なくとも1方に含まれる可変インダクタとを具備して成り、
上記可変インダクタは、一方の端子と他方の端子の間の少なくとも1個所にタップが設けられたタップ付きインダクタと、固定容量を介して上記タップと上記他方の端子の間に接続された、印加電圧によって容量オン、容量オフが制御される可変容量とを含んで構成され、
上記可変インダクタは、上記可変容量の容量オン、容量オフに応じて上記一方の端子と上記他方の端子の間でインダクタンスが変化することを特徴とする無線通信装置。
A first amplifier circuit for amplifying a received signal from the antenna;
A mixer for performing frequency conversion of the output signal of the first amplifier circuit;
A second amplifier circuit for amplifying the output signal of the mixer;
An output circuit that receives the output signal of the second amplifier circuit and outputs a baseband signal;
The first amplifier circuit includes an amplifier;
The amplifier is
An amplifying element for amplifying an AC signal;
A variable inductor included in at least one of the input unit and the output unit of the amplifier,
The variable inductor includes a tapped inductor provided with a tap at least at one position between one terminal and the other terminal, and an applied voltage connected between the tap and the other terminal via a fixed capacitor. And a variable capacitor whose capacity is controlled by the capacitor on and off.
The variable inductor according to claim 1, wherein an inductance of the variable inductor changes between the one terminal and the other terminal in accordance with capacitance on and capacitance off of the variable capacitor.
請求項19において、
上記受信信号は、同相成分と直交成分を含んで成り、同相成分と直交成分のそれぞれに対して上記ミキサ及び上記第2の増幅回路が備えられ、上記出力回路は、同相成分用の第2の増幅回路の出力信号及び直交成分用の上記第2の増幅回路の出力信号を入力してベースバンド信号を出力することを特徴とする無線通信装置。
In claim 19,
The received signal includes an in-phase component and a quadrature component, the mixer and the second amplifier circuit are provided for each of the in-phase component and the quadrature component, and the output circuit includes a second for in-phase component. A radio communication apparatus, wherein an output signal of an amplifier circuit and an output signal of the second amplifier circuit for quadrature components are input and a baseband signal is output.
JP2004212593A 2004-07-21 2004-07-21 Amplifier employing variable impedance element and radio communications apparatus Pending JP2006033664A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004212593A JP2006033664A (en) 2004-07-21 2004-07-21 Amplifier employing variable impedance element and radio communications apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004212593A JP2006033664A (en) 2004-07-21 2004-07-21 Amplifier employing variable impedance element and radio communications apparatus

Publications (2)

Publication Number Publication Date
JP2006033664A true JP2006033664A (en) 2006-02-02
JP2006033664A5 JP2006033664A5 (en) 2007-09-06

Family

ID=35899434

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004212593A Pending JP2006033664A (en) 2004-07-21 2004-07-21 Amplifier employing variable impedance element and radio communications apparatus

Country Status (1)

Country Link
JP (1) JP2006033664A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100985473B1 (en) 2008-09-03 2010-10-05 연세대학교 산학협력단 Low Noise Amplifier using Varator Diode and Method of Driving the Same
JP2010232957A (en) * 2009-03-27 2010-10-14 Fujitsu Ltd Variable impedance matching circuit
JP2012039473A (en) * 2010-08-09 2012-02-23 Ntt Docomo Inc Impedance variable matching circuit
KR101764296B1 (en) * 2016-05-12 2017-08-03 위너콤 주식회사 Receiving Amplifier Circuit For Improving Linearity

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04344486A (en) * 1991-05-21 1992-12-01 Hitachi Medical Corp Variable delay line and ultrasonic diagnostic device using the same
JPH10322146A (en) * 1997-05-21 1998-12-04 Mitsubishi Electric Corp Amplifier module
JP2001185962A (en) * 1999-12-27 2001-07-06 Toshiba Corp Amplifier
JP2003068571A (en) * 2001-08-27 2003-03-07 Nec Corp Variable capacitor, variable inductor, and high frequency circuit module provided therewith
JP2003283263A (en) * 2002-03-26 2003-10-03 Sharp Corp High frequency amplifier
JP2003534673A (en) * 1999-11-12 2003-11-18 ジー・シー・ティー・セミコンダクター・インク Single chip CMOS transmitter / receiver and method of use thereof
JP2004015409A (en) * 2002-06-06 2004-01-15 Renesas Technology Corp Semiconductor integrated circuit for communication and wireless communication system
JP2004282506A (en) * 2003-03-17 2004-10-07 Matsushita Electric Ind Co Ltd Variable gain amplifier circuit

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04344486A (en) * 1991-05-21 1992-12-01 Hitachi Medical Corp Variable delay line and ultrasonic diagnostic device using the same
JPH10322146A (en) * 1997-05-21 1998-12-04 Mitsubishi Electric Corp Amplifier module
JP2003534673A (en) * 1999-11-12 2003-11-18 ジー・シー・ティー・セミコンダクター・インク Single chip CMOS transmitter / receiver and method of use thereof
JP2001185962A (en) * 1999-12-27 2001-07-06 Toshiba Corp Amplifier
JP2003068571A (en) * 2001-08-27 2003-03-07 Nec Corp Variable capacitor, variable inductor, and high frequency circuit module provided therewith
JP2003283263A (en) * 2002-03-26 2003-10-03 Sharp Corp High frequency amplifier
JP2004015409A (en) * 2002-06-06 2004-01-15 Renesas Technology Corp Semiconductor integrated circuit for communication and wireless communication system
JP2004282506A (en) * 2003-03-17 2004-10-07 Matsushita Electric Ind Co Ltd Variable gain amplifier circuit

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100985473B1 (en) 2008-09-03 2010-10-05 연세대학교 산학협력단 Low Noise Amplifier using Varator Diode and Method of Driving the Same
JP2010232957A (en) * 2009-03-27 2010-10-14 Fujitsu Ltd Variable impedance matching circuit
JP2012039473A (en) * 2010-08-09 2012-02-23 Ntt Docomo Inc Impedance variable matching circuit
KR101295229B1 (en) 2010-08-09 2013-08-12 가부시키가이샤 엔.티.티.도코모 Variable impedance matching circuit
KR101764296B1 (en) * 2016-05-12 2017-08-03 위너콤 주식회사 Receiving Amplifier Circuit For Improving Linearity

Similar Documents

Publication Publication Date Title
US7589596B2 (en) Voltage controlled oscillator and wireless transceiver using the same
JP5027472B2 (en) Oscillator and information device using the same
US8212615B2 (en) Variable-gain amplifier circuit and wireless communication device integrated circuit equipped therewith
JP2004522350A (en) Variable gain low noise amplifier for wireless terminals
US20090033440A1 (en) Active resonant circuit with resonant-frequency tunability
JP2006135829A (en) Variable inductor, and oscillator and information equipment using the same
JP5122613B2 (en) Millimeter wave attenuator and shunt switching circuit
JP5487073B2 (en) High frequency signal processor
US20060022748A1 (en) Variable gain amplifier circuit and radio machine
KR100827893B1 (en) Circuit for amplification degree and noises degree improving mosfet and frequency mixer, amplifier and oscillator using thereof
US8258827B2 (en) Frequency doubler
CN114070215A (en) Power amplifier, power amplifier system and operation method thereof
JP2006303850A (en) High frequency power amplifier circuit and wireless communication terminal
JPH1041781A (en) Amplifier circuit having variable band width
JP2006033664A (en) Amplifier employing variable impedance element and radio communications apparatus
EP1465334A1 (en) Passive Mixer
JP2002043875A (en) Variable gain amplifier and electronic equipment provided with the same
JP5553855B2 (en) Voltage controlled oscillator and information device using the same
JP2009141589A (en) Semiconductor integrated circuit provided with power amplifier circuit and detection circuit and transmitter-receiver using the same
US11245366B2 (en) Distributed amplifiers with controllable linearization
JP4686487B2 (en) Amplifier including variable inductor and wireless terminal equipped with the amplifier
JP5139963B2 (en) Differential amplifier
JP2006019885A (en) Multi-stage power amplifier circuit, and transmitter, receiver, and transmitter-receiver using the same
JP2003188653A (en) Electronic components for radio communication and semiconductor integrated circuit for communication
JP2005184409A (en) Semiconductor integrated circuit device for communication and electronic component equipped with the same

Legal Events

Date Code Title Description
A521 Written amendment

Effective date: 20070720

Free format text: JAPANESE INTERMEDIATE CODE: A523

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070720

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20070720

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20091125

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091201

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20100330