JP2005130643A - ペルチェ素子用電源回路 - Google Patents
ペルチェ素子用電源回路 Download PDFInfo
- Publication number
- JP2005130643A JP2005130643A JP2003364741A JP2003364741A JP2005130643A JP 2005130643 A JP2005130643 A JP 2005130643A JP 2003364741 A JP2003364741 A JP 2003364741A JP 2003364741 A JP2003364741 A JP 2003364741A JP 2005130643 A JP2005130643 A JP 2005130643A
- Authority
- JP
- Japan
- Prior art keywords
- capacitor
- diode bridge
- power supply
- reactor
- peltier element
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Rectifiers (AREA)
Abstract
【課題】スイッチング素子を使用することなく高調波の発生を抑制することができるペルチェ素子用電源回路を提供する。
【解決手段】単相交流を整流して直流に変換するダイオードブリッジ1の交流入力側にリアクトル3とコンデンサ4とからなる並列共振回路を直列に接続し、前記ダイオードブリッジ1の交流入力側に並列にコンデンサ5を接続した。ダイオードブリッジ1の直流出力側には平滑コンデンサ2を接続してコンデンサインプット形整流回路とすることができる。
【選択図】図1
【解決手段】単相交流を整流して直流に変換するダイオードブリッジ1の交流入力側にリアクトル3とコンデンサ4とからなる並列共振回路を直列に接続し、前記ダイオードブリッジ1の交流入力側に並列にコンデンサ5を接続した。ダイオードブリッジ1の直流出力側には平滑コンデンサ2を接続してコンデンサインプット形整流回路とすることができる。
【選択図】図1
Description
本発明は、交流電力を直流電力に変換し、ペルチェ素子に直流電力を供給するペルチェ素子用電源回路に関するものである。
産業用に限らず、家庭用やオフィス用等の電気機器にはコンデンサインプット形整流回路が多く使用されており、これが電力系統に高調波を発生させていることは広く知られている。また、産業用電気機器に使用される非線形半導体回路も電力系統の高調波を増大させている。このような状況のもとで、資源エネルギー庁の主導により高調波抑制のガイドラインも策定され、対策が求められている。特にペルチェ素子を利用した冷却装置では、ペルチェ素子の消費電流が大きいためその対策が強く求められることになる。
上記のような社会的要請に応えるべく、さまざまな高調波抑制方法が研究され、提案されている。初期に実用化されたのはリアクトルやコンデンサを使用したフィルタを付加するものであるが、ペルチェ素子の消費電流が大きいためリアクトルやコンデンサが大形になるとか、高調波の抑制効果が変動するといった問題があり、高性能なスイッチング素子の実用化に伴いアクティブフィルタと呼ばれるものが多く使用されるようになってきている。このアクティブフィルタはスイッチング素子を使用して高周波のスイッチングを行い、入力電流波形を正弦波に近付けるものであるが、スイッチング素子と制御装置とを要することから高コストになるうえ高周波ノイズが発生するという問題があった。
こうしたことから、スイッチング素子を使用しないパッシブ方式と呼ばれるものが見直されているが、力率を悪化させるとか、大容量のリアクトルやコンデンサを必要とするといった問題を完全に解決することはできず、広く使用される状況ではないという現実がある。こうした問題を解決するものとして、特許文献1にリアクトルとコンデンサとからなる共振回路を直流側に接続した電源回路が開示されている。ところが、この特許文献1に示されているものではリアクトルに直流電流を流しており、消費電流が大きいペルチェ素子の電源回路として使用するためには鉄心の飽和を避けるためにリアクトルを非常に大形にしなければならないという問題がある。
特開昭60−197168号公報
本発明は上記の問題点を解決し、スイッチング素子を使用することなく高調波の発生を抑制することができるペルチェ素子用電源回路を提供するためになされたものである。
上記の課題を解決するためになされた請求項1の発明は、単相交流を整流して直流に変換するダイオードブリッジの交流入力側にリアクトルとコンデンサとからなる並列共振回路を直列に接続し、前記ダイオードブリッジの交流入力側に並列にコンデンサを接続したことを特徴とするものである。また、同一の課題を解決するためになされた請求項2の発明は、三相交流を整流して直流に変換するダイオードブリッジの交流入力側の各入力線にリアクトルとコンデンサとからなる並列共振回路を直列に接続し、前記ダイオードブリッジの交流入力側の各線間にコンデンサを接続したことを特徴とするものである。
本発明ではダイオードブリッジにより交流を整流して直流に変換する整流回路の交流入力側にリアクトルとコンデンサとからなる並列共振回路を直列に接続しているので、交流入力電流中の並列共振回路の共振周波数を中心とする周波数成分が抑制される。この共振周波数を請求項1の発明では商用周波数の3倍乃至5倍、請求項2の発明では5倍乃至7倍とすることにより低次の高調波電流が抑制されることになり、これより高次の高調波電流はダイオードブリッジの交流入力側に並列に接続されたコンデンサにより分流されて低減させられる。したがって、低次から高次にわたる高調波電流を抑制することができることになる。共振回路を構成するリアクトルに流れるのは交流電流であり、消費電流の大きいペルチェ素子の電源回路として使用しても直流が流れる場合のように鉄心の飽和を考慮する必要がないので特に大形のものとする必要がない。
次に、本発明を実施するための最良の形態について、図を参照しながら具体的に説明する。
図1は第1の実施の形態を示す結線図であり、ダイオードブリッジ1とその直流出力側に並列に接続した平滑コンデンサ2により構成されるコンデンサインプット形整流回路の交流入力側にリアクトル3とコンデンサ4からなる並列共振回路が直列に接続してあり、ダイオードブリッジ1の交流入力側に並列にコンデンサ5が接続してある。図中1a、1b、1c、1dはダイオードブリッジ1を構成するダイオードであって、ダイオードブリッジ1は単相ブリッジ整流回路としてあり、6は単相の交流電源、7は直流出力側に接続されるペルチェ素子である。
図1は第1の実施の形態を示す結線図であり、ダイオードブリッジ1とその直流出力側に並列に接続した平滑コンデンサ2により構成されるコンデンサインプット形整流回路の交流入力側にリアクトル3とコンデンサ4からなる並列共振回路が直列に接続してあり、ダイオードブリッジ1の交流入力側に並列にコンデンサ5が接続してある。図中1a、1b、1c、1dはダイオードブリッジ1を構成するダイオードであって、ダイオードブリッジ1は単相ブリッジ整流回路としてあり、6は単相の交流電源、7は直流出力側に接続されるペルチェ素子である。
ここで、平滑コンデンサ2の容量は直流出力のリップルがペルチェ素子7の要求を満足するように定めてあり、リアクトル3及びコンデンサ4の値はその共振周波数が商用周波数の3倍乃至5倍になるように定め、また、コンデンサ5の容量は商用周波数の3倍乃至5倍以上の周波数におけるコンデンサ5のインピーダンスがペルチェ素子7のインピーダンスに比べて充分低い値になるように定めてある。
前記構成のペルチェ素子用電源回路において、交流電源6から供給される交流がダイオードブリッジ1により整流され、平滑コンデンサ2によりリップルが低減されてペルチェ素子7に供給されることは従来の電源回路と同様である。コンデンサインプット形単相整流回路は高調波を発生するものであり、その高調波の周波数が基本波の3倍以上の奇数倍であること、高い周波数のものほど弱いことが知られている。リアクトル3とコンデンサ4の共振周波数を商用周波数の3倍乃至5倍に定めておけば、比較的低次の高調波電流はリアクトル3とコンデンサ4の共振回路により抑制され、これより高次の高調波電流はコンデンサ5により分流されて低減させられる。したがって、低次から高次にわたる高調波電流を抑制することができることになる。リアクトル3に流れるのは交流電流であり、消費電流が大きいペルチェ素子の電源回路としても鉄心の直流励磁による飽和を考慮する必要がなく、リアクトル3を特に大形のものとする必要がない。
図2は第2の実施の形態を示す結線図であって、ダイオードブリッジ11の交流入力側の各入力線にそれぞれリアクトル12aとコンデンサ13a、リアクトル12bとコンデンサ13b、リアクトル12cとコンデンサ13cからなる並列共振回路が直列に接続してあり、ダイオードブリッジ11の交流入力側の各線間にはコンデンサ14a、14b、14cが接続してある。図中11a、11b、11c、11d、11e、11fはダイオードブリッジ11を構成するダイオードであって、ダイオードブリッジ11は三相ブリッジ整流回路としてあり、15は三相の交流電源、16は直流出力側に接続されるペルチェ素子、17は必要に応じて接続する平滑コンデンサである。
ここで、リアクトル12a、12b、12cとコンデンサ13a、13b、13cの値はその共振周波数が商用周波数の5倍乃至7倍となるように定め、また、コンデンサ14a、14b、14cの容量は商用周波数の5倍乃至7倍以上の周波数におけるコンデンサ14a、14b、14cのインピーダンスがペルチェ素子16のインピーダンスに比べて充分低い値になるように定めてある。
前記構成のペルチェ素子用電源回路において、交流電源15から供給される交流がダイオードブリッジ11により整流され、ペルチェ素子16に供給されることは従来の電源回路と同様である。三相ブリッジ整流回路が高調波を発生するものであり、その高調波の周波数が基本波の奇数倍で3の倍数のものが除かれること、高い周波数のものほど弱いことが知られている。リアクトル12a、12b、12cとコンデンサ13a、13b、13cの共振周波数を商用周波数の5倍乃至7倍に定めておけば、比較的低次の高調波電流はリアクトル12a、12b、12cとコンデンサ13a、13b、13cの共振回路により抑制され、これより高次の高調波電流はコンデンサ14a、14b、14cにより分流されて低減させられる。したがって、この第2の実施の形態のものも低次から高次にわたる高調波電流を抑制することができることになる。
第2の実施の形態のペルチェ素子用電源を構成する三相ブリッジ整流回路は第1の実施の形態のペルチェ素子用電源を構成する単相ブリッジ整流回路に比べて直流側のリップルが少なく、交流側の高調波電流も少ない特性を有するものである。ペルチェ素子16のリップルは平滑コンデンサ17を接続することによりさらに低減することができ、元来リップルが少ないことから平滑コンデンサ17は小容量のもので効果が得られる。この第2の実施の形態のものもリアクトル12a、12b、12cに流れるのが交流電流であり、消費電流が大きいペルチェ素子の電源回路としても鉄心の直流励磁による飽和を考慮する必要がないので特に大形のものとする必要がなく、リアクトルとコンデンサの共振周波数を第1の実施の形態のものより高くすることができるので、リアクトルとコンデンサを第1の実施の形態のものに比べてさらに小容量のものとすることができる。
図1に示す第1の実施の形態において、リアクトル3、コンデンサ4、コンデンサ5、平滑コンデンサ2の値を適切に調整してペルチェ素子7を800Wの冷却能力を有するものとし、100Vの交流電源に接続した。そのときの効率は約92%、力率は約93%と非常に優れた特性であった。図3は入力電流中の各次数の高調波電流の大きさを示すものであり、高調波電流は限度値に対して充分に抑制されている。
本発明のペルチェ素子用電源回路は、消費電流が大きなペルチェ素子の電源回路として受動素子のみで高調波を抑制するものであり、低コストで高周波ノイズを発生しない利点がある。
1 ダイオードブリッジ
1a、1b、1c、1d ダイオード
2 平滑コンデンサ
3 リアクトル
4、5 コンデンサ
6 交流電源
7 ペルチェ素子
11 ダイオードブリッジ
11a、11b、11c、11d、11e、11f ダイオード
12a、12b、12c リアクトル
13a、13b、13c、14a、14b、14c コンデンサ
15 交流電源
16 ペルチェ素子
17 平滑コンデンサ
1a、1b、1c、1d ダイオード
2 平滑コンデンサ
3 リアクトル
4、5 コンデンサ
6 交流電源
7 ペルチェ素子
11 ダイオードブリッジ
11a、11b、11c、11d、11e、11f ダイオード
12a、12b、12c リアクトル
13a、13b、13c、14a、14b、14c コンデンサ
15 交流電源
16 ペルチェ素子
17 平滑コンデンサ
Claims (2)
- 単相交流を整流して直流に変換するダイオードブリッジの交流入力側にリアクトルとコンデンサとからなる並列共振回路を直列に接続し、前記ダイオードブリッジの交流入力側に並列にコンデンサを接続したことを特徴とするペルチェ素子用電源回路。
- 三相交流を整流して直流に変換するダイオードブリッジの交流入力側の各入力線にリアクトルとコンデンサとからなる並列共振回路を直列に接続し、前記ダイオードブリッジの交流入力側の各線間にコンデンサを接続したことを特徴とするペルチェ素子用電源回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003364741A JP2005130643A (ja) | 2003-10-24 | 2003-10-24 | ペルチェ素子用電源回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003364741A JP2005130643A (ja) | 2003-10-24 | 2003-10-24 | ペルチェ素子用電源回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2005130643A true JP2005130643A (ja) | 2005-05-19 |
Family
ID=34643637
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003364741A Pending JP2005130643A (ja) | 2003-10-24 | 2003-10-24 | ペルチェ素子用電源回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2005130643A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007060856A (ja) * | 2005-08-26 | 2007-03-08 | Matsushita Electric Ind Co Ltd | 電源装置 |
WO2009072249A1 (ja) * | 2007-12-04 | 2009-06-11 | Panasonic Corporation | 電源装置 |
CN109088556A (zh) * | 2018-10-29 | 2018-12-25 | 成都信息工程大学 | 一种谐振式整流电路及其控制方法、发电机、变压器 |
EP3512070B1 (en) * | 2018-01-12 | 2023-09-06 | Robertshaw Italy S.r.L. | Power supply circuit |
-
2003
- 2003-10-24 JP JP2003364741A patent/JP2005130643A/ja active Pending
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007060856A (ja) * | 2005-08-26 | 2007-03-08 | Matsushita Electric Ind Co Ltd | 電源装置 |
WO2009072249A1 (ja) * | 2007-12-04 | 2009-06-11 | Panasonic Corporation | 電源装置 |
CN101889386A (zh) * | 2007-12-04 | 2010-11-17 | 松下电器产业株式会社 | 电源装置 |
EP3512070B1 (en) * | 2018-01-12 | 2023-09-06 | Robertshaw Italy S.r.L. | Power supply circuit |
CN109088556A (zh) * | 2018-10-29 | 2018-12-25 | 成都信息工程大学 | 一种谐振式整流电路及其控制方法、发电机、变压器 |
CN109088556B (zh) * | 2018-10-29 | 2024-03-15 | 成都信息工程大学 | 一种谐振式整流电路及其控制方法、发电机、变压器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2460197C2 (ru) | Источник бесперебойного питания (ибп) с чистыми входами, с быстродействующим регулированием выпрямителя и увеличенным сроком службы аккумуляторной батареи | |
US20140354246A1 (en) | Bridgeless pfc power converter with high efficiency | |
Asiminoaei et al. | Parallel interleaved inverters for reactive power and harmonic compensation | |
TWI492502B (zh) | 被動式功因校正電路 | |
JP6336769B2 (ja) | 共通モード電流を低減させる方法 | |
Tsuno et al. | Optimization of the DC ripple energy compensating circuit on a single-phase voltage source PWM rectifier | |
CN105940597A (zh) | 电力变换装置的控制方法 | |
Zare | Harmonics issues of three-phase diode rectifiers with a small DC link capacitor | |
Jiao et al. | LCL filter design and inductor ripple analysis for 3-level NPC grid interface converter | |
Suppharangsan et al. | Switching technique for minimisation of DC‐link capacitance in switched reluctance machine drives | |
JP5518980B2 (ja) | 並列に接続された複数の制御電流源を備える電力変換器 | |
Sartori et al. | An optimum design of PFC Boost Converters | |
Beechner et al. | Asymmetric interleaving—a new approach to operating parallel converters | |
JP2005130643A (ja) | ペルチェ素子用電源回路 | |
Kumar et al. | Experimental Harmonics Analysis of UPS (Uninterrupted Power Supply) System and Mitigation Using Single‐Phase Half‐Bridge HAPF (Hybrid Active Power Filter) Based on Novel Fuzzy Logic Current Controller (FLCC) for Reference Current Extraction (RCE) | |
Khosravi et al. | Design of a reduced component count single‐phase to three‐phase quasi‐Z‐source converter | |
Bradshaw et al. | Techniques for conditioning bit-stream signals for single-phase power electronics applications | |
JP2010148221A (ja) | 非接触給電用電源 | |
JP2009095202A (ja) | インバータ | |
Roginskaya et al. | Installed power of transformers for equivalent multiphase rectification circuits | |
Davari et al. | A smart current modulation scheme for harmonic reduction in three-phase motor drive applications | |
Qi et al. | DC bus grounding capacitance optimizatio for common-mode EMI minimization | |
Alla et al. | Model predictive controller for improved hybrid three quasi Z source inverter for DG applications | |
Vinayaka et al. | Performance Analysis of Harmonic Suppression Techniques | |
Hoevenaars et al. | Data Center Cooling Harmonics-How To Get The ‘Good’Without The ‘Bad’ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Effective date: 20060707 Free format text: JAPANESE INTERMEDIATE CODE: A621 |
|
A131 | Notification of reasons for refusal |
Effective date: 20090908 Free format text: JAPANESE INTERMEDIATE CODE: A131 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20100108 |