JP2004274056A - Method for forming ferroelectric memory capacitor - Google Patents

Method for forming ferroelectric memory capacitor Download PDF

Info

Publication number
JP2004274056A
JP2004274056A JP2004061618A JP2004061618A JP2004274056A JP 2004274056 A JP2004274056 A JP 2004274056A JP 2004061618 A JP2004061618 A JP 2004061618A JP 2004061618 A JP2004061618 A JP 2004061618A JP 2004274056 A JP2004274056 A JP 2004274056A
Authority
JP
Japan
Prior art keywords
layer
ferroelectric
metal
capacitor
etched
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004061618A
Other languages
Japanese (ja)
Inventor
Francis G Celii
ジー.セリー フランシス
Thakre J Mahesh
ジェイ.サクレ マヘシュ
Scott R Summerfelt
アール.サマーフェルト スコット
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Texas Instruments Inc
Original Assignee
Texas Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Texas Instruments Inc filed Critical Texas Instruments Inc
Publication of JP2004274056A publication Critical patent/JP2004274056A/en
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/55Capacitors with a dielectric comprising a perovskite structure material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • H01L21/31122Etching inorganic layers by chemical means by dry-etching of layers not containing Si, e.g. PZT, Al2O3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32135Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
    • H01L21/32136Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/75Electrodes comprising two or more layers, e.g. comprising a barrier layer and a metal layer

Abstract

<P>PROBLEM TO BE SOLVED: To provide an improved method for forming a ferroelectric capacitor. <P>SOLUTION: A ferroelectric memory capacitor is formed by forming a barrier layer, a first metal layer, a ferroelectric layer, a second metal layer, and a hard mask layer, on a dielectric layer (70). Using the patterned hard mask layer (255), the layers are etched to form an etched barrier layer (205), an etched first metal layer (215), an etched ferroelectric layer (225), and an etched second metal layers (235, 245). The etched layers form the ferroelectric memory capacitor (270) with sidewalls that form an angle of 78° to 88° with the plane of the upper surface of the dielectric layer (70). The processes used to etch the layers are plasma processes performed at a temperature between 200°C and 500°C. <P>COPYRIGHT: (C)2004,JPO&NCIPI

Description

本発明は一般に電子デバイスの分野に関し、より詳細には集積回路用途向けの強誘電体メモリキャパシタを形成する方法に関する。   The present invention relates generally to the field of electronic devices, and more particularly, to a method of forming a ferroelectric memory capacitor for integrated circuit applications.

高密度集積回路メモリは、密度がセルの大きさに支配される。したがって、ダイナミックメモリ(DRAM)向けの高誘電率の常誘電体や不揮発性強誘電体メモリ(FeRAM)向けの強誘電体など、代替のキャパシタ誘電体が熱心に研究されてきた。現在研究されている常誘電体には、チタン酸バリウムストロンチウム(BST)及び五酸化タンタルが含まれ、強誘電体には、タンタル酸ストロンチウムビスマス(SBT)及びチタン酸ジルコン酸鉛(PZT)が含まれる。   In high-density integrated circuit memories, density is dominated by cell size. Therefore, alternative capacitor dielectrics, such as high dielectric constant paraelectrics for dynamic memories (DRAMs) and ferroelectrics for nonvolatile ferroelectric memories (FeRAMs), have been eagerly studied. Currently studied paraelectrics include barium strontium titanate (BST) and tantalum pentoxide, and ferroelectrics include strontium bismuth tantalate (SBT) and lead zirconate titanate (PZT). It is.

現在、強誘電体メモリ集積回路の記録密度及び信頼性を高めることが求められている。一般的な強誘電体メモリセルの一部の断面を図1に示す。一般的な1T−1C型の強誘電体メモリセルでは、強誘電体メモリキャパシタはMOSトランジスタを介してビット線に接続されている。図1には、そうした1T−1C型メモリセルのメモリキャパシタ160及びMOSトランジスタが示してある。MOSトランジスタは、半導体10の上にゲート誘電層30を有している。ゲート誘電層30の上にゲート電極層40が形成され、ゲート構造体40に隣接して誘電性の側壁構造体50が形成されている。半導体10内にゲート層40に隣接してソース領域及びドレイン領域60が形成されている。半導体10内に分離構造体20が形成されており、これは図1に示したものと類似のシャロートレンチアイソレーション(STI)を含むことができる。MOSトランジスタの形成後、MOSトランジスタ上に誘電層70が形成される。   At present, it is required to increase the recording density and reliability of a ferroelectric memory integrated circuit. FIG. 1 shows a partial cross section of a general ferroelectric memory cell. In a general 1T-1C type ferroelectric memory cell, a ferroelectric memory capacitor is connected to a bit line via a MOS transistor. FIG. 1 shows a memory capacitor 160 and a MOS transistor of such a 1T-1C type memory cell. The MOS transistor has a gate dielectric layer 30 on a semiconductor 10. A gate electrode layer 40 is formed over the gate dielectric layer 30, and a dielectric sidewall structure 50 is formed adjacent to the gate structure 40. A source region and a drain region 60 are formed in the semiconductor 10 adjacent to the gate layer 40. An isolation structure 20 is formed in semiconductor 10 and may include a shallow trench isolation (STI) similar to that shown in FIG. After the formation of the MOS transistor, a dielectric layer 70 is formed on the MOS transistor.

メモリセルの強誘電体キャパシタ160の部分を製造する際には、誘電層70内に(通常タングステンを含む)金属コンタクト80が形成される。この金属コンタクト80は、MOSトランジスタのドレイン/ソース60を強誘電体キャパシタ160のプレートの1つに接続する導電性パスを形成する。金属コンタクト80の形成後、窒化チタンアルミニウム(TiAlN)90、イリジウム(Ir)100、チタン酸ジルコン酸鉛(PZT)110、イリジウム(Ir)120、及び窒化チタンアルミニウム(TiAlN)130の層を形成しパターンを形成すると、強誘電体キャパシタ160が得られる。次いで、キャパシタ構造体上に誘電層140を形成し、金属コンタクト150を設けて他のキャパシタプレートに接続することができる。図1に示した構造体では、PZT層110はキャパシタの強誘電層として働き、Ir層100と120はどちらもキャパシタ用のプレートとして働く。TiAlN層90及び130は、バリア層として働く。様々な層にパターンを形成して強誘電体キャパシタ160を形成する際には、プラズマエッチング工程を用いて様々な層をエッチングする。現在用いられているプラズマエッチング工程により、図1に示した68°から73°のテーパが付いた強誘電体キャパシタのプロファイルが得られる。   In fabricating the portion of the ferroelectric capacitor 160 of the memory cell, a metal contact 80 (typically containing tungsten) is formed in the dielectric layer 70. This metal contact 80 forms a conductive path connecting the drain / source 60 of the MOS transistor to one of the plates of the ferroelectric capacitor 160. After forming the metal contacts 80, layers of titanium aluminum nitride (TiAlN) 90, iridium (Ir) 100, lead zirconate titanate (PZT) 110, iridium (Ir) 120, and titanium aluminum nitride (TiAlN) 130 are formed. When the pattern is formed, a ferroelectric capacitor 160 is obtained. Then, a dielectric layer 140 can be formed on the capacitor structure and metal contacts 150 can be provided to connect to other capacitor plates. In the structure shown in FIG. 1, the PZT layer 110 acts as a ferroelectric layer of the capacitor, and both the Ir layers 100 and 120 act as plates for the capacitor. TiAlN layers 90 and 130 serve as barrier layers. When forming patterns on various layers to form the ferroelectric capacitor 160, various layers are etched using a plasma etching process. The plasma etching process currently used produces the ferroelectric capacitor profile shown in FIG. 1 with a taper of 68 ° to 73 °.

テーパー付きのキャパシタのプロファイルにより、テーパー付き強誘電体キャパシタを用いて形成された回路の記録密度が制限される。さらに、その結果生じる強誘電体キャパシタ中の漏れ電流は、エッチング工程中に生じた電気的短絡のため所望のものより高くなる。したがって、強誘電体キャパシタを形成するための改善された方法が求められており、本発明はこの要求に応えている。   The profile of a tapered capacitor limits the recording density of a circuit formed using a tapered ferroelectric capacitor. Further, the resulting leakage current in the ferroelectric capacitor will be higher than desired due to electrical shorts created during the etching process. Accordingly, there is a need for an improved method for forming a ferroelectric capacitor, and the present invention addresses this need.

強誘電体キャパシタを含む強誘電体メモリセルを形成する方法について記載する。強誘電体キャパシタはまず、誘電層上にバリア層、第1の金属層、強誘電層、第2の金属層、及びハードマスク層を形成することによって形成される。ハードマスク層にパターンを形成した後、パターンが形成されたハードマスク層をエッチングマスクに用いて、200℃から500℃の間の温度でのプラズマ工程によって残りの層をエッチングする。このプラズマエッチング工程は3ステップの工程である。第1ステップはCl、O、N及びCOガスを含み、第1の金属層をエッチングするために用いられる。第2ステップはBClガスとClガスをそれぞれ1:4から6:1の割合で含み、強誘電層をエッチングするために用いられる。第3ステップはCl、O、N及びCOガスを含み、第2の金属層をエッチングするために用いられる。その結果得られる強誘電体メモリキャパシタは、側壁が誘電層上面の平面と78°から88°の間の角度を形成する。 A method for forming a ferroelectric memory cell including a ferroelectric capacitor will be described. A ferroelectric capacitor is formed by first forming a barrier layer, a first metal layer, a ferroelectric layer, a second metal layer, and a hard mask layer on a dielectric layer. After forming a pattern on the hard mask layer, the remaining layer is etched by a plasma process at a temperature between 200 ° C. and 500 ° C. using the patterned hard mask layer as an etching mask. This plasma etching process is a three-step process. The first step includes Cl 2 , O 2 , N 2 and CO gas and is used to etch the first metal layer. The second step includes BCl 3 gas and Cl 2 gas at a ratio of 1: 4 to 6: 1 respectively, and is used to etch the ferroelectric layer. The third step includes Cl 2 , O 2 , N 2 and CO gases and is used to etch the second metal layer. The resulting ferroelectric memory capacitor has sidewalls that form an angle between 78 ° and 88 ° with the plane of the top surface of the dielectric layer.

本発明及びその利点をさらによく理解するために、次に添付図面と共に記載する以下の記述を参照されたい。なお、図において同じ参照番号は同じフィーチャを表している。   For a better understanding of the present invention and its advantages, reference is now made to the following description, taken in conjunction with the accompanying drawings. In the drawings, the same reference numerals represent the same features.

図2(a)から図2(c)は、本発明の一実施形態による強誘電体メモリキャパシタの製造について示している。   2 (a) to 2 (c) show the fabrication of a ferroelectric memory capacitor according to one embodiment of the present invention.

図2(a)に示すように、誘電層70内に金属コンタクト80が形成されている。本発明の一実施形態では、金属コンタクトはタングステン、アルミニウム又は銅を含み、また見やすくするために図示していないが、MOSトランジスタのソース又はドレインに接触している。誘電層70は、二酸化ケイ素、酸化ケイ素、PSG、BPSG、又はシルセスキオキサンなどlow kのスピンオングラス(SOG)誘電体を含めた他の任意の適切な誘電層を含む。本発明の一実施形態による強誘電体メモリキャパシタを製造する際には、まず誘電層70及び接点80の上に、窒化チタン又は窒化チタンアルミニウムのバリア層200を形成する。バリア層200の形成後、このバリア層200の上に金属電極層210を形成する。この金属電極層210は、強誘電体キャパシタの電極の1つを形成するようになり、本発明の一実施形態ではイリジウム、酸化イリジウム、又は他の適切な金属を含むことができる。金属電極層210の形成後、強誘電性の誘電層220を形成する。一実施形態では、この強誘電性の誘電層はPZTを含むが、他の強誘電性材料を用いることもできる。強誘電層220の形成後、この強誘電層220の上に第2の金属電極層230を形成する。本発明の一実施形態では、第2の金属電極層230は酸化イリジウムを含む。この第2の金属電極層230の上に第3の金属電極層240を形成し、一実施形態では、これはイリジウムを含む。第2及び第3の金属電極層230と240はどちらも、同じ物理蒸着(PVD)ツール又は他の適切な製膜ツール内でin−situに形成することができる。さらに他の実施形態では、金属電極層230と240はどちらも、イリジウム、酸化イリジウム、又は他の適切な材料を含む単一の金属電極層で置き換えることができる。いずれの場合にも、金属電極層230及び240、又は単一の金属電極層は、強誘電体キャパシタの他の電極を形成するようになる。金属電極層230及び240の形成後、この金属電極層230及び240の上にハードマスク層250を形成する。一実施形態では、このハードマスク層250は窒化チタンアルミニウム、窒酸化チタンアルミニウム、及び/又は少量の酸素(すなわち、3原子パーセント未満の酸素)を含む窒化チタンアルミニウムを含む。本発明の範囲から逸脱することなく、他の適切な材料の組み合わせを用いてハードマスク層250を形成することもできる。(1つ又は複数の)ハードマスク層250の形成後、このハードマスク層250の上に、パターンが形成されたフォトレジスト層260を形成する。   As shown in FIG. 2A, a metal contact 80 is formed in the dielectric layer 70. In one embodiment of the present invention, the metal contact comprises tungsten, aluminum or copper, and contacts the source or drain of a MOS transistor, not shown for clarity. The dielectric layer 70 includes any other suitable dielectric layer, including a low k spin-on-glass (SOG) dielectric such as silicon dioxide, silicon oxide, PSG, BPSG, or silsesquioxane. When manufacturing a ferroelectric memory capacitor according to one embodiment of the present invention, first, a barrier layer 200 of titanium nitride or titanium aluminum nitride is formed on the dielectric layer 70 and the contact 80. After the formation of the barrier layer 200, a metal electrode layer 210 is formed on the barrier layer 200. This metal electrode layer 210 will form one of the electrodes of the ferroelectric capacitor, and may comprise iridium, iridium oxide, or other suitable metal in one embodiment of the present invention. After the formation of the metal electrode layer 210, a ferroelectric dielectric layer 220 is formed. In one embodiment, the ferroelectric dielectric layer comprises PZT, but other ferroelectric materials can be used. After the formation of the ferroelectric layer 220, a second metal electrode layer 230 is formed on the ferroelectric layer 220. In one embodiment of the present invention, the second metal electrode layer 230 includes iridium oxide. A third metal electrode layer 240 is formed over the second metal electrode layer 230 and, in one embodiment, comprises iridium. Both the second and third metal electrode layers 230 and 240 can be formed in-situ in the same physical vapor deposition (PVD) tool or other suitable deposition tool. In still other embodiments, both metal electrode layers 230 and 240 can be replaced with a single metal electrode layer comprising iridium, iridium oxide, or other suitable material. In either case, the metal electrode layers 230 and 240, or a single metal electrode layer, will form the other electrode of the ferroelectric capacitor. After the formation of the metal electrode layers 230 and 240, a hard mask layer 250 is formed on the metal electrode layers 230 and 240. In one embodiment, the hardmask layer 250 comprises titanium aluminum nitride, titanium aluminum nitride oxide, and / or titanium aluminum nitride with a small amount of oxygen (ie, less than 3 atomic percent oxygen). Hard mask layer 250 may be formed using other suitable material combinations without departing from the scope of the present invention. After formation of the hardmask layer (s) 250, a patterned photoresist layer 260 is formed over the hardmask layer 250.

パターンが形成されたフォトレジスト層260をマスクとして用いて、図2(b)に示すようにハードマスク層250をエッチングし、パターンが形成されたフォトレジスト層を除去する。塩素含有プラズマエッチングを用いてハードマスク層250をエッチングすると、エッチングされたハードマスク層255が得られる。パターンが形成されたフォトレジスト層260をアッシング工程によって除去し、ウェット洗浄工程を用いて構造体全体を洗浄することができる。本発明の一実施形態では、ウェット洗浄工程はSC1を含むことができる。任意の必要なウェット洗浄工程の後、3ステップのエッチング工程を用いて強誘電体キャパシタ構造体をエッチングする。以下に記載する3ステップのエッチング工程の各ステップは、200℃から500℃の温度、より好ましくは350℃で行う。   Using the patterned photoresist layer 260 as a mask, the hard mask layer 250 is etched as shown in FIG. 2B to remove the patterned photoresist layer. When the hard mask layer 250 is etched using chlorine-containing plasma etching, an etched hard mask layer 255 is obtained. The patterned photoresist layer 260 may be removed by an ashing process, and the entire structure may be cleaned using a wet cleaning process. In one embodiment of the present invention, the wet cleaning step may include SC1. After any necessary wet cleaning steps, the ferroelectric capacitor structure is etched using a three-step etching step. Each step of the three-step etching process described below is performed at a temperature of 200 ° C. to 500 ° C., more preferably at 350 ° C.

エッチング工程の第1ステップでは、プラズマ工程で以下のガスを用いてイリジウム及び酸化イリジウムを含む金属電極層240及び230をエッチングして、エッチングされた層245及び235を形成する。

Figure 2004274056

一実施形態では、1200ワットのソースパワー及び450ワットのバイアスパワーを用いて前述の工程を実施することができる。 In the first step of the etching process, the metal electrodes 240 and 230 containing iridium and iridium oxide are etched in the plasma process using the following gases to form the etched layers 245 and 235.
Figure 2004274056

In one embodiment, the above steps can be performed using a source power of 1200 watts and a bias power of 450 watts.

工程の第2ステップでは、PZT層220をエッチングしてエッチングされた層225を形成する。一実施形態では、BCl及びClガスを含むプラズマ工程で100ワットのソースパワーレベル及び450ワットのバイアスパワーレベルを用いて、PZT層220をエッチングすることができる。他の実施形態では、PZT層のエッチング中、ガス混合物でのBClとClの比率は、それぞれ1対4(1:4)から10対1(10:1)の間である。最後に、さらに他の実施形態では、88sccmから93sccmのBCl、及び17から23sccmのClを用いてPZT層をエッチングする。他の実施形態では、1200ワットのソースパワー及び450ワットのバイアスパワーを用いて前述の工程を実施することができる。 In the second step of the process, the PZT layer 220 is etched to form an etched layer 225. In one embodiment, the PZT layer 220 may be etched using a source power level of 100 watts and a bias power level of 450 watts in a plasma process including BCl 3 and Cl 2 gases. In another embodiment, the ratio of BCl 3 to Cl 2 in the gas mixture during the etching of the PZT layer is between 1: 4 (1: 4) and 10: 1 (10: 1), respectively. Finally, in yet another embodiment, the PZT layer is etched using 88 to 93 sccm of BCl 3 and 17 to 23 sccm of Cl 2 . In another embodiment, the above steps can be performed using a source power of 1200 watts and a bias power of 450 watts.

工程の第3ステップでは、残りの金属電極層210をエッチングして、エッチングされた層215を形成する。一実施形態では、プラズマ工程で以下のガスを用いて金属電極層210をエッチングすることができる。

Figure 2004274056

一実施形態では、1200ワットのソースパワー及び300ワットのバイアスパワーを用いて前述の工程を実施することができる。 In a third step of the process, the remaining metal electrode layer 210 is etched to form an etched layer 215. In one embodiment, the metal electrode layer 210 can be etched using the following gases in a plasma process.

Figure 2004274056

In one embodiment, the above steps can be performed using a source power of 1200 watts and a bias power of 300 watts.

3ステップのエッチング工程後、塩素含有プラズマエッチング工程を用いて残りのバリア層200をエッチングすることができる。その結果得られる構造体を図2(c)に示す。任意選択のステップで残りのハードマスク層255を除去してから、次のメモリセルの仕上げ処理を行うことができる。しかし、残りのハードマスクを構造体上に残して、水素バリアとして働くようにすることもできる。本発明に従って製造された強誘電体メモリキャパシタ270は、側壁が誘電層70の上面の平面と78°から88°の間の角度を有していることに留意すべきである。これを、図1に示した従来技術のキャパシタでは誘電層70上面の平面との側壁角度が68°から73°であったことと比較すべきである。本発明のメモリキャパシタを用いて形成された強誘電体メモリ回路では、側壁角度が大きくなるため集積回路の記録密度が増加する。   After the three-step etching process, the remaining barrier layer 200 can be etched using a chlorine-containing plasma etching process. The resulting structure is shown in FIG. After removing the remaining hard mask layer 255 in an optional step, the finishing process of the next memory cell can be performed. However, the remaining hard mask can be left on the structure to act as a hydrogen barrier. It should be noted that ferroelectric memory capacitors 270 fabricated in accordance with the present invention have sidewalls at an angle between 78 ° and 88 ° with the plane of the top surface of dielectric layer 70. This should be compared with the prior art capacitor shown in FIG. 1 in which the sidewall angle with respect to the plane of the upper surface of the dielectric layer 70 was 68 ° to 73 °. In the ferroelectric memory circuit formed by using the memory capacitor of the present invention, the recording angle of the integrated circuit increases because the side wall angle increases.

エッチングしにくい貴金属又は貴金属酸化物(例えばPt、Pd、Ag、Au、Ir)のエッチングを含む強誘電体キャパシタのエッチング工程では、現在のところ、この貴金属材料のエッチング工程で、かなりの物理的エッチング成分を含む工程の制約を受ける。かなりの物理的エッチング成分が存在する限り、強誘電体キャパシタの下にあるこれらの材料のエッチング中に、これらの貴金属成分の再堆積が常に問題になる。これらの貴金属成分が強誘電体又は他の高誘電率材料の側面に再堆積すると、漏れが増大し、キャパシタが短絡する可能性もある。これらのキャパシタを用いてメモリデバイス又は他の回路を作成する際に重大な歩留まりの問題を引き起こす、この短絡又は高い漏れは、すべてのキャパシタで発生するわけではないが、配列中の少数のキャパシタでのみ発生することが求められる。これらの貴金属材料のエッチングは、本質的に少なくともいくつかの物理的成分を含むため、理想的なエッチングプロファイルが垂直、すなわち90°の角度であっても、側壁が常にある程度の勾配を有している必要がある。さらに、キャパシタの空間が小さい小型キャパシタを作成するためには、きわめて急な勾配を有している必要がある。もちろん、キャパシタの面積効率は、電気的なキャパシタの面積及びリソグラフィの限界によって制限される。したがって小型デバイスを作成するためには、急勾配のキャパシタがきわめて重要である。したがって、貴金属の再堆積及び急勾配の点から、最適な側壁角度でなければならない。本発明では、最適角度は約83°であることが好ましく、好ましい範囲は78°から88°、より好ましい範囲は81°から85°である。   In the process of etching ferroelectric capacitors, including the etching of noble metals or noble metal oxides (e.g., Pt, Pd, Ag, Au, Ir) that are difficult to etch, there is currently considerable physical etching in this noble metal material etching process. Subject to the limitations of the process involving the components. As long as significant physical etch components are present, redeposition of these noble metal components is always a problem during the etching of these materials under the ferroelectric capacitor. As these noble metal components redeposit on the sides of the ferroelectric or other high-k material, leakage increases and the capacitor may be shorted. This short circuit or high leakage, which causes significant yield issues when creating memory devices or other circuits using these capacitors, does not occur with all capacitors, but with a small number of capacitors in the array. Is only required to occur. The etching of these noble metal materials inherently includes at least some physical components, so that even if the ideal etching profile is vertical, i.e., at a 90 ° angle, the sidewalls will always have some slope. Need to be. Furthermore, in order to produce a small capacitor having a small space of the capacitor, it is necessary to have a very steep gradient. Of course, the area efficiency of the capacitor is limited by the area of the electrical capacitor and the limitations of lithography. Therefore, steep capacitors are extremely important for making small devices. Therefore, in terms of noble metal redeposition and steep gradients, there must be an optimum sidewall angle. In the present invention, the optimal angle is preferably about 83 °, with a preferred range of 78 ° to 88 ° and a more preferred range of 81 ° to 85 °.

他の好ましい実施形態では、再堆積が起こるのは貴金属成分のエッチング中であることを利用して、マルチステップのエッチング工程を用いる。この工程は、キャパシタ誘電体の側面の側壁角度を最終的な角度に対して比較的狭い角度にしながら、キャパシタの下の貴金属層をエッチングすることによって開始される。例えば、この初期の貴金属のエッチングに好ましい角度は76°であり、好ましい範囲は71°から80°、より好ましい角度は73°から78°である。貴金属層のエッチング後、貴金属のエッチング工程及びキャパシタ誘電体の工程を変更して、側壁角度が急勾配になるようにする。1つ又は複数のこの急勾配化工程は、きわめて少量の貴金属のみがエッチングされることを利用しており、したがってキャパシタ誘電体のプロファイルの勾配が急になっても、導電性材料の再堆積は著しく減少する。急勾配化工程の後には、前述のように最終的な所望のプロファイルが得やすくなり、最適角度は約83°であることが好ましく、好ましい範囲は78°から86°、より好ましい範囲は81°から85°である。   In another preferred embodiment, a multi-step etching process is used, taking advantage of the fact that redeposition occurs during etching of the noble metal component. The process begins by etching the noble metal layer under the capacitor, with the sidewall angles of the sides of the capacitor dielectric relatively narrow to the final angle. For example, a preferred angle for this initial noble metal etch is 76 °, a preferred range is 71 ° to 80 °, and a more preferred angle is 73 ° to 78 °. After etching the noble metal layer, the noble metal etching process and the capacitor dielectric process are changed so that the sidewall angle becomes steep. This steepening step or steps utilizes the fact that only a very small amount of noble metal is etched, so that even if the profile of the capacitor dielectric is steeper, the redeposition of the conductive material will not occur. It decreases significantly. After the steepening step, the final desired profile is easily obtained as described above, and the optimum angle is preferably about 83 °, with a preferred range of 78 ° to 86 ° and a more preferred range of 81 °. 85 °.

本発明をいくつかの実施形態を用いて説明したが、当業者には様々な変更及び修正が示唆される可能性がある。本発明は、添付の特許請求の範囲の範囲に含まれる、かかる変更及び修正を包含するものである。
以上の説明に関して更に以下の項を開示する。
(1)強誘電体キャパシタを形成する方法であって、
半導体上に誘電層を提供するステップと、
前記誘電層上にバリア層を形成するステップと、
前記バリア層上に第1の金属層を形成するステップと、
前記第1の金属層上に強誘電層を形成するステップと、
前記強誘電層上に第2の金属層を形成するステップと、
前記第2の金属層上にハードマスク層を形成するステップと、
200℃から500℃の間の温度で実施されるプラズマ工程を用いて、前記第2の金属層、前記強誘電層、及び前記第1の金属層をエッチングするステップと
を含む方法。
(2)前記プラズマ工程が、
Cl、O、N及びCOガスを含む第1の金属層のエッチングと
BCl及びClガスを含むPZTのエッチングと、
Cl、O、N及びCOガスを含む第2の金属層のエッチングと
を含む3ステップの工程を含む第1項記載の方法。
(3)前記プラズマ工程が、BClガスとClガスをそれぞれ1:4から10:1の比率の範囲で含む、PZTエッチング工程を含む第1項記載の方法。
(4)前記第1の金属層がイリジウムを含み、前記強誘電層がPZTを含み、前記第2の金属層がイリジウムを含む第2項記載の方法。
(5)前記第2の金属層がイリジウムを含む第4項記載の方法。
(6)強誘電体メモリセルを形成する方法であって、
半導体上に誘電層を提供するステップと、
前記誘電層上にバリア層を形成するステップと、
前記バリア層上に第1の金属層を形成するステップと、
前記第1の金属層上に強誘電層を形成するステップと、
前記強誘電層上に第2の金属層を形成するステップと、
前記第2の金属層上にハードマスク層を形成するステップと、
Cl、O、N及びCOガスを含むプラズマ工程を用いて前記第1の金属層をエッチングするステップと
BCl及びClガスを含むプラズマ工程を用いて前記強誘電層をエッチングするステップと
を含む方法。
(7)すべてのエッチング工程が200℃から500℃の間の温度で実施される第6項記載の方法。
(8)前記強誘電層をエッチングする工程がさらに、BClガスとClガスをそれぞれ1:4から10:1の比率の範囲で含む第7項記載の方法。
(9)前記第1の金属層がイリジウムを含み、前記強誘電層がPZTを含む第8項記載の方法。
Although the present invention has been described with several embodiments, various changes and modifications may be suggested to one skilled in the art. The present invention is intended to cover such changes and modifications that fall within the scope of the appended claims.
With respect to the above description, the following items are further disclosed.
(1) A method for forming a ferroelectric capacitor, comprising:
Providing a dielectric layer on the semiconductor;
Forming a barrier layer on the dielectric layer;
Forming a first metal layer on the barrier layer;
Forming a ferroelectric layer on the first metal layer;
Forming a second metal layer on the ferroelectric layer;
Forming a hard mask layer on the second metal layer;
Etching the second metal layer, the ferroelectric layer, and the first metal layer using a plasma process performed at a temperature between 200 ° C. and 500 ° C.
(2) The plasma process comprises:
Etching a first metal layer containing Cl 2 , O 2 , N 2 and CO gas, etching PZT containing BCl 3 and Cl 2 gas,
Cl 2, O 2, N method as set forth in claim 1, wherein including a 3-step process, including 2 and the etching of the second metal layer comprising CO gas.
3. The method according to claim 1, wherein said plasma step includes a PZT etching step, wherein said plasma step includes BCl 3 gas and Cl 2 gas in a ratio of 1: 4 to 10: 1, respectively.
The method of claim 2, wherein said first metal layer comprises iridium, said ferroelectric layer comprises PZT, and said second metal layer comprises iridium.
(5) The method according to (4), wherein the second metal layer contains iridium.
(6) A method for forming a ferroelectric memory cell, comprising:
Providing a dielectric layer on the semiconductor;
Forming a barrier layer on the dielectric layer;
Forming a first metal layer on the barrier layer;
Forming a ferroelectric layer on the first metal layer;
Forming a second metal layer on the ferroelectric layer;
Forming a hard mask layer on the second metal layer;
Etching the first metal layer using a plasma process including Cl 2 , O 2 , N 2 and CO gas, and etching the ferroelectric layer using a plasma process including BCl 3 and Cl 2 gas And a method comprising:
(7) The method according to (6), wherein all etching steps are performed at a temperature between 200 ° C and 500 ° C.
(8) The method according to (7), wherein the step of etching the ferroelectric layer further comprises a BCl 3 gas and a Cl 2 gas in a ratio of 1: 4 to 10: 1, respectively.
9. The method of claim 8, wherein said first metal layer comprises iridium and said ferroelectric layer comprises PZT.

従来技術による強誘電体メモリセルの一部の断面図である。1 is a cross-sectional view of a part of a conventional ferroelectric memory cell. 本発明の一実施形態を示す断面図である。It is sectional drawing which shows one Embodiment of this invention. 本発明の一実施形態を示す断面図である。It is sectional drawing which shows one Embodiment of this invention. 本発明の一実施形態を示す断面図である。It is sectional drawing which shows one Embodiment of this invention.

符号の説明Explanation of reference numerals

10 半導体
30 ゲート誘電層
40 ゲート層
60 ソース/ドレイン
70 誘電層
80、150 金属コンタクト
160 強誘電体キャパシタ
200、205 バリア層
210、215、230、235、240、245 金属電極層
220、225 強誘電層
250、255 ハードマスク層
260 フォトレジスト層
270 強誘電体メモリキャパシタ
DESCRIPTION OF SYMBOLS 10 Semiconductor 30 Gate dielectric layer 40 Gate layer 60 Source / drain 70 Dielectric layer 80, 150 Metal contact 160 Ferroelectric capacitor 200, 205 Barrier layer 210, 215, 230, 235, 240, 245 Metal electrode layer 220, 225 Ferroelectric Layer 250, 255 Hard mask layer 260 Photoresist layer 270 Ferroelectric memory capacitor

Claims (1)

強誘電体キャパシタを形成する方法であって、
半導体上に誘電層を提供するステップと、
前記誘電層上にバリア層を形成するステップと、
前記バリア層上に第1の金属層を形成するステップと、
前記第1の金属層上に強誘電層を形成するステップと、
前記強誘電層上に第2の金属層を形成するステップと、
前記第2の金属層上にハードマスク層を形成するステップと、
200℃から500℃の間の温度で実施されるプラズマ工程を用いて、前記第2の金属層、前記強誘電層、及び前記第1の金属層をエッチングするステップと
を含む方法。
A method of forming a ferroelectric capacitor, comprising:
Providing a dielectric layer on the semiconductor;
Forming a barrier layer on the dielectric layer;
Forming a first metal layer on the barrier layer;
Forming a ferroelectric layer on the first metal layer;
Forming a second metal layer on the ferroelectric layer;
Forming a hard mask layer on the second metal layer;
Etching the second metal layer, the ferroelectric layer, and the first metal layer using a plasma process performed at a temperature between 200 ° C. and 500 ° C.
JP2004061618A 2003-03-06 2004-03-05 Method for forming ferroelectric memory capacitor Pending JP2004274056A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US45243703P 2003-03-06 2003-03-06
US10/610,498 US7250349B2 (en) 2003-03-06 2003-06-30 Method for forming ferroelectric memory capacitor

Publications (1)

Publication Number Publication Date
JP2004274056A true JP2004274056A (en) 2004-09-30

Family

ID=32830042

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004061618A Pending JP2004274056A (en) 2003-03-06 2004-03-05 Method for forming ferroelectric memory capacitor

Country Status (3)

Country Link
US (2) US7250349B2 (en)
EP (1) EP1455385B1 (en)
JP (1) JP2004274056A (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006080408A (en) * 2004-09-13 2006-03-23 Oki Electric Ind Co Ltd Manufacturing method of semiconductor device
JP2007227752A (en) * 2006-02-24 2007-09-06 Seiko Epson Corp Capacitor and manufacturing method thereof
JP2007242929A (en) * 2006-03-09 2007-09-20 Seiko Epson Corp Method of manufacturing ferroelectric memory device
JP2008226995A (en) * 2007-03-09 2008-09-25 Fujitsu Ltd Semiconductor device and manufacturing method thereof
JP4838811B2 (en) * 2004-12-17 2011-12-14 テキサス インスツルメンツ インコーポレイテッド Ferroelectric capacitor multilayer etch cleaning
JP5104850B2 (en) * 2007-02-28 2012-12-19 富士通セミコンダクター株式会社 Manufacturing method of semiconductor device
JP2016037625A (en) * 2014-08-06 2016-03-22 キヤノン株式会社 Etching method and method of manufacturing liquid discharge head substrate

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4671729B2 (en) * 2005-03-28 2011-04-20 富士通セミコンダクター株式会社 Semiconductor device and manufacturing method thereof
KR100725451B1 (en) * 2005-06-07 2007-06-07 삼성전자주식회사 Method of manufacturing a ferroelectric capacitor and Method of manufacturing a semiconductor device using the same
US20100213170A1 (en) * 2007-06-22 2010-08-26 Ulvac, Inc. Etching method and etching apparatus
US7985603B2 (en) * 2008-02-04 2011-07-26 Texas Instruments Incorporated Ferroelectric capacitor manufacturing process
JP4845937B2 (en) * 2008-07-24 2011-12-28 株式会社東芝 Spin MOSFET and reconfigurable logic circuit using the spin MOSFET
US20100041232A1 (en) 2008-08-12 2010-02-18 Summerfelt Scott R Adjustable dummy fill
US7811882B2 (en) * 2009-01-13 2010-10-12 Texas Instruments Incorporated Hardmask manufacture in ferroelectric capacitors
US11183503B2 (en) * 2019-07-31 2021-11-23 Taiwan Semiconductor Manufacturing Company, Ltd. Memory cell having top and bottom electrodes defining recesses

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1098162A (en) * 1996-09-20 1998-04-14 Hitachi Ltd Manufacture of semiconductor integrated circuit device
US6143191A (en) 1997-11-10 2000-11-07 Advanced Technology Materials, Inc. Method for etch fabrication of iridium-based electrode structures
JP2000133633A (en) * 1998-09-09 2000-05-12 Texas Instr Inc <Ti> Etching of material using hard mask and plasma activating etchant
US6635528B2 (en) 1999-12-22 2003-10-21 Texas Instruments Incorporated Method of planarizing a conductive plug situated under a ferroelectric capacitor
US6492222B1 (en) * 1999-12-22 2002-12-10 Texas Instruments Incorporated Method of dry etching PZT capacitor stack to form high-density ferroelectric memory devices
US6500678B1 (en) * 2001-12-21 2002-12-31 Texas Instruments Incorporated Methods of preventing reduction of IrOx during PZT formation by metalorganic chemical vapor deposition or other processing
US20030143853A1 (en) * 2002-01-31 2003-07-31 Celii Francis G. FeRAM capacitor stack etch
US20030176073A1 (en) * 2002-03-12 2003-09-18 Chentsau Ying Plasma etching of Ir and PZT using a hard mask and C12/N2/O2 and C12/CHF3/O2 chemistry

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006080408A (en) * 2004-09-13 2006-03-23 Oki Electric Ind Co Ltd Manufacturing method of semiconductor device
JP4551725B2 (en) * 2004-09-13 2010-09-29 Okiセミコンダクタ株式会社 Manufacturing method of semiconductor device
JP4838811B2 (en) * 2004-12-17 2011-12-14 テキサス インスツルメンツ インコーポレイテッド Ferroelectric capacitor multilayer etch cleaning
JP2007227752A (en) * 2006-02-24 2007-09-06 Seiko Epson Corp Capacitor and manufacturing method thereof
JP4596167B2 (en) * 2006-02-24 2010-12-08 セイコーエプソン株式会社 Capacitor manufacturing method
JP2007242929A (en) * 2006-03-09 2007-09-20 Seiko Epson Corp Method of manufacturing ferroelectric memory device
JP5104850B2 (en) * 2007-02-28 2012-12-19 富士通セミコンダクター株式会社 Manufacturing method of semiconductor device
JP2008226995A (en) * 2007-03-09 2008-09-25 Fujitsu Ltd Semiconductor device and manufacturing method thereof
JP2016037625A (en) * 2014-08-06 2016-03-22 キヤノン株式会社 Etching method and method of manufacturing liquid discharge head substrate

Also Published As

Publication number Publication date
US7250349B2 (en) 2007-07-31
US20040175954A1 (en) 2004-09-09
US20070221974A1 (en) 2007-09-27
EP1455385A1 (en) 2004-09-08
EP1455385B1 (en) 2019-06-12

Similar Documents

Publication Publication Date Title
US20070221974A1 (en) Method for Forming Ferroelectric Memory Capacitor
US6777305B2 (en) Method for fabricating semiconductor device
US6326218B1 (en) Semiconductor integrated circuit and its manufacturing method
US6432835B1 (en) Process for fabricating an integrated circuit device having a capacitor with an electrode formed at a high aspect ratio
JP2003258201A (en) Method for manufacturing semiconductor device
US20090258469A1 (en) Method of manufacturing semiconductor device
JP2007081013A (en) Semiconductor device and manufacturing method therefor
JP3166746B2 (en) Capacitor and method of manufacturing the same
KR100753122B1 (en) Method for fabricating capacitor in semiconductor device
JP2001036024A (en) Capacitor and manufacture thereof
US6949431B2 (en) Method for fabricating cylinder type capacitor
JP2006191053A (en) Process for fabricating semiconductor memory
JP2006148052A (en) Method for forming storage electrode of semiconductor element
US7015049B2 (en) Fence-free etching of iridium barrier having a steep taper angle
KR20030065280A (en) Semiconductor device and method of manufacturing the same
JP2008053264A (en) Semiconductor device and its manufacturing method
TWI278035B (en) Method for fabricating semiconductor device
KR100643568B1 (en) Method for fabrication of deep contact hole in semiconductor device
KR100762869B1 (en) A method for fabricating capacitor
KR20000003226A (en) Method of fabricating ferroelectric capacitor
KR100875647B1 (en) Capacitor Formation Method of Semiconductor Device
JP2008198713A (en) Manufacturing method for semiconductor device
KR100801306B1 (en) Method for fabricating capacitor in semiconductor device
KR100337926B1 (en) Method of forming storage electrode of semiconductor device
KR100761351B1 (en) A forming method of capacitor bottom electrode using electroplating

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070305

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090820

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090825

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20100205