JP2004178797A - パルス幅制御回路 - Google Patents
パルス幅制御回路 Download PDFInfo
- Publication number
- JP2004178797A JP2004178797A JP2004014676A JP2004014676A JP2004178797A JP 2004178797 A JP2004178797 A JP 2004178797A JP 2004014676 A JP2004014676 A JP 2004014676A JP 2004014676 A JP2004014676 A JP 2004014676A JP 2004178797 A JP2004178797 A JP 2004178797A
- Authority
- JP
- Japan
- Prior art keywords
- delay
- signal
- circuit
- output
- pulse width
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Signal Processing For Digital Recording And Reproducing (AREA)
- Pulse Circuits (AREA)
Abstract
【解決手段】 第1及び第2の遅延回路10,30毎に、各遅延素子段の出力信号のいずれかを選択して出力する第1及び第2のセレクタ11,31を接続し、遅延回路の入力信号とセレクタ11の遅延信号とを入力するANDゲート12を設け、ANDゲートの出力を遅延回路30の入力信号とする。遅延回路10の前段には、EFM信号をEFMCKに従って1T遅延させるD−FF21と、その出力信号とEFM信号とのORゲート出力もしくは1T遅延EFM信号のいずれかを、パルス幅の短縮/伸張を示す情報に応じて選択する選択回路23を接続する。また、各遅延回路を、ディレイライン2とPLL回路3で構成し、ディスク記録装置に適用する際は、メディア種別及び回転速度に応じてセレクタの選択を行う。
【選択図】 図1
Description
2 ディレイライン
3 PLL回路
4 VCO
5 プログラマブルデバイダ
6 リファレンスデバイダ
7 位相比較器
8 ローパスフィルタ
12 ANDゲート
20、11、31 セレクタ
21、24 D−FF
22,32 ORゲート
23 選択回路
40 遅延セル
50 ディスク
51 EFMエンコーダ
52 パルス幅制御回路
54 ディスク記録制御回路
55 レーザー装置
101、102 インバータ
105、106、107、108 電流制御用トランジスタ
110 第1制御端子
111 第2制御端子
500 演算回路
Claims (1)
- 入力信号を基準クロックに従って所定期間遅延させるロジック回路と、
該ロジック回路の出力信号と前記入力信号との論理演算出力信号を一端に入力し、他端に前記入力信号を入力し、パルス幅の短縮/伸張を示す情報に応じていずれか一方を選択する選択回路と、
遅延素子を複数段接続して入力信号を遅延させる第1及び第2の遅延回路と、
第1及び第2の遅延回路毎に各遅延素子段の出力信号のいずれかを選択して遅延信号として出力する第1及び第2のセレクタと、
前記第1の遅延回路の入力信号と第1のセレクタの遅延信号との論理演算を行う論理回路とを有し、前記選択回路で選択された信号を前記第1の遅延回路の入力信号とし、且つ前記論理回路の出力信号を第2の遅延回路の入力信号とするか、もしくは前記選択回路で選択された信号を前記第2の遅延回路の入力信号とし、且つ前記第2のセレクタからの遅延信号を第1の遅延回路の入力信号とするパルス幅制御回路であって、
前記遅延回路は、
遅延素子を複数段リング状に接続して構成され、各段の遅延量が入力される制御電圧により制御されるVCOと、該VCOの出力信号もしくはその分周信号と基準信号もしくはその分周信号とを入力し両信号の位相を比較する位相比較器と、該位相比較器で検出された位相差に応じた前記制御電圧を発生するローパスフィルタと、前記VCOの遅延素子と同一構成の遅延素子を複数段接続して構成され、入力信号を遅延させて出力すると共に各段の遅延量が前記制御電圧により制御されるディレイラインと、を備え、
前記位相比較器に入力される前記VCOの出力信号もしくはその分周信号及び前記基準信号もしくはその分周信号の周波数を可変とすることを特徴とするパルス幅制御回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004014676A JP3843104B2 (ja) | 2004-01-22 | 2004-01-22 | パルス幅制御回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004014676A JP3843104B2 (ja) | 2004-01-22 | 2004-01-22 | パルス幅制御回路 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP07879098A Division JP3547984B2 (ja) | 1998-03-26 | 1998-03-26 | パルス幅制御回路及びディスク記録制御回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2004178797A true JP2004178797A (ja) | 2004-06-24 |
JP3843104B2 JP3843104B2 (ja) | 2006-11-08 |
Family
ID=32709435
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004014676A Expired - Lifetime JP3843104B2 (ja) | 2004-01-22 | 2004-01-22 | パルス幅制御回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3843104B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7715290B2 (en) | 2005-09-07 | 2010-05-11 | Samsung Electronics Co., Ltd. | Method for correcting write strategy data of an optical disc and optical disc drive using the same |
CN114826241A (zh) * | 2021-01-20 | 2022-07-29 | 长鑫存储技术有限公司 | 信号宽度修复电路、方法及电子设备 |
-
2004
- 2004-01-22 JP JP2004014676A patent/JP3843104B2/ja not_active Expired - Lifetime
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7715290B2 (en) | 2005-09-07 | 2010-05-11 | Samsung Electronics Co., Ltd. | Method for correcting write strategy data of an optical disc and optical disc drive using the same |
CN114826241A (zh) * | 2021-01-20 | 2022-07-29 | 长鑫存储技术有限公司 | 信号宽度修复电路、方法及电子设备 |
Also Published As
Publication number | Publication date |
---|---|
JP3843104B2 (ja) | 2006-11-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5636254A (en) | Signal processing delay circuit | |
US5216302A (en) | Reference delay generator and electronic device using the same | |
KR100318973B1 (ko) | 반도체 장치 | |
US5119045A (en) | Pulse width modulation circuit | |
CN106936421B (zh) | 半导体装置 | |
US6333652B1 (en) | Delay circuit | |
US7457191B2 (en) | Apparatus and method of generating output enable signal for semiconductor memory apparatus | |
JP4435723B2 (ja) | 位相同期回路およびそれを用いた半導体集積回路装置 | |
US5990715A (en) | Semiconductor integrated circuit using a synchronized control signal | |
KR100385405B1 (ko) | 펄스 폭 제어 회로 | |
JP2008017470A (ja) | 遅延同期ループ及びこれを備えた半導体メモリ装置 | |
US7471128B2 (en) | Delay signal generator and recording pulse generator | |
JP3338363B2 (ja) | パルス遅延回路及びパルス制御回路 | |
JP3547984B2 (ja) | パルス幅制御回路及びディスク記録制御回路 | |
JP2004139678A (ja) | イベントのタイミング調整方法および装置 | |
JP3547983B2 (ja) | パルス幅制御回路及びディスク記録制御回路 | |
US7170331B2 (en) | Delay circuit | |
KR102700907B1 (ko) | 다위상 신호의 위상을 조절하는 반도체 장치 | |
JP3843104B2 (ja) | パルス幅制御回路 | |
US7049874B2 (en) | Digital delaying device | |
JP3843103B2 (ja) | パルス幅制御回路 | |
JP2014033414A (ja) | 半導体装置 | |
JP2005136798A (ja) | クロック生成システム及び半導体集積回路 | |
JP3778554B2 (ja) | 記録パルス発生装置 | |
JP2016123111A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050304 |
|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20051227 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20060808 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20060811 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100818 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100818 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110818 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120818 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120818 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130818 Year of fee payment: 7 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |