JP2003223133A - Driving method of plasma display panel - Google Patents
Driving method of plasma display panelInfo
- Publication number
- JP2003223133A JP2003223133A JP2002356620A JP2002356620A JP2003223133A JP 2003223133 A JP2003223133 A JP 2003223133A JP 2002356620 A JP2002356620 A JP 2002356620A JP 2002356620 A JP2002356620 A JP 2002356620A JP 2003223133 A JP2003223133 A JP 2003223133A
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- discharge
- pulse
- electrodes
- period
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of Gas Discharge Display Tubes (AREA)
- Transforming Electric Information Into Light Information (AREA)
Abstract
Description
【0001】[0001]
【産業上の利用分野】本発明は、プラズマディスプレイ
パネル(Plasma Display Panel:PDP)の駆動方法に
関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a driving method for a plasma display panel (PDP).
【0002】PDPは、自己発光型の表示装置であるた
め視認性が良く、薄型で大画面表示が可能であることか
ら、CRTに代わる次世代の表示装置として注目されて
いる。特に面放電AC型PDPは、大画面化が可能なこ
とから、高品位デジタル放送に対応した表示装置として
の期待が高まっており、CRTを凌ぐ高画質化が要求さ
れている。The PDP, which is a self-luminous display device, has good visibility, is thin, and is capable of large-screen display, and is therefore attracting attention as a next-generation display device replacing the CRT. In particular, the surface discharge AC type PDP is expected to be used as a display device compatible with high-definition digital broadcasting because it can have a large screen, and a high image quality surpassing that of a CRT is required.
【0003】高画質化には、高精細化、高階調化、高輝
度化、高コントラスト化等がある。高精細化は画素ピッ
チを細かくすることにより達成され、高階調化はフレー
ム内のサブフィールド数を増加させることにより達成さ
れる。また高輝度化は、一定の電力から得られる可視光
の量を多くすることや、維持放電の回数を多くすること
により達成される。さらに高コントラスト化は、表示パ
ネル表面の外来光の反射率を低減することや、表示発光
に寄与しない黒表示時の発光を低減することにより達成
される。Higher image quality includes higher definition, higher gradation, higher brightness, and higher contrast. Higher resolution is achieved by making the pixel pitch finer, and higher gradation is achieved by increasing the number of subfields in the frame. Higher brightness can be achieved by increasing the amount of visible light obtained from a constant power and increasing the number of sustain discharges. Further, the high contrast is achieved by reducing the reflectance of external light on the surface of the display panel and reducing the light emission during black display that does not contribute to the display light emission.
【0004】[0004]
【従来の技術】図10は面放電型PDPの概略構成図で
あり、本出願人が既に出願した、全ての維持放電電極間
で表示を行う方式のPDPの構成を示すものである。
(特開平9−160525号公報)PDP1は、一方の
基板上に平行に配置された維持放電電極X1〜X3,Y
1〜Y3と、他方の基板上に形成され、維持放電電極に
交差するように形成されたアドレス電極A1〜A4と、
アドレス電極と平行に配置され、放電空間を仕切るため
の隔壁2により形成されている。互いに隣接する維持放
電電極とそれに交差するアドレス電極とで規定される領
域にはそれぞれ放電セルが形成され、可視光を得るため
の螢光体が設けられる。また両基板間には、放電を起こ
すためのガスが封入される。なお本図では、簡単のた
め、維持放電電極を3本ずつ、アドレス電極を4本とし
ている。2. Description of the Related Art FIG. 10 is a schematic configuration diagram of a surface discharge type PDP, which shows a configuration of a PDP of a system for which display is performed between all sustain discharge electrodes, which the applicant of the present invention has already filed.
(Japanese Patent Laid-Open No. 9-160525) PDP 1 includes sustain discharge electrodes X1 to X3 and Y arranged in parallel on one substrate.
1 to Y3, and address electrodes A1 to A4 formed on the other substrate so as to intersect the sustain discharge electrodes,
The barrier ribs 2 are arranged in parallel with the address electrodes and partition the discharge space. Discharge cells are formed in respective regions defined by the sustain discharge electrodes adjacent to each other and the address electrodes intersecting with the sustain discharge electrodes, and fluorescent bodies for obtaining visible light are provided. In addition, a gas for causing a discharge is sealed between both substrates. In this figure, for the sake of simplicity, three sustain discharge electrodes are provided and three address electrodes are provided.
【0005】この構成のPDPは、各々の維持放電電極
がその両側の維持放電電極との間でそれぞれ維持放電を
行うことができるため、全ての電極の隙間(L1〜L
5)が全て表示ラインとなる。例えばX1電極とY1電
極は表示ラインL1を形成し、Y1電極とX2電極は表
示ラインL2を形成するわけである。In the PDP having this structure, since each sustain discharge electrode can perform sustain discharge between the sustain discharge electrodes on both sides thereof, the gaps (L1 to L) between all electrodes are formed.
All of 5) are display lines. For example, the X1 electrode and the Y1 electrode form the display line L1, and the Y1 electrode and the X2 electrode form the display line L2.
【0006】図11は、図10のPDPのアドレス電極
に沿った断面図であり、3は前面基板、4は背面基板、
D1〜D3はそれぞれ電極間での放電を示している。具
体的には、Y1電極とX1電極との間に電圧を加えるこ
とで、放電D1を起こすことができる。また、Y1電極
とX2電極との間に電圧を加えることで放電D2を起こ
すことができ、同じくX2電極とY2電極とでは放電D
3を起こすことができる。このように1本の電極をその
両側の表示に活用することで、電極数の削減による高精
細化および、それらの電極の駆動回路の削減が可能であ
る。FIG. 11 is a sectional view taken along the address electrodes of the PDP of FIG. 10, where 3 is a front substrate, 4 is a rear substrate,
D1 to D3 respectively indicate discharge between the electrodes. Specifically, the discharge D1 can be generated by applying a voltage between the Y1 electrode and the X1 electrode. Further, a discharge D2 can be generated by applying a voltage between the Y1 electrode and the X2 electrode, and similarly, a discharge D2 can be generated between the X2 electrode and the Y2 electrode.
Can raise 3. In this way, by utilizing one electrode for the display on both sides of the electrode, it is possible to reduce the number of electrodes to achieve high definition and reduce the drive circuits for those electrodes.
【0007】図12は、図10のPDPにおけるフレー
ムの構成を示す図である。1フレームは、第1フィール
ドおよび第2フィールドの2つのフィールドにより構成
される。第1フィールドでは奇数番目の表示ライン(L
1、L3、L5)において表示を行うものであり、第2
フィールドでは偶数行の表示ライン(L2、L4)にお
いて表示を行うことで、1画面の表示を構成している。
また各フィールドは所定の輝度比を有する複数のサブフ
ィールドによって構成されており、それらのサブフィー
ルドを表示データに応じて選択的に発光させることで、
画素ごとの輝度の違いである階調を表現している。そし
て各サブフィールドは、直前のサブフィールドでの表示
状態によりそれぞれ異なっているセルの状態を均一にす
るためのリセット期間、新たな表示データを書き込むた
めのアドレス期間、書き込まれた表示データに基づき維
持放電による発光表示を行う維持放電期間により構成さ
れる。FIG. 12 is a diagram showing the structure of a frame in the PDP of FIG. One frame is composed of two fields, a first field and a second field. In the first field, odd display lines (L
1, L3, L5), and the second
In the field, display is performed on the even-numbered display lines (L2, L4) to configure one-screen display.
Further, each field is composed of a plurality of subfields having a predetermined luminance ratio, and by selectively emitting light in these subfields according to display data,
The gradation, which is the difference in brightness for each pixel, is expressed. Then, each subfield is maintained based on the reset period for equalizing the cell states which are different depending on the display state in the immediately preceding subfield, the address period for writing new display data, and the written display data. It is composed of a sustain discharge period in which light emission display is performed by discharge.
【0008】図13は、図10のPDPにおける従来の
駆動方法を示す波形図であり、第1フィールド内の任意
のサブフィールドを示している。FIG. 13 is a waveform diagram showing a conventional driving method in the PDP shown in FIG. 10, showing an arbitrary subfield in the first field.
【0009】リセット期間においては、全てのX電極に
放電開始電圧を越える電圧Vwからなるリセットパルス
が印加され、隣接するY電極との間で放電が開始され
る。この結果、全表示ライン(L1〜L5)にて第1の
放電(リセット放電)が行なわれることになり、放電セ
ル内には正イオンや電子による壁電荷が形成される。次
に上記リセットパルスを取り去って各電極を同電位に保
持すると、電極上に形成された壁電荷自身による電位差
で再度第2の放電(自己消去放電)が発生する。この時
には各電極を同電位としてあるため、放電によって形成
された正イオンや電子は放電空間内で再結合し、壁電荷
が消滅する。この放電より、全表示セルにおける壁電荷
量をほぼ均一にすることができる。(壁電荷分布の均一
化)次にアドレス期間においては、Y1電極から順次電
圧−Vyからなる走査パルスが印加される。同時にアド
レス電極に表示データに応じて電圧Vaからなるアドレ
スパルスが印加されてアドレス放電が開始される。その
際、第1フィールドにおいてY1電極に対して表示を行
う電極対であるX1電極には、電圧Vxからなるパルス
が補助的に印加されており、アドレス電極とY1電極間
で発生した放電は、X1電極とY1電極間に移行する。
これにより、維持放電の開始に必要な壁電荷がX1電極
およびY1電極近傍に形成される。一方表示を行なわな
いラインを形成する電極対であるX2電極の電圧は0V
に維持されており、X2電極側で放電が生じることを防
止している。同様にして、まず奇数番目のY電極につい
て順次アドレス放電が行われる。In the reset period, a reset pulse having a voltage Vw exceeding the discharge start voltage is applied to all X electrodes, and discharge is started between the adjacent Y electrodes. As a result, the first discharge (reset discharge) is performed on all the display lines (L1 to L5), and wall charges due to positive ions and electrons are formed in the discharge cells. Next, when the reset pulse is removed and each electrode is held at the same potential, the second discharge (self-erasing discharge) is generated again due to the potential difference due to the wall charges themselves formed on the electrodes. At this time, since the electrodes have the same potential, positive ions and electrons formed by the discharge are recombined in the discharge space, and the wall charges disappear. By this discharge, the wall charge amount in all display cells can be made substantially uniform. (Uniformization of wall charge distribution) Next, in the address period, scan pulses of the voltage -Vy are sequentially applied from the Y1 electrode. At the same time, an address pulse having a voltage Va is applied to the address electrodes according to the display data to start the address discharge. At that time, a pulse composed of the voltage Vx is supplementarily applied to the X1 electrode, which is an electrode pair for displaying the Y1 electrode in the first field, and the discharge generated between the address electrode and the Y1 electrode is It moves between the X1 electrode and the Y1 electrode.
As a result, wall charges required to start the sustain discharge are formed near the X1 electrode and the Y1 electrode. On the other hand, the voltage of the X2 electrode, which is a pair of electrodes forming a line not displaying, is 0V.
Is maintained to prevent discharge from occurring on the X2 electrode side. Similarly, first, address discharge is sequentially performed on the odd-numbered Y electrodes.
【0010】奇数番目のY電極によるアドレス放電が終
了した後、Y2電極に走査パルスが印加される。この際
Y2電極に対して表示を行う電極対であるX2電極に
は、同様に電圧Vxからなるパルスが印加され、図示し
ないX3電極はX1電極と同様に0Vに維持される。同
様にして、偶数番目のY電極について順次アドレス放電
が行われ、全画面の奇数表示行でのアドレス放電が行な
われる。After the address discharge by the odd-numbered Y electrodes is completed, a scanning pulse is applied to the Y2 electrode. At this time, a pulse having a voltage Vx is similarly applied to the X2 electrode, which is an electrode pair for performing display on the Y2 electrode, and the X3 electrode (not shown) is maintained at 0 V like the X1 electrode. Similarly, address discharge is sequentially performed on even-numbered Y electrodes, and address discharge is performed on odd display rows of the entire screen.
【0011】次に維持放電期間に入り、X電極とY電極
に交互に電圧Vsからなる維持パルスが印加される。こ
の時表示を行なわないラインの電極対間の電位差が0V
となるように維持パルスの位相を設定することで、非表
示ラインで放電が生じることを防止している。例えば、
第1フィールドで表示を行うX1電極とY1電極の対に
はそれぞれ位相が異なった維持パルスが印加されるが、
非表示ラインの電極対であるY1電極とX2電極間では
上記維持パルスは同位相となる。このように1サブフィ
ールドでの表示が行なわれる。Next, in the sustain discharge period, sustain pulses of the voltage Vs are alternately applied to the X electrodes and the Y electrodes. At this time, the potential difference between the electrode pair of the line not displaying is 0V
By setting the phase of the sustain pulse so that, the discharge is prevented from occurring in the non-display line. For example,
Sustain pulses having different phases are applied to the pair of the X1 electrode and the Y1 electrode for displaying in the first field.
The sustain pulse has the same phase between the Y1 electrode and the X2 electrode which are the electrode pair of the non-display line. In this way, the display in one subfield is performed.
【0012】なお図13において、Vsは維持放電を行
うために必要な電圧であり、通常170V程度に設定さ
れる。また、Vwは放電開始電圧を越える電圧として3
50V程度に、走査パルスである−Vyは−150V程
度に、アドレスパルスVaは60V程度に設定される。
なおVaとVyの絶対値の合計は、アドレス電極とY電
極間の放電開始電圧以上となるように設定される。また
Vxは50V程度であり、アドレス電極とY電極間の放
電がX電極側に移行し十分な壁電荷を形成できる値に設
定されている。In FIG. 13, Vs is a voltage required for sustaining discharge and is normally set to about 170V. Vw is 3 as a voltage exceeding the discharge start voltage.
The scanning pulse −Vy is set to about −150V, and the address pulse Va is set to about 60V.
The total of the absolute values of Va and Vy is set to be equal to or higher than the discharge start voltage between the address electrode and the Y electrode. Further, Vx is about 50 V, which is set to a value at which the discharge between the address electrode and the Y electrode can move to the X electrode side to form sufficient wall charge.
【0013】[0013]
【発明が解決しようとする課題】しかしながら従来の駆
動方法では、リセット放電を実施するために、放電セル
における放電開始電圧を越える十分な電圧パルスVwを
印加しており、強い放電が生じていた。この放電に伴っ
て発生する発光は、本来の映像表示には無関係な背景発
光であり、結果としてコントラストの低下につながって
いた。However, in the conventional driving method, in order to perform the reset discharge, the sufficient voltage pulse Vw exceeding the discharge start voltage in the discharge cell is applied, and the strong discharge occurs. The light emission that accompanies this discharge is background light emission that is irrelevant to the original image display, resulting in a reduction in contrast.
【0014】また、特に前述の、全ての維持放電電極間
を表示ラインとして用いる駆動方式の場合、リセット放
電が全ての放電セルにおいて安定に生じない可能性があ
ることが明らかになった。すなわち、全X電極に印加さ
れるリセットパルスにより全表示ラインにおいて放電を
起こすわけであるが、各放電セルの放電開始時間のばら
つきにより、一部のセルで放電が生じない可能性が存在
するのである。Further, it has been revealed that reset discharge may not be stably generated in all discharge cells, particularly in the case of the above-mentioned driving method in which all the sustain discharge electrodes are used as display lines. That is, although the discharge pulse is applied to all the display lines by the reset pulse applied to all the X electrodes, there is a possibility that the discharge is not generated in some cells due to the variation in the discharge start time of each discharge cell. is there.
【0015】図11においてX2電極に着目した場合、
X2電極とY1電極間の放電D2が先に生じたと仮定す
る。そして放電により発生した電荷が電極近傍に蓄積し
始めると、壁電荷による逆バイアスがかかり放電空間に
対する実効電圧が低下する。具体的には、X2電極側に
電子による壁電荷が形成され、電極に印加されているV
w電圧の放電空間に対する実効電圧を低下させる。この
実効電圧の低下がX2電極とY2電極間の放電開始より
先行した場合、X2電極とY2電極間の放電が行われな
いままリセット期間が終了する可能性がある。リセット
放電が一部の放電セルで実施されなければ、セルの状態
の均一化が図られず、当該放電セルにおけるアドレス放
電を安定に起こすことができず誤表示となる。Focusing on the X2 electrode in FIG. 11,
It is assumed that the discharge D2 between the X2 electrode and the Y1 electrode has occurred first. Then, when the charges generated by the discharge start to accumulate near the electrodes, a reverse bias is applied by the wall charges, and the effective voltage for the discharge space decreases. Specifically, wall charges due to electrons are formed on the X2 electrode side, and V applied to the electrode is
The effective voltage of the w voltage with respect to the discharge space is reduced. If the decrease in the effective voltage precedes the start of the discharge between the X2 electrode and the Y2 electrode, the reset period may end without the discharge between the X2 electrode and the Y2 electrode being performed. If the reset discharge is not performed in some of the discharge cells, the cell states cannot be made uniform, and the address discharge in the discharge cells cannot be stably generated, resulting in an erroneous display.
【0016】仮にリセット放電が全てのセルで起こせた
場合でも、それに続く自己消去放電が安定に生じない可
能性がある。すなわち自己消去放電は、リセット放電に
よって形成された壁電荷自身の電位差によって引き起こ
されるため、リセット放電よりも小規模になることが多
い。このため個々の放電セルの特性ばらつきによって
は、自己消去放電が起こらずにリセット放電によって形
成された壁電荷がそのまま残留してしまう。或いはリセ
ット放電の終了時点で十分な壁電荷が形成されておらず
に、自己消去放電が生じない可能性もある。その結果、
消去放電が実施されなかった放電セルにおいては、続く
アドレス放電が正常に行なわれずに誤表示の原因とな
る。Even if the reset discharge can be generated in all cells, there is a possibility that the subsequent self-erase discharge is not stably generated. That is, the self-erase discharge is caused by the potential difference between the wall charges themselves formed by the reset discharge, and thus is often smaller than the reset discharge. For this reason, the wall charges formed by the reset discharge remain as they are without the self-erasing discharge occurring depending on the characteristic variations of the individual discharge cells. Alternatively, self-erase discharge may not occur because sufficient wall charges are not formed at the end of the reset discharge. as a result,
In the discharge cells where the erase discharge has not been performed, the subsequent address discharge is not normally performed, which causes an erroneous display.
【0017】これらの問題を解決する方法として、リセ
ットパルスの電圧を上げ、全セルにおいてより確実に放
電を起こすことが考えられる。しかしながら、放電電圧
の更なる上昇は前述の背景発光をますます増大させ、コ
ントラストを悪化させてしまう。As a method of solving these problems, it can be considered to raise the voltage of the reset pulse to more surely cause the discharge in all the cells. However, the further increase of the discharge voltage further increases the background light emission described above and deteriorates the contrast.
【0018】更に、上記した原因により放電セルに壁電
荷が残留したままアドレス期間に移行すると、別の問題
も生じる。前述したようにアドレス期間では、表示ライ
ンを構成するX電極に電圧Vxを印加すると共に、非表
示ラインを構成するX電極は0Vを保持することでアド
レス放電を発生を防いでいる。しかしながら不要な壁電
荷が残留していると、非表示ラインにおいても放電が生
じる可能性がある。Furthermore, if the wall charge remains in the discharge cells and the address period is started due to the above reasons, another problem will occur. As described above, in the address period, the voltage Vx is applied to the X electrodes forming the display lines, and the X electrodes forming the non-display lines are held at 0 V, thereby preventing the occurrence of address discharge. However, if unnecessary wall charges remain, discharge may occur even in non-display lines.
【0019】例えば図11において、Y1電極に電圧−
Vyからなる走査パルスが印加され、アドレス電極に電
圧Vaからなるアドレスパルスが印加されてアドレス放
電が行なわれる。その時、X1電極には電圧Vxが印加
されているためY1電極とX1電極間の放電に移行し、
放電D1が行なわれる。この時Y1電極に隣接するX2
電極は0Vの電圧に保持されており、本来であれば放電
D2の発生は回避できるはずである。しかしながらリセ
ット放電の不確実さによる残留電荷の偏りにより、放電
D2が発生してしまう場合がある。その結果、X2電極
上に負極性の壁電荷が蓄積され、次に行うアドレス放電
D3が影響を受けてしまうのである。なお、この非表示
電極による誤放電は、放電セルごとの放電開始電圧のば
らつき等によっても生じる可能性がある。For example, in FIG. 11, a voltage is applied to the Y1 electrode.
A scan pulse composed of Vy is applied, and an address pulse composed of voltage Va is applied to the address electrode to perform address discharge. At that time, since the voltage Vx is applied to the X1 electrode, the discharge is transferred between the Y1 electrode and the X1 electrode,
Discharge D1 is performed. At this time, X2 adjacent to the Y1 electrode
Since the electrodes are held at a voltage of 0 V, the generation of the discharge D2 should be able to be avoided. However, the discharge D2 may occur due to the bias of the residual charge due to the uncertainty of the reset discharge. As a result, negative wall charges are accumulated on the X2 electrode, and the address discharge D3 to be performed next is affected. The erroneous discharge due to the non-display electrode may occur due to variations in the discharge starting voltage among the discharge cells.
【0020】また、各サブフィールドでの維持放電は、
維持放電電圧Vsやセル構造などにより放電が広がる場
合がある。図6を参照すれば、電極X1−Y1間及び電
極X2−Y2間にて維持放電を行なった場合、電極Y1
−X2間にもある程度の壁電荷が蓄積される。これら
は、各サブフィールドのリセット期間において消去され
るが、その中の一部特にアドレス電極側に形成された壁
電荷が消去されずにそのまま残留する場合がある。この
壁電荷は、上記電極X1−Y1間及び電極X2−Y2間
にて表示を行うフィールドでは影響を及ぼさないが、電
極Y1−X2間において表示を行う次のフィールドにお
いてアドレス放電を不安定にさせる原因となる。The sustain discharge in each subfield is
The discharge may spread depending on the sustain discharge voltage Vs and the cell structure. Referring to FIG. 6, when sustain discharge is performed between the electrodes X1 and Y1 and between the electrodes X2 and Y2, the electrodes Y1 and
A certain amount of wall charge is also accumulated between −X2. These are erased during the reset period of each subfield, but a part of them, especially the wall charges formed on the address electrode side, may remain without being erased. This wall charge has no effect in the field for displaying between the electrodes X1 and Y1 and between the electrodes X2 and Y2, but makes the address discharge unstable in the next field for displaying between the electrodes Y1 and X2. Cause.
【0021】本発明は、リセット放電によるコントラス
トの低下を抑制する、或いはコントラストの低下を伴う
ことなく、リセット放電及び消去放電を確実に実施し、
安定なアドレス放電を実現し得るプラズマディスプレイ
パネルの駆動方法を提供することを目的とする。According to the present invention, the reset discharge and the erase discharge are surely performed without suppressing the deterioration of the contrast due to the reset discharge or without causing the deterioration of the contrast.
An object of the present invention is to provide a driving method of a plasma display panel capable of realizing stable address discharge.
【0022】[0022]
【課題を解決するための手段及びその作用】請求項1に
よるプラズマディスプレイパネルの駆動方法では、並行
する第1および第2の電極が互いに隣接して複数配置さ
れると共に、該第1および第2の電極に交差するように
第3の電極が複数配置されてなり、各電極の交差領域で
放電セルが規定され、リセット期間と、アドレス期間
と、維持放電期間とを有するプラズマディスプレイパネ
ルの駆動方法であって、前記リセット期間において、前
記第2の電極に時間の経過に伴って印加電圧値が増大す
る第1のパルスを印加すると共に前記第1の電極にパル
スを印加し、前記第1および第2の電極間で第1の放電
を発生させる工程と、次いで、前記第2の電極に時間の
経過に伴って印加電圧値が減少する第2のパルスを印加
し、前記第1および第2の電極間で第2の放電を発生さ
せる工程とを含むようにする。In the method of driving a plasma display panel according to claim 1, a plurality of parallel first and second electrodes are arranged adjacent to each other, and the first and second electrodes are arranged. A plurality of third electrodes are arranged so as to intersect with the electrodes, discharge cells are defined in the intersecting regions of the electrodes, and a plasma display panel driving method having a reset period, an address period, and a sustain discharge period In the reset period, a first pulse whose applied voltage value increases with time is applied to the second electrode, and a pulse is applied to the first electrode, Generating a first discharge between the second electrodes, and then applying a second pulse to the second electrodes, the applied voltage value of which decreases with time, To include a step of generating a second discharge between two electrodes.
【0023】請求項1に係わる本発明では、リセット放
電の際に微弱放電を実施できるため発光量も少なく、リ
セット放電を実施しているにも係わらず、コントラスト
の大きな低下がない。更にその後の消去放電も、自己消
去放電ではなく、時間の経過に伴って印加電圧値が変化
するパルスの印加により実施しているため、放電セルの
特性ばらつきや残留する壁電荷量に係わらず行うことが
できる。また放電が微弱であるため、発光量も少なく、
コントラストの大きな低下はない。According to the first aspect of the present invention, since the weak discharge can be carried out at the time of the reset discharge, the light emission amount is small, and the contrast is not significantly lowered despite the fact that the reset discharge is carried out. Further, the subsequent erasing discharge is not performed by self-erasing discharge, but is performed by applying a pulse whose applied voltage value changes with the passage of time. be able to. Also, since the discharge is weak, the amount of light emission is small,
There is no significant reduction in contrast.
【0024】これらの作用は、本願明細書にて主として
説明している、全ての電極間にて表示を行う方式に限ら
ず、一対の維持放電電極間にて1本の表示ラインを構成
する従来方式のPDPに適用した場合であっても得られ
るものである。These operations are not limited to the method of displaying mainly between all the electrodes, which is mainly described in the present specification, but one display line is formed between a pair of sustain discharge electrodes. It can be obtained even when applied to the PDP of the method.
【0025】請求項2によるプラズマディスプレイパネ
ルの駆動方法では、前記第2の電極に正極性の前記第1
のパルスを印加すると共に前記第1の電極に負極性の前
記パルスを印加し、次いで、前記第2の電極に負極性の
前記第2のパルスを印加すると共に前記第1の電極に正
極性のパルスを印加するようにする。According to a second aspect of the present invention, there is provided a method of driving a plasma display panel, wherein the second electrode has the positive first electrode
Pulse of negative polarity and the pulse of negative polarity to the first electrode, and then the second pulse of negative polarity to the second electrode and positive polarity to the first electrode. Apply a pulse.
【0026】請求項2に係わる本発明では、第1の放電
にて形成された壁電荷に重畳するように第2のパルスを
印加するため、壁電荷の電位を利用して確実な消去放電
が実施できる。また、第1の放電時に第1の電極に負極
性のパルスを印加することで、或いは第2の放電時に第
2の電極に負極性の第2のパルスを印加することで、そ
れぞれ、前サブフィールドの維持放電工程終了時にアド
レス電極上に残留する壁電荷を消去することができる。According to the second aspect of the present invention, since the second pulse is applied so as to be superposed on the wall charges formed by the first discharge, the potential of the wall charges is utilized to perform reliable erase discharge. Can be implemented. In addition, by applying a negative pulse to the first electrode during the first discharge or by applying a negative second pulse to the second electrode during the second discharge, respectively, The wall charges remaining on the address electrodes at the end of the field sustain discharge process can be erased.
【0027】請求項3によるプラズマディスプレイパネ
ルの駆動方法では、前記維持放電期間の終了から少なく
とも1μsを越える期間をおいた後に、前記第1の放電
に関わるパルスの印加を行うようにする。In the plasma display panel driving method according to the third aspect, the pulse related to the first discharge is applied after a period of at least 1 μs has elapsed from the end of the sustain discharge period.
【0028】請求項3に係わる本発明では、リセット放
電に先立って残留壁電荷を減少させることができる。In the present invention according to claim 3, the residual wall charges can be reduced prior to the reset discharge.
【0029】請求項4によるプラズマディスプレイパネ
ルの駆動方法では、前記第1の放電において、前記第2
の電極に印加する正極性の前記第1のパルスに先立っ
て、前記第1の電極への負極性の前記パルスを印加する
ようにする。In the method of driving the plasma display panel according to claim 4, in the first discharge, the second discharge is performed.
Prior to the first pulse having the positive polarity applied to the electrode, the pulse having the negative polarity is applied to the first electrode.
【0030】請求項4に係わる本発明では、アドレス電
極上に残留する壁電荷を消去すると共に、第1の放電が
強放電となることを防止することができる。According to the present invention of claim 4, the wall charges remaining on the address electrodes can be erased and the first discharge can be prevented from becoming a strong discharge.
【0031】請求項5によるプラズマディスプレイパネ
ルの駆動方法では、前記時間の経過に伴って印加電圧値
が変化する第1および第2のパルスを、単位時間あたり
の電圧変化量が変化する鈍りパルスとする。In the plasma display panel driving method according to a fifth aspect of the present invention, the first and second pulses whose applied voltage value changes with the passage of time are defined as dull pulses whose voltage change amount per unit time changes. To do.
【0032】請求項6によるプラズマディスプレイパネ
ルの駆動方法では、前記時間の経過に伴って印加電圧値
が変化する第1および第2のパルスを、単位時間あたり
の電圧変化量が一定である三角波とする。In the plasma display panel driving method according to a sixth aspect of the present invention, the first and second pulses whose applied voltage value changes with the passage of time are triangular waves having a constant voltage change amount per unit time. To do.
【0033】請求項5に係わる本発明では、放電セルの
状態により放電開始時期にばらつきが生じると、放電の
強さに違いが生じる可能性があるが、比較的簡単な回路
構成により実現することが可能である。According to the fifth aspect of the present invention, if the discharge start timing varies depending on the state of the discharge cell, the discharge intensity may vary, but it can be realized by a relatively simple circuit configuration. Is possible.
【0034】一方請求項6に係わる本発明では,回路構
成は多少複雑になるものの、全ての放電セルで確実に微
弱放電を実施することが可能である。On the other hand, in the present invention according to claim 6, although the circuit configuration is somewhat complicated, it is possible to surely perform weak discharge in all discharge cells.
【0035】請求項7によるプラズマディスプレイパネ
ルの駆動方法では、前記第1のパルスの印加により第一
の電位に到達した電極電位を、該第1のパルス印加前の
電極電位である第二の電位に降下させる前に、前記第2
のパルスを印加する。According to a seventh aspect of the present invention, there is provided a method of driving a plasma display panel, wherein the electrode potential which has reached the first potential by applying the first pulse is a second potential which is the electrode potential before the first pulse is applied. Before lowering to the second
Pulse is applied.
【0036】請求項8によるプラズマディスプレイパネ
ルの駆動方法では、前記第1のパルスの印加により前記
第一の電位に到達した電極電位を、前記第二の電位より
高電位である第三の電位まで降下させた後、前記第2の
パルスを印加する。In the plasma display panel driving method according to claim 8, the electrode potential which has reached the first potential by the application of the first pulse is increased to a third potential which is higher than the second potential. After lowering, the second pulse is applied.
【0037】請求項7に係わる本発明では、第2の放電
が強放電となることを防止することができる。In the present invention according to claim 7, it is possible to prevent the second discharge from becoming a strong discharge.
【0038】更に請求項8に係わる本発明では、第2の
放電に長時間を要することなく、第2の放電が強放電と
なることを防止することができる。Further, in the present invention according to claim 8, it is possible to prevent the second discharge from becoming a strong discharge without requiring a long time for the second discharge.
【0039】請求項9によるプラズマディスプレイパネ
ルの駆動方法では、並行する第1および第2の電極が互
いに隣接して複数配置されると共に、該第1および第2
の電極に交差するように第3の電極が複数配置されてな
り、リセット期間と、アドレス期間と、維持放電期間と
を有するプラズマディスプレイパネルの駆動方法であっ
て、前記リセット期間において、前記第2の電極に時間
の経過に伴って印加電圧値が増大する第1のパルスを印
加し、第1の放電を発生させる工程と、次いで、前記第
2の電極に時間の経過に伴って印加電圧値が減少する第
2のパルスを印加し、第2の放電を発生させる工程とを
含み、前記第2のパルスの印加により到達する電極電位
を、前記アドレス期間における該電極の選択電位より高
く、該電極の非選択電位より低くする。In the driving method of the plasma display panel according to the ninth aspect, a plurality of parallel first and second electrodes are arranged adjacent to each other, and the first and second electrodes are arranged.
A plurality of third electrodes are arranged so as to intersect with the electrodes of, and a driving method of a plasma display panel having a reset period, an address period, and a sustain discharge period, wherein the second period is set in the reset period. Applying a first pulse whose applied voltage value increases with time to the first electrode to generate a first discharge, and then applying a voltage value to the second electrode with time. Is applied to generate a second discharge, the electrode potential reached by the application of the second pulse is higher than the selection potential of the electrode in the address period, Lower than the non-selection potential of the electrodes.
【0040】請求項9に係わる本発明では、アドレス放
電に先立って、適度な量の壁電荷を残留させることがで
きる。In the present invention according to claim 9, an appropriate amount of wall charges can be left before the address discharge.
【0041】請求項10によるプラズマディスプレイパ
ネルの駆動方法では、並行する第1および第2の電極が
互いに隣接して複数配置されると共に、該第1および第
2の電極に交差するように第3の電極が複数配置されて
なり、リセット期間と、アドレス期間と、維持放電期間
とを有するプラズマディスプレイパネルの駆動方法であ
って、前記リセット期間において、前記第2の電極に時
間の経過に伴って印加電圧値が増大する第1のパルスを
印加し、第1の放電を発生させる工程と、次いで、前記
第2の電極に時間の経過に伴って印加電圧値が減少する
第2のパルスを印加し、第2の放電を発生させる工程と
を含み、前記第2のパルスの印加により到達する電極電
位を、前記アドレス期間における該電極の選択電位に等
しくする。In the plasma display panel driving method according to the tenth aspect of the present invention, a plurality of parallel first and second electrodes are arranged adjacent to each other, and the third electrode is arranged so as to intersect the first and second electrodes. A method of driving a plasma display panel, comprising: a plurality of electrodes, each having a reset period, an address period, and a sustain discharge period, wherein the second electrode is applied to the second electrode as time passes in the reset period. Applying a first pulse whose applied voltage value increases to generate a first discharge, and then applying a second pulse whose applied voltage value decreases to the second electrode over time. Then, a step of generating a second discharge is included, and the electrode potential reached by the application of the second pulse is made equal to the selection potential of the electrode in the address period.
【0042】請求項11によるプラズマディスプレイパ
ネルの駆動方法では、並行する第1および第2の電極が
互いに隣接して複数配置されると共に、該第1および第
2の電極に交差するように第3の電極が複数配置されて
なり、リセット期間と、アドレス期間と、維持放電期間
とを有するプラズマディスプレイパネルの駆動方法であ
って、前記リセット期間において、前記第2の電極に時
間の経過に伴って印加電圧値が増大する第1のパルスを
印加し、第1の放電を発生させる工程と、次いで、前記
第2の電極に時間の経過に伴って印加電圧値が減少する
第2のパルスを印加し、第2の放電を発生させる工程と
を含み、前記第2のパルスの印加により到達する電極電
位を、前記アドレス期間における該電極の選択電位より
低くする。In the driving method of the plasma display panel according to the eleventh aspect, a plurality of parallel first and second electrodes are arranged adjacent to each other, and a third electrode is arranged so as to intersect the first and second electrodes. A method of driving a plasma display panel, comprising: a plurality of electrodes, each having a reset period, an address period, and a sustain discharge period, wherein the second electrode is applied to the second electrode as time passes in the reset period. Applying a first pulse whose applied voltage value increases to generate a first discharge, and then applying a second pulse whose applied voltage value decreases to the second electrode over time. Then, a step of generating a second discharge is included, and the electrode potential reached by the application of the second pulse is made lower than the selection potential of the electrode in the address period.
【0043】[0043]
【実施例】図1は、本発明の第1実施例を示す波形図で
ある。図1は、奇数ラインの表示を行う第1フィールド
中の任意のサブフィールドにおけるアドレス電極、X1
電極、Y1電極、X2電極およびY2電極の波形を示し
ており、それぞれリセット期間,アドレス期間および維
持放電期間とから構成される。以下の説明ではX1電極
とX2電極をX電極、Y1電極とY2電極をY電極と呼
び、それらを全て維持放電電極と呼ぶこととする。1 is a waveform diagram showing a first embodiment of the present invention. FIG. 1 shows an address electrode X1 in an arbitrary subfield in the first field for displaying odd lines.
The waveforms of the electrodes, the Y1 electrode, the X2 electrode, and the Y2 electrode are shown, each of which includes a reset period, an address period, and a sustain discharge period. In the following description, the X1 electrode and the X2 electrode are referred to as the X electrode, the Y1 electrode and the Y2 electrode are referred to as the Y electrode, and they are all referred to as the sustain discharge electrodes.
【0044】リセット期間においては、アドレス電極を
0Vとした上で、維持放電電極に正極性と負極性のパル
スが印加される。すなわち、X電極に電圧−Vwxから
なるパルスが印加されると共に、Y電極には電圧Vwy
からなるパルスが印加される。この際Y電極に印加され
るパルスは、単位時間あたりの電圧変化量が変化しつつ
電圧Vwyに達する鈍りパルスである。これによってX
電極とY電極間には微弱な第1の放電が行なわれる。In the reset period, the address electrodes are set to 0 V and the positive and negative pulses are applied to the sustain discharge electrodes. That is, a pulse having a voltage −Vwx is applied to the X electrode, and a voltage Vwy is applied to the Y electrode.
Is applied. At this time, the pulse applied to the Y electrode is a dull pulse that reaches the voltage Vwy while changing the amount of voltage change per unit time. This makes X
A weak first discharge is generated between the electrode and the Y electrode.
【0045】印加電圧として従来のような矩形波Vwを
印加した場合、放電セルにおける放電開始電圧Vfとの
差Vw−Vfに応じた強い放電が生じ、過剰な壁電荷が
形成されて隣接する放電セルに影響を与えてしまう。し
かしながら鈍りパルスを用いることにより、印加電圧が
放電セルごとの放電開始電圧Vfを越えた時点で各放電
セルが放電を開始するため、生じる放電は微弱なものに
しかならず、形成される壁電荷の量も僅かなものとな
る。この結果、ある放電セルにおけるリセット放電が先
行したとしても、隣接する放電セルに影響を与えること
はない。また放電が微弱なため、背景発光も小さくな
る。When the rectangular wave Vw as in the prior art is applied as the applied voltage, a strong discharge is generated according to the difference Vw-Vf from the discharge start voltage Vf in the discharge cell, excessive wall charges are formed, and adjacent discharges are formed. It will affect the cell. However, the use of the blunt pulse causes each discharge cell to start discharge when the applied voltage exceeds the discharge start voltage Vf for each discharge cell, so that the generated discharge is only weak and the amount of wall charge formed. Will be a little. As a result, even if the reset discharge in a certain discharge cell precedes, it does not affect the adjacent discharge cells. Further, since the discharge is weak, the background light emission is also small.
【0046】続いてX電極に電圧Vexからなるパルス
が印加されると共に、Y電極には電圧−Veyからなる
パルスが印加される。この際Y電極に印加されるパルス
は、単位時間あたりの電圧変化量が変化しつつ電圧−V
eyに達する鈍りパルスである。これにより、第2の放
電が起こり、直前の放電によって形成された壁電荷が消
去される。Then, a pulse having a voltage Vex is applied to the X electrode, and a pulse having a voltage -Vey is applied to the Y electrode. At this time, the pulse applied to the Y electrode is voltage −V while the voltage change amount per unit time changes.
It is a dull pulse reaching ey. As a result, the second discharge occurs, and the wall charges formed by the immediately preceding discharge are erased.
【0047】従来のように自己消去放電を用いた場合、
形成されている壁電荷の量、或いは放電セルの特性によ
っては放電が生じない事態が生じたが、本発明ではVe
x+Veyの電圧印加により強制的に放電を生じさせて
いるため、消去放電は確実に実施される。更に印加パル
スが鈍り波形であるため、放電は微弱なものとなり、コ
ントラストを悪化させることもない。また、上記Vex
+Veyを放電開始電圧Vfよりやや低い程度の電圧に
設定することにより、前記第1の放電により生じた僅か
な壁電荷を重畳して消去放電が実施される。When self-erasing discharge is used as in the conventional case,
A situation in which no discharge occurs depending on the amount of wall charges formed or the characteristics of the discharge cell has occurred.
Since the discharge is forcibly caused by the voltage application of x + Vey, the erase discharge is surely performed. Further, since the applied pulse has a dull waveform, the discharge becomes weak and the contrast is not deteriorated. In addition, the above Vex
By setting + Vey to a voltage that is slightly lower than the discharge start voltage Vf, a small amount of wall charge generated by the first discharge is superposed and an erase discharge is performed.
【0048】なお、維持放電は基本的にX−Y電極間に
て実施するものであるが、その間維持放電電圧Vsより
低い電位に維持されているアドレス電極には、プラスの
極性の壁電荷が形成される。本実施例の第1の放電で
は、X電極に負極性のパルスを印加しているため、アド
レス電極上に残留する壁電荷に重畳する形でアドレス−
X電極間にも放電が生じ、アドレス電極のX電極上方付
近に残留する壁電荷が消去されるのである。また続く第
2の放電では、Y電極に負極性のパルスを印加している
ため、同様にアドレス電極のY電極上方付近に残留する
壁電荷が消去されることになる。The sustain discharge is basically carried out between the XY electrodes, but the address electrodes which are maintained at a potential lower than the sustain discharge voltage Vs during that period have wall charges of positive polarity. It is formed. In the first discharge of the present embodiment, since the negative polarity pulse is applied to the X electrode, the address − is formed by being superimposed on the wall charge remaining on the address electrode.
Discharge also occurs between the X electrodes, and the wall charges remaining near the address electrodes above the X electrodes are erased. Further, in the subsequent second discharge, since the negative polarity pulse is applied to the Y electrode, the wall charges remaining near the address electrode above the Y electrode are similarly erased.
【0049】次にアドレス期間において、順次Y電極に
走査パルスが印加されてアドレス放電が行なわれる。X
電極に着目すると、走査パルスが印加されたY電極と対
となり表示ラインを構成するX電極には、従来と同様に
電圧Vxが印加されてアドレス放電が実施される。一方
非表示ラインを構成するX電極には−Vuxからなる電
圧が印加されており、Y電極との電位差を小さくして非
表示ラインにアドレス放電が生じることを防止してい
る。奇数番目のY電極に対して順次走査パルスを印加し
てアドレス放電を実施した後に、偶数番目のY電極に対
して順次走査パルスを印加してアドレス放電を実施する
ことは、従来と同様である。Next, in the address period, scan pulses are sequentially applied to the Y electrodes to perform address discharge. X
Focusing on the electrodes, the voltage Vx is applied to the X electrodes that form a display line in pairs with the Y electrodes to which the scanning pulse is applied, and the address discharge is performed as in the conventional case. On the other hand, a voltage of -Vux is applied to the X electrodes forming the non-display lines, and the potential difference from the Y electrodes is reduced to prevent the address discharge from occurring in the non-display lines. It is the same as the conventional method that the sequential scanning pulse is applied to the odd-numbered Y electrodes to perform the address discharge, and then the sequential scanning pulse is applied to the even-numbered Y electrodes to perform the address discharge. .
【0050】アドレス期間が終了すると、維持放電期間
に入りX電極およびY電極に交互に維持パルスが印加さ
れ、アドレス期間においてアドレス放電が行なわれたセ
ルにおいて維持放電を繰り返す。この際、従来と同様
に、非表示ラインにて維持放電が生じないように、維持
放電パルスの位相を設定する。When the address period ends, the sustain discharge period starts and the sustain pulses are alternately applied to the X electrodes and the Y electrodes, and the sustain discharge is repeated in the cells in which the address discharge has been performed in the address period. At this time, as in the conventional case, the phase of the sustain discharge pulse is set so that the sustain discharge does not occur in the non-display line.
【0051】なお図1において、リセット期間における
−VwxとVwyの絶対値の和はX電極とY電極間の放
電開始電圧を超える値に設定されており、例えば−Vw
xは−130V、Vwyは220Vである。続く消去放
電は、例えばVexが60V、−Veyが−160Vで
ある。またアドレス期間のVaは例えば60V、走査パ
ルスの−Vyは例えば−150V、X電極のVxは例え
ば50V、−Vuxは例えば−80V、さらに維持パル
スのVsは例えば170Vである。またVexとVx、
−Veyと−Vyは同じ電圧に設定しても良く、それに
より回路を共通化し、回路規模を抑えることが可能であ
る。In FIG. 1, the sum of the absolute values of -Vwx and Vwy in the reset period is set to a value exceeding the discharge start voltage between the X electrode and the Y electrode, for example -Vw.
x is -130V and Vwy is 220V. In the subsequent erase discharge, Vex is 60V and -Vey is -160V, for example. Further, Va in the address period is, for example, 60 V, -Vy of the scan pulse is, for example, -150 V, Vx of the X electrode is, for example, 50 V, -Vux is, for example, -80 V, and Vs of the sustain pulse is, for example, 170 V. Also Vex and Vx,
-Vey and -Vy may be set to the same voltage, whereby the circuit can be shared and the circuit scale can be suppressed.
【0052】図2は、本発明の第1実施例におけるフレ
ームの構成を示す図である。図7に示すものとの違い
は、各フィールドの開始時にフィールドリセット期間を
設けている点である。フィールドリセット期間は、フィ
ールドの切り換え時にアドレス電極側に残留する壁電荷
を消去するためのものである。FIG. 2 is a diagram showing the structure of a frame in the first embodiment of the present invention. The difference from that shown in FIG. 7 is that a field reset period is provided at the start of each field. The field reset period is for erasing wall charges remaining on the address electrode side when switching fields.
【0053】図3は、本発明の第1実施例におけるフィ
ールドリセットを示す波形図である。時間t1におい
て、Y1電極に−Vy、X2電極にVsからなる電圧が
印加されて放電が起こり、壁電荷が形成される。その後
パルスが除去されて各電極電位が同電位に保持される
と、形成された壁電荷自身の電位差により自己消去放電
が生じ、壁電荷の消去が行なわれる。同様にして時間t
2からt4まで、4回に分けて全ての電極間にて順次リ
セット放電が行われ、壁電荷の確実な消去が実施され
る。なお本実施例では、t1にて奇数番目のY電極−偶
数番目のX電極間、t2にて奇数番目のX電極−偶数番
目のY電極間、t3にて奇数番目のX電極−奇数番目の
Y電極間、t4にて偶数番目のX電極−偶数番目のY電
極間にて放電を行っているが、t1〜t4において、ど
の順番で放電を行うかは任意である。FIG. 3 is a waveform diagram showing a field reset in the first embodiment of the present invention. At time t1, a voltage of −Vy is applied to the Y1 electrode and a voltage of Vs is applied to the X2 electrode to cause discharge, and wall charges are formed. After that, when the pulse is removed and the potentials of the respective electrodes are held at the same potential, self-erasing discharge occurs due to the potential difference between the formed wall charges themselves, and the wall charges are erased. Similarly, time t
From 2 to t4, the reset discharge is sequentially performed between all the electrodes in four times to surely erase the wall charges. In this embodiment, the odd-numbered Y electrodes-even-numbered X electrodes at t1, the odd-numbered X electrodes-even-numbered Y electrodes at t2, and the odd-numbered X electrodes-odd-numbered electrodes at t3. Discharge is performed between the Y electrodes and between the even-numbered X electrodes and the even-numbered Y electrodes at t4, but in t1 to t4, the order of discharging is arbitrary.
【0054】上述の第1実施例は、第1及び第2の放電
の際にY電極に印加するパルスを、それぞれ単位時間当
たりの電圧変化量が変化する鈍りパルスとしている。こ
のようなパルス波形は、パルスを出力するスイッチング
素子に抵抗Rを接続し、電極間に形成される静電容量C
との組合せでRC回路を構成することにより簡単に得る
ことが可能である。そしてこの鈍りパルスのカーブは、
RCで規定される時定数で決定される。In the above-described first embodiment, the pulse applied to the Y electrode during the first and second discharges is a blunt pulse in which the voltage change amount per unit time changes. Such a pulse waveform has a capacitance C formed between electrodes by connecting a resistor R to a switching element that outputs a pulse.
It can be easily obtained by configuring the RC circuit in combination with. And the curve of this dull pulse is
It is determined by the time constant defined by RC.
【0055】しかしながら鈍りパルスを用いる場合、立
ち上がり又は立ち下がりに伴って単位時間あたりの電圧
変化量が変化しているため、どの時点で放電が開始され
るかによって放電の強さが異なってくるという問題があ
る。このため、パルスが設定電圧に飽和し始めた付近で
放電を開始した場合は非常に微弱な放電を実現すること
が可能であるが、例えば放電セルの特性ばらつきなどか
ら放電が比較的早い段階、すなわちパルスの立ち上がり
或いは立ち下がりが比較的急峻な時点で放電を開始した
場合、強い放電が起こり、多量の壁電荷が形成されてし
まう可能性があった。However, when the blunt pulse is used, the amount of voltage change per unit time changes with rising or falling, so that the discharge intensity varies depending on when the discharge is started. There's a problem. Therefore, it is possible to realize a very weak discharge when the discharge is started in the vicinity where the pulse starts to saturate at the set voltage, but the discharge is relatively early stage due to, for example, variations in the characteristics of the discharge cell, That is, if the discharge is started at the time when the rise or fall of the pulse is relatively steep, strong discharge may occur and a large amount of wall charges may be formed.
【0056】図4は、本発明の第2実施例を示す波形図
である。本実施例は、第1及び第2の放電の際にY電極
に印加するパルスを、単位時間あたりの電圧変化量が一
定な三角波としたものである。本実施例によれば、三角
波を作るための回路構成は第1の実施例に較べて多少複
雑になるものの、パルスの傾きが一定であるため、確実
に微弱な放電を起こすことが可能である。FIG. 4 is a waveform diagram showing the second embodiment of the present invention. In this embodiment, the pulse applied to the Y electrode during the first and second discharges is a triangular wave having a constant voltage change amount per unit time. According to the present embodiment, although the circuit configuration for producing the triangular wave is slightly more complicated than that of the first embodiment, since the slope of the pulse is constant, it is possible to reliably generate a weak discharge. .
【0057】図5は、本発明の第3実施例を示す波形図
であり、前サブフィールドにおける維持放電期間の最終
パルスと次サブフィールドにおけるリセット期間とを示
している。本実施例においては、第1及び第2の放電の
際にY電極に印加するパルスを単位時間当たりの電圧変
化量が変化する鈍りパルスとしており、この点では第1
実施例と共通である。しかしながら本実施例では、前サ
ブフィールドの維持放電期間における最終維持パルスの
立ち下がりから次サブフィールドのリセット期間でのパ
ルス印加までに十分な時間を空けるようにしている。FIG. 5 is a waveform diagram showing the third embodiment of the present invention, showing the final pulse of the sustain discharge period in the previous subfield and the reset period in the next subfield. In this embodiment, the pulse applied to the Y electrode during the first and second discharges is a blunt pulse in which the amount of voltage change per unit time changes.
This is the same as the embodiment. However, in this embodiment, a sufficient time is allowed from the fall of the final sustain pulse in the sustain discharge period of the previous subfield to the pulse application in the reset period of the next subfield.
【0058】維持パルスの印加により維持放電が生じる
と、放電の終了と共に、所定量の壁電荷が蓄積される。
そして放電の終了からある程度の時間が経過すると、形
成された壁電荷が放電空間に存在する空間電荷と中和を
開始する。従って、最終維持パルスの印加から十分な時
間を空けた後にリセット放電を行うようにすれば、維持
放電期間終了時に残留していた壁電荷をある程度消去す
ることが可能である。この結果、続くリセット放電を、
残留壁電荷のより少ない状態で実施することができ、安
定なリセット放電が可能となる。なお、最終維持パルス
の立ち下がりから次のリセット放電の開始までの時間t
1は、少なくとも1μsより長くすることが適当であ
り、好ましくは10μsである。When the sustain discharge is generated by the application of the sustain pulse, a predetermined amount of wall charge is accumulated when the discharge is completed.
Then, when a certain amount of time has passed from the end of the discharge, the formed wall charges start neutralizing with the space charges existing in the discharge space. Therefore, if the reset discharge is performed after a sufficient time has elapsed from the application of the final sustain pulse, the wall charges remaining at the end of the sustain discharge period can be erased to some extent. As a result, the subsequent reset discharge
This can be performed in a state where the residual wall charges are less, and stable reset discharge can be performed. The time t from the falling edge of the last sustain pulse to the start of the next reset discharge
1 is suitably longer than at least 1 μs, preferably 10 μs.
【0059】また本実施例では、リセット期間における
第1の放電の際に、X電極への負極性のパルスとY電極
への正極性のパルスとをタイミングを異ならせて印加す
るようにしている。In this embodiment, during the first discharge in the reset period, the negative polarity pulse to the X electrode and the positive polarity pulse to the Y electrode are applied at different timings. .
【0060】第1実施例のようにX電極への負極性パル
スとY電極への正極性のパルスとを同時に印加した場
合、鈍りパルスを用いているにも関わらず、強放電が生
じる可能性がある。そこで本実施例では、X電極への負
極性のパルスとY電極への負極性のパルスとをタイミン
グを異ならせて印加するようにしている。When a negative pulse to the X electrode and a positive pulse to the Y electrode are simultaneously applied as in the first embodiment, strong discharge may occur despite the use of the blunt pulse. There is. Therefore, in this embodiment, the negative pulse to the X electrode and the negative pulse to the Y electrode are applied at different timings.
【0061】前述したように、第1の放電の際にX電極
に印加する負極性のパルスは、アドレス電極上に残留す
る壁電荷を消去する効果を有しているが、この消去放電
を先行させた場合、アドレス電極上の壁電荷が消去され
るのに伴い、負極性パルスを印加しているX電極上には
正の壁電荷が形成される。この状態でY電極に対して正
極性の第2のパルスを印加すると、X−Y電極間の実効
電圧が低下して、強放電を防止することができるのであ
る。なお、単に強放電を防止するためということであれ
ば、X電極に印加する負極性の電圧を低くするという方
法もあるが、この場合はアドレス電極との間で行う消去
放電を十分に行うことが困難となるので好ましくない。As described above, the negative pulse applied to the X electrodes during the first discharge has the effect of erasing the wall charges remaining on the address electrodes. In that case, as the wall charges on the address electrodes are erased, positive wall charges are formed on the X electrodes to which the negative polarity pulse is applied. When the positive second pulse is applied to the Y electrode in this state, the effective voltage between the X and Y electrodes decreases, and strong discharge can be prevented. For the purpose of simply preventing the strong discharge, there is a method of lowering the negative polarity voltage applied to the X electrode. In this case, however, sufficient erase discharge with the address electrode should be performed. Is difficult to do, which is not preferable.
【0062】なお、X電極へのパルス印加からY電極へ
のパルス印加までの遅延時間t2は、少なくとも5μs
程度とすることが適当である。The delay time t2 from the pulse application to the X electrode to the pulse application to the Y electrode is at least 5 μs.
It is appropriate to set the degree.
【0063】図6は、本発明の第4実施例を示す波形図
であり、リセット期間におけるY電極の波形のみを示し
ている。Y電極に印加されるパルスは、単位時間当たり
の電圧変化量が変化する鈍りパルスである。FIG. 6 is a waveform diagram showing a fourth embodiment of the present invention, showing only the waveform of the Y electrode in the reset period. The pulse applied to the Y electrode is a blunt pulse in which the amount of voltage change per unit time changes.
【0064】前述した第1〜第3実施例では、第1の放
電に引き続いて第2の放電を行う際、Vwyに到達して
いたY電極の電位を一旦0Vまで一度に立ち下げた後
に、第2の放電のためのパルスを印加するようにしてい
た。しかしながら、Y電極電位の0Vへの立ち下げと、
第2の放電に伴うX電極への正極性のパルス印加及びY
電極への負極性のパルス印加とが同時に行われると、電
極間に一度に高電圧が印加されることから、強放電が生
じる可能性がある。In the above-described first to third embodiments, when the second discharge is performed subsequent to the first discharge, the potential of the Y electrode, which has reached Vwy, is once lowered to 0 V at once and then The pulse for the second discharge was applied. However, when the Y electrode potential drops to 0V,
Positive pulse application to the X electrode and Y in association with the second discharge
When the negative pulse is applied to the electrodes at the same time, a high voltage is applied at a time between the electrodes, which may cause strong discharge.
【0065】そのため本実施例における図6(a) の例で
は、Y電極電位を0Vまで引き下げることなく、直ちに
第2の放電のためのパルスを印加するようにしている。
このようにすることにより、電極間に一度に高電圧が印
加されることを防止することができるため、強放電を回
避することが可能である。Therefore, in the example of FIG. 6A in this embodiment, the pulse for the second discharge is immediately applied without lowering the Y electrode potential to 0V.
By doing so, it is possible to prevent a high voltage from being applied between the electrodes at once, so that it is possible to avoid strong discharge.
【0066】しかしながら図6(a) の例では、第2の放
電に要する時間が長くなってしまうという問題がある。
これは、Y電極の電位をVwyから−Veyまで鈍りパ
ルスを用いて電圧降下させているためである。仮に第2
の放電に要する時間を短縮しようとすれば、単位時間当
たりの電圧変化量を大きくしなければならず、第2の放
電における放電規模が増大し、コントラストの低下をも
たらしてしまう。However, the example of FIG. 6A has a problem that the time required for the second discharge becomes long.
This is because the potential of the Y electrode is dropped from Vwy to -Vey by using a blunt pulse. Secondly
In order to reduce the time required for the second discharge, the amount of voltage change per unit time must be increased, the discharge scale in the second discharge increases, and the contrast decreases.
【0067】図6(b) の例は、第1〜第3実施例と図6
(a) の例との中間に相当するものである。すなわちVw
yに到達しているY電極電位を0Vより高い電位(例え
ば20V程度)まで一旦引き下げた後に、鈍りパルスか
らなる負極性パルスを印加するものである。The example of FIG. 6 (b) corresponds to the first to third embodiments and FIG.
This corresponds to an intermediate point from the example in (a). That is, Vw
The Y electrode potential reaching y is once lowered to a potential higher than 0 V (for example, about 20 V), and then a negative pulse composed of a blunt pulse is applied.
【0068】例えば、電極電位がVwyに到達している
Y電極を、維持放電用の電源Vsに接続することにより
一旦Vsまで降下させ、更にY電極に接続されている電
力回収回路を利用して所定の電位までY電極電位を降下
させるといった手法が容易に採用可能である。なお電力
回収回路は、Y電極(又はX電極)にインダクタを接続
してパネル容量と共に直列共振回路を構成し、電極に印
加された維持電圧Vsを回収、再利用するものである。
維持放電期間ではX−Y電極間に交互に維持電圧Vsが
印加されるわけであるが、この動作はX−Y電極間にて
形成されるパネル容量を充放電しているのに等価であ
る。電力回収回路は、この充放電電流を有効利用するた
めのものであって、PDPの低消費電力化には欠かせな
い。この電力回収回路を利用することにより、新たな回
路を追加することなくY電極電位を低下させることが可
能である。For example, the Y electrode whose electrode potential has reached Vwy is once lowered to Vs by connecting it to the power supply Vs for sustain discharge, and the power recovery circuit connected to the Y electrode is used. A method of lowering the Y electrode potential to a predetermined potential can be easily adopted. The power recovery circuit connects an inductor to the Y electrode (or X electrode) to form a series resonance circuit together with the panel capacitance, and recovers and reuses the sustain voltage Vs applied to the electrode.
In the sustain discharge period, the sustain voltage Vs is alternately applied between the X and Y electrodes, but this operation is equivalent to charging and discharging the panel capacitance formed between the X and Y electrodes. . The power recovery circuit is for effectively utilizing this charge / discharge current, and is essential for reducing the power consumption of the PDP. By using this power recovery circuit, the Y electrode potential can be lowered without adding a new circuit.
【0069】そしてY電極電位を所定の電位まで降下さ
せた後に、通常の鈍波回路に接続する。この結果、本例
では、強放電を生じさせることも単位時間当たりの電圧
変化量を大きくすることもなく、第2の放電に要する時
間を短縮することが可能である。After the Y electrode potential is lowered to a predetermined potential, it is connected to a normal obtuse waveform circuit. As a result, in this example, it is possible to shorten the time required for the second discharge without causing a strong discharge and increasing the amount of voltage change per unit time.
【0070】図7は、本発明の第5実施例を示す波形図
である。本実施例では、第2の放電終了時にY電極が到
達する電位を、走査パルスの電位である−Vyより高く
している。FIG. 7 is a waveform diagram showing the fifth embodiment of the present invention. In the present embodiment, the potential reached by the Y electrode at the end of the second discharge is set higher than the scan pulse potential −Vy.
【0071】第2の放電の際にY電極に印加される鈍り
パルスは負極性であるため、Y電極上には正の壁電荷が
形成される。この際前述の第1〜第4実施例では、Y電
極電位が走査パルスの電位である−Vyまで下げられて
いたため、形成される壁電荷が比較的多量となってい
た。引き続いて行われるアドレス期間では、Y電極に負
極性の走査パルスが印加されるわけであるが、この際に
正の壁電荷が残留していると走査パルスの実効電圧を引
き下げてしまい、アドレス放電の安定な実効を阻害する
可能性があった。反対に第2の放電終了時におけるY電
極の到達電位が高すぎる(例えばアドレス期間における
Y電極の非選択電位−Vsc)場合、Y電極上には負の
壁電荷が形成されてしまう。この場合は、Y電極に負の
走査パルスを印加した際に負の壁電荷が重畳されてしま
い、アドレスパルスの印加されていないセルまでも放電
が起きてしまう可能性がある。Since the blunt pulse applied to the Y electrode during the second discharge has a negative polarity, positive wall charges are formed on the Y electrode. At this time, in the above-described first to fourth embodiments, since the Y electrode potential was lowered to −Vy which is the potential of the scanning pulse, the wall charges formed were relatively large. In the subsequent address period, a negative scan pulse is applied to the Y electrode. However, if positive wall charges remain at this time, the effective voltage of the scan pulse is lowered, and the address discharge is performed. Could hinder the stable effectiveness of the. On the contrary, when the reaching potential of the Y electrode at the end of the second discharge is too high (for example, the non-selection potential of the Y electrode −Vsc in the address period), negative wall charges are formed on the Y electrode. In this case, when the negative scanning pulse is applied to the Y electrode, the negative wall charges are superposed, and there is a possibility that even the cells to which the address pulse is not applied may be discharged.
【0072】本実施例では、第2の放電終了時における
Y電極の到達電位を、アドレス期間におけるY電極の選
択電位−Vyと非選択電位−Vscとの間とし、安定な
アドレス放電を可能としている。或いは、従来と同程度
の駆動マージンを得るのであれば、アドレスパルスの印
加電圧を低下させることが可能である。なお、Y電極の
到達電位は、アドレス期間におけるY電極の選択電位−
Vyからの上昇分ΔVが、0<ΔV<20Vの範囲、好
ましくは10V程度となるように設定することが適当で
ある。In the present embodiment, the reaching potential of the Y electrode at the end of the second discharge is set between the selection potential -Vy and the non-selection potential -Vsc of the Y electrode in the address period to enable stable address discharge. There is. Alternatively, the voltage applied to the address pulse can be lowered if a drive margin similar to that in the conventional case can be obtained. The reaching potential of the Y electrode is equal to the selection potential of the Y electrode during the address period.
It is appropriate to set the amount of increase ΔV from Vy within the range of 0 <ΔV <20V, preferably about 10V.
【0073】図8は、本発明の第6実施例におけるフレ
ームの構成を示す図であり、図9は同実施例を示す波形
図である。本実施例は、図2にて説明したフィールドリ
セット期間を設けている点で第1実施例と共通するが、
フィールドリセット期間に先立って、更にフィールドリ
セット電荷調整期間を設けている点が特徴である。FIG. 8 is a diagram showing the structure of a frame in the sixth embodiment of the present invention, and FIG. 9 is a waveform diagram showing the same embodiment. This embodiment is common to the first embodiment in that the field reset period described in FIG. 2 is provided,
The feature is that a field reset charge adjustment period is further provided prior to the field reset period.
【0074】第1フィールド又は第2フィールド終了
時、各セルにおける電荷の状態は様々である。これは、
セルによってフィールド毎の放電状態が異なるからであ
る。仮にフィールドリセット期間の開始時に、フィール
ドリセットのための印加パルスに対して逆極性の壁電荷
が残留していた場合、印加パルスの実効電圧を低下させ
ることになり、安定なフィールドリセットが困難とな
る。例えば図3の例において、Y1電極上に正の壁電荷
(又はX2電極上に負の壁電荷)が残留していた場合、
Y1−X2電極間に印加される実効電圧が低下すること
になり、安定な放電が不可能となってしまう。At the end of the first field or the second field, the state of charge in each cell is various. this is,
This is because the discharge state of each field differs depending on the cell. If, at the start of the field reset period, wall charges having the opposite polarity to the applied pulse for the field reset remain, the effective voltage of the applied pulse is lowered, and stable field reset becomes difficult. . For example, in the example of FIG. 3, when positive wall charges (or negative wall charges on the X2 electrode) remain on the Y1 electrode,
The effective voltage applied between the Y1-X2 electrodes is reduced, and stable discharge becomes impossible.
【0075】本実施例では、フィールドリセット期間に
先立ってフィールドリセット電荷調整期間を設け、フィ
ールドリセット期間にて印加されるパルスに対して同極
性の壁電荷を積極的に形成しようとするものである。In this embodiment, the field reset charge adjustment period is provided prior to the field reset period, and wall charges of the same polarity are positively formed with respect to the pulse applied during the field reset period. .
【0076】図9は具体的な波形図である。フィールド
リセット電荷調整期間において、まずはX1電極に負極
性のパルスを、Y1電極には正極性のパルスを印加す
る。X1電極に印加した電圧VwxとY1電極に印加し
た電圧Vwyの合計は、セルの放電開始電圧を越え、全
セルでの放電が開始される。この際Y1電極に印加する
パルスを単位時間当たりの電圧変化量が変化する鈍りパ
ルスとしているため、この放電はリセット期間における
第1の放電同様微弱放電となり、コントラストの低下を
抑えることができる。この全面放電により、Y1電極上
には負の壁電荷が蓄積される。しかしながらここで蓄積
された壁電荷は多量であり、そのままフィールドリセッ
ト期間に移行した場合、壁電荷の重畳により放電が大規
模になりすぎるため、続けてY1電極には負極性の消去
パルスを印加し、蓄積されている壁電荷の量を調整す
る。この負極性のパルスも、単位時間当たりの電圧変化
量が変化する鈍りパルスである。FIG. 9 is a concrete waveform diagram. In the field reset charge adjustment period, first, a negative pulse is applied to the X1 electrode and a positive pulse is applied to the Y1 electrode. The sum of the voltage Vwx applied to the X1 electrode and the voltage Vwy applied to the Y1 electrode exceeds the discharge start voltage of the cells, and discharge is started in all cells. At this time, since the pulse applied to the Y1 electrode is a blunt pulse in which the amount of voltage change per unit time changes, this discharge becomes a weak discharge like the first discharge in the reset period, and the reduction in contrast can be suppressed. Due to this entire surface discharge, negative wall charges are accumulated on the Y1 electrode. However, the amount of wall charges accumulated here is large, and when the field reset period is continued as it is, the discharge becomes too large due to the superposition of wall charges. Therefore, a negative erase pulse is continuously applied to the Y1 electrode. , Adjust the amount of accumulated wall charge. This negative pulse is also a blunt pulse in which the amount of voltage change per unit time changes.
【0077】この結果、フィールドリセット電荷調整期
間の終了時には、適度な量の負の壁電荷が蓄積されてい
ることになる。この状態でフィールドリセット期間に移
行することにより、形成されている壁電荷は印加パルス
に重畳されることとなり、確実にフィールドリセットを
実行することが可能となる。As a result, at the end of the field reset charge adjustment period, an appropriate amount of negative wall charges has been accumulated. By shifting to the field reset period in this state, the formed wall charges are superposed on the applied pulse, and the field reset can be surely executed.
【0078】[0078]
【発明の効果】本発明によれば、コントラストの低下を
抑制することができると共に、全ての表示ラインで確実
にリセット放電と、それに続く消去放電を実施すること
ができる。この結果、リセット期間において全てのセル
の状態を確実に均一にすることができ、安定なアドレス
放電を実現し、誤表示を防止することができるものであ
る。According to the present invention, it is possible to suppress a decrease in contrast, and it is possible to surely perform reset discharge and subsequent erase discharge on all display lines. As a result, the state of all cells can be surely made uniform during the reset period, stable address discharge can be realized, and erroneous display can be prevented.
【図1】本発明の第1実施例を示す波形図である。FIG. 1 is a waveform diagram showing a first embodiment of the present invention.
【図2】本発明の第1実施例におけるフレームの構成を
示す図である。FIG. 2 is a diagram showing the structure of a frame according to the first embodiment of the present invention.
【図3】本発明の第1実施例におけるフィールドリセッ
トを示す波形図である。FIG. 3 is a waveform diagram showing a field reset in the first embodiment of the present invention.
【図4】本発明の第2実施例を示す波形図である。FIG. 4 is a waveform diagram showing a second embodiment of the present invention.
【図5】本発明の第3実施例を示す波形図である。FIG. 5 is a waveform diagram showing a third embodiment of the present invention.
【図6】本発明の第4実施例を示す波形図である。FIG. 6 is a waveform diagram showing a fourth embodiment of the present invention.
【図7】本発明の第5実施例を示す波形図である。FIG. 7 is a waveform diagram showing a fifth embodiment of the present invention.
【図8】本発明の第6実施例におけるフレーム構成を示
す図である。FIG. 8 is a diagram showing a frame structure according to a sixth embodiment of the present invention.
【図9】本発明の第6実施例を示す波形図である。FIG. 9 is a waveform diagram showing a sixth embodiment of the present invention.
【図10】面放電型PDPの概略構成図である。FIG. 10 is a schematic configuration diagram of a surface discharge type PDP.
【図11】図10のPDPのアドレス電極A1に沿った
断面図である。11 is a sectional view taken along the address electrode A1 of the PDP of FIG.
【図12】図10のPDPにおけるフレームの構成を示
す図である。12 is a diagram showing the structure of a frame in the PDP of FIG.
【図13】図10のPDPにおける従来の駆動方法を示
す波形図である。13 is a waveform diagram showing a conventional driving method in the PDP of FIG.
1 PDP
2 隔壁
3 前面基板
4 背面基板
X1,X2,X3・・・,Y1,Y2,Y3・・・ 維
持放電電極
A1,A2,A3・・・ アドレス電極
L1,L2,L3・・・ 表示ライン1 PDP 2 Partition 3 Front substrate 4 Back substrate X1, X2, X3 ..., Y1, Y2, Y3 ... Sustain discharge electrodes A1, A2, A3 ... Address electrodes L1, L2, L3 ... Display line
フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H04N 5/66 101 G09G 3/28 H (72)発明者 金澤 義一 神奈川県川崎市中原区上小田中4丁目1番 1号 富士通 株式会社内 Fターム(参考) 5C058 AA11 BA01 BA08 BA28 BB03 5C080 AA05 BB05 DD01 EE28 HH07 JJ04 JJ06 Front Page Continuation (51) Int.Cl. 7 Identification code FI Theme Coat (reference) H04N 5/66 101 G09G 3/28 H (72) Inventor Yoshikazu Kanazawa 4-1-1 Kamitadanaka, Nakahara-ku, Kawasaki-shi, Kanagawa No. Fujitsu F-term (reference) 5C058 AA11 BA01 BA08 BA28 BB03 5C080 AA05 BB05 DD01 EE28 HH07 JJ04 JJ06
Claims (11)
隣接して複数配置されると共に、該第1および第2の電
極に交差するように第3の電極が複数配置されてなり、
各電極の交差領域で放電セルが規定され、リセット期間
と、アドレス期間と、維持放電期間とを有するプラズマ
ディスプレイパネルの駆動方法であって、 前記リセット期間において、前記第2の電極に時間の経
過に伴って印加電圧値が増大する第1のパルスを印加す
ると共に前記第1の電極にパルスを印加し、前記第1お
よび第2の電極間で第1の放電を発生させる工程と、 次いで、前記第2の電極に時間の経過に伴って印加電圧
値が減少する第2のパルスを印加し、前記第1および第
2の電極間で第2の放電を発生させる工程とを含むこと
を特徴とするプラズマディスプレイパネルの駆動方法。1. A plurality of parallel first and second electrodes are arranged adjacent to each other, and a plurality of third electrodes are arranged so as to intersect the first and second electrodes,
A driving method of a plasma display panel, wherein a discharge cell is defined in a crossing region of each electrode, and a reset period, an address period, and a sustain discharge period are provided. A step of applying a first pulse whose applied voltage value increases with the application of a pulse to the first electrode and generating a first discharge between the first and second electrodes; A step of applying a second pulse whose applied voltage value decreases with time to the second electrode to generate a second discharge between the first and second electrodes. Driving method for plasma display panel.
ルスを印加すると共に前記第1の電極に負極性の前記パ
ルスを印加し、次いで、前記第2の電極に負極性の前記
第2のパルスを印加すると共に前記第1の電極に正極性
のパルスを印加することを特徴とする請求項1記載のプ
ラズマディスプレイパネルの駆動方法。2. The first pulse having a positive polarity is applied to the second electrode, the pulse having a negative polarity is applied to the first electrode, and then the negative pulse is applied to the second electrode. The method of driving a plasma display panel according to claim 1, wherein a second pulse is applied and a positive pulse is applied to the first electrode.
1μsを越える期間をおいた後に、前記第1の放電に関
わるパルスの印加を行うことを特徴とする請求項2記載
のプラズマディスプレイパネルの駆動方法。3. The driving method of the plasma display panel according to claim 2, wherein the pulse related to the first discharge is applied after a period of at least 1 μs has elapsed from the end of the sustain discharge period. .
極に印加する正極性の前記第1のパルスに先立って、前
記第1の電極への負極性の前記パルスを印加することを
特徴とする請求項2記載のプラズマディスプレイパネル
の駆動方法。4. In the first discharge, the negative pulse is applied to the first electrode prior to the positive first pulse applied to the second electrode. The method for driving a plasma display panel according to claim 2.
化する第1および第2のパルスは、単位時間あたりの電
圧変化量が変化する鈍りパルスであることを特徴とする
請求項1又は2記載のプラズマディスプレイパネルの駆
動方法。5. The first and second pulses whose applied voltage values change with the passage of time are dull pulses whose voltage change amount per unit time changes. 2. The method for driving a plasma display panel according to 2.
化する第1および第2のパルスは、単位時間あたりの電
圧変化量が一定である三角波であることを特徴とする請
求項1又は2記載のプラズマディスプレイパネルの駆動
方法。6. The first and second pulses whose applied voltage value changes with the passage of time are triangular waves having a constant voltage change amount per unit time. 2. The method for driving a plasma display panel according to 2.
位に到達した電極電位を、該第1のパルス印加前の電極
電位である第二の電位に降下させる前に、前記第2のパ
ルスを印加することを特徴とする請求項1記載のプラズ
マディスプレイパネルの駆動方法。7. The second potential is applied before the electrode potential that has reached the first potential by the application of the first pulse is lowered to the second potential that is the electrode potential before the application of the first pulse. The method of driving a plasma display panel according to claim 1, wherein a pulse is applied.
の電位に到達した電極電位を、前記第二の電位より高電
位である第三の電位まで降下させた後、前記第2のパル
スを印加することを特徴とする請求項7記載のプラズマ
ディスプレイパネルの駆動方法。8. The second pulse after the electrode potential reaching the first potential by the application of the first pulse is lowered to a third potential higher than the second potential. The method for driving a plasma display panel according to claim 7, wherein the voltage is applied.
隣接して複数配置されると共に、該第1および第2の電
極に交差するように第3の電極が複数配置されてなり、
リセット期間と、アドレス期間と、維持放電期間とを有
するプラズマディスプレイパネルの駆動方法であって、 前記リセット期間において、前記第2の電極に時間の経
過に伴って印加電圧値が増大する第1のパルスを印加
し、第1の放電を発生させる工程と、 次いで、前記第2の電極に時間の経過に伴って印加電圧
値が減少する第2のパルスを印加し、第2の放電を発生
させる工程とを含み、 前記第2のパルスの印加により到達する電極電位は、前
記アドレス期間における該電極の選択電位より高く、該
電極の非選択電位より低いことを特徴とするプラズマデ
ィスプレイパネルの駆動方法。9. A plurality of parallel first and second electrodes are arranged adjacent to each other, and a plurality of third electrodes are arranged so as to intersect the first and second electrodes,
A driving method of a plasma display panel having a reset period, an address period, and a sustain discharge period, wherein a first voltage value applied to the second electrode increases with time in the reset period. Applying a pulse to generate a first discharge, and then applying a second pulse whose applied voltage value decreases to the second electrode over time to generate a second discharge. The method for driving a plasma display panel according to claim 1, wherein the electrode potential reached by applying the second pulse is higher than a selection potential of the electrode in the address period and lower than a non-selection potential of the electrode. .
に隣接して複数配置されると共に、該第1および第2の
電極に交差するように第3の電極が複数配置されてな
り、リセット期間と、アドレス期間と、維持放電期間と
を有するプラズマディスプレイパネルの駆動方法であっ
て、 前記リセット期間において、前記第2の電極に時間の経
過に伴って印加電圧値が増大する第1のパルスを印加
し、第1の放電を発生させる工程と、 次いで、前記第2の電極に時間の経過に伴って印加電圧
値が減少する第2のパルスを印加し、第2の放電を発生
させる工程とを含み、 前記第2のパルスの印加により到達する電極電位は、前
記アドレス期間における該電極の選択電位に等しいこと
を特徴とするプラズマディスプレイパネルの駆動方法。10. A reset comprising: a plurality of parallel first and second electrodes arranged adjacent to each other; and a plurality of third electrodes arranged so as to intersect the first and second electrodes. A method of driving a plasma display panel, comprising: a period, an address period, and a sustain discharge period, wherein a first pulse whose applied voltage value increases with time in the second electrode in the reset period. To generate a first discharge, and then to generate a second discharge by applying a second pulse whose applied voltage value decreases to the second electrode over time. And the electrode potential reached by the application of the second pulse is equal to the selection potential of the electrode in the address period.
に隣接して複数配置されると共に、該第1および第2の
電極に交差するように第3の電極が複数配置されてな
り、リセット期間と、アドレス期間と、維持放電期間と
を有するプラズマディスプレイパネルの駆動方法であっ
て、 前記リセット期間において、前記第2の電極に時間の経
過に伴って印加電圧値が増大する第1のパルスを印加
し、第1の放電を発生させる工程と、 次いで、前記第2の電極に時間の経過に伴って印加電圧
値が減少する第2のパルスを印加し、第2の放電を発生
させる工程とを含み、 前記第2のパルスの印加により到達する電極電位は、前
記アドレス期間における該電極の選択電位より低いこと
を特徴とするプラズマディスプレイパネルの駆動方法。11. A reset comprising: a plurality of parallel first and second electrodes arranged adjacent to each other; and a plurality of third electrodes arranged so as to intersect the first and second electrodes. A method of driving a plasma display panel, comprising: a period, an address period, and a sustain discharge period, wherein a first pulse whose applied voltage value increases with time in the second electrode in the reset period. To generate a first discharge, and then to generate a second discharge by applying a second pulse whose applied voltage value decreases to the second electrode over time. And the electrode potential reached by the application of the second pulse is lower than the selection potential of the electrode in the address period.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002356620A JP3711381B2 (en) | 1998-06-18 | 2002-12-09 | Driving method of plasma display panel |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10-170825 | 1998-06-18 | ||
JP17082598 | 1998-06-18 | ||
JP2002356620A JP3711381B2 (en) | 1998-06-18 | 2002-12-09 | Driving method of plasma display panel |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP06166099A Division JP3424587B2 (en) | 1998-06-18 | 1999-03-09 | Driving method of plasma display panel |
Related Child Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003421805A Division JP3698709B2 (en) | 1998-06-18 | 2003-12-19 | Driving method of plasma display panel |
JP2005174698A Division JP3821832B2 (en) | 1998-06-18 | 2005-06-15 | Driving method of plasma display panel |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2003223133A true JP2003223133A (en) | 2003-08-08 |
JP3711381B2 JP3711381B2 (en) | 2005-11-02 |
Family
ID=37656886
Family Applications (10)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002356620A Expired - Fee Related JP3711381B2 (en) | 1998-06-18 | 2002-12-09 | Driving method of plasma display panel |
JP2002356619A Expired - Fee Related JP3720020B2 (en) | 1998-06-18 | 2002-12-09 | Driving method of plasma display panel |
JP2003421805A Expired - Fee Related JP3698709B2 (en) | 1998-06-18 | 2003-12-19 | Driving method of plasma display panel |
JP2005078809A Expired - Fee Related JP3867803B2 (en) | 1998-06-18 | 2005-03-18 | Driving method of plasma display panel |
JP2005174698A Expired - Fee Related JP3821832B2 (en) | 1998-06-18 | 2005-06-15 | Driving method of plasma display panel |
JP2006133634A Expired - Fee Related JP3984271B2 (en) | 1998-06-18 | 2006-05-12 | Driving method of plasma display panel |
JP2006133580A Expired - Fee Related JP3984270B2 (en) | 1998-06-18 | 2006-05-12 | Driving method of plasma display panel |
JP2007060836A Expired - Fee Related JP4018129B2 (en) | 1998-06-18 | 2007-03-09 | Driving method of plasma display panel |
JP2007218944A Expired - Fee Related JP4157588B2 (en) | 1998-06-18 | 2007-08-24 | Driving method of plasma display panel |
JP2008086161A Expired - Fee Related JP4316649B2 (en) | 1998-06-18 | 2008-03-28 | Driving method of plasma display panel |
Family Applications After (9)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002356619A Expired - Fee Related JP3720020B2 (en) | 1998-06-18 | 2002-12-09 | Driving method of plasma display panel |
JP2003421805A Expired - Fee Related JP3698709B2 (en) | 1998-06-18 | 2003-12-19 | Driving method of plasma display panel |
JP2005078809A Expired - Fee Related JP3867803B2 (en) | 1998-06-18 | 2005-03-18 | Driving method of plasma display panel |
JP2005174698A Expired - Fee Related JP3821832B2 (en) | 1998-06-18 | 2005-06-15 | Driving method of plasma display panel |
JP2006133634A Expired - Fee Related JP3984271B2 (en) | 1998-06-18 | 2006-05-12 | Driving method of plasma display panel |
JP2006133580A Expired - Fee Related JP3984270B2 (en) | 1998-06-18 | 2006-05-12 | Driving method of plasma display panel |
JP2007060836A Expired - Fee Related JP4018129B2 (en) | 1998-06-18 | 2007-03-09 | Driving method of plasma display panel |
JP2007218944A Expired - Fee Related JP4157588B2 (en) | 1998-06-18 | 2007-08-24 | Driving method of plasma display panel |
JP2008086161A Expired - Fee Related JP4316649B2 (en) | 1998-06-18 | 2008-03-28 | Driving method of plasma display panel |
Country Status (1)
Country | Link |
---|---|
JP (10) | JP3711381B2 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100590070B1 (en) | 2004-09-23 | 2006-06-14 | 삼성에스디아이 주식회사 | Plasma display device and driving method thereof |
KR101978353B1 (en) * | 2017-09-27 | 2019-05-14 | 건국대학교 산학협력단 | Device and method for controlling energy output efficiency for plasma generation |
-
2002
- 2002-12-09 JP JP2002356620A patent/JP3711381B2/en not_active Expired - Fee Related
- 2002-12-09 JP JP2002356619A patent/JP3720020B2/en not_active Expired - Fee Related
-
2003
- 2003-12-19 JP JP2003421805A patent/JP3698709B2/en not_active Expired - Fee Related
-
2005
- 2005-03-18 JP JP2005078809A patent/JP3867803B2/en not_active Expired - Fee Related
- 2005-06-15 JP JP2005174698A patent/JP3821832B2/en not_active Expired - Fee Related
-
2006
- 2006-05-12 JP JP2006133634A patent/JP3984271B2/en not_active Expired - Fee Related
- 2006-05-12 JP JP2006133580A patent/JP3984270B2/en not_active Expired - Fee Related
-
2007
- 2007-03-09 JP JP2007060836A patent/JP4018129B2/en not_active Expired - Fee Related
- 2007-08-24 JP JP2007218944A patent/JP4157588B2/en not_active Expired - Fee Related
-
2008
- 2008-03-28 JP JP2008086161A patent/JP4316649B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP4316649B2 (en) | 2009-08-19 |
JP2007183667A (en) | 2007-07-19 |
JP3821832B2 (en) | 2006-09-13 |
JP2004094281A (en) | 2004-03-25 |
JP2008209938A (en) | 2008-09-11 |
JP2006243751A (en) | 2006-09-14 |
JP3711381B2 (en) | 2005-11-02 |
JP3867803B2 (en) | 2007-01-17 |
JP3720020B2 (en) | 2005-11-24 |
JP4157588B2 (en) | 2008-10-01 |
JP3984271B2 (en) | 2007-10-03 |
JP3984270B2 (en) | 2007-10-03 |
JP2003195805A (en) | 2003-07-09 |
JP2005309463A (en) | 2005-11-04 |
JP2006243752A (en) | 2006-09-14 |
JP2008040511A (en) | 2008-02-21 |
JP2005215698A (en) | 2005-08-11 |
JP3698709B2 (en) | 2005-09-21 |
JP4018129B2 (en) | 2007-12-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3424587B2 (en) | Driving method of plasma display panel | |
JP4316649B2 (en) | Driving method of plasma display panel | |
KR20050094366A (en) | Method for driving plasma display panel |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050208 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050318 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20050419 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20050502 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050615 |
|
A911 | Transfer of reconsideration by examiner before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20050704 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20050719 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20050720 |
|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20050720 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20050720 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S131 | Request for trust registration of transfer of right |
Free format text: JAPANESE INTERMEDIATE CODE: R313131 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080826 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090826 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100826 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100826 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110826 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120826 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130826 Year of fee payment: 8 |
|
S131 | Request for trust registration of transfer of right |
Free format text: JAPANESE INTERMEDIATE CODE: R313135 |
|
SZ03 | Written request for cancellation of trust registration |
Free format text: JAPANESE INTERMEDIATE CODE: R313Z03 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130826 Year of fee payment: 8 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |