JP2002540521A - 自動バス・パワーライン選択回路を備えたアドオン・カード - Google Patents

自動バス・パワーライン選択回路を備えたアドオン・カード

Info

Publication number
JP2002540521A
JP2002540521A JP2000608245A JP2000608245A JP2002540521A JP 2002540521 A JP2002540521 A JP 2002540521A JP 2000608245 A JP2000608245 A JP 2000608245A JP 2000608245 A JP2000608245 A JP 2000608245A JP 2002540521 A JP2002540521 A JP 2002540521A
Authority
JP
Japan
Prior art keywords
supply line
voltage
add
supply
card
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000608245A
Other languages
English (en)
Inventor
アルストン、ジェラルド、ケー
クレーヴェン、マーク、エル
トラン、ヘンリー
Original Assignee
クロジック コーポレーション
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by クロジック コーポレーション filed Critical クロジック コーポレーション
Publication of JP2002540521A publication Critical patent/JP2002540521A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4081Live connection to bus, e.g. hot-plugging

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Sources (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)

Abstract

(57)【要約】 【課題】 バス上で利用可能な低電圧ラインを自動的に選択するコンピュータ・バス用アドオン・カードを提供すること。 【解決手段】 アドオン・カード(200)が、バス(106)に接続された拡張スロットを有するコンピュータ・システム(100)内で使用するために設けられている。バス(106)は、第1の所定電圧を供給するための第1供給ライン(214)と第1の所定電圧よりも高い第2の所定電圧を供給するための第2供給ライン(212)を有している。アドオン・カード(200)はそれぞれ所定電圧が(1)第1供給ライン(214)のみ、(2)第2供給ライン(212)のみ、または(3)両方の供給ライン(212、214)に供給されるかどうかに関係なく適切に作動するように適用されている。PCIバス構成において、3.3Vと5Vが所定電圧レベルであり、アドオン・カード(200)が、5Vレベルが提供されるだけ、3.3Vレベルが提供されるだけ、または両方の3.3Vと5Vレベルが提供されるかどうかに関係なく適切に作動する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】
(技術分野) 本発明はコンピュータ・システムに関する。より詳しくは、本発明はPCおよ
び他のコンピュータ・システム中のアドオン・カード用電源回路に関する。
【0002】
【従来の技術】
(背景技術) パーソナル・コンピュータ(PC)および他のタイプのコンピュータ・システ
ムは、共通してアドオン・カードを受承するための拡張スロットを含んでいる。
この拡張スロットは一般的にホスト・コンピュータのマザーボード上に設けられ
、コンピュータのメイン・バスの信号ラインへのアクセスを提供する。種々の異
なるタイプのカードのいずれも、ホスト・アダプタ・ボード、ネットワーク・カ
ード、およびハードウエア・アクセレレータを含む拡張スロットを使用するコン
ピュータ・システムに付加することができる。
【0003】 アドオン・カードは、メインバスの電力供給ラインを使用するホスト・コンピ
ュータの電源から電力を受ける。「周辺要素相互接続」(PCI)タイプのバス
を使用するコンピュータにおいて、これらの電力供給ラインは伝統的に5Vの電
圧レベルを提供する。しかし、最近はより小さい電力を消費する3.3Vの要素
を使用する工業界の傾向がある。この結果として、PCシステムの製造業者は付
加的な3.3V電力供給ラインを含むPCIバスをときどき提供する。この余分
な電圧供給レベルが設けられたときに、3.3Vと5Vタイプのカード両方がシ
ステム内で使用できる。
【0004】
【発明が解決しようとする課題】
残念なことに、全てのPCが3.3V電力レベルを備えていないので、アドオ
ン・カードは5V供給のみを使用し、また内部で3.3Vに降圧するように普通
設計されている。この降圧方法はカードをして必要とするよりも多いシステム電
力を消費せしめる。さらに、この種のカードを備えることは、PC製造業者の能
力を妨げ、製造コストを削減するために望ましいこととして、ついに5V供給を
なくした。単一の電圧レベルのみが提供されるために、5V供給の削減は電力供
給のコストの削減の効果を発揮する。
【0005】
【課題を解決するための手段】
(発明の開示) バス上で利用可能な低電圧ラインを自動的に選択するコンピュータ・バス用ア
ドオン・カードが提供されている。このアドオン・カードは、低電圧の存在を検
出し、電力をアドオン・カードに供給する電圧を使用する電圧選択回路を含んで
いる。この電圧選択回路は、バスに供給される全電圧レベルの検出器を含んでい
る。電圧検出回路は、所与の電圧レベルのための電圧調整器がその電圧より低い
電圧であるが、アドオン・カードを適切に動作させるのに必要な最小電圧よりも
高い電圧を検出することによって自動的に不能にされるように構成されている。
【0006】 アドオン・カードは、バスに接続された拡張スロットを有するコンピュータ・
システム内で使用されるのが好ましい。バスは第1所定電圧を供給するための第
1供給ラインと、第1所定電圧よりも高い第2所定電圧を供給するための第2供
給ラインを有している。アドオン・カードは、それぞれの所定電圧が、(1)第
1供給ラインのみに、(2)第2供給ラインのみに、または(3)両方の供給ラ
インに供給されるかどうかに関係なく、適切に作動するように適用されている。
アドオン・カードは第1および第2供給ラインに接続される選択回路を含んでい
る。この選択回路は第1供給ライン上の第1所定電圧の存在を検出し、またカー
ドの少なくとも一つの集積回路のための電力源として第1と第2供給ライン間を
選択する。選択回路は、検出回路が第1電力供給ライン上に第1所定電圧を検出
したときに、電力源として第1供給ラインを選択する。第2電力供給ラインが電
力源として選択されたときに、降圧回路が、第2供給ライン上に提供された電圧
を降圧する。5V/3.3V PCI実施例において、カードは次の供給電圧形
態で動作する:5Vのみ、3.3Vのみ、および5V/3.3V。
【0007】 本発明の上述の特徴および他の特徴はアドオン・カードの好ましい実施例の図
面を参照して次に説明する。図において、同じ要素は同じ参照番号を有する。
図示実施例は図示を目的とし、本発明を限定するものではない。
【0008】
【発明の実施の形態】
好ましい実施例の理解を容易にするために、アドオン・カードを含むコンピュ
ータ・システムの一般的アーキテクチャと動作を最初に説明する。好ましい実施
例の特定するアーキテクチャと動作を、アドオン・カード電力源選択回路の一般
的アーキテクチャと動作を参照して次に説明する。図1はPCのような典型的な
コンピュータ・システム100を示す。図1において、コンピュータ・システム
100は中央処理ユニット(CPU)102、ランダム・アクセス・メモリ(R
OM)104、ローカル・バス106、アドオン・ビデオ・カード108、アド
オン・サウンド・カード110およびI/Oデバイス・コントローラ・カード1
12からなる。図1のコンピュータ・システムは単一バスを使用する形態の一例
である。ネットワーク・カードおよび他の種々のカードも付加的に設けることが
できる。図1のシステムは付加的な拡張バスを含めて、付加的なI/Oデバイス
と通信することができる。
【0009】 CPU102は、このCPUによって実行されるデータと指令を記憶するよう
なRAM104に接続されている。CPU102はバス106に接続され、バス
に接続されたアドオン・カードと通信する。別の方法として、CPU102はプ
ロセッサ・バス(図示省略)とバス間のインターフェースとして作用するブリッ
ジ・コントローラによってバス106に接続されている。ビデオ・アドオン・カ
ード108が通信ライン109によって表示デバイス116に接続されている。
ビデオ・カードはスクリーン・リフレッシュ情報を表示デバイス116に提供す
るように使用されるメモリを含んでもよい。サウンド・カード110が、例えば
、一対のスピーカ118、120に接続されている。このサウンド・カードはデ
ジタル・サウンド情報を処理し、これをスピーカ118、120に送るアナログ
・サウンドに変換するのに使用するコントローラとメモリを含んでいる。I/O
デバイス・コントローラ112は、IDEコントローラ、SCSIコントローラ
またはファイバ・チャネル・コントローラであってもよい。普通ホスト・アダプ
タ・ボードと呼ばれるI/Oコントローラ・カード112が一連のディスク・ド
ライブ122、124のような一つまたはそれ以上のI/Oデバイスに接続され
る。I/Oコントローラは、例えば、CPUからのリクエストを受信し、またこ
れらのリクエストをI/Oデバイス122、124にアクセスすることによって
処理するように使用されてもよい。バス106は好ましくは、周辺要素相互接続
(PCI)バスである。バス106は、ビデオ・エレクトロニクス標準化協会(
VL)のローカル・バスまたはEISA/ISAタイプのバスとすることもでき
る。PCIバス仕様には、PCIバス製造業者が少なくとも5V供給ラインを供
給することを要求されている二重電圧ライン条件が含まれている。製造業者はバ
スの指定ピンに3.3Vラインを任意に提供できる。PCI周辺機器は、アドオ
ン・カードとしてまたはカード・インターフェースを備えた外部デバイスとして
マザーボード上に埋設されたチップとして設けることができる。PCI仕様のさ
らなる実行は、5V供給をなくして、システムをより低い電圧電力源を使用でき
るようにする。付加的に、将来3.3Vよりも低い(例えば、2.5V)供給レ
ベルをPCIおよび他のバス仕様に導入することが意図されており、本発明はこ
のような新しい供給レベルへの移行を容易にするものである。
【0010】 図2は本発明による電力選択回路を含むアドオン・カードを示す。コンピュー
タの電力源202がバス106の一対のライン206、208に電力を提供する
のに使用されている。各ラインは同じ電圧レベルを供給するバス上にいくつかの
物理的電力トレースで構成されてもよい。多数のトレースを設けることによって
、各物理的トレースが限定電流容量を有することになるので、バス電流のより高
いレベルが許容される。第1ライン206が第1電位を、また第2ライン208
が第2電位を担当する。ライン204は接地電位ラインである。アドオン・カー
ドは、工業界で普通に使用されているエッジ・コントローラ(図示省略)によっ
てバス106とインターフェースしている。このエッジ・コネクタは、データ・
ラインとインターフェースするピン(図示省略)を含み、またそれぞれ電力供給
バス・ライン208、206および204とインターフェースするピン212、
214および216を含んでいる。ピン212からのラインは、電力源選択回路
210の「低電位」入力に接続されている。ピン214からのラインは、電力源
選択回路210の「高電位」入力に接続されている。ピン216からのラインは
、電力源選択回路210を接地レベル入力に接続している。好ましいPCIの実
施において、電力供給ライン212、214は、システムの設計に依存して三つ
の可能な電圧形態、すなわち、5Vのみ、5Vと3.3Vまたは3.3Vのみの
内の一つを有することができる。本発明によれば、カードは、このカード上のス
イッチまたは他の手動形態の工程を設定する必要性なしに、これらの電圧形態の
全て三つを支持する。バス・コネクタからのデータ、アドレスおよびコントロー
ル・ピン220は、集積回路201に接続されたデータ・ライン218に関連す
る。
【0011】 電力源選択回路210は所定出力電圧を集積回路201とアドオン・カードの
可能性のある多数の集積回路に提供する電圧レベル出力ライン222とを含んで
いる。電力源選択回路はまた接地電位ライン224を集積回路201に提供して
いる。好ましいPCI実施において、この出力電圧は3.3Vである。集積回路
201は、ホスト・アダプタ・アドオン・ボードによって受信されるI/O命令
を処理するのに使用されるコントローラASICとすることができる。
【0012】 図3は図2の電力源選択回路210の回路図である。電力源選択回路210は
低電圧入力ライン212、高電圧入力ライン214、接地入力216、接地出力
224および電圧出力ライン222を含んでいる。電圧出力ラインが、設けられ
た三つの電圧形態に関係なく、所定電圧レベル(例えば、3.3V)を提供する
。回路210は、ライン212上の低電圧の存在を検出するセンサーとして使用
されるドライバ302(部品番号LTC1157のような)を含んでいる。ドラ
イバ302は、プルアップ抵抗器304の一端とオープン・コレクタ出力を有す
るインバータ306のインフロー・エンドに接続された入力を有している。ドラ
イバ302は低電圧入力212に接続された電圧ラインを有している。ドライバ
302は、好ましい実施例のMOSFETスイッチである一対のスイッチ310
、312のゲートに接続された出力電圧ラインを有している。スイッチ310、
312は低電圧ライン212と、電圧出力222に、スイッチがオンのときに低
電圧入力212を電圧出力に接続するように、接続される。スイッチ310、3
12および関連する要素が組み合わされてドライバ302が、選択回路として作
用し、低電圧入力ライン212または高電圧入力ライン214が使用されて出力
電圧を提供するかどうかを決定する。電圧調整器308(例えば、部品番号LT
1129−3.3)が高電圧入力ライン214と、接地コンデンサ316の正端
に接続された電圧入力を有している。電圧調整器308のシャットダウン入力が
、インバータ306のアウトフロー端と、プルアップ抵抗器314の一端に接続
されている。電圧調整器308のセンス入力と電圧出力が、両者とも電圧出力2
22に接続されている。接地コンデンサ318の正端が電圧入力222に接続さ
れている。電圧調整器308が、プルアップ抵抗器314のような関連要素と共
動し、また接地コンデンサ318が高圧供給ライン214上に提供された電圧を
降圧する降圧回路として作用する。
【0013】 動作について説明すると、図3の回路が、最低利用可能供給電圧が所定出力電
圧を提供するように利用されるように電力源ライン212、214間を選択する
。例えば、上述したPCI実施例において、5V/3.3Vまたは3.3Vのみ
の形態が3.3Vライン212をして使用せしめ、一方5Vのみの形態が5Vラ
イン214をして使用せしめる。供給電圧がライン212上で利用可能であれば
、ドライバ302が、ゲート・ドライブ電圧がスイッチ310、312に発生す
るように稼働する。これがスイッチ310、312をしてONせしめ、これによ
ってライン212からの低電圧が電圧出力222にゲートされる。付加的に、イ
ンバータ306のアウトフロー端における電圧が、電圧調整器308をしてシャ
ットオフせしめる。従って、低電圧のみが出力電圧を提供するのに使用される。
低電圧がドライバ302によって検知されないときは、インバータ306のアウ
トフロー端における電圧が電圧調整器308をシャットダウンしない。次に、電
圧調整器308がライン214からの高圧レベルを低電圧のレベルまで降圧し、
また降圧電圧を出力ライン222に提供する。低圧ライン212がこの場合にお
いて出力222から遮蔽される。これはスイッチ310、312がOFFである
ためである。この方式において、低圧レベルが、ライン212上の低電圧の利用
可能性に関係なく、電圧出力222に提供される。
【0014】 図3の回路で示された方法は、将来のPCIシステムに提供できる5V、3.
3Vおよび2.5V供給電圧の間のような、多数の供給電圧間を選択するのに使
用することができる。例によれば、図4は四つの電圧レベルを感知でき、また、
所定出力電圧を提供に使用するために利用可能な最低レベルを自動的に選択する
自動検出回路のロジック図である。この回路はそれぞれ低レベル入力402から
高レベル入力408までの四つの電圧レベル入力402〜408を含んでいる。
低レベル入力402はセンサー410に関連し、このセンサーがライン402上
の低電圧の検出に応答して信号を提供する。スイッチ412がセンサー410に
接続され、センサー410からの検出信号に応答して、そのスイッチが、低レベ
ル入力402と電圧出力222間の接続を提供する。第2電圧レベル入力404
が電圧調整器414に関連している。電圧調整器414は、低電圧ライン402
に接続されたイネーブル入力と、第2電圧レベル入力404に接続された電圧入
力と、出力ライン222に接続された電圧出力を有している。第3電圧レベル入
力406は電圧調整器418に関連している。電圧調整器418はORゲート4
16の出力に接続されたイネーブル入力と、第3電圧レベル入力406に接続さ
れた電圧入力と、出力ライン222に接続された電圧出力とを有している。OR
ゲート416は低電圧調整器414のイネーブル入力からのラインに接続された
一つの入力と、低電圧調整器414の電圧入力からのラインに接続された入力と
を有している。第4電圧レベル入力408が電圧調整器422と関連している。
電圧調整器422は、ORゲート420の出力に接続されたイネーブル入力と、
第3電圧レベル入力408に接続された電圧入力と、出力ライン222に接続さ
れた電圧出力を有している。ORゲート420は低電圧調整器418のイネーブ
ル入力からのラインに接続された一つの入力と、低電圧調整器418の電圧入力
からのラインに接続された入力を有している。
【0015】 動作について説明すると、センサー410による低レベル電圧の検出は、スイ
ッチ412をして低電圧を出力222に導通せしめる。ライン402上の低レベ
ル電圧の存在は、調整器414のイネーブル入力上の信号を権利を主張しないこ
とによって電圧調整器414を不作動にする。低レベル電圧はまた、ORゲート
416と420の出力が低レベル電圧の伝搬によって権利を主張すると、低レベ
ル電圧が電圧調整器418と422を不作動にする。この方式において、電圧調
整器への入力される電圧よりも低い任意の電圧レベルの存在が、同じ電圧調整器
を不作動にすることが理解できる。これはイネーブル入力がすべての低電圧ライ
ンのロジックORに接続されているからである。図4の説明は、ロジック・ゲー
トを使用しているが、回路の実際の構成は、デジタル信号とは逆のアナログが使
用されているので操作において変わる。それにもかかわらず、図4の電力選択回
路の最初の二つのステージのアナログ実施である図3の回路から理解できるよう
に、回路の全体的なロジック形態が、アナログ実施内に残っている。回路は、2
入力ORゲートと電圧調整器の付加的モジュールと共動させることによって、任
意の多数の電力レベルを検出するように拡大できることが、さらに理解できる。
【0016】 図5は異なるスイッチング・トランジスタと異なる電圧調整器を使用すること
によって出力電流の高いレベルを提供する本発明の回路の別の実施例である。付
加的に、12V供給ライン515がバスで利用可能なときに、安価なトランジス
タが図3のドライバ302と置換できる。図5の電圧選択回路は、オープン・コ
レクタ出力を有するインバータ502を含んでおり、これは3.3V供給ライン
510に接続されたプルアップ抵抗器と、トランジスタ504(例えば、部品番
号2N2222) のベースに接続されている。トランジスタ504のコレクタは、12
V供給ライン515に接続されたプルアップ抵抗器に接続され、また、一対のト
ランジスタ506、508のゲートに接続されている。トランジスタ504のエ
ミッタが接地ラインに接続されている。トランジスタ506、508は、スイッ
チがオンのときに低電圧供給ラインを電圧出力に接続するように、3.3V供給
ライン510と、電圧出力512に接続されている。電圧調整器514(例えば
、部品番号LT1528) が5V供給ライン516に接続され、また接地コンデンサ5
18の正端に接続された電圧入力を有している。電圧調整器514のシャットダ
ウン入力は、オープン・コレクタ出力を有するインバータ522のアウトフロー
・エンドに接続され、また5V供給ライン516に接続されたプルアップ抵抗器
524の一端に接続されている。電圧調整器514のセンス入力と電圧出力が両
方とも電圧出力512に接続されている。接地コンデンサ526の正端が電圧出
力512に接続されている。電圧調整器514が、5V供給ライン214に提供
される電圧を降圧する降圧回路として作用する関連した要素と共動する。電圧調
整器514の異なるタイプの使用が、より高いレベルの出力電流を提供する。
【0017】 本発明はある好ましい実施例に関して説明してきたが、当業者に理解できる他
の実施例も本発明の範囲内にある。従って、本発明の範囲は添付の請求の範囲に
よって規定することを意図する。
【図面の簡単な説明】
【図1】 コンピュータ・システムの一つの構成を示す図。
【図2】 本発明によって構成されたコンピュータ・バスとアドオン・カードを示す図。
【図3】 本発明の電力源選択回路の実施例の回路図。
【図4】 二つを超える供給電圧レベルがバスによって提供できるときの本発明の電力源
選択回路の実施例を示すロジック回路図。
【図5】 本発明の電力源選択回路のより高い出力電流の実施例の回路図。
【手続補正書】特許協力条約第34条補正の翻訳文提出書
【提出日】平成13年5月9日(2001.5.9)
【手続補正1】
【補正対象書類名】明細書
【補正対象項目名】特許請求の範囲
【補正方法】変更
【補正の内容】
【特許請求の範囲】
───────────────────────────────────────────────────── フロントページの続き (81)指定国 EP(AT,BE,CH,CY, DE,DK,ES,FI,FR,GB,GR,IE,I T,LU,MC,NL,PT,SE),OA(BF,BJ ,CF,CG,CI,CM,GA,GN,GW,ML, MR,NE,SN,TD,TG),AP(GH,GM,K E,LS,MW,SD,SL,SZ,TZ,UG,ZW ),EA(AM,AZ,BY,KG,KZ,MD,RU, TJ,TM),AE,AG,AL,AM,AT,AU, AZ,BA,BB,BG,BR,BY,CA,CH,C N,CR,CU,CZ,DE,DK,DM,DZ,EE ,ES,FI,GB,GD,GE,GH,GM,HR, HU,ID,IL,IN,IS,JP,KE,KG,K P,KR,KZ,LC,LK,LR,LS,LT,LU ,LV,MA,MD,MG,MK,MN,MW,MX, NO,NZ,PL,PT,RO,RU,SD,SE,S G,SI,SK,SL,TJ,TM,TR,TT,TZ ,UA,UG,UZ,VN,YU,ZA,ZW (72)発明者 トラン、ヘンリー アメリカ合衆国 92620 カリフォルニア 州、アイルヴィン、フィールド ストリー ト、14 Fターム(参考) 5B011 DB22 EA02 EA06 GG03 JB10 5G065 AA01 AA08 DA02 EA01 FA02 GA06 JA04 LA01 MA10

Claims (16)

    【特許請求の範囲】
  1. 【請求項1】 バスに接続された拡張スロットを有するコンピュータ・シス
    テム内で使用するために、バスが第1所定電圧を供給するための第1供給ライン
    を有し、また第1所定電圧よりも高い第2所定電圧を供給するための第2供給ラ
    インを有し、それぞれ所定の電圧が(1)第1供給ラインのみに、(2)第2供
    給ラインのみに、あるいは(3)両供給ラインに供給されるかどうかに関係なく
    適切に作動するように適用されたアドオン・カードであって、 第1および第2供給ラインに接続され、第1供給ライン上の第1所定電圧の存
    在を検知するとともに、該カードの少なくとも一つの集積回路用の電源として第
    1および第2供給ラインとの間で選択する選択回路であって、検出回路が第1電
    源ライン上で第1所定電圧を検出したときに電源として第1供給ラインを選択す
    る選択回路と、 第2電源ラインが電源として選択されたときに、第2供給ライン上に提供され
    た電圧を降下する降圧回路と、からなるアドオン・カード。
  2. 【請求項2】 バスが標準バスであって、その第1供給ラインが3.3Vラ
    インで、第2供給ラインが5Vラインである請求項1に記載のアドオン・カード
  3. 【請求項3】 バスが標準バスであって、その第1側給ラインが2.5Vラ
    インで、第2供給ラインが3.3Vラインである請求項1に記載のアドオン・カ
    一ド。
  4. 【請求項4】 パスがPCIバスである請求項1に記載のアドオン・カード
  5. 【請求項5】 第1所定電庄が第1供給ライン上に存在するとき、検出回路
    が降圧回路を不作動にする請求項1に記載のアドオン・カード。
  6. 【請求項6】 該アドオン・カードが、ファイバ・チャネル・ホスト・アダ
    プタ・ボードである請求項1に記載のアドオン・カード。
  7. 【請求項7】 該アドオン・カードが、SCSIホスト・アダプタ・ボード
    である請求項1に記載のアドオン・カード。
  8. 【請求項8】 第2所定電圧が第1所定電圧よりも大きい、第1および第2
    所定供給電圧を提供する第1および第2供給ラインを備えたバスを有するコンピ
    ュータ・システムにおいて、それぞれ所定の電圧が(1)第1供給ラインのみに
    、(2)第2供給ラインのみに、あるいは(3)両供給ラインに供給されるかど
    うかに関係なく、アドオン・カードが適切に作動するようにバスに接続されたア
    ドオン・カードの少なくとも一つの集積回路への電力供給方法であって、 第1所定電圧が第1供給ライン上に存在するかどうかを決定する工程と、 第1所定電圧が第1供給ライン上に存在するとき、第1供給ラインを電源とし
    て使用する工程と、 第1所定電圧が第1供給ライン上に存在せず、第2所定電圧が第2供給ライン
    上に存在するとき、第2供給ラインを、この第2供給ライン上の電圧を降圧する
    ことによって電源として使用する工程と、からなる電力供給方法。
  9. 【請求項9】 バスが標準バスであって、その第1供給ラインが3.3Vラ
    インで、第2供給ラインが5Vラインである請求項8に記載の方法。
  10. 【請求項10】 バスが標準バスであって、その第1供給ラインが2.5V
    ラインで、第2供給ラインが3.3Vラインである請求項8に記載の方法。
  11. 【請求項11】 バスがPCIバスである請求項8に記載の方法。
  12. 【請求項12】 第1供給電圧が第2供給ライン上の電圧の降下を阻止する
    ことを決定する請求項8に記載の方法。
  13. 【請求項13】 アドオン・カードが、ファイバ・チャネル・ホスト・アダ
    プタ・ボードである請求項8に記載の方法。
  14. 【請求項14】 アドオン・カードが、SCSIホスト・アダプタ・ボード
    である請求項8に記載の方法。
  15. 【請求項15】 5Vと3.3Vの供給ラインを備えたPCIバスを有する
    コンピュータ・システムにおいて、(1)5V供給ラインのみが存在するか、(
    2)3.3V供給ラインのみが存在するか、あるいは(3)両供給ラインが存在
    するかどうかに関係なく、アドオン・カードが適切に作動するようにPCIバス
    に接続されたアドオン・カードの少なくとも一つの集積回路への電力供給方法で
    あって、 3.3Vレベルが3.3V供給ライン上に存在するかどうかを決定する工程と
    、 3.3Vレベルが3.3V供給ライン上に存在するときに、3.3V供給ライ
    ンを電源として使用する工程と、 3.3Vレベルが3.3V供給ライン上に存在せず、5Vが5V供給ライン上
    に存在するとき、5V供給ラインの電圧を3.3Vに降下することによって5V
    供給ラインを電源として使用する工程と、からなる電力供給回路。
  16. 【請求項16】 所定の供給電圧を提供するための少なくとも二つのライン
    を備えたバスを有するコンピュータ・システムにおいて、少なくとも一つの所定
    電圧が他方よりも大きく、低い所定電圧がそのレベルを使用したときにアドオン
    ・カードが適切に作動するようなレベルであり、アドオン・カードが低い電圧供
    給ラインを使用するように、バスに接続されたアドオン・カードの少なくとも一
    つの集積回路に電力を供給する方法であって、 前記供給ライン上に所定電圧レベルの存在を検出する工程と、 異なるレベルの所定電圧が異なる供給ライン上に存在するとき、低い所定電圧
    を伴う供給ラインを電源として使用するように選択する工程と、からなる電力を
    供給する方法。
JP2000608245A 1999-03-30 2000-03-29 自動バス・パワーライン選択回路を備えたアドオン・カード Pending JP2002540521A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US09/281,369 1999-03-30
US09/281,369 US6327635B1 (en) 1999-03-30 1999-03-30 Add-on card with automatic bus power line selection circuit
PCT/US2000/008549 WO2000058815A1 (en) 1999-03-30 2000-03-29 Add-on card with automatic bus power line selection circuit

Publications (1)

Publication Number Publication Date
JP2002540521A true JP2002540521A (ja) 2002-11-26

Family

ID=23076995

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000608245A Pending JP2002540521A (ja) 1999-03-30 2000-03-29 自動バス・パワーライン選択回路を備えたアドオン・カード

Country Status (9)

Country Link
US (1) US6327635B1 (ja)
EP (1) EP1163571B1 (ja)
JP (1) JP2002540521A (ja)
KR (1) KR100629964B1 (ja)
AT (1) ATE278983T1 (ja)
AU (1) AU4328400A (ja)
CA (1) CA2367892A1 (ja)
DE (1) DE60014600T2 (ja)
WO (1) WO2000058815A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014086024A (ja) * 2012-10-26 2014-05-12 Yokogawa Electric Corp 単独使用可能な記録計・データロガー共用入出力モジュール
JP2015529441A (ja) * 2012-08-14 2015-10-05 コーニンクレッカ フィリップス エヌ ヴェ Dc電力分配システム

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001005569A (ja) * 1999-06-18 2001-01-12 Matsushita Electric Ind Co Ltd Pcカード一体型無線通信装置
US6564333B1 (en) * 1999-12-03 2003-05-13 3Com Corporation Peripheral device power management circuit and method for selecting between main and auxiliary power sources or from third power source
US6560714B1 (en) * 1999-12-03 2003-05-06 3Com Corporation Power management for a peripheral component interconnect environment with auxiliary power
US7256517B2 (en) * 2000-08-23 2007-08-14 Lsi Corporation Interface circuit for providing a computer logic circuit with first and second voltages and an associated method
JP4407042B2 (ja) * 2000-11-15 2010-02-03 パナソニック株式会社 情報処理装置
US6816936B1 (en) * 2001-01-02 2004-11-09 Juniper Networks, Inc. Hot-swappable router interface card with stable power on/off procedure
FI20011257A0 (fi) * 2001-06-13 2001-06-13 Nokia Corp Menetelmä väylän mukauttamiseksi ja väylä
JP3947044B2 (ja) * 2002-05-31 2007-07-18 富士通株式会社 入出力バッファ
US7332832B2 (en) * 2004-02-27 2008-02-19 Hitachi Global Storage Technologies Netherlands B.V. Removable hard disk drive (HDD) that is hot-plug compatible with multiple external power supply voltages
US7222247B2 (en) * 2004-04-05 2007-05-22 Hewlett-Packard Development Company, L.P. Multiple-mode computer slot initialization
DE102005002752B4 (de) * 2005-01-20 2008-03-27 Siemens Ag Spannungsversorgungsvorrichtung für ein Busgerät sowie Busgerät
US8013473B2 (en) 2006-09-01 2011-09-06 Atmel Corporation Detector based combination regulator
US7635925B2 (en) 2006-10-04 2009-12-22 Atmel Corporation Analog combination regulator
TWI357186B (en) * 2008-10-17 2012-01-21 Wistron Corp Electronic card connector, electronic decoding dev
CN103064773A (zh) * 2011-10-24 2013-04-24 鸿富锦精密工业(深圳)有限公司 测试负载卡
CN103869885A (zh) * 2012-12-18 2014-06-18 鸿富锦精密工业(深圳)有限公司 扩展卡及支持所述扩展卡的主板
US9502082B1 (en) * 2015-06-24 2016-11-22 Intel Corporation Power management in dual memory platforms

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06333103A (ja) * 1993-03-23 1994-12-02 Seiko Epson Corp Icカード
JPH0962407A (ja) * 1995-08-30 1997-03-07 Ando Electric Co Ltd 電子機器システム

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5559966A (en) 1992-11-06 1996-09-24 Intel Corporation Method and apparatus for interfacing a bus that operates at a plurality of operating potentials
US5440244A (en) * 1993-02-10 1995-08-08 Cirrus Logic, Inc. Method and apparatus for controlling a mixed voltage interface in a multivoltage system
US5613130A (en) * 1994-11-10 1997-03-18 Vadem Corporation Card voltage switching and protection
US5958056A (en) * 1995-05-26 1999-09-28 Intel Corporation Method and apparatus for selecting operating voltages in a backplane bus
US5634132A (en) * 1995-06-23 1997-05-27 Dell Usa Lp Operating system independent support for mixed voltage devices
US5627416A (en) * 1995-07-21 1997-05-06 Itt Corporation Multi-voltage IC card host
WO1997020269A1 (en) * 1995-11-13 1997-06-05 Lexar Microsystems, Inc. Automatic voltage detection in multiple voltage applications
US5898844A (en) * 1996-09-13 1999-04-27 International Business Machines Corporation Data processing system including a hot-plug circuit for receiving high-power adaptor cards
US5774706A (en) 1996-12-13 1998-06-30 International Business Machines Corporation High speed PCI bus utilizing TTL compatible signaling

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06333103A (ja) * 1993-03-23 1994-12-02 Seiko Epson Corp Icカード
JPH0962407A (ja) * 1995-08-30 1997-03-07 Ando Electric Co Ltd 電子機器システム

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015529441A (ja) * 2012-08-14 2015-10-05 コーニンクレッカ フィリップス エヌ ヴェ Dc電力分配システム
US9887538B2 (en) 2012-08-14 2018-02-06 Philips Lighting Holding B.V. DC power distribution system
JP2014086024A (ja) * 2012-10-26 2014-05-12 Yokogawa Electric Corp 単独使用可能な記録計・データロガー共用入出力モジュール

Also Published As

Publication number Publication date
DE60014600T2 (de) 2006-02-23
KR100629964B1 (ko) 2006-09-29
EP1163571A1 (en) 2001-12-19
ATE278983T1 (de) 2004-10-15
WO2000058815A1 (en) 2000-10-05
AU4328400A (en) 2000-10-16
KR20020008146A (ko) 2002-01-29
DE60014600D1 (de) 2004-11-11
US6327635B1 (en) 2001-12-04
CA2367892A1 (en) 2000-10-05
EP1163571B1 (en) 2004-10-06

Similar Documents

Publication Publication Date Title
JP2002540521A (ja) 自動バス・パワーライン選択回路を備えたアドオン・カード
US5757171A (en) On-board voltage regulators with automatic processor type detection
US8599207B2 (en) Information processing apparatus, information processing method and program
US6523128B1 (en) Controlling power for a sleeping state of a computer to prevent overloading of the stand-by power rails by selectively asserting a control signal
US7975091B2 (en) Information processor capable of supplying power to an electronic device connected thereto
US20010001878A1 (en) System and method for processor dual voltage detection and over stress protection
US6691201B1 (en) Dual mode USB-PS/2 device
US6292859B1 (en) Automatic selection of an upgrade controller in an expansion slot of a computer system motherboard having an existing on-board controller
US20050235084A1 (en) Bus system and access control method
US20070288769A1 (en) Method for increasing the data processing capability of a computer system
JPH0962622A (ja) コンピュータシステム
US20020073346A1 (en) Integrated level shift and override circuit for a processor system
JPH11212687A (ja) バス制御装置
US6922194B2 (en) Method and apparatus for maintaining load balance on a graphics bus when an upgrade device is installed
US20030200472A1 (en) Computer and power supply controlling method
US6665765B1 (en) Hot docking drive wedge and port replicator
US7796459B2 (en) Memory voltage control circuit
US6438624B1 (en) Configurable I/O expander addressing for I/O drawers in a multi-drawer rack server system
US7093140B2 (en) Method and apparatus for configuring a voltage regulator based on current information
US6256744B1 (en) Personal computer component signal line isolation for an auxiliary powered component
US20060095626A1 (en) Multifunction adapter
JP2002534739A (ja) アップグレード・デバイスがインストールされるとグラフィックス・デバイスを使用不可にする方法および装置
US5566347A (en) Multiple interface driver circuit for a peripheral storage device
JPH10133766A (ja) 適応型パワーダウン・クロック制御
JP2003167650A (ja) 精密機器、コンピュータ装置、回路基板および電圧制御方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070117

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070313

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090917

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090925

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20100413