JP2002368621A - ワイヤレス通信システムの端末内、例えば、移動電話機内におけるアナログ信号のアナログ/デジタル変換のための方法、および該方法に対応する端末 - Google Patents

ワイヤレス通信システムの端末内、例えば、移動電話機内におけるアナログ信号のアナログ/デジタル変換のための方法、および該方法に対応する端末

Info

Publication number
JP2002368621A
JP2002368621A JP2002085986A JP2002085986A JP2002368621A JP 2002368621 A JP2002368621 A JP 2002368621A JP 2002085986 A JP2002085986 A JP 2002085986A JP 2002085986 A JP2002085986 A JP 2002085986A JP 2002368621 A JP2002368621 A JP 2002368621A
Authority
JP
Japan
Prior art keywords
converter
terminal
signal
analog
delta
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2002085986A
Other languages
English (en)
Inventor
Thierry Arnaud
ティェリー・アルノー
Friedbert Berens
フリッドベルト・ベレンス
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ST MICROELECTRONICS NV
STMicroelectronics NV
Original Assignee
ST MICROELECTRONICS NV
STMicroelectronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ST MICROELECTRONICS NV, STMicroelectronics NV filed Critical ST MICROELECTRONICS NV
Publication of JP2002368621A publication Critical patent/JP2002368621A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/392Arrangements for selecting among plural operation modes, e.g. for multi-standard operation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

(57)【要約】 【課題】 ワイヤレス通信システムの端末内、例えば、
移動電話機内におけるアナログ信号のアナログ/デジタ
ル変換のためのプロセス、および対応する端末を提供す
る基準値。 【解決手段】 端末が、送信された信号を受信してアナ
ログ信号を送達することができる受信段と、該アナログ
信号を変換するためのアナログ/デジタル変換器(AD
C)と、該変換器によって送達されるデジタル信号のた
めの処理段とを含む。変換器(ADC)は、パラメータ
設定可能なデルタ・シグマ変換器であり、また処理段
は、伝送標準、有用なデータの実際の伝送速度、および
実際の受信条件に応じて、該変換器のパラメータをその
場で調整することができる調整手段(MRG)を含む。
本発明は、UMST電話機に適用される。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、一般に、ワイヤレ
ス通信システムに関し、より詳細には、いくつかの伝送
規格(GSM、GPRS、WCDMS(Wide Ba
nd CodeDivision Multiple
Access Systems)等)を端末が考慮しな
ければならないUMTSシステムに関する。
【0002】
【従来の技術】ワイヤレス通信システムでは、基地局
が、セルラー・移動電話機などの複数の遠隔端末と通信
する。周波数分割多元接続(FDMA)および時分割多
元接続(TDMA)が、いくつかの端末に同時のサービ
スをデリバリするための従来の多元接続方式である。F
DMAシステムおよびTDMAシステムの基礎となる基
本的着想は、それぞれ、いくつかの周波数として、また
はいくつかの時間間隔として、利用可能なリソースを共
用し、干渉を生じさせずにいくつかの端末が同時に動作
できるようにすることにある。
【0003】周波数分割または時間分割を使用するこれ
らの方式とは対照的に、CDMA方式は、符号変調を使
用することにより、共通周波数および共通時間チャネル
を複数のユーザが共用できるようにする。
【0004】より正確には、当分野の技術者によく知ら
れているとおり、スクランブル符号が各基地局と関連付
けられ、1つの基地局を別の基地局から区別することを
可能にしている。さらに、「OVSF Code」とし
て当分野の技術者に知られている直交符号が、各遠隔端
末(例えば、セルラー・移動電話機などの)に割振られ
る。すべてのOVSF符号は、互いに直交であり、これ
により、1つの遠隔端末を別の遠隔端末から区別するこ
とを可能にしている。
【0005】伝送チャネルを介して遠隔端末に信号を送
信する前に、信号は、基地局のスクランブル符号および
遠隔端末のOVSF符号を使用して基地局によってスク
ランブルされ、拡散されている。
【0006】CDMAシステムにおいて、送信および受
信のために別個の周波数を使用するシステム(CDMA
−FDDシステム)と、送信および受信のための共通の
周波数を使用するが、送信および受信のために別個の時
間ドメインを使用するシステム(CDMA−TDDシス
テム)を区別することも可能である。
【0007】セルラー・移動電話機などの第三世代の端
末は、UMTS規格に対応していなければならない。す
なわち、それらの端末は、様々なワイヤレス伝送規格の
下で動作することができなければならない。したがっ
て、それらの端末は、FDMA/TDMA型のシステム
において、例えば、GSM伝送規格またはGPRS伝送
規格に従って、あるいは、CSMA−FDD型またはC
SMA−TDD型の通信システムにおいて、例えば、U
TRA−FDD伝送規格またはUTRA−TDD伝送規
格またはIS−95伝送規格を使用することにより、動
作することができなければならない。
【0008】したがって、より高い自律性を獲得するた
め、これらの端末内の電子構成要素の数を最小限に抑
え、これらの端末の統合の複雑さと電力消費を低減させ
るようにすることが極めて重要である。
【0009】
【発明が解決しようとする課題】本発明は、これらの端
末のアナログ/デジタル変換段のレベルで動作すること
によってこれらの目的を達成することに寄与する。
【0010】
【課題を解決するための手段】したがって、本発明は、
ワイヤレス通信システムの端末、例えば、セルラー電話
機の受信段によって配送されるアナログ信号のアナログ
/デジタル変換のための方法を提案する。本発明の一般
的特徴によれば、変換は、デルタ・シグマ型のパラメー
タ設定可能な変換器内で行われ、変換器のパラメータ
は、伝送規格、有用なデータの実際の伝送速度、および
実際の受信条件に応じて、その場で調整される。
【0011】したがって、本発明は、適合可能で柔軟性
のある1つだけの変換器を使用することを提案する。こ
の単一の変換器は、デルタ・シグマ型のパラメータ設定
可能な変換器である。また、ワイヤレス通信システム、
例えば、CDMAシステム、TDMAシステム、または
FDMAシステムの範囲全体をサポートするのに、1つ
のアナログ/デジタル変換器だけしか必要とされないこ
とから、端末を実現することの複雑さが、大幅に低減さ
れる。さらに、デルタ・シグマ型の変換器の使用は、有
用なデータ、すなわち、伝送されるサービス(例えば、
データまたは音声の伝送、あるいはUTRA伝送規格に
おけるセル探索)の実際の伝送速度に応じて変換器の分
解能を変更することも可能にする。変換器の分解能の変
更は、実際の受信条件、すなわち、例えば、環境条件
(受信レベル、環境のタイプ等)に応じて適合させるこ
とも可能である。
【0012】したがって、いくつかの場合では、1ビッ
トまたは2ビットだけ変換器の分解能を低下させるこ
と、要求されるサービスに関わる許容可能な受信条件を
満たしながらそれを行うことが可能でなければならな
い。それでも、1ビットだけ分解能を低下させること
で、30%ないし40%程度の電流消費の削減がもたら
される可能性があることが分かっている。
【0013】デルタ・シグマ変換器は、パラメータ設定
可能なデルタ・シグマ変調器を備え、この変調器は、サ
ンプリング回路、ならびに変調器の出力に接続されたパ
ラメータ設定可能なデジタル出力フィルタを含む。本発
明の一実施形態によれば、変調器のパラメータは、所望
の伝送規格に応じて調整され、また出力フィルタの係数
およびサンプリング回路のオーバーサンプリング周波数
の値は、有用なデータの実際の伝送速度および実際の受
信条件に関わる所望の分解能に応じて調整される。
【0014】また、デルタ・シグマ変調器は、一般に、
ループ係数を有するループを含み、このループは、サン
プリング回路および少なくとも1つの積分器を含む。し
たがって、変調器のパラメータの調整は、ループ係数の
調整およびオーバーサンプリング周波数の値の調整を含
む可能性がある。
【0015】様々な分解能および(様々な伝送規格に対
応する)信号の様々な通過帯域からの選択は、アナログ
/デジタル変換器の後に続くデジタル処理段において配
備されるソフトウェアによって制御されることが可能で
ある。たとえば、信号の2進誤り率を表す測定値である
「ブロック誤り率」を測定することにより、環境条件の
良好な推定を得ることが可能である。また、分解能の変
更および分解能の新しい値の検査も、これらの測定値に
基づくことが可能である。
【0016】より正確には、本発明の一実施形態によれ
ば、信号の2進誤り率を表す測定が行われる。この測定
された値が、基準値(これは、例えば、伝送されるサー
ビス(音声、低スループット・データ伝送等)に依存す
る)と比較される。また、測定された値が、基準値を下
回った場合、このことは、変換器の分解能を低下させる
ための操作の余地がいくらか存在する可能性があること
を意味する。そこで、変換器のパラメータが、連続ノッ
チで変換器の分解能を低下させるような仕方で調整され
る。また、各ノッチで、2進誤り率を表す新しい測定値
を介して分解能が検査される。このように、例として、
高品質データ伝送サービスに対応する有用なデータの実
際の伝送速度が存在する場合、2進誤り率の基準値は、
10−6に指定される。また、変換器が8ビットの分解
能に合せて調整され、例えば、10−8に等しい2進誤
り率が測定された場合、分解能は、まず、7ビットに低
下させることができる。新しい2進誤り率が、まだ、1
−6を下回る場合には、分解能を6ビットにまで低下
させようと試みることが可能である。そのサービスにた
めに必要な基準誤り率と適合する測定された2進誤り率
が得られるまで、一般に、そのようなサービスに関し
て、4ビットを下回ることはなく、これが続けられる。
【0017】また、本発明の主題は、ワイヤレス通信シ
ステムの端末、例えば、セルラー・移動電話機でもあ
り、この電話機は、送信された信号を受信してアナログ
信号を出力できる受信段と、このアナログ信号を変換す
るためのアナログ/デジタル変換器と、この変換器によ
って出力されるデジタル信号のための処理段とを含む。
【0018】本発明の一般的特徴によれば、変換器は、
パラメータ設定可能なデルタ・シグマ変換器であり、ま
た処理段は、伝送規格、有用なデータの実際の伝送速
度、および実際の受信条件に応じて、変換器のパラメー
タをその場で調整することができる調整手段を含む。
【0019】本発明の一実施形態によれば、デルタ・シ
グマ変換器は、サンプリング回路および出力フィルタを
含むパラメータ設定可能なデルタ・シグマ変調器を含
む。調整手段は、伝送規格に応じて変調器のパラメータ
を調整することができる第1の調整の手段と、有用なデ
ータの実際の伝送速度および実際の受信条件に関わる所
望の分解能に応じて、出力フィルタの係数およびサンプ
リング回路のオーバーサンプリング周波数の値を調整す
ることができる第2の調整の手段とを含む。
【0020】本発明の一実施形態によれば、デルタ・シ
グマ変調器は、ループ係数を有し、またサンプリング回
路および少なくとも1つの積分器を含むループを含む。
したがって、第1の調整の手段は、ループ係数およびオ
ーバーサンプリング周波数の値を調整することができ
る。
【0021】また、第1の調整の手段は、場合によって
は、積分器の容量の値を調整することもできる。
【0022】本発明の一実施形態によれば、第2の調整
の手段は、様々な伝送特性と関連する様々な基準2進誤
り率を表す基準値を含むメモリと、信号の2進誤り率を
表す測定を行うことができる測定手段と、この測定され
た値を基準値と比較することができる比較手段と、測定
された値が、該基準値を下回る場合、連続ノッチで変換
器の分解能を低下させるように変換器のパラメータを調
整し、かつ各ノッチで、測定手段によって出力される新
しい測定値に基づいて新しい分解能を検査することがで
きる検査手段とを含む。
【0023】本発明のその他の利点および特徴は、いか
なる意味でも制限するものではない実現の態様および実
施形態の詳細な説明を考察することで明白となる。
【0024】
【発明の実施の形態】図1では、符号TPが、セルラー
・移動電話機などの遠隔端末を示し、この端末は、例え
ば、CDMA−FDDの通信方式(例えば、UTRA−
FDD規格)に従って基地局BS1と通信している。
【0025】セルラー・移動電話機は、従来の仕方で、
送受切換え器(duplexer)DUPによってアンテナANT
に接続された無線周波数アナログ・段ERFを含み、入
力信号ISGを受信するようにしている(図2)。
【0026】従来、段ERFは(図2)、低雑音増幅器
LNAと、ミクサ、従来のフィルタおよび従来の増幅器
(簡明にするため、図2では図示せず)を含む2つの処
理経路とを含む。2つのミクサは、それぞれ、位相ロッ
ク・ループPLLから、互いに90°の位相差を示す2
つの信号を受け取る。ミクサ内における周波数変換の
後、2つの処理経路が、それぞれ、当分野の技術者には
よく知られた用語法に従って2つのストリームI(直接
ストリーム)およびQ(直交ストリーム)を定義する。
【0027】アナログ/デジタル変換器ADC内におけ
るデジタル変換の後、2つのストリームIおよびQが、
受信処理段ETNRに対して出力される。
【0028】この処理段ETNRは、従来の仕方で、一
般に、当分野の技術者が「Rake受信器」と呼ぶ受信
器RRを含み、その後に、Rake受信器RRによって
渡されるコンステレーションの復調を行う従来の復調手
段MPが続く。
【0029】基地局と移動電話機の間にある障害物によ
り、最初に送信された信号が反射される可能性があるた
め、伝送媒体は、実際は、マルチパス伝送媒体MPCで
ある。すなわち、いくつかの異なる伝送経路(3つの伝
送経路P1、P2、P3を図2に示す)を含む媒体であ
る。したがって、移動電話機によって受信される信号I
SGは、最初に送信された信号の様々な時間的に遅延さ
れたバージョンを含み、これらのバージョンは、伝送媒
体のマルチパス伝送特性の結果である。また、各パス
は、異なる遅延を導入する。
【0030】CDMA通信システム内で動作するセルラ
ー・移動電話機が備えているRake受信器RRは、初
期信号の遅延されたバージョンの時間整列、スクランブ
ル解除、逆拡散、および結合を行うのに使用されて、初
期信号内に含まれる情報ストリームを出力するようにし
ている。もちろん、受信される信号ISGは、様々な基
地局、BS1およびBS2によってそれぞれ送信される
初期信号の伝送からも生じる可能性がある。
【0031】処理段ETNRは、また、従来の仕方で、
当分野の技術者にはよく知られたソース復号化を行うソ
ース復号器SDも含む。
【0032】当分野の技術者にはよく知られているとお
り、位相ロック・ループPLLは、段ETNRのプロセ
ッサ内に組み込まれた自動周波数制御アルゴリズムによ
って制御される。
【0033】再び、図1をより詳細に参照すると、ベー
スバンド処理ブロックBBが、処理段ETNRに加え
て、伝送処理段ETNEを含むのを見ることができ、こ
の段ETNEは、従来の仕方で、詳細には、ソース符号
化、符号の拡散、および変調の処理動作を行い、従来の
構造の伝送回路CHMに2つのストリームIおよびQを
渡すようにしている。
【0034】この伝送回路CHMは、詳細には、そのヘ
ッドエンドに、デジタル/アナログ変換器およびミクサ
を含み、伝送周波数への周波数変換を行うことを可能に
している。この場合も、変換信号は、段ETNE内に組
み込まれた自動周波数制御手段によって同様に制御され
る位相ロック・ループ(簡明にするため、図示しない)
によって出力される。
【0035】回路CHMの後には、従来の仕方で、送受
切換え器DUPによってアンテナに接続された電力増幅
器段ETPが続く。
【0036】次に、段ETNRに戻ると、この段ETN
Rが、段ETNRのプロセッサ内にソフトウェア式に組
み込まれた調整手段MRGを含んでいるのがわかり、こ
の手段は、変換器ADCに調整信号SAJを渡すことに
なり、使用される伝送規格、使用されるサービス、およ
び受信の環境条件に応じてそれらの変換器のパラメータ
を調整するようにしている。
【0037】次に、2つの変換器ADCのうち1つをよ
り詳細に説明する。2つの変換器は、同一のものである
と理解されたい。
【0038】本発明による端末内で使用され、図3に示
す変換器ADCは、デルタ・シグマ型の変換器である。
図3では、デルタ・シグマ変換器ADCは、(この変換
器が、2つの積分器を含むため)階数が2の変換器であ
る。こう述べたが、本発明は、その階数に関わらず任意
の型のデルタ・シグマ変換器に適用される。
【0039】デルタ・シグマ型のアナログ/デジタル変
換器の構造は、従来のものであり、当分野の技術者には
知られているものである。次に、その主な特徴の概略を
述べる。
【0040】デルタ・シグマ型のアナログ/デジタル変
換器の役割は、特定のサンプリング周波数でアナログ入
力信号をデジタル出力信号にサンプリングすることであ
る。デルタ・シグマ変換器は、詳細には、ヘッドエンド
に、MDUと呼ぶデルタ・シグマ型の変調器を含み、出
力に、デシメート出力フィルタFDS、例えば、有限イ
ンパルス応答フィルタを含む。変換器ADCの入力端末
BEはまた、デルタ・シグマ変調器MDUの入力端末で
ある。変調器MDUは、出力において、1ビット上また
は2ビット上でも、サンプリングした信号を出力するこ
とができ、オーバーサンプリング周波数Fsは、この出
力サンプリング周波数よりもはるかに大きい。1ビット
(または2ビット)の連続サンプルが、オーバーサンプ
リング周波数と速度を合せてデシメート・フィルタFD
Sに渡される。
【0041】変調器MDUは、ヘッドエンドに、入力端
末BEにリンクされた第1の加算器S1(減算器)を含
む。この第1の減算器の後には、ループ係数k3によっ
てその出力が第2の加算器S2(減算器)の入力にリン
クされた第1の積分器INT1が続く。第2の加算器S
2の出力は、第2の積分器INT2の入力にリンクさ
れ、この積分器の後には、その出力が変調器MDUの出
力を構成する量子化手段QTZ(サンプリング回路)が
続く。量子化手段QTZの出力は、デジタル/アナログ
変換器ADCおよび他の2つのループ係数k1およびk
2により、2つの加算器S1およびS2の他の2つの入
力上にループバックされる。「DELTA」変調は、各
サンプルにおける信号の絶対値の量子化にではなく、サ
ンプル間の信号の変化の量子化に基づく。
【0042】変調器内に積分器(シグマ)が存在してい
るために、この変調器には、「デルタ・シグマ」変調器
という名前が与えられている。
【0043】デルタ・シグマ「変調器」の出力は、非常
に高いオーバーサンプリング周波数Fsにある。これ
は、デルタ・シグマ変調器の根本的な特徴である。とい
うのは、これらの変調器は、スペクトルの高周波数部分
を使用して、量子化雑音の主な部分を除くからである。
具体的には、デルタ・シグマ変調器は、有用な信号の帯
域の外の量子化雑音を除くように設計されている。
【0044】変調器の周波数応答、すなわち、量子化雑
音を高周波数で除去する仕方は、変調器の様々なループ
・パラメータ(k1、k2、k3、INT1、INT
2)、および周波数Fsをプログラミングすることによ
り、伝送規格に応じて変更することができる。
【0045】次に、1ビット上または2ビット上にデル
タ・シグマ変調器からオーバーサンプリングされた出力
信号を、より低いビット転送速度を有するが、より多く
の数のビットを有する信号に変換することが、デシメー
ト・フィルタFDS内で行われる。このフィルタの機能
は、詳細には、有用な信号帯域の外にある量子化雑音を
除去し、有用な信号帯域の量子化雑音の小さい部分だけ
残して(これは、出力の実効分解能を高めることに相当
する)、次に、デシメーション、すなわち、オーバーサ
ンプリング周波数の削減を行うようにすることにある。
【0046】これらの機能を行うための1つの解決策
は、デジタル型のデシメート・フィルタを使用すること
にある。経済的で簡単な仕方は、当分野の技術者にはそ
の構造がよく知られている櫛形デシメート・フィルタを
使用することにあり、この櫛形フィルタは、単に、その
係数のすべてが1に等しく、またスライド平均を行う簡
単な累算器として挙動する有限インパルス応答フィルタ
である。櫛形デシメート・フィルタの使用は、詳細に
は、乗算器を全く必要としない、またはフィルタの係数
のための記憶装置を全く必要としないという利点を有す
る。次に、このフィルタの後に、デジタル・フィルタが
続き、櫛形フィルタの残余の雑音ローブを除去する。
【0047】フィルタの出力端末BSにおいて、その長
さが変換器の分解能を定義するサンプル(ワード)から
デジタル信号が形成される。この分解能は、例えば、G
SM伝送規格またはDCS伝送規格に関して、13ビッ
トであること、あるいはUTRA−FDD伝送規格にお
ける高品質のデータ伝送サービスに関して、8ビットで
あることが可能である。
【0048】本発明の本質的な特徴は、伝送規格、必要
なサービス(有用なデータの伝送速度)、および実際の
伝送条件(環境、干渉等)に応じて、アナログ/デジタ
ル変換器ADCのパラメータを調整手段MRGによって
調整できることにある。
【0049】これに関して、デルタ・シグマ変調器MD
Uのパラメータおよび/または出力フィルタFDSの係
数を操作することが可能である。
【0050】より正確には、図3の図面で見ることがで
きるとおり、ループ係数k1、k2、k3、およびオー
バーサンプリング周波数Fs、また、場合によっては、
積分器INT1およびINT2の容量を調整信号SAJ
1〜SAJ6によって調整することが可能である。
【0051】信号SAJ1〜SAJ6を操作することに
より、信号の通過帯域に、すなわち、使用される伝送規
格に変換器を適合させることが可能になる。したがっ
て、本発明による変換器は、GSM伝送規格、DCS伝
送規格、またはUTRA伝送規格に従って動作すること
ができるUMTS電話機内で使用することができる。例
として、ベースバンド・アナログ信号の通過帯域が、G
SM規格およびDCS規格に関しては、200キロヘル
ツであり、また、WDCMAシステム(UTRA伝送規
格)に関しては、3.84メガヘルツであることが、当
分野の技術者には認められよう。
【0052】変換器をアナログ信号の所与の通過帯域に
適合させるため、係数k1、k2、k3の値、オーバー
サンプリング周波数Fsの値、また、オプションとし
て、積分器INT1およびINT2の容量の値をどのよ
うに決定すべきかは、当分野の技術者には、よく理解さ
れていることである。この計算は、第1の調整の手段M
AJ1内で、例えば、プロセッサ内におけるソフトウェ
ア式で行うこと、あるいは事前記憶されたルックアップ
・テーブルを使用することによって行うことが可能であ
る。出力フィルタFDSの係数の調整、およびオーバー
サンプリング周波数Fsの値の調整により、変換器の分
解能の値を変更することが可能になる。この場合も、所
望の分解能を得るため、フィルタの係数およびオーバー
サンプリング周波数Fsの値をどのようにパラメータ設
定すべきかは、当分野の技術者には、よく理解されてい
ることである。
【0053】したがって、本発明のこの態様により、変
換器の分解能を特に必要とされるサービスのタイプに適
合させることが可能になる。したがって、UTRA伝送
規格においては、セルの探索中に必要とされる分解能を
1ビットまたは2ビットにまで低下させることができ
る。また、頭字語DRXで当分野の技術者にはよく知ら
れている、いわゆる「不連続」受信モードにおいて、分
解能を2ビットにまで低下させることができる。
【0054】さらに、WCDMAシステムにおいては、
必要とされる分解能は、提供されるサービスに応じて異
なる可能性がある。例として、分解能は、音声伝送に関
しては、6ビットであり、また高品質データ伝送に関し
ては、8ビットであることが可能である。
【0055】こう述べたが、同一のサービス内で、受信
条件により、測定される2進誤り率が、そのサービスの
ために必要とされる基準2進誤り率を下回ることが生じ
る場合、分解能をオプションとして低下させることが可
能である。
【0056】したがって、図3に示すとおり、第2の調
整の手段MAJ2は、(信号の2進誤り率BERを表
す)デジタル信号SNのブロック誤り率(BLER)を
測定し、その誤り率をメモリMM内に記憶された基準値
と比較することができる測定手段MMSを含む。比較手
段MCPの出力が、検査手段MCTにリンクされ、この
検査手段は、ブロック誤り率の測定された値が基準値を
下回る場合、分解能が基準値を下回るかぎり、基準値に
近づくまで、分解能を1ビット・ノッチづつ低下させる
ことになる。
【0057】このように、同一のサービスに関して、例
えば、環境条件がそれを許す場合、分解能を低下させる
ことが可能であり、これにより、変換器によって消費さ
れる電力を削減し、その結果、電話機によって消費され
る電力を削減することができる。
【0058】例として、音声サービスに関して、分解能
は、1ビットから6ビットの間にあることが可能であ
り、一方、高品質データ伝送サービスに関しては、分解
能は、一般に、4ビットから8ビットの間になければな
らないことになる。
【0059】本発明は、説明した実施形態には限定され
ず、そのすべての変形形態を包含する。したがって、本
発明によるパラメータ設定可能なアナログ/デジタル変
換器を基地局内で実施することも可能である。
【図面の簡単な説明】
【図1】本発明によるセルラー・移動電話機の構造を示
す図である。
【図2】本発明によるセルラー・移動電話機の受信部分
をより詳細に示す図である。
【図3】本発明による電話機のアナログ/デジタル変換
器の内部構造、および変換器のパラメータを調整するた
めの手段をより詳細に示す図である。
【符号の説明】
ADC アナログ/デジタル変換器 BLER デジタル信号のブロック誤り率 CMP 比較手段 ERF 受信段 ETNR 受信処理段 FDS デジタル出力フィルタ Fs オーバーサンプリング周波数 INT1、INT2 積分器 k1、k2、k3 ループ係数 MCT 検査手段 MDU 変調器 MM メモリ MMS 測定手段 MRG、MAJ1、MAJ2 調整手段 QTZ サンプリング回路
───────────────────────────────────────────────────── フロントページの続き (72)発明者 フリッドベルト・ベレンス スイス国 シーエイチ−1202 ジェノバ、 リュト・ドゥ・メイリン 3 Fターム(参考) 5J064 AA01 AA04 BA03 BB08 BC06 BC11 BC18 BC26 BD02 5K014 AA01 FA11 GA02 5K067 AA42 AA43 BB04 BB21 CC02 CC04 CC10 EE02 KK05

Claims (9)

    【特許請求の範囲】
  1. 【請求項1】 ワイヤレス通信システムの端末の受信段
    によって出力され、かつ伝送された信号から生じるアナ
    ログ信号のアナログ/デジタル変換のための方法であっ
    て、前記変換が、デルタ・シグマ型のパラメータ設定可
    能な変換器(ADC)内で行われること、および、前記
    変換器のパラメータが、伝送規格、有用なデータの実際
    の伝送速度、および実際の受信条件に応じてその場で調
    整されることとを特徴とする方法。
  2. 【請求項2】 デルタ・シグマ変換器(ADC)が、サ
    ンプリング回路(QTZ)を含むパラメータ設定可能な
    デルタ・シグマ変調器(MDU)およびパラメータ設定
    可能なデジタル出力フィルタ(FDS)を備えること、
    前記変調器のパラメータが、伝送規格に応じて調整され
    ること、および、前記出力フィルタの係数および前記サ
    ンプリング回路のオーバーサンプリング周波数(Fs)
    の値が、有用なデータの実際の伝送速度および実際の受
    信条件に関わる所望の分解能に応じて調整されることと
    を特徴とする請求項1に記載の方法。
  3. 【請求項3】 変調器が、ループ係数(k1、k2、k
    3)を有し、かつサンプリング回路(QTZ)および少
    なくとも1つの積分器(INT1、INT2)を含むル
    ープを含むこと、および、前記変調器のパラメータの調
    整が、前記ループ係数の調整およびオーバーサンプリン
    グ周波数の値の調整を含むことを特徴とする請求項2に
    記載の方法。
  4. 【請求項4】 信号の2進誤り率を表す測定(BLE
    R)が行われ、該測定値が基準値と比較され、前記測定
    値が前記基準値を下回った場合、連続ノッチで変換器の
    分解能を低下させるように前記変換器のパラメータが調
    整され、かつ各ノッチで、新しい分解能が、前記2進誤
    り率を表す新しい測定値を介して検査されることを特徴
    とする請求項2または3に記載の方法。
  5. 【請求項5】 伝送された信号を受信してアナログ信号
    を出力することができる受信段(ERF)と、前記アナ
    ログ信号を変換するためのアナログ/デジタル変換器
    (ADC)と、前記変換器によって出力されるデジタル
    信号のための処理段(ETNR)とを含むワイヤレス通
    信システムの端末であって、前記変換器(ADC)が、
    パラメータ設定可能なデルタ・シグマ変換器であること
    と、前記処理段が、伝送規格、有用なデータの実際の伝
    送速度、および実際の受信条件に応じて、前記変換器の
    パラメータをその場で調整することができる調整手段
    (MGR)を含むこととを特徴とする端末。
  6. 【請求項6】 デルタ・シグマ変換器が、サンプリング
    回路(QTZ)を含むパラメータ設定可能なデルタ・シ
    グマ変調器(MDU)および出力フィルタ(FDS)を
    備えること、および、調整手段が、前記変調器のパラメ
    ータを伝送規格に応じて調整することができる第1の調
    整の手段(MAJ1)と、前記出力フィルタの係数およ
    び前記サンプリング回路のオーバーサンプリング周波数
    の値を有用なデータの実際の伝送速度および実際の受信
    条件に関わる所望の分解能に応じて調整することができ
    る第2の調整の手段(MAJ2)とを含むことを特徴と
    する請求項5に記載の端末。
  7. 【請求項7】 デルタ・シグマ変調器が、ループ係数
    (k1、k2、k3)を有し、かつサンプリング回路
    (QTZ)および少なくとも1つの積分器(INT1、
    INT2)を含むループを含むこと、および、第1の調
    整の手段(MAJ1)が、前記ループ係数およびオーバ
    ーサンプリング周波数の値を調整することができること
    を特徴とする請求項6に記載の端末。
  8. 【請求項8】 第2の調整の手段(MAJ2)が、 様々な伝送特性と関連する様々な基準2進誤り率を表す
    基準値を含むメモリ(MM)と、 信号の前記2進誤り率を表す測定を行うことができる測
    定手段(MMS)と、 該測定値を基準値と比較することができる比較手段(C
    MP)と、 前記測定値が前記基準値を下回った場合、連続ノッチで
    変換器の分解能を低下させるように前記変換器のパラメ
    ータを調整し、かつ各ノッチで、前記測定手段によって
    出力される新しい測定値に基づき、新しい分解能を検査
    することができる検査手段(MCT)とを含むことを特
    徴とする請求項6または7に記載の端末。
  9. 【請求項9】 セルラー・移動電話機であることを特徴
    とする請求項5ないし8のいずれか一項に記載の端末。
JP2002085986A 2001-04-02 2002-03-26 ワイヤレス通信システムの端末内、例えば、移動電話機内におけるアナログ信号のアナログ/デジタル変換のための方法、および該方法に対応する端末 Pending JP2002368621A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP01107741.9 2001-04-02
EP01107741A EP1248375B1 (fr) 2001-04-02 2001-04-02 Procédé de conversion analogique/numérique d'un signal analogique au sein d'un terminal d'un système de communication sans fil, par exemple un téléphone mobile, et terminal correspondant.

Publications (1)

Publication Number Publication Date
JP2002368621A true JP2002368621A (ja) 2002-12-20

Family

ID=8176975

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002085986A Pending JP2002368621A (ja) 2001-04-02 2002-03-26 ワイヤレス通信システムの端末内、例えば、移動電話機内におけるアナログ信号のアナログ/デジタル変換のための方法、および該方法に対応する端末

Country Status (4)

Country Link
US (1) US6680682B2 (ja)
EP (1) EP1248375B1 (ja)
JP (1) JP2002368621A (ja)
DE (1) DE60119889T2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007243504A (ja) * 2006-03-08 2007-09-20 Nec Corp 移動通信端末における信号処理システム及びその方法並びにそれを用いた移動通信端末
US7286074B2 (en) 2004-07-28 2007-10-23 Renesas Technology Corporation Semiconductor integrated circuit for communication including analog-to-digital conversion circuit
US7647069B2 (en) 2002-10-25 2010-01-12 Nxp B.V. Single oscillator DSSS and OFDM radio receiver

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6864817B1 (en) * 2003-12-30 2005-03-08 Freescale Semiconductor, Inc. Signaling dependent adaptive analog-to-digital converter (ADC) system and method of using same
US7042375B1 (en) * 2005-03-29 2006-05-09 Broadcom Corporation System and method using dither to tune a filter
US7321325B2 (en) * 2005-07-07 2008-01-22 Realtek Semiconductor Corp. Background calibration of continuous-time delta-sigma modulator
US7221302B1 (en) * 2005-12-20 2007-05-22 Cirrus Logic, Inc. Delta-sigma modulator coefficient calibration method and apparatus
SG141259A1 (en) * 2006-09-12 2008-04-28 Oki Techno Ct Singapore Pte Apparatus and method for receiving digital video signals
US7446687B2 (en) * 2006-10-27 2008-11-04 Realtek Semiconductor Corp. Method and apparatus to reduce internal circuit errors in a multi-bit delta-sigma modulator
US8779956B2 (en) 2006-12-01 2014-07-15 Intersil Americas Inc. Sigma-delta converter system and method
US9030342B2 (en) * 2013-07-18 2015-05-12 Analog Devices Global Digital tuning engine for highly programmable delta-sigma analog-to-digital converters
KR102188747B1 (ko) * 2015-10-12 2020-12-08 에스케이텔레콤 주식회사 하이브리드 빔포밍을 이용한 무선 통신 방법 및 장치

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0523307B1 (en) * 1991-07-17 1996-03-27 International Business Machines Corporation Decimation filter for a sigma-delta converter and data circuit terminating equipment including the same
DE69114129T2 (de) * 1991-07-17 1996-06-13 Ibm Dezimationsfilter für Sigma-Delta Konverter und Datenendeinrichtung mit einem solchen Filter.
JP3157282B2 (ja) * 1992-05-29 2001-04-16 アイコム株式会社 受信機
US6334219B1 (en) * 1994-09-26 2001-12-25 Adc Telecommunications Inc. Channel selection for a hybrid fiber coax network
US5757300A (en) * 1996-10-22 1998-05-26 General Electric Company Feed-forward bandpass delta-sigma converter with tunable center frequency
US6157329A (en) * 1997-09-15 2000-12-05 Massachusetts Institute Of Technology Bandpass sigma-delta modulator employing high-Q resonator for narrowband noise suppression
US6148048A (en) * 1997-09-26 2000-11-14 Cirrus Logic, Inc. Receive path implementation for an intermediate frequency transceiver
US6271780B1 (en) * 1998-10-08 2001-08-07 Cirrus Logic, Inc. Gain ranging analog-to-digital converter with error correction
US6160859A (en) * 1998-10-19 2000-12-12 Motorola, Inc. Integrated multi-mode bandpass sigma-delta receiver subsystem with interference mitigation and method of using the same
WO2000070534A1 (en) * 1999-05-12 2000-11-23 Iders Inc. Magnetic stripe reader__
IT1313303B1 (it) * 1999-07-06 2002-07-17 Telital S P A Ora Telit Mobile Apparecchio ricevente digitale multi-standard e metodo di definizionedi parametri in esso.

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7647069B2 (en) 2002-10-25 2010-01-12 Nxp B.V. Single oscillator DSSS and OFDM radio receiver
US7286074B2 (en) 2004-07-28 2007-10-23 Renesas Technology Corporation Semiconductor integrated circuit for communication including analog-to-digital conversion circuit
JP2007243504A (ja) * 2006-03-08 2007-09-20 Nec Corp 移動通信端末における信号処理システム及びその方法並びにそれを用いた移動通信端末
JP4687510B2 (ja) * 2006-03-08 2011-05-25 日本電気株式会社 移動通信端末における信号処理システム及びその方法並びにそれを用いた移動通信端末

Also Published As

Publication number Publication date
DE60119889D1 (de) 2006-06-29
US6680682B2 (en) 2004-01-20
EP1248375B1 (fr) 2006-05-24
US20020145551A1 (en) 2002-10-10
DE60119889T2 (de) 2007-04-26
EP1248375A1 (fr) 2002-10-09

Similar Documents

Publication Publication Date Title
CA2313139C (en) Receiver with sigma-delta analog-to-digital converter
US7860189B2 (en) Hybrid heterodyne transmitters and receivers
US6985711B2 (en) Direct current offset cancellation for mobile station modems using direct conversion
KR101276035B1 (ko) 다중모드 무선장치용 수신기
US7424275B2 (en) Method and system for sampling a signal
EP1153483B1 (en) Radio receiver
WO1994005087A1 (en) A direct conversion receiver for multiple protocols
US6332083B1 (en) Apparatus and associated method, for operating on receive signals received at a receiver
JP2007513560A (ja) ワイヤレス通信のための新しい受信機アーキテクチャ
JP2008521357A (ja) 狭帯域雑音低減のためのフィルタ及び可調整遅延ユニット
KR20010089742A (ko) 멀티 스탠다드 통신 단말기용 회로
JP2002368621A (ja) ワイヤレス通信システムの端末内、例えば、移動電話機内におけるアナログ信号のアナログ/デジタル変換のための方法、および該方法に対応する端末
KR100917132B1 (ko) 직접 및 극 변조에서 디지털 트래킹을 위한 방법 및 시스템
EP0757446A2 (en) Analogue to digital and digital to analogue converters
US6370133B1 (en) CDMA receiver and method of operation
JP4042978B2 (ja) マルチレート・アナログ/ディジタル変換器
US7973689B2 (en) Bandpass multi-bit sigma-delta analog to digital conversion
EP1376876A2 (en) Wireless user terminal and system having high speed, high resolution, digital-to-analog converter with off-line sigma delta conversion and storage
WO1991007828A1 (en) Digital circuit for a frequency modulation and carrier synthesis in a digital radio system
Efstathiou et al. Enabling components for multi-standard software radio base stations
JP2004222265A (ja) 電力増幅装置
Zentner et al. Software Radio: the best opportunity for the future
JP2004056825A (ja) 自動周波数制御方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20041220

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060925

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060928

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20070306