JP2002136115A - スイッチング電源装置 - Google Patents

スイッチング電源装置

Info

Publication number
JP2002136115A
JP2002136115A JP2000321106A JP2000321106A JP2002136115A JP 2002136115 A JP2002136115 A JP 2002136115A JP 2000321106 A JP2000321106 A JP 2000321106A JP 2000321106 A JP2000321106 A JP 2000321106A JP 2002136115 A JP2002136115 A JP 2002136115A
Authority
JP
Japan
Prior art keywords
power supply
switching power
mosfet
gate
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2000321106A
Other languages
English (en)
Other versions
JP3373194B2 (ja
Inventor
Hideshi Matsuda
英志 松田
Eiji Takegami
栄治 竹上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
TDK Lambda Corp
Original Assignee
NEC Corp
TDK Lambda Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, TDK Lambda Corp filed Critical NEC Corp
Priority to JP2000321106A priority Critical patent/JP3373194B2/ja
Publication of JP2002136115A publication Critical patent/JP2002136115A/ja
Application granted granted Critical
Publication of JP3373194B2 publication Critical patent/JP3373194B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Dc-Dc Converters (AREA)

Abstract

(57)【要約】 【課題】 動作停止時に出力電圧のアンダーシュート現
象の発生を防止できるスイッチング電源装置を提供する
こと。 【解決手段】 このスイッチング電源装置は、一次側駆
動回路に、出力電圧に応じた制御パルス信号でPWM制
御されるメインスイッチ4を備え、二次側出力回路に、
整流スイッチ用MOSFET6と、還流スイッチ用MO
SFET7と、還流スイッチ用MOSFET7のゲート
に接続されたダイオード15と還流ゲートドライバ用ス
イッチ素子16とを備えている。また、スイッチング電
源装置は、動作停止時に還流スイッチ用MOSFET7
のゲート・ソース間容量の充電電荷を所定の時定数で放
電する放電手段17を備えている。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、スイッチング電源
装置に関するものである。
【0002】
【従来の技術】図3は、従来のスイッチング電源装置の
一例を示す回路図である。スイッチング電源装置は、入
力端子1,2、平滑コンデンサ3、メインスイッチ用M
OSFET4およびトランス5の一次巻線からなる一次
側駆動回路と、トランス5の二次巻線、整流スイッチ用
MOSFET6、還流スイッチ用MOSFET7、チョ
ークコイル8、出力コンデンサ9、出力端子10,1
1、分圧抵抗12,13、制御回路14、ダイオード1
5および還流ゲートドライバ用スイッチ素子16からな
る二次側出力回路とから構成される同期整流式フォワー
ド型スイッチング電源装置である。このような構成の同
期整流式フォワード型スイッチング電源装置は、たとえ
ば特開平10−146052号公報に開示されている。
【0003】上述の構成において、メインスイッチ用M
OSFET4は、制御回路14により、出力端子10,
11から得られる出力電圧が安定するようにPWM制御
される。
【0004】メインスイッチ用MOSFET4が、この
PWM制御によりターンオンすると、トランス5の二次
巻線に電圧が誘起し、この電圧が整流スイッチ用MOS
FET6のゲートに印加され、整流スイッチ用MOSF
ET6はオン状態になる。このとき、還流ゲートドライ
バ用スイッチ素子16は、メインスイッチ用MOSFE
T4のターンオンに同期して、オン状態になるように制
御される。整流スイッチ用MOSFET6のオンによ
り、チョークコイル8には、整流スイッチ用MOSFE
T6を介して電流が流れる。
【0005】一方、還流ゲートドライバ用スイッチ素子
16のオンにより、還流スイッチ用MOSFET7のゲ
ート・ソース間が短絡され、還流スイッチ用MOSFE
T7は、オフ状態になる。それにより、還流スイッチ用
MOSFET7のゲート・ソース間容量に充電されてい
た電荷は、還流ゲートドライバ用スイッチ素子16を介
して放電される。
【0006】次に、メインスイッチ用MOSFET4
が、PWM制御によりターンオフすると、励磁エネルギ
ーによりトランス5の一次巻線に逆電圧が発生し、トラ
ンス5の二次巻線の電圧は、極性が反転する。その結
果、整流スイッチ用MOSFET6はオフ状態になる。
また、還流ゲートドライバ用スイッチ素子16は、メイ
ンスイッチ用MOSFET4のターンオフに同期して、
オフ状態になるように制御される。還流ゲートドライバ
用スイッチ素子16のオフにより、還流スイッチ用MO
SFET7のゲートにダイオード15を介して上述の逆
電圧が印加され、還流スイッチ用MOSFET7は、オ
ン状態になる。それにより、チョークコイル8の電流
は、還流スイッチ用MOSFET7を介して流れる。
【0007】また、還流ゲートドライバ用スイッチ素子
16がオフに制御され、かつ還流スイッチ用MOSFE
T7のゲートにダイオード15を介して上述の逆電圧が
印加されることにより、還流スイッチ用MOSFET7
のゲート・ソース間容量に電荷が蓄積される。そして、
この蓄積された電荷は、還流ゲートドライバ用スイッチ
素子16がオフになっているので、その放電経路がダイ
オード15で閉ざされた状態となる。
【0008】次に、トランス5の二次巻線の電圧がゼロ
になると、還流ゲートドライバ用スイッチ素子16がオ
フ状態を維持しているから、ダイオード15は、逆バイ
アス状態となる。したがって、還流スイッチ用MOSF
ET7のゲート・ソース間容量に蓄積された電荷の封じ
込め状態は、引き続き維持されるので、ダイオード15
から還流スイッチ用MOSFET7のゲートに順バイア
ス電圧が印加された状態を維持する。その結果、トラン
ス5の二次巻線の電圧がゼロになっても、還流スイッチ
用MOSFET7は、引き続きオン状態を維持し、チョ
ークコイル8の電流は、引き続き還流スイッチ用MOS
FET7を介して流れ続け、チョークコイルを流れる電
流の連続性が保持される。
【0009】そして、メインスイッチ用MOSFET4
が、再びターンオンすると、上述のターンオン時の動作
状態となり、スイッチング電源装置の動作が継続する。
【0010】上述の構成のスイッチング電源装置におい
ては、メインスイッチ用MOSFET4のターンオフの
期間では、還流ゲートドライバ用スイッチ素子16がオ
フ状態を維持するので、還流スイッチ用MOSFET7
は、トランス5の二次巻線の電圧がゼロになる期間も含
めて引き続きオン状態に維持される。それにより、メイ
ンスイッチ用MOSFET4のターンオフの期間および
トランス5の二次巻線の電圧がゼロになる期間は、還流
スイッチ用MOSFET7を介して出力端子10へ電流
が流れるので、還流スイッチ用MOSFET7部分にお
ける電圧降下は、格段に低くなり、電力損失が非常に小
さなものとなり、装置の動作効率を格段に高めることが
できる。
【0011】
【発明が解決しようとする課題】上述の構成のスイッチ
ング電源装置では、動作停止時(たとえば、入力端子
1,2に供給される直流入力電圧を遮断して動作を停止
させた時)に、トランス5の二次巻線の電圧がゼロにな
ると、整流スイッチ用MOSFET6は、図4(c)に
示すように、ゲート・ソース電圧Vgs1がゼロになる
ので、オフ状態となる。
【0012】しかしながら、還流スイッチ用MOSFE
T7は、上述したように、トランス5の二次巻線の電圧
がゼロになっても、図4(b)に示すように、そのゲー
ト・電圧Vgs2が順バイアス状態に維持される。した
がって、還流スイッチ用MOSFET7は、オン状態を
維持し続けているため、チョークコイル8と出力コンデ
ンサ9で構成される出力フィルタが、低インピーダンス
でショートされ続ける。その結果、出力端子10,11
における出力電圧は、図4(a)に示すように、安定電
圧Vo から低下した後、負電圧となるアンダーシュート
現象を生じることがある。
【0013】そして、このアンダーシュート現象によ
り、出力端子10,11の電圧極性が逆転し負荷側の部
品に悪影響を与え、最悪の場合には、負荷側のICおよ
び半導体部品が破壊に至るおそれがある。
【0014】そこで、本発明の目的は、動作停止時に出
力電圧のアンダーシュート現象の発生を防止できる対策
回路を有するスイッチング電源装置を提供することにあ
る。
【0015】
【課題を解決するための手段】上記した目的に鑑みて、
本発明のスイッチング電源装置は、一次側駆動回路に、
出力電圧に応じた制御パルス信号でPWM制御されるメ
インスイッチを備え、二次側出力回路に、整流スイッチ
用MOSFETと、還流スイッチ用MOSFETと、還
流スイッチ用MOSFETのゲートに接続されたダイオ
ードと還流ゲートドライバ用スイッチ素子とを備えてい
る。また、本スイッチング電源装置は、動作停止時に還
流スイッチ用MOSFETのゲート・ソース間容量の充
電電荷を所定の時定数で放電する放電手段を備えてい
る。
【0016】それにより、動作停止時に出力電圧のアン
ダーシュート現象の発生を防止することができる。
【0017】また、他の発明は、上述の発明のスイッチ
ング電源装置に加えて、放電手段は、ダイオードに並列
接続された抵抗を含むものである。それにより、還流ス
イッチ用MOSFETのゲート・ソース間容量と抵抗に
よる時定数で充電電荷が放電され、出力電圧のアンダー
シュート現象の発生を防止することができる。
【0018】
【発明の実施の形態】以下、本発明の実施の形態につい
て、図面に基づいて説明する。
【0019】図1は、本発明に係るスイッチング電源装
置の実施の形態を示す回路図である。図1において、図
3の従来回路図と同一の構成要素は、同一符号を付して
説明する。このスイッチング電源装置は、従来回路図と
同一構成の同期整流式フォワード型スイッチング電源で
あるが、ダイオード15に並列に放電手段としての抵抗
17を接続した構成に特徴を有する。
【0020】上述の構成において、スイッチング電源装
置の動作停止時(たとえば、入力端子1,2に供給され
る直流入力電圧を遮断して動作を停止させた時)に、ト
ランス5の二次巻線の電圧がゼロになると、還流ゲート
ドライバ用スイッチ素子16がオフ状態を維持し、ダイ
オード15は、逆バイアス状態となる。したがって、還
流スイッチ用MOSFET7は、オン状態を維持し、チ
ョークコイル8の電流は、還流スイッチ用MOSFET
7を介して流れる。
【0021】しかし、ダイオード15に並列に抵抗17
が接続されているため、還流スイッチ用MOSFET7
のゲート・ソース間容量に蓄積された電荷は、この抵抗
17を介して、ゲート・ソース間容量と抵抗17による
時定数で放電される。その結果、還流スイッチ用MOS
FET7は、そのゲート・ソース間電圧Vgs2が図2
(b)に示すように低下するため、オン状態を維持でき
ず、オフ状態になる。
【0022】還流スイッチ用MOSFET7がオフ状態
になると、チョークコイル8からの出力エネルギーが、
整流スイッチ用MOSFET6のゲートに印加され、整
流スイッチ用MOSFET6がオン状態になる。整流ス
イッチ用MOSFET6のオンにより、チョークコイル
8には、整流スイッチ用MOSFET6を介して電流が
流れる。
【0023】以下、整流スイッチ用MOSFET6およ
び還流スイッチ用MOSFET7が交互にオン、オフを
繰り返す自励発振現象が発生する。チョークコイル8か
らの出力エネルギーが、自励発振現象により小さくなる
と、整流スイッチ用MOSFET6および還流スイッチ
用MOSFET7をオンになるように駆動できなくなる
ので、出力電圧がゼロより大きい時点で出力エネルギー
はなくなる。したがって、出力電圧のアンダーシュート
現象が発生することはない。
【0024】図2は、上述のスイッチング電源装置にお
ける動作停止時の各部の信号タイミング図である。
(a)は、出力端子10,11における出力電圧を示
し、正常動作中は電圧値Vo で安定制御されており、時
間t1 に動作停止されると、出力電圧は次第に減少す
る。(b)は、還流スイッチ用MOSFET7のゲート
・ソース間電圧Vgs2 を示し、時間t1 に動作停止され
ると、いったん正常動作時の電圧レベルまで立ち上がる
がゲート・ソース間容量と抵抗17による放電時定数で
次第に減少するパルス波形となる。このパルス波形は、
次第に立ち上がりの電圧レベルが減少して行く。(c)
は、整流スイッチ用MOSFET6のゲート・ソース間
電圧Vgs1 を示し、時間t1 に動作停止されると、次第
に電圧レベルが減少する矩形パルス波形となる。
【0025】以上説明したように、スイッチング電源装
置の動作停止時に、アンダーシュート現象の発生が防止
でき、出力端子10,11に逆電圧が生じて負荷側部品
を破壊したりする悪影響を与えることがなくなる。
【0026】以上の通り、本発明の実施の形態について
説明したが、本発明はこれに限らず、種々の変形、応用
が可能である。
【0027】たとえば、上述の実施の形態では、放電手
段として、抵抗17を、ダイオード15に並列接続して
いるが、還流スイッチ用MOSFET7のゲート・ソー
ス間に接続しても良い。
【0028】
【発明の効果】本発明によれば、出力電圧のアンダーシ
ュート現象の発生を防止することができる。
【図面の簡単な説明】
【図1】本発明に係るスイッチング電源装置の実施の形
態を示す回路図である。
【図2】(a)、(b)および(c)は、図1のスイッ
チング電源装置における動作停止時の各部の信号タイミ
ング図である。
【図3】従来のスイッチング電源装置の一例を示す回路
図である。
【図4】図3のスイッチング電源装置における動作停止
時の各部の信号タイミング図である。
【符号の説明】
4 メインスイッチ用MOSFET(メインスイッチ) 6 整流スイッチ用MOSFET 7 還流スイッチ用MOSFET 8 チョークコイル 9 出力コンデンサ 10 出力端子 11 出力端子 14 制御回路 15 ダイオード 16 還流ゲートドライバ用スイッチ素子 17 抵抗(放電手段)
───────────────────────────────────────────────────── フロントページの続き (72)発明者 竹上 栄治 東京都品川区東五反田1丁目11番15号電波 ビルディング デンセイ・ラムダ株式会社 内 Fターム(参考) 5H730 AA00 AS01 BB23 BB57 DD04 EE02 EE08 EE10 EE13 EE19 EE59 FD01 FG05

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 一次側駆動回路に、出力電圧に応じた制
    御パルス信号でPWM制御されるメインスイッチを備
    え、二次側出力回路に、整流スイッチ用MOSFET
    と、還流スイッチ用MOSFETと、上記還流スイッチ
    用MOSFETのゲートに接続されたダイオードと還流
    ゲートドライバ用スイッチ素子とを備えたスイッチング
    電源装置であって、上記スイッチング電源の動作停止時
    に上記還流スイッチ用MOSFETのゲート・ソース間
    容量の充電電荷を所定の時定数で放電する放電手段を備
    えたことを特徴とするスイッチング電源装置。
  2. 【請求項2】 前記放電手段は、前記ダイオードに並列
    接続された抵抗を含むことを特徴とする請求項1記載の
    スイッチング電源装置。
JP2000321106A 2000-10-20 2000-10-20 スイッチング電源装置 Expired - Lifetime JP3373194B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000321106A JP3373194B2 (ja) 2000-10-20 2000-10-20 スイッチング電源装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000321106A JP3373194B2 (ja) 2000-10-20 2000-10-20 スイッチング電源装置

Publications (2)

Publication Number Publication Date
JP2002136115A true JP2002136115A (ja) 2002-05-10
JP3373194B2 JP3373194B2 (ja) 2003-02-04

Family

ID=18799291

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000321106A Expired - Lifetime JP3373194B2 (ja) 2000-10-20 2000-10-20 スイッチング電源装置

Country Status (1)

Country Link
JP (1) JP3373194B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11005382B2 (en) 2018-10-05 2021-05-11 Rohm Co., Ltd. Synchronous rectification controlling device, isolated synchronous-rectification DC-DC converter, gate driving device, isolated DC-DC converter, AC-DC converter, power adapter, and electric appliance

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000278941A (ja) 1999-03-24 2000-10-06 Densei Lambda Kk 同期整流方式のスイッチング電源における高周波ノイズ低減方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11005382B2 (en) 2018-10-05 2021-05-11 Rohm Co., Ltd. Synchronous rectification controlling device, isolated synchronous-rectification DC-DC converter, gate driving device, isolated DC-DC converter, AC-DC converter, power adapter, and electric appliance

Also Published As

Publication number Publication date
JP3373194B2 (ja) 2003-02-04

Similar Documents

Publication Publication Date Title
US5726869A (en) Synchronous rectifier type DC-to-DC converter in which a saturable inductive device is connected in series with a secondary-side switching device
JP3391384B2 (ja) Dc−dcコンバータ
US5734563A (en) Synchronous rectification type converter
JP2001037220A (ja) スイッチング電源装置
JP7353809B2 (ja) 電源装置及び画像形成装置
KR100595752B1 (ko) 비최적 리셋 2차 전압을 위한 자체 구동 동기 정류기회로
CN100547895C (zh) 用于同步整流dc-dc转换器的负脉冲消除器电路和方法
KR101069795B1 (ko) 전력 변환 장치
WO2003043166A1 (en) Leading edge modulator for post regulation of multiple output voltage power supplies
JP4548484B2 (ja) 同期整流型フォワードコンバータ
JPH1118426A (ja) スイッチング電源回路
JP3373194B2 (ja) スイッチング電源装置
JP4409076B2 (ja) 多出力同期整流式スイッチング電源装置
JP3408508B2 (ja) 同期整流式フォワード型スイッチング電源装置
JPH10225114A (ja) 同期整流回路
JPH10136646A (ja) 同期整流器
JPH0681500B2 (ja) スイッチング回路
JPH05244765A (ja) 絶縁ゲート型電力用半導体素子の駆動回路
JPH0412665A (ja) スイッチング電源装置
JP3602079B2 (ja) スイッチング電源回路
JPH0315423B2 (ja)
JPH05244764A (ja) 絶縁ゲート型電力用半導体素子の駆動回路
JPS5932218Y2 (ja) 直流直流変換回路
JP3393990B2 (ja) スイッチング電源装置
JP2002084745A (ja) スイッチング電源装置の同期整流回路

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20021029

R150 Certificate of patent or registration of utility model

Ref document number: 3373194

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071122

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081122

Year of fee payment: 6

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081122

Year of fee payment: 6

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091122

Year of fee payment: 7

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101122

Year of fee payment: 8

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101122

Year of fee payment: 8

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111122

Year of fee payment: 9

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111122

Year of fee payment: 9

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313117

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111122

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121122

Year of fee payment: 10

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121122

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131122

Year of fee payment: 11