JP2001325147A - パーシャルストア処理方法、メモリシステム及び大規模集積回路 - Google Patents
パーシャルストア処理方法、メモリシステム及び大規模集積回路Info
- Publication number
- JP2001325147A JP2001325147A JP2000144526A JP2000144526A JP2001325147A JP 2001325147 A JP2001325147 A JP 2001325147A JP 2000144526 A JP2000144526 A JP 2000144526A JP 2000144526 A JP2000144526 A JP 2000144526A JP 2001325147 A JP2001325147 A JP 2001325147A
- Authority
- JP
- Japan
- Prior art keywords
- store
- request
- data
- memory bank
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Static Random-Access Memory (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2000144526A JP2001325147A (ja) | 2000-05-17 | 2000-05-17 | パーシャルストア処理方法、メモリシステム及び大規模集積回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2000144526A JP2001325147A (ja) | 2000-05-17 | 2000-05-17 | パーシャルストア処理方法、メモリシステム及び大規模集積回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2001325147A true JP2001325147A (ja) | 2001-11-22 |
| JP2001325147A5 JP2001325147A5 (enExample) | 2007-06-28 |
Family
ID=18651171
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2000144526A Pending JP2001325147A (ja) | 2000-05-17 | 2000-05-17 | パーシャルストア処理方法、メモリシステム及び大規模集積回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP2001325147A (enExample) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5658336B1 (ja) * | 2013-09-04 | 2015-01-21 | Necプラットフォームズ株式会社 | ストアマージ処理装置、ストアマージ処理システム、ストアマージ処理方法、及び、ストアマージ処理プログラム |
| JP2017027156A (ja) * | 2015-07-16 | 2017-02-02 | 富士通株式会社 | 演算処理装置及び演算処理装置の制御方法 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS54109333A (en) * | 1978-02-15 | 1979-08-27 | Nec Corp | Main memory unit |
| JPH01223541A (ja) * | 1988-03-03 | 1989-09-06 | Fujitsu Ltd | インタリーブメモリ装置 |
| JPH04175943A (ja) * | 1990-11-09 | 1992-06-23 | Hitachi Ltd | マルチプロセッサシステム |
| JPH04182984A (ja) * | 1990-11-16 | 1992-06-30 | Mitsubishi Electric Corp | 半導体集積回路装置 |
-
2000
- 2000-05-17 JP JP2000144526A patent/JP2001325147A/ja active Pending
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS54109333A (en) * | 1978-02-15 | 1979-08-27 | Nec Corp | Main memory unit |
| JPH01223541A (ja) * | 1988-03-03 | 1989-09-06 | Fujitsu Ltd | インタリーブメモリ装置 |
| JPH04175943A (ja) * | 1990-11-09 | 1992-06-23 | Hitachi Ltd | マルチプロセッサシステム |
| JPH04182984A (ja) * | 1990-11-16 | 1992-06-30 | Mitsubishi Electric Corp | 半導体集積回路装置 |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5658336B1 (ja) * | 2013-09-04 | 2015-01-21 | Necプラットフォームズ株式会社 | ストアマージ処理装置、ストアマージ処理システム、ストアマージ処理方法、及び、ストアマージ処理プログラム |
| WO2015033551A1 (ja) * | 2013-09-04 | 2015-03-12 | Necプラットフォームズ株式会社 | ストアマージ処理装置、ストアマージ処理システム、ストアマージ処理方法、及び、記憶媒体 |
| JP2017027156A (ja) * | 2015-07-16 | 2017-02-02 | 富士通株式会社 | 演算処理装置及び演算処理装置の制御方法 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US20240296129A1 (en) | Victim cache with write miss merging | |
| US6279087B1 (en) | System and method for maintaining coherency and improving performance in a bus bridge supporting write posting operations | |
| JP3273367B2 (ja) | メモリに対し非同期でデータの読出し/書込みを行う方法及びそのためのダイレクトメモリアクセス・コントローラ | |
| CA1284389C (en) | Read in process memory apparatus | |
| US6836829B2 (en) | Peripheral device interface chip cache and data synchronization method | |
| US7418555B2 (en) | Multiprocessor system and method to maintain cache coherence | |
| US6496905B1 (en) | Write buffer with burst capability | |
| JP4434534B2 (ja) | プロセッサ・システム | |
| JP2561261B2 (ja) | バッファ記憶アクセス方法 | |
| JPH0532775B2 (enExample) | ||
| EP0924623A2 (en) | Computer system including arbitration mechanism allowing multiple bus masters to access a graphics bus | |
| JP2001325147A (ja) | パーシャルストア処理方法、メモリシステム及び大規模集積回路 | |
| KR0153487B1 (ko) | 장치간의 통신 수행 방법 및 통신 수행 시스템 | |
| JP2000330791A (ja) | コンピュータシステムおよびその動作方法 | |
| JP2005508549A (ja) | アンキャッシュ素子のための帯域幅の向上 | |
| EP0442690A2 (en) | Data cache store buffer for high performance computer | |
| JPH05233422A (ja) | メモリ参照要求処理方式 | |
| US6374344B1 (en) | Methods and apparatus for processing load instructions in the presence of RAM array and data bus conflicts | |
| JP2002024007A (ja) | プロセッサシステム | |
| JPH05282208A (ja) | キャッシュメモリ制御方式 | |
| JP3039391B2 (ja) | メモリシステム | |
| US20070180195A1 (en) | Method and apparatus for allowing uninterrupted address translations while performing address translation cache invalidates and other cache operations | |
| JP2596637B2 (ja) | キャッシュ制御方式 | |
| JP4111645B2 (ja) | キャッシュミスした後のメモリバスアクセス制御方式 | |
| JP2001229074A (ja) | メモリ制御装置と情報処理装置及びメモリ制御チップ |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070514 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070514 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100707 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100714 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20101109 |