JP2001067303A5 - - Google Patents

Download PDF

Info

Publication number
JP2001067303A5
JP2001067303A5 JP1999237275A JP23727599A JP2001067303A5 JP 2001067303 A5 JP2001067303 A5 JP 2001067303A5 JP 1999237275 A JP1999237275 A JP 1999237275A JP 23727599 A JP23727599 A JP 23727599A JP 2001067303 A5 JP2001067303 A5 JP 2001067303A5
Authority
JP
Japan
Prior art keywords
card
pin
data
type
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1999237275A
Other languages
English (en)
Other versions
JP2001067303A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP23727599A priority Critical patent/JP2001067303A/ja
Priority claimed from JP23727599A external-priority patent/JP2001067303A/ja
Publication of JP2001067303A publication Critical patent/JP2001067303A/ja
Publication of JP2001067303A5 publication Critical patent/JP2001067303A5/ja
Pending legal-status Critical Current

Links

Claims (7)

  1. 外形形状がほぼ同一でデータビット数の異なる複数タイプのメモリカードのいずれも装着可能な可能なカードスロットと、
    前記カードスロットに装着されているメモリカードのタイプを判別するタイプ判別手段と、
    前記タイプ判別手段の判別結果に応じて、前記カードスロットに装着されているメモリカードとの間でデータ入出力するデータ幅を切り替えるデータ幅切り替え手段とを具備することを特徴とするカード利用装置。
  2. コマンドの送信に利用されるコマンドピン及びデータピンを含む第1のピン配置を有し、第1のデータビット数でのデータ入出力が可能な第1のメモリカードと、前記第1のメモリカードの前記第1のピン配置と共通のピン配置で且つ少なくとも前記コマンドピン及びデータピンが共通のピン配置含む第2のピン配置を有し、前記第1のデータビット数より多い第2のデータビット数でのデータ入出力が可能な、外形形状が前記第1のメモリカードとほぼ同一の少なくとも1種類の第2のメモリカードのいずれも装着可能なカードスロットと、
    前記カードスロットに装着されているメモリカードが前記第1のメモリカードであるとして立ち上げて、前記コマンドピンにステータス問い合わせのステータスコマンドを発行し、その応答を前記データピンから受け取ることで、当該カードのタイプを判別するタイプ判別手段と、
    前記タイプ判別手段により前記第2のメモリカードであると判別された場合、前記第2のメモリカードの種類で決まるピン割り当てに変更して前記第2のメモリカードを利用するカード利用手段とを具備することを特徴とするカード利用装置。
  3. データピンとして割り当てられる第1のピンを含む第1のピン配置を有する第1のカードと、前記第1のピン配置と共通のピン配置、及び第2のピンが配置された前記第1のピン配置とは異なるピン配置を含む第2のピン配置を有し、外形形状が前記第1のカードとほぼ同一の第2のカードのいずれも装着可能なカードスロットと、
    前記カードスロットに装着されているカードのタイプを判別するタイプ判別手段と、
    前記カードスロットに装着されているカードが前記第2のカードであると前記タイプ判別手段によって判別された場合、当該第2のカードのピンのうち、前記第1のカードの前記第1のピンと物理位置が同一のピン、及び前記第2のピンをそれぞれデータピンとして割り当てて前記第2のカードを利用するカード利用手段とを具備することを特徴とするカード利用装置。
  4. 前記第1のカードの前記第1のピン配置は、任意の目的で使用可能なリザーブピンを含み、
    前記カード利用手段は、前記第2のカードのピンのうち、前記第1のカードの前記リザーブピンと物理位置が同一のピンもデータピンとして割り当てる
    ことを特徴とする請求項3記載のカード利用装置。
  5. 外形形状がほぼ同一でデータビット数の異なる複数タイプのメモリカードのいずれも装着可能な可能なカードスロットを備えたカード利用装置におけるカード利用方法であって、
    前記カードスロットに装着されているメモリカードのタイプを判別し、
    前記タイプ判別結果に応じて、前記カードスロットに装着されているメモリカードとの間でデータ入出力するデータ幅を切り替えて、当該カードを利用するようにしたことを特徴とするカード利用方法。
  6. コマンドの送信に利用されるコマンドピン及びデータピンを含む第1のピン配置を有し、第1のデータビット数でのデータ入出力が可能な第1のメモリカードと、前記第1のメモリカードの前記第1のピン配置と共通のピン配置で且つ少なくとも前記コマンドピン及びデータピンが共通のピン配置を含む第2のピン配置を有し、前記第1のデータビット数より多い第2のデータビット数でのデータ入出力が可能な、外形形状が前記第1のメモリカードとほぼ同一の少なくとも1種類の第2のメモリカードのいずれも装着可能なカードスロットを備えたカード利用装置におけるカード利用方法であって、
    前記カードスロットに装着されているメモリカードが前記第1のメモリカードであるとして立ち上げて、前記コマンドピンにステータス問い合わせのステータスコマンドを発行し、その応答を前記データピンから受け取ることで、当該カードのタイプを判別し、
    前記タイプ判別により前記第2のメモリカードであると判別された場合、前記第2のメモリカードの種類で決まるピン割り当てに変更して前記第2のメモリカードを利用するようにしたことを特徴とするカード利用方法。
  7. データピンとして割り当てられる第1のピンを含む第1のピン配置を有する第1のカードと、前記第1のピン配置と共通のピン配置、及び第2のピンが配置された前記第1のピン配置とは異なるピン配置を含む第2のピン配置を有し、外形形状が前記第1のカードとほぼ同一の第2のカードのいずれも装着可能なカードスロットを備えたカード利用装置におけるカード利用方法であって、
    前記カードスロットに装着されているカードのタイプを判別し、
    前記タイプ判別により前記第2のカードであると判別された場合、当該第2のカードのピンのうち、前記第1のカードの前記第1のピンと物理位置が同一のピン、及び前記第2のピンをそれぞれデータピンとして割り当てて前記第2のカードを利用するようにしたことを特徴とするカード利用方法。
JP23727599A 1999-08-24 1999-08-24 カード利用装置及び同装置におけるカード利用方法 Pending JP2001067303A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP23727599A JP2001067303A (ja) 1999-08-24 1999-08-24 カード利用装置及び同装置におけるカード利用方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23727599A JP2001067303A (ja) 1999-08-24 1999-08-24 カード利用装置及び同装置におけるカード利用方法

Publications (2)

Publication Number Publication Date
JP2001067303A JP2001067303A (ja) 2001-03-16
JP2001067303A5 true JP2001067303A5 (ja) 2005-05-26

Family

ID=17012987

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23727599A Pending JP2001067303A (ja) 1999-08-24 1999-08-24 カード利用装置及び同装置におけるカード利用方法

Country Status (1)

Country Link
JP (1) JP2001067303A (ja)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3815936B2 (ja) 2000-01-25 2006-08-30 株式会社ルネサステクノロジ Icカード
US6438638B1 (en) 2000-07-06 2002-08-20 Onspec Electronic, Inc. Flashtoaster for reading several types of flash-memory cards with or without a PC
EP1788512A1 (en) * 2001-04-02 2007-05-23 Hitachi, Ltd. A semiconductor device and a method of manufacturing the same
US6973519B1 (en) * 2003-06-03 2005-12-06 Lexar Media, Inc. Card identification compatibility
KR100475125B1 (ko) 2003-06-21 2005-03-14 삼성전자주식회사 데이터 버스 폭 변경이 자유로운 이동형 저장 장치 및이에 대한 데이터 버스 폭 설정 방법
KR101083366B1 (ko) * 2003-12-11 2011-11-15 삼성전자주식회사 메모리 시스템 및 호스트와 메모리 카드 사이의 데이터전송 속도 설정 방법
JP4591754B2 (ja) * 2004-07-30 2010-12-01 ソニー株式会社 通信装置、電子機器及び通信システム
US7739487B2 (en) * 2006-01-17 2010-06-15 Nokia Corporation Method for booting a host device from an MMC/SD device, a host device bootable from an MMC/SD device and an MMC/SD device method a host device may booted from
JP4761479B2 (ja) * 2008-03-10 2011-08-31 ルネサスエレクトロニクス株式会社 Icカード
JPWO2010047059A1 (ja) * 2008-10-24 2012-03-22 パナソニック株式会社 カードホストlsi、およびこれを有するセット機器
US9471484B2 (en) * 2012-09-19 2016-10-18 Novachips Canada Inc. Flash memory controller having dual mode pin-out
US9552318B2 (en) * 2014-06-04 2017-01-24 Qualcomm Incorporated Removable memory card type detection systems and methods
CN105721650B (zh) * 2016-01-27 2018-12-04 努比亚技术有限公司 一种实现手机卡识别方法及终端

Similar Documents

Publication Publication Date Title
JP2001067303A5 (ja)
CN100489809C (zh) 适合向多处理器提供专用或共享存储器的存储器及其方法
CN101133404B (zh) 用于与存储器装置通信的系统和方法
US20040041024A1 (en) Xd memory card adapter
CN104090847A (zh) 一种固态存储设备的地址分配方法
EP0952524A1 (en) Multi-way cache apparatus and method
CN1516014A (zh) 外围部件互连总线的测试方法
US6735643B2 (en) Electronic card with dynamic memory allocation management
CN100422955C (zh) 半导体存储器装置和控制器及其读写控制方法
CN100559359C (zh) 矩阵状总线连接系统
KR100388342B1 (ko) 비동기 및 동기 프로토콜을 갖는 멀티 포트 메모리
CN115203092A (zh) 一种单主多从的单线通信方法、装置及设备
JP4322116B2 (ja) バーストモードをサポートする外部メモリとプロセッサとのインタフェース方法
CN101482853A (zh) 直接存储器访问系统及方法
CN1253829C (zh) 一种优化存储器逻辑分区结构的非cpu集成电路卡
KR20060003139A (ko) 트리거 신호와 시리얼 통신을 이용한 plc 시스템의증설 모듈 제어 방법
CN110164394A (zh) 时序控制器及时序控制板
CN101976100B (zh) 相容于pci介面的非同步扩充系统
JP2007508620A (ja) マルチマスタ共用資源システム中で使用するための通信ステアリング
JP3767466B2 (ja) メモリモジュールにおいて、スロット判別用の信号入力に用いるピンの本数を削減する方法、および、メモリモジュールに関する情報を記録した
EP2015194A1 (en) Method for data transfer between host and device
CN211296747U (zh) 一种ip网络寻址中控机
KR100236602B1 (ko) 에이티엠-랜 인터페이스 보드에서 서브 보드 인식 시스템 및 방법
US6216194B1 (en) Information processing unit for separately controlling a plurality of shared buses
JPH0317755A (ja) マイクロプロセツサ応用回路