JP2001054072A - 映像信号受信装置 - Google Patents

映像信号受信装置

Info

Publication number
JP2001054072A
JP2001054072A JP11227684A JP22768499A JP2001054072A JP 2001054072 A JP2001054072 A JP 2001054072A JP 11227684 A JP11227684 A JP 11227684A JP 22768499 A JP22768499 A JP 22768499A JP 2001054072 A JP2001054072 A JP 2001054072A
Authority
JP
Japan
Prior art keywords
data
digital
blanking period
level
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11227684A
Other languages
English (en)
Inventor
Naoyuki Inoue
直幸 井上
Satoaki Wada
学明 和田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP11227684A priority Critical patent/JP2001054072A/ja
Publication of JP2001054072A publication Critical patent/JP2001054072A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)
  • Color Television Systems (AREA)
  • Television Systems (AREA)

Abstract

(57)【要約】 【課題】 受信した映像信号を出力する際にアナログ有
効ラインの両端に発生するリンギングを軽減する。 【解決手段】 受信側のブランキング処理回路4におい
て、デジタル有効ラインの両端のデータとデジタル水平
ブランキング期間のデータとの中間レベルのデータを生
成し、デジタル水平ブランキング期間の両端のデータを
中間レベルのデータに置き換えることで振幅レベルが階
段状に変化するようにする。これによりデジタル有効ラ
イン両端の部分のデータの振幅レベルの変化を緩やかに
し、リンギングの発生の度合いを軽減することができ
る。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は例えばSMPTE
(Society of Motion Pictur
e and Television Engineer
s)296M準拠の総走査線数750本、有効走査線数
720本のプログレッシブ映像信号(以下720p)、
BTA(放送技術開発協議会) S−002準拠の総走
査線数1125本、有効走査線数1035本(以下10
35i)および総走査線数1125本、有効走査線数1
035本(以下1080i)のように、アナログ水平ブ
ランキング期間とデジタル水平ブランキング期間とが一
致している映像信号を受信する映像信号受信装置に関す
るものである。
【0002】
【従来の技術】従来、BTA S−002準拠の103
5iおよび1080iの映像信号のように、アナログ水
平ブランキング期間とデジタル水平ブランキング期間と
が一致している映像信号を受信する映像信号受信装置と
しては、例えば特開平7−30865号公報に記載され
たものが知られている。この映像信号受信装置を基に従
来の映像信号受信装置の構成を図3にしたがって説明す
る。
【0003】図3において、1は映像信号のデジタル水
平ブランキング期間にタイミング基準信号が付加されて
いるシリアルデータSDをシリアル/パラレル変換した
後のパラレルデータから、付加されているタイミング基
準信号を検出するタイミング基準信号検出回路、2はタ
イミング基準信号検出回路1の検出結果を基に受信デー
タのワード同期をとってパラレルデータに変換するシリ
アル/パラレル変換回路、3はシリアル/パラレル変換
回路2の出力データのデジタルラインブランキング期間
のデータを所定のブランキングレベルのデータ(ブラン
キングデータ)に置き換える第1のブランキングデータ
置換回路である。
【0004】図4にBTA S−002準拠の1080
iで取り扱う映像信号の2系統のデジタル映像信号Yお
よびPb/Prを、図5に図4のデジタル映像信号にタ
イミング基準信号等を付加する位置、およびそれら2系
統の信号をワード多重したデータ系列のタイミング関係
を示す。
【0005】以下、図4および図5の映像信号について
説明する。
【0006】図4に示すようにBTA S−002準拠
の1080iで取り扱う映像信号は、データレートが7
4.25MspsのY、PbとPrを時分割多重したデ
ータレートが74.25MspsのPb/Prの2系統
のデジタル映像データである。そして、このデジタル映
像データのデジタル水平ブランキング期間(デジタルラ
インブランキング期間)の始まりの位置と終わりの位置
にタイミング基準信号EAV(End of Acti
ve Video)およびSAV(Startof A
ctive Video)が付加されて、その他ライン
番号データや誤り検出符号データ等が付加されて図5の
上部に示すような2系統のデータとなる。デジタル水平
ブランキング期間の残りの部分は補助データの多重が可
能な未定義ワードデータであり、この部分には音声信号
や制御信号などの各種補助データを多重した補助データ
パケットが付加され、図5の下部に示すように2系統の
データが時分割多重された後、シリアルデータに変換さ
れて出力される。
【0007】次に、図3および図5を用いて従来の映像
信号受信装置の動作を説明する。
【0008】先に述べたシリアルデータはE/O(電気
/光)変換等が行われて伝送された後、O/E(光/電
気)変換等により元のシリアルデータに戻されて図3の
映像信号受信装置に入力される。このシリアルデータS
Dはシリアル/パラレル変換回路2によりパラレルデー
タに変換される。この際、デジタル水平ブランキング期
間に付加されたタイミング基準信号をタイミング基準信
号検出回路1により検出することで図5の下部に示すよ
うなワード同期のとれたパラレルデータとされ、さらに
図5の上部に示すようなY系統とPb/Pr系統の2系
統のワードデータに変換される。その後、第1のブラン
キングデータ置換回路3でデジタル水平ブランキング期
間のデータが、それぞれ所定のブランキングレベルのデ
ータ(Y系統は040H、Pb/Pr系統は200H、
Hは16進数表現であることを表わす)に置き換えられ
た後、デジタル映像データは2系統のデータYおよびP
b/Prとして出力される。
【0009】
【発明が解決しようとする課題】一般に、デジタル映像
データはデジタル有効ラインとデジタル水平ブランキン
グ期間から構成されている。通常この両者に含まれてい
るデータの振幅レベルに相関は無く、デジタル有効ライ
ンからデジタル水平ブランキング期間へ、またその逆の
データの振幅レベルの変化は急峻となる場合がある。
【0010】デジタルデータの状態で隣接するデータの
振幅レベルが急峻に変化するような場合には、それをD
/A変換するとアナログデータでは変化点付近にリンギ
ングと呼ばれる、信号が波打ったような現象が生じる。
NTSC映像信号のようにデジタル水平ブランキング期
間がアナログ水平ブランキング期間より短い場合には、
リンギングを軽減するための方法として、例えば変化点
の前後で振幅レベルがあまり急峻に変化しない様にデジ
タルデータの状態で振幅レベルを階段状に徐々に変化さ
せる等の手法が考えられる。すなわち、アナログ有効ラ
インの始まりおよび終わりの部分では、その外側に適当
な振幅レベルのデジタルデータを付加することによりデ
ータの振幅レベルの変化を緩やかにする斜めブランキン
グ処理と呼ばれる手法がとられる場合がある。
【0011】図6にBTA S−002準拠の1035
iおよび1080iのデータ形式とアナログ映像信号と
のタイミング関係を示す。
【0012】図6において上部はアナログ映像信号、下
部はアナログ映像信号に対応するデジタル映像信号のデ
ータ形式である。
【0013】この図に示すように、BTA S−002
準拠の1035iおよび1080iの映像信号ではアナ
ログ水平ブランキング期間(アナログラインブランキン
グ期間)とデジタル水平ブランキング期間(デジタルラ
インブランキング期間)は一致しており、アナログ水平
ブランキング期間の両端の部分では映像信号振幅の1/
2のレベルの信号が許容されている。さらに、デジタル
データ形式としては映像データブロックはデジタル有効
ラインとタイミング基準信号EAV、SAVを含んだも
のと規定されている。すなわち、デジタル映像データと
してはデジタル有効ラインのデータの他に、デジタル水
平ブランキング期間の両端の部分のそれぞれ4ワード分
が含まれているとみなすことができる。
【0014】このような映像信号をシリアル伝送する場
合には、送信時にデジタル水平ブランキング期間の両端
の部分にタイミング基準信号EAVおよびSAVが付加
されるため、その位置に元々存在していたデータ、すな
わち図4に示すようにデジタル水平ブランキング期間の
両端のデータであるYD1920、YD1921、YD
1922、YD1923、PbD960、PrD96
0、PbD961、PrD961およびYD2196、
YD2197、YD2198、YD2199、PbD1
098、PrD1098、PbD1099、PrD10
99の合計16ワードのデータが失われることになる。
そして、従来例の映像信号受信装置ではこのデータを受
信し、出力する際にはデジタル水平ブランキング期間の
データを所定のブランキングレベルのデータ(Y系統は
040H、Pb/Pr系統は200H)に置き換えて出
力する。
【0015】したがって、上述のような斜めブランキン
グ処理を施したとしても、伝送することによりそのデー
タが失われ、受信した映像信号を出力する際には処理の
効果も失われることになる。
【0016】本発明は上記従来の問題点を解決し、受信
した映像信号を出力する際にアナログ有効ラインの両端
に発生するリンギングを軽減することができる映像信号
受信装置を提供することを目的とする。
【0017】
【課題を解決するための手段】このような課題を解決す
るために、請求項1記載の発明の映像信号受信装置は、
映像信号のデジタル水平ブランキング期間にタイミング
基準信号が付加されたシリアルデータを受信してタイミ
ング基準信号を検出するタイミング基準信号検出回路
と、タイミング基準信号検出回路の検出結果を基に受信
データのワード同期をとってパラレルデータに変換する
シリアル/パラレル変換回路と、シリアル/パラレル変
換回路の出力データのデジタル有効ラインの両端のデー
タと所定のレベルのデータとの中間レベルのデータを生
成してデジタル水平ブランキング期間の両端のデータを
中間レベルのデータに置き換えるブランキング処理回路
とを備え、デジタル有効ラインからデジタル水平ブラン
キング期間へ、またその逆のデータのレベルが階段状に
変化するようにしたことを特徴とする。
【0018】この構成により、アナログ水平ブランキン
グ期間とデジタル水平ブランキング期間が一致している
映像信号を受信し、出力する場合にもアナログ有効ライ
ンの両端に発生するリンギングを軽減することが可能と
なる。
【0019】また、請求項2記載の発明の映像信号受信
装置は、請求項1記載の映像信号受信装置において、ブ
ランキング処理回路が、デジタル有効ラインの両端のデ
ータと所定のレベルのデータとの間のレベルの変化が2
段階以上となるような複数の中間レベルのデータを生成
してデジタル水平ブランキング期間の両端の複数のデー
タを複数の中間レベルのデータに置き換えることを特徴
とする。
【0020】この構成により、映像信号のデジタル水平
ブランキング期間にタイミング基準信号が付加されたシ
リアルデータを受信し、元のデジタル映像信号にデコー
ドして出力する場合に、デジタル有効ラインの両端のデ
ータとデジタル水平ブランキング期間のデータの振幅レ
ベルが大きく異なる場合にも、それをアナログデータに
変換して出力する際のリンギングの発生を軽減すること
が可能となる。
【0021】
【発明の実施の形態】以下、本発明の実施の形態につい
て、図面を用いて説明する。
【0022】(第1の実施の形態)図1は本発明の第1
の実施の形態による映像信号受信装置の構成を示すブロ
ック図である。
【0023】図1において、タイミング基準信号検出回
路1およびシリアル/パラレル変換回路2は、図3の従
来の映像信号受信装置におけるタイミング基準信号検出
回路1およびシリアル/パラレル変換回路2と同じもの
である。4はシリアル/パラレル変換回路2の出力デー
タのデジタル水平ブランキング期間のデータに所定の処
理を行う第1のブランキング処理回路、5および6は第
1のブランキング処理回路4の構成要素となる回路であ
り、5はシリアル/パラレル変換回路2の出力データの
デジタル有効ラインの両端のデータと所定のブランキン
グレベルのデータとの中間レベルのデータを生成してデ
ジタル水平ブランキング期間の両端のデータを中間レベ
ルのデータに置き換える第1の斜めブランキングデータ
生成置換回路、6は第1の斜めブランキングデータ生成
置換回路5の出力データの残りのデジタル水平ブランキ
ング期間のデータを所定のブランキングレベルのデータ
に置き換える第2のブランキングデータ置換回路であ
る。
【0024】以下、図1および図5を用いて本発明の第
1の実施の形態による映像信号受信装置の動作を説明す
る。
【0025】図1の映像信号受信装置において、シリア
ル/パラレル変換回路2には映像信号のデジタル水平ブ
ランキング期間にタイミング基準信号が付加されたシリ
アルデータSDが入力される。シリアル/パラレル変換
回路2およびタイミング基準信号検出回路1の動作は図
3の従来の映像信号受信装置の場合と同様で、送信時に
付加されたタイミング基準信号が検出され、ワード同期
のとれたY系統とPb/Pr系統の2系統のワードデー
タに変換される。
【0026】この2系統のデータが第1のブランキング
処理回路4に入力され、第1の斜めブランキングデータ
生成置換回路5ではこの2系統のワードデータのそれぞ
れデジタル有効ラインの両端のデータと所定のブランキ
ングレベルのデータ(例えばY系統では040H、Pb
/Pr系統では200H)との中間レベルのデータを生
成し、デジタル水平ブランキング期間の両端のデータ、
すなわち図5のタイミング基準信号EAVの第1ワード
3FFおよびSAVの第4ワードXYZの位置のデータ
を中間レベルのデータに置き換える。
【0027】この第1の斜めブランキングデータ生成置
換回路5は、例えばデジタル有効ラインの両端のデータ
に所定のブランキングレベルのデータ040Hを加算し
た結果をLSB(Least Significant Bit)側に1ビット
シフトするなどの簡単な回路で実現可能である。
【0028】そして、第2のブランキングデータ置換回
路6でデジタル水平ブランキング期間の中で、第1の斜
めブランキングデータ生成置換回路5で置き換えたデー
タ以外のデータを所定のブランキングレベルのデータ
(例えばY系統では040H、Pb/Pr系統では20
0H)に置き換えて出力する。
【0029】すなわち、本発明の第1の実施の形態によ
る映像信号受信装置では、受信したシリアルデータSD
のデジタル有効ラインの両端のデータとデジタル水平ブ
ランキング期間のデータが置き換えられるブランキング
データの振幅レベルが大きく異なる場合にも、デジタル
有効ラインからデジタル水平ブランキング期間へ、また
その逆のデータのレベルの変化が急峻とならず、階段状
に変化させることが可能である。
【0030】(第2の実施の形態)本発明の第2の実施
の形態による映像信号受信装置では、第1の実施の形態
の映像信号受信装置によるデジタル有効ラインからデジ
タル水平ブランキング期間へ、またその逆のデータのレ
ベルの変化よりもさらに緩やかにするために、デジタル
水平ブランキング期間の両端の複数のデータを複数の中
間レベルのデータに置き換える。
【0031】すなわち、第1の斜めブランキングデータ
生成置換回路5の代わりに、2系統のワードデータのそ
れぞれデジタル有効ラインの両端のデータと所定のブラ
ンキングレベルのデータとの間に例えば3段階の中間デ
ータを生成し、デジタル水平ブランキング期間の両端の
それぞれ3ワードのデータすなわち図5のタイミング基
準信号EAVの第1ワード3FF、第2ワード000、
第3ワード000およびタイミング基準信号SAVの第
2ワード000、第3ワード000、第4ワードXYZ
の位置のデータを3段階の中間データに置き換える第2
の斜めブランキングデータ生成置換回路を備える。
【0032】この第2の斜めブランキングデータ生成置
換回路は、例えばデジタル有効ラインの両端のデータに
所定のレベル040Hを加算した結果をLSB側に2ビ
ットおよび1ビットシフトしたデータとそれらを加算し
たデータの3ワードを生成するなどの簡単な回路で実現
可能である。
【0033】すなわち、本発明の第2の実施の形態によ
る映像信号受信装置では、受信したシリアルデータのデ
ジタル有効ラインの両端のデータとデジタル水平ブラン
キング期間のデータが置き換えられるブランキングデー
タの振幅レベルが大きく異なる場合にも、デジタル有効
ラインからデジタル水平ブランキング期間へ、またその
逆のデータのレベルの変化が急峻とならず、階段状に変
化させることが可能である。
【0034】なお、本発明の第1および第2の実施の形
態による映像信号受信装置では、第1の斜めブランキン
グデータ生成置換回路5および第2の斜めブランキング
データ生成置換回路において所定のレベルを設定する際
に、後段の第2のブランキングデータ置換回路6でデジ
タル水平ブランキング期間の残りのデータを所定のブラ
ンキングレベルのデータに置き換えることを想定して設
定しているが、この所定のレベルのデータとしては後段
の処理に関わらず、リンギングを軽減できる任意のレベ
ルのデータとしても構わない。
【0035】(第3の実施の形態)図2は本発明の第3
の実施の形態による映像信号受信装置の構成を示すブロ
ック図である。
【0036】図2において、タイミング基準信号検出回
路1およびシリアル/パラレル変換回路2は図3の従来
の映像信号受信装置におけるタイミング基準信号検出回
路1およびシリアル/パラレル変換回路2と同じもので
ある。7はシリアル/パラレル変換回路2の出力データ
のデジタル水平ブランキング期間のデータに所定の処理
を行う第2のブランキング処理回路、3および8は第2
のブランキング処理回路7の構成要素となる回路であ
り、3は図3の従来の映像信号受信装置における第1の
ブランキングデータ置換回路3と同じ第1のブランキン
グデータ置換回路、8は第1のブランキングデータ置換
回路3の出力データのデジタル有効ラインの両端のデー
タとデジタル水平ブランキング期間の両端のデータ(例
えば、ブランキングレベルのデータ)との中間レベルの
データを生成してデジタル水平ブランキング期間の両端
のデータを中間レベルのデータに置き換える第3の斜め
ブランキングデータ生成置換回路である。
【0037】以下、図2および図5を用いて本発明の第
3の実施の形態による映像信号受信装置の動作を説明す
る。
【0038】図2の映像信号受信装置において、シリア
ル/パラレル変換回路2には映像信号のデジタル水平ブ
ランキング期間にタイミング基準信号が付加されたシリ
アルデータSDが入力される。シリアル/パラレル変換
回路2およびタイミング基準信号検出回路1の動作は図
3の従来の映像信号受信装置の場合と同様で、送信時に
付加されたタイミング基準信号を検出してワード同期の
とれたY系統とPb/Pr系統の2系統のワードデータ
に変換される。この2系統のデータが第2のブランキン
グ処理回路7に入力され、第1のブランキングデータ置
換回路3によりデジタル水平ブランキング期間のデータ
が、それぞれ所定のブランキングレベルのデータ(Y系
統は040H、Pb/Pr系統は200H)に置き換え
られる。その後、第3の斜めブランキングデータ生成置
換回路8では、この2系統のワードデータのそれぞれデ
ジタル有効ラインの両端のデータとデジタル水平ブラン
キング期間の両端のデータとの中間レベルのデータを生
成し、デジタル水平ブランキング期間の両端のデータ、
すなわち図5のタイミング基準信号EAVの第1ワード
3FFおよびSAVの第4ワードXYZの位置のデータ
を中間レベルのデータに置き換えて出力する。この第3
の斜めブランキングデータ生成置換回路8は、例えば第
1のブランキングデータ置換回路3の出力データをDフ
リップフロップに入力し、その前後のデータを加算した
結果をLSB側に1ビットシフトするなどの簡単な回路
で実現可能である。
【0039】ここで、上記の第3の斜めブランキングデ
ータ生成置換回路8の具体例を図7に示す。図7におい
て、11は入力データを保持するDフリップフロップ、
12はDフリップフロップ11の入力側(A点)のデー
タと出力側(B点)のデータとを加算する加算器、13
は加算器12の出力データを1/2倍する、つまりLS
B側に1ビットシフトする1ビットシフト回路、14は
Dフリップフロップ11の出力側のデータと1ビットシ
フト回路13の出力データとを選択的に出力するデータ
セレクタである。
【0040】以上のような構成において、例えば、SA
Vの第4ワードXYZの位置のデータを中間レベルのデ
ータに置き換える場合、B点にXYZの位置のデータ
(ブランキングレベルデータ)、A点にその隣のデジタ
ル有効ラインの最初のデータが位置しているタイミング
でA点およびB点のデータを加算器12で加算し、1ビ
ットシフト回路13にてLSB側に1ビットシフトする
と、加算後のデータの1/2となるので、A点のデータ
(データ有効ラインの最初のデータ)、B点のデータ
(ブランキングレベルのデータ)の中間値が生成される
ことになる。データセレクタ14でXYZの位置のデー
タをこの中間値で置き換えることにより目的の処理を行
うことができる。
【0041】すなわち、本発明の第3の実施の形態によ
る映像信号受信装置では、受信したシリアルデータSD
のデジタル有効ラインの両端のデータとデジタル水平ブ
ランキング期間のデータが置き換えられるブランキング
データの振幅レベルが大きく異なる場合にも、デジタル
有効ラインからデジタル水平ブランキング期間へ、また
その逆のデータのレベルの変化が急峻とならず、階段状
に変化させることが可能である。
【0042】(第4の実施の形態)本発明の第4の実施
の形態による映像信号受信装置では、第3の実施の形態
の映像信号受信装置によるデジタル有効ラインからデジ
タル水平ブランキング期間へ、またその逆のデータのレ
ベルの変化よりもさらに緩やかにするために、デジタル
水平ブランキング期間の両端の複数のデータを複数の中
間レベルのデータに置き換える。
【0043】すなわち、第3の斜めブランキングデータ
生成置換回路8の代わりに、2系統のワードデータのそ
れぞれデジタル有効ラインの両端のデータとデジタル水
平ブランキング期間のデータとの間に例えば3段階の中
間データを生成し、デジタル水平ブランキング期間の両
端のそれぞれ3ワードのデータ、すなわち図5のタイミ
ング基準信号EAVの第1ワード3FF、第2ワード0
00、第3ワード000およびSAVの第2ワード00
0、第3ワード000、第4ワードXYZの位置のデー
タを3段階の中間データに置き換える第4の斜めブラン
キングデータ生成置換回路を備える。
【0044】この第4の斜めブランキングデータ生成置
換回路は、例えば第1のブランキングデータ置換回路3
の出力データをDフリップフロップに入力し、その前後
のデータを加算した結果を結果をLSB側に2ビットお
よび1ビットシフトしたデータとそれらを加算したデー
タの3ワードを生成するなどの簡単な回路で実現可能で
ある。
【0045】ここで、上記の第4の斜めブランキングデ
ータ生成置換回路の具体例を図8に示す。図8におい
て、11は入力データを保持するDフリップフロップ、
12はDフリップフロップ11の入力側(A点)のデー
タと出力側(B点)のデータとを加算する加算器、13
は加算器12の出力データを1/2倍する、つまりLS
B側に1ビットシフトする1ビットシフト回路、15は
加算器12の出力データを1/4倍する、つまりLSB
側に2ビットシフトする2ビットシフト回路、16は1
ビットシフト回路13の出力と2ビットシフト回路15
の出力を加算する加算器、17はDフリップフロップ1
1の出力側のデータと1ビットシフト回路13の出力デ
ータと加算器16の出力データと2ビットシフト回路1
5の出力データとを選択的に出力するデータセレクタで
ある。
【0046】以上のような構成において、例えば、SA
Vの第2,3,4ワードの位置のデータを3段階の中間
レベルのデータに置き換える場合、B点にXYZの位置
のデータ(ブランキングレベルデータ)、A点にその隣
のデジタル有効ラインの最初のデータが位置しているタ
イミングでA点およびB点のデータを加算器12で加算
し、1ビットシフト回路13にてLSB側に1ビットシ
フトすると、加算器12での加算後のデータの1/2と
なり、また2ビットシフト回路15にてLSB側に2ビ
ットシフトすると、加算器12での加算後のデータの1
/4となり、1ビットシフト回路13の出力データと2
ビットシフト回路15の出力データを加算器16で加算
すると、加算器12での加算後のデータの3/4とな
り、A点のデータ(データ有効ラインの最初のデー
タ)、B点のデータ(ブランキングレベルのデータ)の
間に3段階の中間値が生成されることになる。データセ
レクタ14でSAVの第2,3,4ワードの位置のデー
タをそれぞれこの1/4,1/2,3/4のデータで置
き換えることにより目的の処理を行うことができる。
【0047】すなわち、本発明の第4の実施の形態によ
る映像信号受信装置では、受信したシリアルデータのデ
ジタル有効ラインの両端のデータとデジタル水平ブラン
キング期間のデータが置き換えられるブランキングデー
タの振幅レベルが大きく異なる場合にも、デジタル有効
ラインからデジタル水平ブランキング期間へ、またその
逆のデータのレベルの変化が急峻とならず、階段状に変
化させることが可能である。
【0048】
【発明の効果】以上のように、本発明によれば、シリア
ルデジタル伝送された映像信号を受信し、アナログ信号
に変換して出力する場合に、アナログ有効ラインの両端
に発生するリンギングを軽減することができるという効
果が得られる。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態による映像信号受信
装置の構成を示すブロック図である。
【図2】本発明の第2の実施の形態による映像信号受信
装置の構成を示すブロック図である。
【図3】従来の映像信号受信装置の構成を示すブロック
図である。
【図4】従来および本発明の映像信号受信装置で取り扱
うデジタル映像データを示す模式図である。
【図5】BTA S−002に準拠したデジタル映像デ
ータのYデータ系列とPb/Prデータ系列およびワー
ド多重データ系列を示す模式図である。
【図6】BTA S−002に準拠したアナログ映像信
号とデジタル映像データとのタイミング関係を示すタイ
ミング図である。
【図7】第3の斜めブランキングデータ生成置換回路の
具体例を示すブロック図である。
【図8】第4の斜めブランキングデータ生成置換回路の
具体例を示すブロック図である。
【符号の説明】
1 タイミング基準信号検出回路 2 シリアル/パラレル変換回路 3,6 ブランキングデータ置換回路 4,7 ブランキング処理回路 5,8 斜めブランキングデータ生成置換回路
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H04N 11/24 Fターム(参考) 5C020 AA09 AA17 AA31 5C025 BA01 BA18 BA30 DA01 5C057 AA06 BA11 DC07 EB09 EC07 EL03 GE01 GF00 5C063 AA06 AB03 AC01 CA34 CA40 DA13 DB03

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 映像信号のデジタル水平ブランキング期
    間にタイミング基準信号が付加されたシリアルデータを
    受信して前記タイミング基準信号を検出するタイミング
    基準信号検出回路と、 前記タイミング基準信号検出回路の検出結果を基に受信
    データのワード同期をとってパラレルデータに変換する
    シリアル/パラレル変換回路と、 前記シリアル/パラレル変換回路の出力データのデジタ
    ル有効ラインの両端のデータと所定のレベルのデータと
    の中間レベルのデータを生成してデジタル水平ブランキ
    ング期間の両端のデータを前記中間レベルのデータに置
    き換えるブランキング処理回路とを備え、 デジタル有効ラインからデジタル水平ブランキング期間
    へ、またその逆のデータのレベルが階段状に変化するよ
    うにしたことを特徴とする映像信号受信装置。
  2. 【請求項2】 ブランキング処理回路がデジタル有効ラ
    インの両端のデータと所定のレベルのデータとの間のレ
    ベルの変化が2段階以上となるような複数の中間レベル
    のデータを生成してデジタル水平ブランキング期間の両
    端の複数のデータを前記複数の中間レベルのデータに置
    き換えることを特徴とする請求項1記載の映像信号受信
    装置。
JP11227684A 1999-08-11 1999-08-11 映像信号受信装置 Pending JP2001054072A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11227684A JP2001054072A (ja) 1999-08-11 1999-08-11 映像信号受信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11227684A JP2001054072A (ja) 1999-08-11 1999-08-11 映像信号受信装置

Publications (1)

Publication Number Publication Date
JP2001054072A true JP2001054072A (ja) 2001-02-23

Family

ID=16864723

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11227684A Pending JP2001054072A (ja) 1999-08-11 1999-08-11 映像信号受信装置

Country Status (1)

Country Link
JP (1) JP2001054072A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102811351A (zh) * 2012-08-29 2012-12-05 武汉微创光电股份有限公司 一种多业务数据传输方法及装置
CN104954725A (zh) * 2015-06-16 2015-09-30 广州市奥威亚电子科技有限公司 一种基于sdi的传输双向辅助数据方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102811351A (zh) * 2012-08-29 2012-12-05 武汉微创光电股份有限公司 一种多业务数据传输方法及装置
CN104954725A (zh) * 2015-06-16 2015-09-30 广州市奥威亚电子科技有限公司 一种基于sdi的传输双向辅助数据方法

Similar Documents

Publication Publication Date Title
US4689661A (en) Method of simultaneously transmitting a plurality of television signals on a single radio link and apparatus adapted to carry out said method
US6014416A (en) Method and circuit for detecting data segment synchronizing signal in high-definition television
US5781599A (en) Packet receiving device
US4876719A (en) Synchronizing system for digital apparatus
JPH0767087A (ja) 多重化信号のシリアル伝送方法、多重化信号のシリアル送信装置、受信装置及び送受信装置
CN100527802C (zh) 用于复用的模数转换的系统和方法
US5548339A (en) Data segment sync signal detector for HDTV
WO2000035189A1 (fr) Procede et dispositif d'emission/reception pour systeme a interface serie numerique
US6323787B1 (en) Data transmission method and device
US5583574A (en) Video-data transmitter, video-data receiver, and video-data transceiver for connecting parallel video-data into serial video-data and vice versa
JP3286110B2 (ja) 音声パケット補間装置
JP2001054072A (ja) 映像信号受信装置
EP0518644B1 (en) Videosignal multiplexing system
US5477533A (en) Burst transfer device and burst transfer system
JP2001054073A (ja) 映像信号受信装置
JP3674726B2 (ja) 送信装置及び受信装置並びに送受信装置
JP2783008B2 (ja) フレーム同期装置
JPH0686244A (ja) 映像信号送信装置と映像信号受信装置
JP3186556B2 (ja) 映像信号多重伝送装置
JP2001326616A (ja) データ伝送方法及びデータ伝送装置
JPH0738860A (ja) ディジタル映像信号送信装置とディジタル映像信号受信装置
JPH11275534A (ja) Aes/ebu音声分離・多重機能付きハイビジョンフレーム・シンクロナイザ装置
JP2002158975A (ja) スライス回路
JP2943568B2 (ja) 映像データ送信装置と映像データ受信装置と映像データ伝送装置
JPH10108217A (ja) 映像信号時分割回路