JP2001039797A - Silicon wafer for laminating epitaxial layer and epitaxial wafer - Google Patents

Silicon wafer for laminating epitaxial layer and epitaxial wafer

Info

Publication number
JP2001039797A
JP2001039797A JP21374999A JP21374999A JP2001039797A JP 2001039797 A JP2001039797 A JP 2001039797A JP 21374999 A JP21374999 A JP 21374999A JP 21374999 A JP21374999 A JP 21374999A JP 2001039797 A JP2001039797 A JP 2001039797A
Authority
JP
Japan
Prior art keywords
wafer
epitaxial layer
epitaxial
silicon wafer
silicon
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP21374999A
Other languages
Japanese (ja)
Other versions
JP4442955B2 (en
Inventor
Hiroshi Koya
浩 小屋
Masaki Kimura
雅貴 木村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Materials Silicon Corp
Mitsubishi Materials Corp
Original Assignee
Mitsubishi Materials Silicon Corp
Mitsubishi Materials Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Materials Silicon Corp, Mitsubishi Materials Corp filed Critical Mitsubishi Materials Silicon Corp
Priority to JP21374999A priority Critical patent/JP4442955B2/en
Publication of JP2001039797A publication Critical patent/JP2001039797A/en
Application granted granted Critical
Publication of JP4442955B2 publication Critical patent/JP4442955B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Recrystallisation Techniques (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Liquid Deposition Of Substances Of Which Semiconductor Devices Are Composed (AREA)

Abstract

PROBLEM TO BE SOLVED: To form an epitaxial layer being a thin film on the surface of which trace of COP and LD are almost not generated when it is formed and whose electrical characteristics are improved and the production yield is high. SOLUTION: A silicon wafer is used for laminating an epitaxial layer of a thin film. In the silicon wafer, the number of particles and the number of interstitial dislocations due to crystallization are controlled to be 0 to 10 per wafer, respectively. The silicon wafer has an electrical resistance of <=0.02 Ωcm, and an epitaxial thin layer being a thin film having an electrical resistance of >=0.1 Ωcm is formed on the wafer by a reduced pressure CVD method. The thickness of the epitaxial thin layer is preferably 0.5 to 5 μm.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、チョクラルスキー
法(以下、CZ法という。)により作られた、薄膜のエ
ピタキシャル層を積層するためのシリコンウェーハ及び
エピタキシャル層が積層されたエピタキシャルウェーハ
に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a silicon wafer for laminating a thin-film epitaxial layer and an epitaxial wafer having an epitaxial layer laminated, which are formed by the Czochralski method (hereinafter referred to as CZ method). It is.

【0002】[0002]

【従来の技術】これまでエピタキシャルウェーハはまず
高性能バイポーラトランジスタに応用され、次いでバイ
ポーラICに応用されてきた。エピタキシャルウェーハ
では、基板となるシリコンウェーハ上に任意の膜厚及び
抵抗率の単結晶シリコンのエピタキシャル層を形成でき
るため、例えば低抵抗基板上に高抵抗エピタキシャル層
を形成することにより、高速度トランジスタを実現する
ことができる。またバイポーラICで必須であるpn接
合素子間の効果的な分離が、エピタキシャル層の形成に
より有効に行われる。近年、トランジスタの動作速度を
より向上して高性能化するために、薄膜のエピタキシャ
ル層の厚さを極力薄くすることが求められている。
2. Description of the Related Art Hitherto, epitaxial wafers have been applied first to high performance bipolar transistors and then to bipolar ICs. In an epitaxial wafer, since a single-crystal silicon epitaxial layer having an arbitrary thickness and resistivity can be formed on a silicon wafer serving as a substrate, for example, by forming a high-resistance epitaxial layer on a low-resistance substrate, a high-speed transistor can be formed. Can be realized. Further, effective separation between pn junction elements, which is essential for a bipolar IC, is effectively performed by forming an epitaxial layer. In recent years, in order to further improve the operation speed of a transistor and achieve high performance, it is required to reduce the thickness of a thin epitaxial layer as much as possible.

【0003】しかし、この要求に応えるためにエピタキ
シャル層を極力薄く(例えば3μm以下)にすると、基
板となるシリコンウェーハの表面に、結晶に起因したパ
ーティクル(Crystal Originated Particle、以下、C
OPという。)や、侵入型転位(Interstitial-type La
rge Dislocation Loop、以下、LDという。)が存在す
る場合には、問題を生じる。ここでCOPは鏡面研磨後
のシリコンウェーハをアンモニアと過酸化水素の混合液
で洗浄すると、ウェーハ表面にピットが形成され、この
ウェーハをパーティクルカウンタで測定すると、ピット
も本来のパーティクルとともにパーティクルとして検出
される結晶に起因した欠陥である。またLDは、結晶の
格子欠陥の1つであって、転位クラスタとも呼ばれた
り、或いはこの欠陥を生じたシリコンウェーハをフッ酸
を主成分とする選択エッチング液に浸漬するとピットを
生じることから転位ピットとも呼ばれる。
However, when the epitaxial layer is made as thin as possible (for example, 3 μm or less) to meet this demand, crystal originated particles (hereinafter, referred to as C) are formed on the surface of a silicon wafer serving as a substrate.
It is called OP. ) And interstitial-type La
rge Dislocation Loop, hereinafter referred to as LD. ) Presents a problem. Here, when the silicon wafer after mirror polishing is washed with a mixed solution of ammonia and hydrogen peroxide, pits are formed on the wafer surface, and when this wafer is measured with a particle counter, the pits are detected as particles together with the original particles. This is a defect caused by the crystal. The LD is one of the lattice defects of the crystal, and is also called a dislocation cluster. Or, when a silicon wafer having this defect is immersed in a selective etching solution containing hydrofluoric acid as a main component, pits are generated. Also called a pit.

【0004】即ち、基板となるシリコンウェーハ表面に
COPが存在すると、このウェーハの表面の形状を倣っ
て、エピタキシャル層表面にもCOPの痕跡が現れる。
また基板となるシリコンウェーハ表面にLDが存在する
と、このウェーハ上にエピタキシャル層を形成するとき
にエピ炉の加熱により、エピタキシャル層の下のウェー
ハ(基板)において、LDとなって顕在化し、このLD
がエピタキシャル層表面の欠陥密度を増大させてしま
う。
That is, if COP exists on the surface of a silicon wafer serving as a substrate, traces of COP appear on the surface of the epitaxial layer, following the shape of the surface of the wafer.
If an LD is present on the surface of a silicon wafer serving as a substrate, when an epitaxial layer is formed on the wafer, the wafer becomes an LD on a wafer (substrate) below the epitaxial layer due to heating in an epi furnace, and this LD is exposed.
Increases the defect density on the epitaxial layer surface.

【0005】エピタキシャル層表面にCOPの痕跡や、
LDが顕在化する場合には、これらの痕跡等は電気的特
性、例えば酸化膜の経時絶縁破壊特性(Time Dependent
dielectric Breakdown、TDDB)、酸化膜耐圧特性
(Time Zero Dielectric Breakdown、TZDB)等を劣
化させる原因となる。またCOPの痕跡及びLDがエピ
タキシャル層表面に存在するとデバイスの配線工程にお
いて段差を生じ、この段差は断線の原因となって、製品
の歩留りを低くする。本出願人らは、この点を解決する
ために「薄膜エピタキシャルウェーハおよびその製造方
法」に関する特許出願を行った(特開平10−2090
56、同10−209057)。即ち、本出願人らは、
特開平10−209056号公報により、COP密度が
1×105個/cm3以下であって、しかもその表面にC
OPが存在しないか、又は少ない個数で存在する単結晶
シリコン基板をCZ法で作製し、この基板上に減圧下で
厚さ4.0μm未満のエピタキシャル層を形成する方法
及びその薄膜エピタキシャルウェーハを提案した。また
特開平10−209057号公報により、p型不純物が
高濃度にドープされ、しかもその表面にCOPが存在し
ないか、又は少ない個数で存在する単結晶シリコン基板
をCZ法で作製し、この基板上に減圧下で厚さ4.0μ
m未満のエピタキシャル層を形成する方法及びその薄膜
エピタキシャルウェーハを提案した。これらの方法によ
れば、例えば厚さ1μmのエピタキシャル層の形成で、
6インチウェーハで0.13μm以上のCOPの数を5
0個以下にすることができる。
[0005] Traces of COP on the epitaxial layer surface,
When the LD is exposed, these traces and the like show electrical characteristics, such as the time-dependent dielectric breakdown characteristics (Time Dependent) of the oxide film.
It causes deterioration of dielectric breakdown (TDDB), oxide breakdown voltage characteristics (Time Zero Dielectric Breakdown, TZDB), and the like. In addition, if traces of COP and LD are present on the surface of the epitaxial layer, a step occurs in a wiring process of the device, and this step causes disconnection and lowers the product yield. The present applicant has filed a patent application for “thin film epitaxial wafer and method for manufacturing the same” to solve this problem (Japanese Patent Laid-Open No. 10-2090).
56, 10-209057). That is, the present applicants:
According to JP-A-10-209056, the COP density is 1 × 10 5 / cm 3 or less, and C
A method for producing a single crystal silicon substrate having no or a small number of OPs by a CZ method and forming an epitaxial layer having a thickness of less than 4.0 μm under reduced pressure on the substrate and a thin film epitaxial wafer thereof are proposed. did. According to Japanese Patent Application Laid-Open No. 10-209057, a single-crystal silicon substrate doped with a p-type impurity at a high concentration and having no or a small number of COPs on its surface is manufactured by the CZ method. 4.0μ thick under reduced pressure
A method for forming an epitaxial layer of less than m and a thin film epitaxial wafer thereof have been proposed. According to these methods, for example, by forming an epitaxial layer having a thickness of 1 μm,
The number of COPs of 0.13 μm or more on a 6-inch wafer
It can be zero or less.

【0006】[0006]

【発明が解決しようとする課題】しかし、上記2つの方
法とも、基板となるシリコンウェーハをCZ法で0.4
mm/分程度の比較的低い速度で引上げたシリコン単結
晶から作製しているため、このシリコンウェーハではC
OPの発生を抑制できるものの、LDが発生してしま
い、エピタキシャル層表面にLDが顕在化するという上
記問題が未解決であった。本発明の目的は、薄膜のエピ
タキシャル層を形成したときにこのエピタキシャル層表
面にCOPの痕跡もLDも殆ど生じさせない、エピタキ
シャル層積層用シリコンウェーハを提供することにあ
る。本発明の別の目的は、電気的特性がより向上し、か
つ製造時の歩留りも大きい薄膜のエピタキシャル層が形
成されたエピタキシャルウェーハを提供することにあ
る。
However, in both of the above two methods, a silicon wafer serving as a substrate is formed by a CZ method using a CZ method.
mm / min, the silicon wafer is manufactured from a silicon single crystal pulled at a relatively low speed.
Although the generation of OP can be suppressed, the above problem that LD is generated and LD becomes apparent on the surface of the epitaxial layer has not been solved. SUMMARY OF THE INVENTION An object of the present invention is to provide a silicon wafer for epitaxial layer lamination, which hardly causes traces of COP and LD on the surface of the epitaxial layer when a thin epitaxial layer is formed. Another object of the present invention is to provide an epitaxial wafer in which electrical characteristics are further improved and a thin epitaxial layer having a large yield during manufacturing is formed.

【0007】[0007]

【課題を解決するための手段】請求項1に係る発明は、
薄膜のエピタキシャル層を積層するためのシリコンウェ
ーハであって、結晶に起因したパーティクル(COP)
及び侵入型転位(LD)がそれぞれウェーハ当り0〜1
0個であることを特徴とするエピタキシャル層積層用シ
リコンウェーハである。COPもLDもそれぞれウェー
ハ当り0〜10個であるシリコンウェーハであるため、
薄膜のエピタキシャル層の厚さを極薄にしても、このエ
ピタキシャル層の表面にはCOPの痕跡は全く生じず、
かつLDも全く顕在化しない。COP及びLDのウェー
ハ当りの個数は直径12インチ以下のウェーハでの個数
をいう。
The invention according to claim 1 is
A silicon wafer for laminating a thin-film epitaxial layer, wherein particles caused by crystals (COP)
And interstitial dislocations (LD) are 0 to 1 per wafer, respectively.
It is a silicon wafer for epitaxial layer lamination characterized by being zero. Since both COP and LD are silicon wafers with 0 to 10 wafers per wafer,
Even if the thickness of the thin-film epitaxial layer is made extremely thin, no trace of COP is generated on the surface of this epitaxial layer,
In addition, LD does not appear at all. The number of COPs and LDs per wafer refers to the number of wafers having a diameter of 12 inches or less.

【0008】請求項2に係る発明は、請求項1に記載さ
れたシリコンウェーハの抵抗率が0.02Ωcm以下で
あって、このシリコンウェーハ上に減圧化学的気相堆積
(以下、CVDという。)法で抵抗率が0.1Ωcm以
上の薄膜のエピタキシャル層が形成されたエピタキシャ
ルウェーハである。減圧CVD法でエピタキシャル成長
することにより、エピタキシャル成長温度を低く抑えて
均一の厚さを有するエピタキシャル層を形成でき、かつ
高濃度基板(ウェーハ)から薄膜のエピタキシャル層へ
のオートドーピングを抑制できる。同時に低抵抗のシリ
コンウェーハに高抵抗のエピタキシャル層を形成して作
製されたエピタキシャルウェーハは、高速度トランジス
タを実現することができ、しかもエピタキシャル層の表
面にCOPの痕跡やLDが殆どないため、このエピタキ
シャルウェーハは電気的特性がより向上し、かつ製造時
の歩留りも大きい。
According to a second aspect of the present invention, the resistivity of the silicon wafer according to the first aspect is 0.02 Ωcm or less, and reduced pressure chemical vapor deposition (hereinafter, referred to as CVD) is performed on the silicon wafer. This is an epitaxial wafer on which a thin-film epitaxial layer having a resistivity of 0.1 Ωcm or more is formed by a method. By performing epitaxial growth by a low-pressure CVD method, an epitaxial layer having a uniform thickness can be formed while the epitaxial growth temperature is kept low, and autodoping from a high-concentration substrate (wafer) to a thin-film epitaxial layer can be suppressed. At the same time, an epitaxial wafer manufactured by forming a high-resistance epitaxial layer on a low-resistance silicon wafer can realize a high-speed transistor, and has little trace of COP or LD on the surface of the epitaxial layer. Epitaxial wafers have better electrical characteristics and a higher yield during manufacturing.

【0009】請求項3に係る発明は、請求項2に係る発
明であって、薄膜のエピタキシャル層の厚さが0.5〜
5μmであるエピタキシャルウェーハである。基板とな
るシリコンウェーハ表面のCOPやLDによる電気的特
性の低下を生じることなく、薄膜のエピタキシャル層を
上記範囲の極薄にすることにより、このエピタキシャル
ウェーハからトランジスタを作製した場合に、トランジ
スタの動作速度をより向上して高性能化することができ
る。
The invention according to claim 3 is the invention according to claim 2, wherein the thickness of the epitaxial layer of the thin film is 0.5 to 0.5.
It is an epitaxial wafer that is 5 μm. When a transistor is manufactured from this epitaxial wafer by making the thin-film epitaxial layer extremely thin in the above range without lowering the electrical characteristics due to COP and LD on the surface of the silicon wafer serving as the substrate, the operation of the transistor The speed can be further improved to achieve higher performance.

【0010】[0010]

【発明の実施の形態】本発明の薄膜のエピタキシャル層
を積層するためのシリコンウェーハは、CZ法によりホ
ットゾーン炉内のシリコン融液からインゴットをボロン
コフ(Voronkov)の理論に基づいた所定の引上げ速度プ
ロファイルで引上げた後、このインゴットをスライスし
て作製される。一般的に、CZ法によりホットゾーン炉
内のシリコン融液からシリコン単結晶のインゴットを引
上げたときには、シリコン単結晶における欠陥として、
点欠陥(point defect)と点欠陥の凝集体(agglomerat
es:三次元欠陥)が発生する。点欠陥は空孔型点欠陥と
格子間Si型点欠陥という二つの一般的な形態がある。
空孔型点欠陥は一つのシリコン原子がシリコン結晶格子
で正常的な位置の一つから離脱したものである。このよ
うな空孔が空孔型点欠陥になる。一方、原子がシリコン
結晶の格子点以外の位置(インタースチシャルサイト)
で発見されるとこれが格子間Si点欠陥になる。
BEST MODE FOR CARRYING OUT THE INVENTION A silicon wafer for laminating an epitaxial layer of a thin film according to the present invention has a predetermined pulling rate based on the Voronkov theory based on the Boronkov theory. After being pulled up in profile, this ingot is sliced and made. Generally, when a silicon single crystal ingot is pulled up from a silicon melt in a hot zone furnace by the CZ method, defects in the silicon single crystal are as follows.
Point defects and aggregates of point defects (agglomerat)
es: three-dimensional defect) occurs. Point defects have two general forms: vacancy type point defects and interstitial Si type point defects.
A vacancy-type point defect is one in which one silicon atom has separated from one of the normal positions in the silicon crystal lattice. Such holes become hole type point defects. On the other hand, the position of the atom other than the lattice point of the silicon crystal (interstitial site)
When this is found, this becomes an interstitial Si point defect.

【0011】点欠陥は一般的にシリコン融液(溶融シリ
コン)とインゴット(固状シリコン)の間の接触面で形
成される。しかし、インゴットを継続的に引上げること
によって接触面であった部分は引上げとともに冷却し始
める。冷却の間、空孔型点欠陥又は格子間Si型点欠陥
は拡散により互いに合併して、空孔型点欠陥の凝集体
(vacancy agglomerates)又は格子間Si型点欠陥の凝
集体(interstitial agglomerates)が形成される。言
い換えれば、凝集体は点欠陥の合併に起因して発生する
三次元構造である。空孔型点欠陥の凝集体は前述したC
OPの他に、LSTD(Laser ScatteringTomograph De
fects)又はFPD(Flow Pattern Defects)と呼ばれ
る欠陥を含み、格子間Si型点欠陥の凝集体は前述した
LDなどの欠陥を含む。FPDとは、インゴットをスラ
イスして作製されたシリコンウェーハを30分間セコ
(Secco)エッチング液で化学エッチングしたときに現
れる特異なフローパターンを呈する痕跡の源であり、L
STDとは、シリコン単結晶内に赤外線を照射したとき
にシリコンとは異なる屈折率を有し散乱光を発生する源
である。
[0011] Point defects are generally formed at the interface between the silicon melt (molten silicon) and the ingot (solid silicon). However, by continuously pulling up the ingot, the portion that was the contact surface starts to cool down with pulling up. During cooling, vacancy-type point defects or interstitial Si-type point defects merge with each other by diffusion to form vacancy agglomerates or interstitial agglomerates. Is formed. In other words, the aggregate is a three-dimensional structure generated due to the merging of point defects. Aggregates of vacancy-type point defects are as described above for C
In addition to OP, LSTD (Laser ScatteringTomograph De
defects or FPDs (Flow Pattern Defects), and the aggregates of interstitial Si-type point defects include defects such as the LD described above. The FPD is a source of a trace exhibiting a unique flow pattern that appears when a silicon wafer produced by slicing an ingot is chemically etched with a Secco etchant for 30 minutes.
The STD is a source that has a refractive index different from that of silicon and generates scattered light when a silicon single crystal is irradiated with infrared rays.

【0012】ボロンコフの理論は、欠陥の数が少ない高
純度インゴットを成長させるために、インゴットの引上
げ速度をV(mm/分)、ホットゾーン構造でインゴッ
ト−シリコン融液の接触面の温度勾配をG(℃/mm)
とするときに、V/G(mm2/分・℃)を制御するこ
とである。この理論では、図1に示すように、V/Gは
関数として空孔濃度及び格子間Si濃度を図式的に表現
し、ウェーハで空孔/格子間Si領域の境界がV/Gに
よって決定されることを説明している。より詳しくは、
V/G比が臨界点以上では空孔型点欠陥が支配的に存在
するインゴットが形成される反面、V/G比が臨界点以
下では格子間Si型点欠陥が支配的に存在するインゴッ
トが形成される。
Boronkov's theory states that in order to grow a high-purity ingot with a small number of defects, the pulling speed of the ingot is V (mm / min), and the temperature gradient of the ingot-silicon melt contact surface in a hot zone structure. G (° C / mm)
Is to control V / G (mm 2 / min · ° C.). In this theory, as shown in FIG. 1, V / G graphically represents the vacancy concentration and interstitial Si concentration as functions, and the boundary of the vacancy / interstitial Si region on the wafer is determined by V / G. Is explained. More specifically,
When the V / G ratio is above the critical point, an ingot in which vacancy-type point defects predominantly exists is formed, whereas when the V / G ratio is below the critical point, ingots in which interstitial Si-type point defects predominantly exist are produced. It is formed.

【0013】本発明の所定の引上げ速度プロファイル
は、インゴットがホットゾーン炉内のシリコン溶融物か
ら引上げられる時、温度勾配に対する引上げ速度の比
(V/G)が格子間Si型点欠陥の凝集体の発生を防止
する第1臨界比((V/G)1)以上であって、空孔型点
欠陥の凝集体をインゴットの中央にある空孔型点欠陥が
支配的に存在する領域内に制限する第2臨界比((V/
G)2)以下に維持されるように決められる。
[0013] The predetermined pull rate profile of the present invention is that when the ingot is pulled from the silicon melt in a hot zone furnace, the ratio of the pull rate to the temperature gradient (V / G) is an aggregate of interstitial Si type point defects. Aggregates of vacancy-type point defects which are equal to or higher than the first critical ratio ((V / G) 1 ) for preventing generation of vacancies are located in the region where vacancy-type point defects predominantly exist in the center of the ingot The limiting second critical ratio ((V /
G) 2 ) It is decided to be kept below.

【0014】この引上げ速度のプロファイルは、実験的
に基準インゴットを軸方向にスライスすることで、又は
これらの技術を組合わせることで、シミュレーションに
よって上記ボロンコフの理論に基づき決定される。即
ち、この決定は、シミュレーションの後、インゴットの
軸方向スライス及びスライスされたウェーハの確認を行
い、更にシミュレーションを繰り返すことによりなされ
る。シミュレーションのために複数種類の引上げ速度が
所定の範囲で決められ、複数個の基準インゴットが成長
される。図2に示すように、シミュレーションのための
引上げ速度プロファイルは1.2mm/分のような高い
引上げ速度(a)から0.5mm/分の低い引上げ速度
(c)及び再び高い引上げ速度(d)に調整される。上記
低い引上げ速度は0.4mm/分又はそれ以下であるこ
ともあってもよく、引上げ速度(b)及び(d)での変化
は線形的なものが望ましい。
The pulling speed profile is determined by simulating the reference ingot in the axial direction experimentally or by combining these techniques, based on the above-mentioned Boronkov theory by simulation. That is, this determination is made by checking the axial slice of the ingot and the sliced wafer after the simulation, and repeating the simulation. For the simulation, a plurality of kinds of pulling speeds are determined within a predetermined range, and a plurality of reference ingots are grown. As shown in FIG. 2, the pulling speed profile for the simulation is from a high pulling speed (a) such as 1.2 mm / min to a low pulling speed (c) of 0.5 mm / min and again a high pulling speed (d). It is adjusted to. The low pull rate may be 0.4 mm / min or less, and the change in pull rates (b) and (d) is preferably linear.

【0015】異なった速度で引上げられ複数個の基準イ
ンゴットは各別に軸方向にスライスされる。最適のV/
Gが軸方向のスライス、ウェーハの確認及びシミュレー
ションの結果の相関関係から決定され、続いて最適な引
上げ速度プロファイルが決定され、そのプロファイルで
インゴットが製造される。実際の引上げ速度プロファイ
ルは所望のインゴットの直径、使用される特定のホット
ゾーン炉及びシリコン融液の品質等を含めてこれに限定
されない多くの変数に依存する。
A plurality of reference ingots pulled at different speeds are individually sliced in the axial direction. Optimal V /
G is determined from the correlation of the results of the axial slicing, wafer validation and simulation, followed by the determination of the optimal pulling speed profile, which is used to produce the ingot. The actual pulling speed profile will depend on many variables including but not limited to the desired ingot diameter, the particular hot zone furnace used and the quality of the silicon melt.

【0016】引上げ速度を徐々に低下させてV/Gを連
続的に低下させたときのインゴットの断面図を描いてみ
ると、図3に示される事実が分かる。図3には、インゴ
ット内での空孔型点欠陥が支配的に存在する豊富領域が
[V]、格子間Si型点欠陥が支配的に存在する領域が
[I]、及び空孔型点欠陥の凝集体及び格子間Si型点
欠陥の凝集体が存在しないパーフェクト領域が[P]と
してそれぞれ示される。図3に示すように、インゴット
の軸方向位置P1は、中央に空孔型点欠陥が支配的に存
在する領域を含む。位置P2は位置P1に比べて中央に小
さい空孔型点欠陥が支配的に存在する領域を含む。位置
4は格子間Si型点欠陥が支配的に存在するリング領
域及び中央のパーフェクト領域を含む。また位置P3
中央に空孔型点欠陥もなく、縁部分に格子間Si型点欠
陥もないので全てパーフェクト領域である。
FIG. 3 shows the fact that a sectional view of the ingot when V / G is continuously reduced by gradually lowering the pulling speed is shown. In FIG. 3, [V] is an abundant region where vacancy type point defects are predominantly present in the ingot, [I] is a region where interstitial Si type point defects are predominantly present, and vacancy type points Perfect regions where no aggregates of defects and no aggregates of interstitial Si-type point defects are present are indicated as [P], respectively. As shown in FIG. 3, the axial position P 1 of the ingot contains a region where vacancy type point defects at the center dominantly present. Position P 2 includes an area smaller vacancy type point defects at the center dominantly present as compared to the position P 1. Position P 4 includes a ring region and the central perfect area that exists dominantly interstitial Si type point defects. The position P 3 is neither vacancy type point defects at the center, all because Si type point defects nor between grating edge portion is perfect area.

【0017】図3から明らかなように、位置P1に対応
したウェーハW1は、中央に空孔型点欠陥が支配的に存
在する領域を含む。位置P2に対応したウェーハW2は、
ウェーハW1に比べて中央に小さい面積で空孔型点欠陥
が支配的に存在する領域を含む。位置P4に対応したウ
ェーハW4は、格子間Si型点欠陥が支配的に存在する
リング及び中央のパーフェクト領域を含む。また位置P
3に対応したウェーハW3は中央に空孔型点欠陥もない
し、縁部分に格子間Si型点欠陥もないので全てパーフ
ェクト領域である。
As is apparent from FIG. 3, the wafer W 1 corresponding to the position P 1 includes a region in which vacancy type point defects predominantly exist in the center. Wafer W 2 corresponding to the position P 2 is,
It includes a region vacancy type point defects are dominantly present in a small area in the center compared to the wafer W 1. Wafer W 4 corresponding to position P 4 includes a ring where interstitial Si type point defects predominantly exist and a central perfect region. Position P
The wafer W3 corresponding to No. 3 has no vacancy type point defects at the center and no interstitial Si type point defects at the edge portions, so that all are perfect regions.

【0018】この空孔型点欠陥が支配的に存在する領域
のパーフェクト領域に接する僅かな領域、及び全てがパ
ーフェクト領域では、ウェーハ面内でCOPもLDも発
生していない。図4に示すように、ウェーハW1ではウ
ェーハの半径の1/2付近にOSFリングが発生する。
ここでOSFとは、酸化誘起積層欠陥(Oxidation Indu
ced Stacking Fault)の略語であり、結晶成長時にその
核となる酸素析出物の微小欠陥が導入され、半導体デバ
イスを製造する際の酸化工程等の熱処理でウェーハの状
態で顕在化する欠陥である。この熱処理条件としては、
例えば酸素雰囲気下、1000℃±30℃の温度で2〜
5時間熱処理し、引続き1130℃±30℃の温度で1
〜16時間熱処理することが挙げられる。このOSFリ
ングで囲まれた空孔型点欠陥が支配的に存在する領域は
COPが出現する傾向がある。これに対して、ウェーハ
2ではOSFはリング状にならずに、ウェーハの中心
部にのみ発生する。
In a small area in contact with the perfect area of the area where the vacancy type point defects are predominantly present, and in all the perfect areas, neither COP nor LD occurs in the wafer surface. As shown in FIG. 4, OSF ring is generated in the vicinity of half the radius of the wafer W 1 in the wafer.
Here, OSF is an oxidation-induced stacking fault.
This is an abbreviation of ced Stacking Fault, which is a defect in which micro defects of oxygen precipitates serving as nuclei during crystal growth are introduced, and become apparent in a wafer state by heat treatment such as an oxidation step in manufacturing a semiconductor device. The heat treatment conditions include:
For example, at a temperature of 1000 ° C. ± 30 ° C. in an oxygen atmosphere,
Heat treatment for 5 hours, then at 1130 ° C ± 30 ° C for 1 hour
Heat treatment for up to 16 hours. COP tends to appear in a region surrounded by the OSF ring and in which vacancy-type point defects are predominantly present. In contrast, in the wafer W 2 OSF is without being ring-shaped, only occurs in the center of the wafer.

【0019】本発明で用いられるシリコンウェーハは、
このウェーハW2又は全てがパーフェクト領域のW3であ
る。このシリコンウェーハW2は、図5に示すようにO
SFがリング状でなく、中心部にのみ顕在化するように
選定して決められた引上げ速度プロファイルで成長した
インゴットをスライスして作製される。図6はその平面
図である。このシリコンウェーハW2ではOSFがリン
グ状を形成しないため、COPフリーである。またLD
の発生もない。またシリコンウェーハW3は、図7に示
すように全てパーフェクト領域を作るように選定して決
められた引上げ速度プロファイルで成長したインゴット
をスライスして作製される。図8はその平面図である。
このシリコンウェーハW3についても、COPフリーで
あり、LDの発生もない。
The silicon wafer used in the present invention is:
The wafer W 2 or all are W 3 of perfect area. As shown in FIG. 5, this silicon wafer W 2
The SF is manufactured by slicing an ingot grown with a pulling speed profile selected and determined so that the SF is not ring-shaped but is exposed only at the center. FIG. 6 is a plan view thereof. Since the silicon wafer W 2 OSF does not form a ring, a COP-free. Also LD
There is no occurrence. The silicon wafer W 3 being is produced by slicing an ingot grown by pulling-up speed profile which is determined by chosen to make all perfect area as shown in FIG. FIG. 8 is a plan view thereof.
This silicon wafer W 3 is also a COP-free, there is no occurrence of LD.

【0020】ここで、COPフリーとは0.12μm以
上のCOPの数を実質的に0個であることをいう。な
お、COPのサイズは、パーティクルカウンタの製造メ
ーカー、型式によって異なる値を示すことがあるため、
本明細書において「0.12μmのCOP」とは、垂直
入射型のKLA−Tencor社製のSFS6200シ
リーズ、ADE社製のCR80シリーズ又は日立電子エ
ンジニアリング社製のLS6000シリーズの各パーテ
ィクルカウンタで0.12μmの値を示すCOPをい
う。また上記パーティクルカウンタで計測される値はポ
リスチレンラテックス粒子の換算値であり、原子間力顕
微鏡(AFM)による実測値ではない。
Here, "COP-free" means that the number of COPs of 0.12 μm or more is substantially zero. Since the size of the COP may vary depending on the manufacturer and model of the particle counter,
In the present specification, “0.12 μm COP” means 0.12 μm for each of a vertically incident type KLA-Tencor SFS6200 series, ADE CR80 series, or Hitachi Electronics Engineering LS6000 series particle counter. COP indicating the value of The value measured by the particle counter is a converted value of polystyrene latex particles, and is not an actual value measured by an atomic force microscope (AFM).

【0021】上記条件で引上げられたインゴットをスラ
イスして作製されたシリコンウェーハW2又はW3の表面
には、シリコンのエピタキシャル成長によるエピタキシ
ャル層が形成される。このエピタキシャル成長には、エ
ピタキシャル層の結晶性、量産性、装置の簡便さ、種々
のデバイス構造形成の容易さなどの観点から、CVD法
が採用される。CVD法によるシリコンのエピタキシャ
ル成長は、例えばSiCl4、SiHCl3、SiH2
2、SiH4などのシリコンを含む原料ガスをH2ガス
とともに反応炉内に導入して、上記シリコンウェーハW
2又はW3の表面に、原料ガスの熱分解又は還元により生
成されたシリコンを析出させることで行われる。特に薄
膜のエピタキシャル層を形成する場合、エピタキシャル
成長温度を低く抑えて均一の厚さを有するエピタキシャ
ル層を形成でき、かつ高濃度基板(ウェーハ)から薄膜
のエピタキシャル層へのオートドーピングを抑制できる
ことから、減圧CVD(10〜15Torr)が好まし
い。
On the surface of the silicon wafer W 2 or W 3 produced by slicing the ingot pulled under the above conditions, an epitaxial layer is formed by epitaxial growth of silicon. For this epitaxial growth, a CVD method is employed from the viewpoint of the crystallinity of the epitaxial layer, mass productivity, simplicity of the apparatus, ease of forming various device structures, and the like. The epitaxial growth of silicon by the CVD method includes, for example, SiCl 4 , SiHCl 3 , SiH 2 C
A raw material gas containing silicon, such as l 2 or SiH 4 , is introduced into the reaction furnace together with H 2 gas, and the silicon wafer W
This is performed by depositing silicon generated by thermal decomposition or reduction of the source gas on the surface of 2 or W 3 . In particular, when a thin-film epitaxial layer is formed, the epitaxial growth temperature can be kept low to form an epitaxial layer having a uniform thickness, and auto-doping from a high-concentration substrate (wafer) to the thin-film epitaxial layer can be suppressed. CVD (10 to 15 Torr) is preferred.

【0022】エピタキシャルウェーハが、高性能バイポ
ーラトランジスタやバイポーラIC用のエピタキシャル
ウェーハである場合には、基板となるシリコンウェーハ
は低抵抗に、エピタキシャル層は高抵抗に作製する。こ
のようなシリコンウェーハW2又はW3としては、抵抗率
が0.02Ωcm以下、好ましくは0.01〜0.02
Ωcm、更に好ましくは0.015Ωcm以下の低抵抗
のものが用いられ、またこのようなエピタキシャル層と
しては、抵抗率が5Ωcm以上、好ましくは10Ωcm
以上のものが用いられる。この低抵抗のシリコンウェー
ハは、CZ法によるシリコン単結晶の引上げ時に、p型
の場合、ドーパントとしてB(ボロン)が3×1018
toms/cm3以上の濃度で、またn型の場合、ドー
パントとしてSb(アンチモン)が1×1018atom
s/cm3以上の濃度で用いられる。また高抵抗のエピ
タキシャル層の形成時には、原料ガスとともにB26
PH3、AsH3などのガスが使用される。
When the epitaxial wafer is an epitaxial wafer for a high-performance bipolar transistor or a bipolar IC, a silicon wafer serving as a substrate is manufactured with a low resistance and an epitaxial layer is manufactured with a high resistance. Such silicon wafer W 2 or W 3, resistivity of 0.02Ωcm less, preferably 0.01 to 0.02
Ωcm, more preferably 0.015 Ωcm or less, and such an epitaxial layer has a resistivity of 5 Ωcm or more, preferably 10 Ωcm or less.
The above is used. When a silicon single crystal is pulled by the CZ method, B (boron) as a dopant is 3 × 10 18 a in the case of a p-type silicon wafer having a low resistance.
at a concentration of not less than toms / cm 3 , and in the case of n-type, 1 × 10 18 atoms of Sb (antimony) as a dopant
It is used at a concentration of s / cm 3 or more. When forming a high-resistance epitaxial layer, B 2 H 6 ,
Gases such as PH 3 and AsH 3 are used.

【0023】本発明のエピタキシャル層の厚さを0.5
〜5μmの極薄にすることにより、このエピタキシャル
ウェーハからトランジスタを作製した場合に、トランジ
スタの動作速度をより向上して高性能化することができ
る。この厚さが0.5μm未満ではエピタキシャル層の
厚さの均一化が難しく、また5μmを超えると高性能と
ならない。好ましい厚さは1〜4μmである。
The thickness of the epitaxial layer of the present invention is 0.5
When the transistor is manufactured from this epitaxial wafer, the operation speed of the transistor can be further improved and the performance can be improved by making the thickness extremely thin to about 5 μm. If the thickness is less than 0.5 μm, it is difficult to make the thickness of the epitaxial layer uniform, and if it exceeds 5 μm, the performance will not be high. The preferred thickness is 1-4 μm.

【0024】[0024]

【実施例】次に本発明の実施例を比較例とともに説明す
る。 <実施例1>図3に示した位置P2に対応する領域をイ
ンゴット全長にわたって育成するようにインゴットを引
上げた。このときドーパントとしてB(ボロン)を1×
1019atoms/cm3の濃度でドープした。このシ
リコン単結晶インゴットからスライスされたシリコンウ
ェーハ(図3のウェーハW2)をラッピングし、面取り
加工を施した後、鏡面研磨することにより、抵抗率が
0.02Ωcmで直径が8インチのシリコンウェーハを
用意した。このシリコンウェーハの表面における0.0
9μm以上のサイズの欠陥(COPを含む。)をレーザ
パーティクルカウンタ(KLA-Tencor社製、S
FS6200)を用いてを調べた。その結果、ウェーハ
当り10個観察された。
Next, examples of the present invention will be described together with comparative examples. An area corresponding to the position P 2 shown in <Embodiment 1> FIG. 3 was pulled ingot to cultivate over ingot length. At this time, B (boron) was added as a dopant to 1 ×
Doping was performed at a concentration of 10 19 atoms / cm 3 . The silicon wafer sliced from this silicon single crystal ingot (wafer W 2 in FIG. 3) is wrapped, chamfered, and mirror-polished to obtain a silicon wafer having a resistivity of 0.02 Ωcm and a diameter of 8 inches. Was prepared. 0.0 at the surface of this silicon wafer
Defects (including COP) having a size of 9 μm or more are measured with a laser particle counter (manufactured by KLA-Tencor, S
FS6200). As a result, 10 wafers were observed per wafer.

【0025】このシリコンウェーハの表面に減圧CVD
法(80Torr)により、原料ガスとしてSiH2
2を、またエピタキシャル層の抵抗調整用にB26
スをそれぞれ用い、成長温度1080℃、成長速度1μ
m/分の条件で、厚さ3μmで抵抗率5Ωcmのエピタ
キシャル層を形成した。これにより低抵抗基板で高抵抗
エピタキシャル層のエピタキシャルウェーハを得た。こ
のエピタキシャルウェーハの表面における0.09μm
以上のサイズの欠陥(COP及びLDを含む。)を上記
と同じレーザパーティクルカウンタを用いてを調べた。
その結果、0.09μm以上0.13μm未満では検出
不能であり、0.13μm以上ではウェーハ当り3個観
察された。
A low pressure CVD is applied to the surface of the silicon wafer.
Method (80 Torr) to obtain SiH 2 C
l 2, and a B 2 H 6 gas for adjusting the resistance of the epitaxial layer, a growth temperature of 1080 ° C. and a growth rate of 1 μm.
Under the condition of m / min, an epitaxial layer having a thickness of 3 μm and a resistivity of 5 Ωcm was formed. Thus, an epitaxial wafer having a high-resistance epitaxial layer on a low-resistance substrate was obtained. 0.09 μm on the surface of this epitaxial wafer
Defects of the above sizes (including COP and LD) were examined using the same laser particle counter as above.
As a result, no detection was possible at 0.09 μm or more and less than 0.13 μm, and three samples per wafer were observed at 0.13 μm or more.

【0026】<実施例2>図3に示した位置P3に対応
する領域をインゴット全長にわたって育成するようにイ
ンゴットを引上げた。このときドーパントとしてB(ボ
ロン)を1×1019atoms/cm3の濃度でドープ
した。このシリコン単結晶インゴットからスライスされ
たシリコンウェーハ(図3のウェーハW3)をラッピン
グし、面取り加工を施した後、鏡面研磨することによ
り、抵抗率が0.02Ωcmで直径が8インチのシリコ
ンウェーハを用意した。基板となるシリコンウェーハの
表面、及びエピタキシャルウェーハの表面における0.
09μm以上のサイズの欠陥(COP及びLDを含
む。)を実施例1と同じレーザパーティクルカウンタを
用いてを調べた。その結果、基板となるシリコンウェー
ハ表面では10個、エピタキシャルウェーハ表面ではウ
ェーハ当り7個観察された。
Example 2 The ingot was pulled up so that a region corresponding to the position P 3 shown in FIG. 3 was grown over the entire length of the ingot. At this time, B (boron) was doped at a concentration of 1 × 10 19 atoms / cm 3 as a dopant. The silicon wafer sliced from the silicon single crystal ingot (wafer W 3 in FIG. 3) is wrapped, chamfered, and mirror-polished to obtain a silicon wafer having a resistivity of 0.02 Ωcm and a diameter of 8 inches. Was prepared. The surface of a silicon wafer serving as a substrate and the surface of an epitaxial wafer are treated with 0.
Defects (including COP and LD) having a size of 09 μm or more were examined using the same laser particle counter as in Example 1. As a result, 10 wafers were observed on the surface of the silicon wafer serving as the substrate, and 7 wafers were observed on the surface of the epitaxial wafer.

【0027】<比較例1>図3に示した位置P4に対応
する領域をインゴット全長にわたって育成するようにイ
ンゴットを引上げ、実施例と同様にして直径が8インチ
のシリコンウェーハ(図3のウェーハW4)を得た。引
上げ時に実施例と同様にB(ボロン)をドープした。こ
れ以外は、実施例と同様にしてエピタキシャルウェーハ
を作製した。基板となるシリコンウェーハの表面、及び
エピタキシャルウェーハの表面における0.09μm以
上のサイズの欠陥(COP及びLDを含む。)を実施例
と同じレーザパーティクルカウンタを用いてを調べた。
その結果、基板となるシリコンウェーハ表面及びエピタ
キシャルウェーハ表面に、それぞれリング状にウェーハ
当り100個観察された。
<Comparative Example 1> An ingot was pulled up so as to grow a region corresponding to the position P 4 shown in FIG. 3 over the entire length of the ingot, and a silicon wafer having a diameter of 8 inches (wafer in FIG. W 4 ) was obtained. At the time of pulling, B (boron) was doped in the same manner as in the example. Except for this, an epitaxial wafer was manufactured in the same manner as in the example. Defects (including COP and LD) having a size of 0.09 μm or more on the surface of the silicon wafer serving as the substrate and the surface of the epitaxial wafer were examined using the same laser particle counter as in the example.
As a result, on the surface of the silicon wafer as the substrate and the surface of the epitaxial wafer, 100 wafers per wafer were observed, respectively.

【0028】[0028]

【発明の効果】以上述べたように、本発明によれば、ウ
ェーハ面内でCOPもLDも殆ど発生しないシリコンウ
ェーハをエピタキシャル層積層用の基板とすることによ
り、薄膜のエピタキシャル層を形成したときにこのエピ
タキシャル層表面にCOPもLDも殆ど生じない。これ
により、電気的特性がより向上し、かつ製造時の歩留り
も大きい薄膜のエピタキシャル層が形成されたエピタキ
シャルウェーハが得られる。
As described above, according to the present invention, when a thin-film epitaxial layer is formed by using a silicon wafer which hardly generates COP and LD in the wafer plane as a substrate for epitaxial layer lamination. COP and LD hardly occur on the surface of the epitaxial layer. As a result, it is possible to obtain an epitaxial wafer on which a thin-film epitaxial layer having improved electrical characteristics and a high yield during manufacturing is formed.

【図面の簡単な説明】[Brief description of the drawings]

【図1】ボロンコフの理論を基づいた、V/G比が臨界
点以上ではべーカンシー豊富インゴットが形成され、V
/G比が臨界点以下ではインタースチシャル豊富インゴ
ットが形成されることを示す図。
FIG. 1 Based on Boronkov's theory, when the V / G ratio is above the critical point, a vacancy-rich ingot is formed and V
FIG. 7 is a diagram showing that an interstitial-rich ingot is formed when the / G ratio is lower than the critical point.

【図2】所望の引上げ速度プロファイルを決定するため
の引上げ速度の変化を示す特性図。
FIG. 2 is a characteristic diagram showing a change in pulling speed for determining a desired pulling speed profile.

【図3】本発明による基準インゴットのベーカンシー豊
富領域、インタースチシャル豊富領域及びパーフェクト
領域を示すX線トポグラフィの概略図。
FIG. 3 is a schematic diagram of an X-ray topography showing a vacancy rich area, an interstitial rich area and a perfect area of a reference ingot according to the invention.

【図4】図3の位置P1に対応するシリコンウェーハW1
にOSFリングが出現する状況を示す図。
FIG. 4 shows a silicon wafer W 1 corresponding to a position P 1 in FIG.
The figure which shows the situation in which an OSF ring appears.

【図5】本発明の中央にOSFがリング状でなく、中心
部にのみ顕在化するように選定して引上げられた図3の
位置P2に対応するインゴットの断面図及びシリコンウ
ェーハW2の説明図。
5 is a cross-sectional view of the ingot corresponding to the position P 2 of FIG. 3 and the silicon wafer W 2 , which are selected and pulled up so that the OSF is not formed in a ring shape in the center of the present invention, but is exposed only at the center; FIG.

【図6】図3のシリコンウェーハW2の中心部にOSF
が出現する状況を示す図。
In the center of the silicon wafer W 2 of FIG. 6] FIG. 3 OSF
The figure which shows the situation in which appears.

【図7】本発明のベーカンシー固まり及びインタースチ
シャル固まりが存在しない図3の位置P3に対応するイ
ンゴットの断面図及びシリコンウェーハW3の説明図。
FIG. 7 is a cross-sectional view and illustration of the silicon wafer W 3 of ingot vacancies mass and interstitial mass corresponds to the position P 3 in FIG. 3 that the absence of the present invention.

【図8】そのウェーハの平面図。FIG. 8 is a plan view of the wafer.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 木村 雅貴 東京都千代田区大手町1丁目5番1号 三 菱マテリアルシリコン株式会社内 Fターム(参考) 4G077 AA02 AA03 AB01 AB06 BA04 CF10 DB01 5F052 KA05 5F053 AA12 DD01 FF04 GG01 HH04 JJ01 JJ03 KK03 KK10 RR03 RR04  ────────────────────────────────────────────────── ─── Continuing on the front page (72) Inventor Masaki Kimura F-term (reference) in Mitsui Material Silicon Co., Ltd. 1-5-1, Otemachi, Chiyoda-ku, Tokyo 4G077 AA02 AA03 AB01 AB06 BA04 CF10 DB01 5F052 KA05 5F053 AA12 DD01 FF04 GG01 HH04 JJ01 JJ03 KK03 KK10 RR03 RR04

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 薄膜のエピタキシャル層を積層するため
のシリコンウェーハであって、 結晶に起因したパーティクル及び侵入型転位がそれぞれ
ウェーハ当り0〜10個であることを特徴とするエピタ
キシャル層積層用シリコンウェーハ。
1. A silicon wafer for laminating a thin-film epitaxial layer, wherein the number of particles and interstitial dislocations caused by the crystal is 0 to 10 per wafer, respectively. .
【請求項2】 請求項1記載のシリコンウェーハの抵抗
率が0.02Ωcm以下であって、前記シリコンウェー
ハ上に減圧化学的気相堆積法で抵抗率が0.1Ωcm以
上の薄膜のエピタキシャル層が形成されたエピタキシャ
ルウェーハ。
2. The silicon wafer according to claim 1, wherein the resistivity of the silicon wafer is 0.02 Ωcm or less, and the epitaxial layer of a thin film having a resistivity of 0.1 Ωcm or more is formed on the silicon wafer by low pressure chemical vapor deposition. The formed epitaxial wafer.
【請求項3】 薄膜のエピタキシャル層の厚さが0.5
〜5μmである請求項2記載のエピタキシャルウェー
ハ。
3. The method of claim 1, wherein the thickness of the thin film epitaxial layer is 0.5
The epitaxial wafer according to claim 2, which has a thickness of from 5 to 5 m.
JP21374999A 1999-07-28 1999-07-28 Epitaxial wafer manufacturing method Expired - Lifetime JP4442955B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21374999A JP4442955B2 (en) 1999-07-28 1999-07-28 Epitaxial wafer manufacturing method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21374999A JP4442955B2 (en) 1999-07-28 1999-07-28 Epitaxial wafer manufacturing method

Publications (2)

Publication Number Publication Date
JP2001039797A true JP2001039797A (en) 2001-02-13
JP4442955B2 JP4442955B2 (en) 2010-03-31

Family

ID=16644399

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21374999A Expired - Lifetime JP4442955B2 (en) 1999-07-28 1999-07-28 Epitaxial wafer manufacturing method

Country Status (1)

Country Link
JP (1) JP4442955B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001088230A1 (en) * 2000-05-17 2001-11-22 Shin-Etsu Handotai Co.,Ltd. Silicon single-crystal wafer manufacturing method, silicon single-crystal wafer, and epitaxial wafer
WO2004040045A1 (en) * 2002-10-31 2004-05-13 Komatsu Denshi Kinzoku Kabushiki Kaisha Method for producing silicon wafer
JP2011009614A (en) * 2009-06-29 2011-01-13 Sumco Corp Epitaxial silicon wafer and method of manufacturing the same
JP2024003708A (en) * 2022-06-27 2024-01-15 信越半導体株式会社 Bonded light emitting device wafer and manufacturing method thereof

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001088230A1 (en) * 2000-05-17 2001-11-22 Shin-Etsu Handotai Co.,Ltd. Silicon single-crystal wafer manufacturing method, silicon single-crystal wafer, and epitaxial wafer
WO2004040045A1 (en) * 2002-10-31 2004-05-13 Komatsu Denshi Kinzoku Kabushiki Kaisha Method for producing silicon wafer
US7329317B2 (en) 2002-10-31 2008-02-12 Komatsu Denshi Kinzoku Kabushiki Kaisha Method for producing silicon wafer
CN100385046C (en) * 2002-10-31 2008-04-30 小松电子金属股份有限公司 Method for producing silicon wafer
JP2011009614A (en) * 2009-06-29 2011-01-13 Sumco Corp Epitaxial silicon wafer and method of manufacturing the same
JP2024003708A (en) * 2022-06-27 2024-01-15 信越半導体株式会社 Bonded light emitting device wafer and manufacturing method thereof

Also Published As

Publication number Publication date
JP4442955B2 (en) 2010-03-31

Similar Documents

Publication Publication Date Title
JP3626364B2 (en) Epitaxial silicon single crystal wafer manufacturing method and epitaxial silicon single crystal wafer
KR100369760B1 (en) Method for Manufacturing a Silicon Wafer
JP4805681B2 (en) Epitaxial wafer and method for manufacturing epitaxial wafer
KR19990088462A (en) A method for producing an epitaxial silicon single crystal wafer and the epitaxial silicon single crystal wafer
JP2007176732A (en) Annealed wafer and method of manufacturing annealed wafer
JP2000211995A (en) Silicon single crystal wafer and its production
US6547875B1 (en) Epitaxial wafer and a method for manufacturing the same
JP3771737B2 (en) Method for producing silicon single crystal wafer
JP2001217251A (en) Method of heat-treating silicon wafer
US6682597B2 (en) Silicon wafer, and heat treatment method of the same and the heat-treated silicon wafer
JP4510997B2 (en) Silicon semiconductor substrate and manufacturing method thereof
JP2002016071A (en) Silicon wafer and its manufacturing method
JP4442955B2 (en) Epitaxial wafer manufacturing method
US6818197B2 (en) Epitaxial wafer
JP4107628B2 (en) Pre-heat treatment method for imparting IG effect to silicon wafer
JP4750916B2 (en) Method for growing silicon single crystal ingot and silicon wafer using the same
JP2001089294A (en) Method of continuously pulling up silicon single crystal free from agglomerates of point defects
JP2002134518A (en) Resistibility-adjusted silicon wafer and its manufacturing method
JP2002201091A (en) Method of manufacturing epitaxial wafer having no epitaxial defect using nitrogen and carbon added substrate
KR100386230B1 (en) Silicon Wafer for Deposition of an Epitaxial Layer and an Epitaxial Wafer and a Method for Manufacturing the Same
JP3855531B2 (en) Silicon wafer with polysilicon layer and method for manufacturing the same
JP2000272998A (en) Silicon wafer with epitaxial layer and its production
JP2001102385A (en) Silicon wafer without aggregate of dot-like defect
JP3903643B2 (en) Epitaxial wafer manufacturing method
JP2000277527A (en) Silicon wafer and its manufacture

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050908

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050913

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050927

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20060328

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060516

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20060623

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20060818

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20091208

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100112

R150 Certificate of patent or registration of utility model

Ref document number: 4442955

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130122

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140122

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term