JP2000138732A - 回線インタフェース制御装置および方法 - Google Patents

回線インタフェース制御装置および方法

Info

Publication number
JP2000138732A
JP2000138732A JP10311407A JP31140798A JP2000138732A JP 2000138732 A JP2000138732 A JP 2000138732A JP 10311407 A JP10311407 A JP 10311407A JP 31140798 A JP31140798 A JP 31140798A JP 2000138732 A JP2000138732 A JP 2000138732A
Authority
JP
Japan
Prior art keywords
interface
connection selection
selection signal
signal
recognition
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10311407A
Other languages
English (en)
Inventor
Eiji Oi
映史 大井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP10311407A priority Critical patent/JP2000138732A/ja
Publication of JP2000138732A publication Critical patent/JP2000138732A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)
  • Communication Control (AREA)

Abstract

(57)【要約】 【課題】 構成が簡単であり、使用するインタフェース
をコネクタに接続するだけでインタフェースに対応する
処理を自動的に選択することができる回線インタフェー
ス制御装置および方法を提供する。 【解決手段】 選択回路4は、信号線16からの接続選
択信号を受けていない時に、信号線11を選択しデータ
処理回路3とX.21インタフェース14との信号の送
受信を可能にさせる。この場合に、選択回路4は、デー
タ処理回路3の処理をX.21インタフェース14に対
応したものとする。また、選択回路4は、信号線16か
らの接続選択信号を受けている時に、信号線10を選択
しデータ処理回路3とV.24インタフェース13との
信号の送受信を可能にさせる。この場合に、選択回路4
は、データ処理回路3の処理をV.24インタフェース
13に対応したものとする。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、情報処理装置と外
部通信回線との間のインタフェースを制御する回線イン
タフェース制御装置および方法に関する。
【0002】
【従来の技術】従来より、この種の回線インタフェース
制御装置として、特開平1−190050号公報に記載
されているものが知られている。この回線インタフェー
ス制御装置は、各インタフェース部で使用可を表示する
信号をモニタし、使用可表示の出ているインタフェース
側に回線制御部を切替え接続するよう切替え部に指示す
るものである。
【0003】また、回線インタフェース制御装置とし
て、特開平10−133793号公報に記載されている
ものが知られている。この回線インタフェース制御装置
は、電源の投入時に認識信号発生部から認識信号を発生
し、I/F、コネクタ、バイパス線を介して接続認識部
へ認識信号を導入するようにしてなる。
【0004】
【発明が解決しようとする課題】しかしながら、前者の
回線インタフェース制御装置においては、構成が複雑で
あるという問題がある。また、後者の回線インタフェー
ス制御装置においては、回線仕様に合致したI/Fとケ
ーブルが接続されたことを認識するのみであるという問
題がある。
【0005】本発明の目的は、構成が簡単であり、使用
するインタフェースをコネクタに接続するだけでインタ
フェースに対応する処理を自動的に選択することができ
る回線インタフェース制御装置および方法を提供するこ
とにある。
【0006】
【課題を解決するための手段】上記課題を解決するため
に、請求項1記載の発明は、情報処理装置の内部システ
ムバスと外部通信回線との間に第1および第2のインタ
フェースの1つを接続する回線インタフェース制御装置
において、情報処理装置における電源投入に応答して予
め定められた認識信号を発生する認識信号発生手段と、
認識信号発生手段からの認識信号を受け第1のインタフ
ェースが接続された場合に接続選択信号を発生する接続
選択信号発生手段と、接続選択信号発生手段からの接続
選択信号を受けた時に第1のインタフェースに対応した
処理をさせ、かつ、接続選択信号発生手段からの接続選
択信号を受けてない時に第2のインタフェースに対応し
た処理をさせる選択手段とを有することを特徴とする。
【0007】請求項2記載の発明は、情報処理装置の内
部システムバスと外部通信回線との間にV.24インタ
フェースおよびX.21インタフェースの1つを接続す
る回線インタフェース制御装置において、情報処理装置
における電源投入に応答して予め定められた認識信号を
発生する認識信号発生手段と、認識信号発生手段からの
認識信号を受けV.24インタフェースが接続された場
合に接続選択信号を発生する接続選択信号発生手段と、
接続選択信号発生手段からの接続選択信号を受けた時に
V.24インタフェースに対応した処理をさせ、かつ、
接続選択信号発生手段からの接続選択信号を受けてない
時にX.21インタフェースに対応した処理をさせる選
択手段とを有することを特徴とする。
【0008】請求項3記載の発明は、情報処理装置の内
部システムバスと外部通信回線との間に第1および第2
のインタフェースの1つを接続する回線インタフェース
制御装置において、情報処理装置における電源投入に応
答して予め定められた第1の認識信号を発生する第1の
認識信号発生手段と、第1の認識信号発生手段からの第
1の認識信号を受け第1のインタフェースが接続された
場合に第1の接続選択信号を発生する第1の接続選択信
号発生手段と、情報処理装置における電源投入に応答し
て予め定められた第2の認識信号を発生する第2の認識
信号発生手段と、第2の認識信号発生手段からの第2の
認識信号を受け第2のインタフェースが接続された場合
に第2の接続選択信号を発生する第2の接続選択信号発
生手段と、第1の接続選択信号発生手段からの第1の接
続選択信号を受けた時に第1のインタフェースに対応し
た処理をさせ、かつ、第2の接続選択信号発生手段から
の第2の接続選択信号を受けた時に第2のインタフェー
スに対応した処理をさせる選択手段とを有することを特
徴とする。
【0009】請求項4記載の発明は、情報処理装置の内
部システムバスと外部通信回線との間にV.24インタ
フェースおよびX.21インタフェースの1つを接続す
る回線インタフェース制御装置において、情報処理装置
における電源投入に応答して予め定められた第1の認識
信号を発生する第1の認識信号発生手段と、第1の認識
信号発生手段からの第1の認識信号を受けV.24イン
タフェースが接続された場合に第1の接続選択信号を発
生する第1の接続選択信号発生手段と、情報処理装置に
おける電源投入に応答して予め定められた第2の認識信
号を発生する第2の認識信号発生手段と、第2の認識信
号発生手段からの第2の認識信号を受けX.21インタ
フェースが接続された場合に第2の接続選択信号を発生
する第2の接続選択信号発生手段と、第1の接続選択信
号発生手段からの第1の接続選択信号を受けた時にV.
24インタフェースに対応した処理をさせ、かつ、第2
の接続選択信号発生手段からの第2の接続選択信号を受
けた時にX.21インタフェースに対応した処理をさせ
る選択手段とを有することを特徴とする。
【0010】請求項5記載の発明は、情報処理装置の内
部システムバスと外部通信回線との間に第1および第2
のインタフェースの1つを接続する回線インタフェース
制御方法において、情報処理装置における電源投入に応
答して予め定められた認識信号を発生する認識信号発生
ステップと、認識信号発生ステップからの認識信号を受
け第1のインタフェースが接続された場合に接続選択信
号を発生する接続選択信号発生ステップと、接続選択信
号発生ステップからの接続選択信号を受けた時に第1の
インタフェースに対応した処理をさせ、かつ、接続選択
信号を受けてない時に第2のインタフェースに対応した
処理をさせる選択ステップとを有することを特徴とす
る。
【0011】請求項6記載の発明は、情報処理装置の内
部システムバスと外部通信回線との間にV.24インタ
フェースおよびX.21インタフェースの1つを接続す
る回線インタフェース制御方法において、情報処理装置
における電源投入に応答して予め定められた認識信号を
発生する認識信号発生ステップと、認識信号発生ステッ
プからの認識信号を受けV.24インタフェースが接続
された場合に接続選択信号を発生する接続選択信号発生
ステップと、接続選択信号発生ステップからの接続選択
信号を受けた時にV.24インタフェースに対応した処
理をさせ、かつ、接続選択信号を受けてない時にX.2
1インタフェースに対応した処理をさせる選択ステップ
とを有することを特徴とする。
【0012】請求項7記載の発明は、情報処理装置の内
部システムバスと外部通信回線との間に第1および第2
のインタフェースの1つを接続する回線インタフェース
制御方法において、情報処理装置における電源投入に応
答して予め定められた第1の認識信号を発生する第1の
認識信号発生ステップと、第1の認識信号発生ステップ
からの第1の認識信号を受け第1のインタフェースが接
続された場合に第1の接続選択信号を発生する第1の接
続選択信号発生ステップと、情報処理装置における電源
投入に応答して予め定められた第2の認識信号を発生す
る第2の認識信号発生ステップと、第2の認識信号発生
ステップからの第2の認識信号を受け第2のインタフェ
ースが接続された場合に第2の接続選択信号を発生する
第2の接続選択信号発生ステップと、第1の接続選択信
号発生ステップからの第1の接続選択信号を受けた時に
第1のインタフェースに対応した処理をさせ、かつ、第
2の接続選択信号発生ステップからの第2の接続選択信
号を受けた時に第2のインタフェースに対応した処理を
させる選択ステップとを有することを特徴とする。
【0013】請求項8記載の発明は、情報処理装置の内
部システムバスと外部通信回線との間にV.24インタ
フェースおよびX.21インタフェースの1つを接続す
る回線インタフェース制御方法において、情報処理装置
における電源投入に応答して予め定められた第1の認識
信号を発生する第1の認識信号発生ステップと、第1の
認識信号発生ステップからの第1の認識信号を受けV.
24インタフェースが接続された場合に第1の接続選択
信号を発生する第1の接続選択信号発生ステップと、情
報処理装置における電源投入に応答して予め定められた
第2の認識信号を発生する第2の認識信号発生ステップ
と、第2の認識信号発生ステップからの第2の認識信号
を受けX.21インタフェースが接続された場合に第2
の接続選択信号を発生する第2の接続選択信号発生ステ
ップと、第1の接続選択信号発生ステップからの第1の
接続選択信号を受けた時にV.24インタフェースに対
応した処理をさせ、かつ、第2の接続選択信号発生ステ
ップからの第2の接続選択信号を受けた時にX.21イ
ンタフェースに対応した処理をさせる選択ステップとを
有することを特徴とする。
【0014】
【発明の実施の形態】次に、本発明の実施の形態を図面
に基づいて詳細に説明する。図1に示すように、本発明
の第1の実施の形態としての回線インタフェース制御装
置は、通信制御ボード1を有している。通信制御ボード
1には、入出力制御回路2とデータ処理回路3と選択回
路4と認識信号発生回路5とV.24コネクタ6とX.
21コネクタ7とが設けられている。入出力制御回路2
は、情報処理装置8に内部システムバス9を介して接続
されている。データ処理回路3は、入出力制御回路2に
接続されている。選択回路4は、データ処理回路3に接
続されている。また、選択回路4は、信号線10を介し
てV.24コネクタ6に接続されている。また、選択回
路4は、信号線11を介してX.21コネクタ7に接続
されている。認識信号発生回路5は、信号線12を介し
て内部システムバス9に接続されている。情報処理装置
8の電源投入により電源が通信制御ボード1上の回路に
内部システムバス9を介して信号線12より供給され
る。
【0015】V.24コネクタ6には、必要時にV.2
4インタフェース13が接続される。V.24インタフ
ェース13は、情報処理装置8とモデム(図示せず)と
を接続するものである。X.21コネクタ7には、必要
時にX.21インタフェース14が接続される。X.2
1インタフェース14は、情報処理装置8とデジタル終
端装置(図示せず)とを接続するものである。V.24
インタフェース13およびX.21インタフェース14
の1つがV.24コネクタ6およびX.21コネクタ7
の1つに接続される。
【0016】認識信号発生回路5は信号線15を介して
V.24コネクタ6の第1のピンに接続されている。
V.24コネクタ6の第2のピンは、信号線16により
選択回路4に接続されている。認識信号発生回路5は電
源が供給されることにより論理値1を識別信号として信
号線15に送出する回路で、信号線15上の識別信号は
V.24コネクタ6の第1のピンへ供給される。V.2
4コネクタ6にV.24インタフェース13が接続され
た場合には、V.24インタフェース13に設けられた
信号線17は、V.24コネクタ6の第1のピンと第2
のピンとを接続する。V.24コネクタ6にV.24イ
ンタフェース13が接続された場合には、信号線15の
識別信号は、V.24コネクタ6の第1のピンと信号線
17とV.24コネクタ6の第2のピンと信号線16を
介して接続選択信号として選択回路4に送られる。
【0017】選択回路4は、信号線16の信号が論理値
0である時に、すなわち、信号線16からの接続選択信
号を受けていない時に、信号線11を選択しデータ処理
回路3とX.21インタフェース14との信号の送受信
を可能にさせる。この場合に、選択回路4は、データ処
理回路3の処理をX.21インタフェース14に対応し
たものとする。また、選択回路4は、信号線16の信号
が論理値1である時に、すなわち、信号線16からの接
続選択信号を受けている時に、信号線10を選択しデー
タ処理回路3とV.24インタフェース13との信号の
送受信を可能にさせる。この場合に、選択回路4は、デ
ータ処理回路3の処理をV.24インタフェース13に
対応したものとする。
【0018】次に、本発明の第2の実施の形態としての
回線インタフェース制御装置を図2に基づいて詳細に説
明する。本発明の第2の実施の形態においては、本発明
の第1の実施の形態と同一の構成要素には同一の参照符
号が付されている。図2に示すように、本発明の第2の
実施の形態としての回線インタフェース制御装置は、図
1の回線インタフェース制御装置に認識信号発生回路1
8と信号線19、20、21、22とを追加してなるも
のである。すなわち、本発明の第2の実施の形態として
の回線インタフェース制御装置は、通信制御ボード1と
入出力制御回路2とデータ処理回路3と選択回路4と認
識信号発生回路5とV.24コネクタ6とX.21コネ
クタ7と信号線12、15、16、17と認識信号発生
回路18と信号線19、20、21、22とを有してい
る。
【0019】認識信号発生回路18は信号線19を介し
て内部システムバス9に接続されている。情報処理装置
8の電源投入により電源が認識信号発生回路18に内部
システムバス9を介して信号線19より供給される。ま
た、認識信号発生回路18は信号線20を介してX.2
1コネクタ7の第1のピンに接続されている。X.21
コネクタ7の第2のピンは、信号線21により選択回路
4に接続されている。
【0020】認識信号発生回路18は電源が供給される
ことにより論理値1を識別信号として信号線20に送出
する回路で、信号線20上の識別信号はX.21コネク
タ7の第1のピンへ供給される。X.21コネクタ7に
X.21インタフェース14が接続された場合には、
X.21インタフェース14に設けられた信号線22
は、X.21コネクタ7の第1のピンと第2のピンとを
接続する。X.21コネクタ7にX.21インタフェー
ス14が接続された場合には、信号線20の識別信号
は、X.21コネクタ7の第1のピンと信号線22と
X.21コネクタ7の第2のピンと信号線21を介して
接続選択信号として選択回路4に送られる。
【0021】選択回路4は、信号線21の信号が論理値
1である時に、すなわち、信号線21からの接続選択信
号を受けている時に、信号線11を選択しデータ処理回
路3とX.21インタフェース14との信号の送受信を
可能にさせる。この場合に、選択回路4は、データ処理
回路3の処理をX.21インタフェース14に対応した
ものとする。
【0022】また、選択回路4は、信号線16の信号が
論理値1である時に、すなわち、信号線16からの接続
選択信号を受けている時に、信号線10を選択しデータ
処理回路3とV.24インタフェース13の信号の送受
信を可能にさせる。この場合に、選択回路4は、データ
処理回路3の処理をV.24インタフェース13に対応
したものとする。
【0023】なお、本発明は、情報処理装置と外部通信
回線との間に、V.24インタフェース13およびX.
21インタフェース14以外の第1および第2のインタ
フェースの1つを接続する場合にも適用される。
【0024】
【発明の効果】本発明によれば、構成が簡単であり、使
用するインタフェースをコネクタに接続するだけでイン
タフェースに対応する処理を自動的に選択することがで
きる。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態を示すブロック図で
ある。
【図2】本発明の第2の実施の形態を示すブロック図で
ある。
【符号の説明】
1 通信制御ボード 2 入出力制御回路 3 データ処理回路 4 選択回路 5 認識信号発生回路 6 V.24コネクタ 7 X.21コネクタ 8 情報処理装置 9 内部システムバス 10〜12 信号線 13 V.24インタフェース 14 X.21インタフェース 15〜17 信号線 18 認識信号発生回路 19〜22 信号線

Claims (8)

    【特許請求の範囲】
  1. 【請求項1】 情報処理装置の内部システムバスと外部
    通信回線との間に第1および第2のインタフェースの1
    つを接続する回線インタフェース制御装置において、 前記情報処理装置における電源投入に応答して予め定め
    られた認識信号を発生する認識信号発生手段と、 前記認識信号発生手段からの前記認識信号を受け前記第
    1のインタフェースが接続された場合に接続選択信号を
    発生する接続選択信号発生手段と、 前記接続選択信号発生手段からの前記接続選択信号を受
    けた時に前記第1のインタフェースに対応した処理をさ
    せ、かつ、前記接続選択信号発生手段からの前記接続選
    択信号を受けてない時に前記第2のインタフェースに対
    応した処理をさせる選択手段とを有することを特徴とす
    る回線インタフェース制御装置。
  2. 【請求項2】 情報処理装置の内部システムバスと外部
    通信回線との間にV.24インタフェースおよびX.2
    1インタフェースの1つを接続する回線インタフェース
    制御装置において、 前記情報処理装置における電源投入に応答して予め定め
    られた認識信号を発生する認識信号発生手段と、 前記認識信号発生手段からの前記認識信号を受け前記
    V.24インタフェースが接続された場合に接続選択信
    号を発生する接続選択信号発生手段と、 前記接続選択信号発生手段からの前記接続選択信号を受
    けた時に前記V.24インタフェースに対応した処理を
    させ、かつ、前記接続選択信号発生手段からの前記接続
    選択信号を受けてない時に前記X.21インタフェース
    に対応した処理をさせる選択手段とを有することを特徴
    とする回線インタフェース制御装置。
  3. 【請求項3】 情報処理装置の内部システムバスと外部
    通信回線との間に第1および第2のインタフェースの1
    つを接続する回線インタフェース制御装置において、 前記情報処理装置における電源投入に応答して予め定め
    られた第1の認識信号を発生する第1の認識信号発生手
    段と、 前記第1の認識信号発生手段からの前記第1の認識信号
    を受け前記第1のインタフェースが接続された場合に第
    1の接続選択信号を発生する第1の接続選択信号発生手
    段と、 前記情報処理装置における電源投入に応答して予め定め
    られた第2の認識信号を発生する第2の認識信号発生手
    段と、 前記第2の認識信号発生手段からの前記第2の認識信号
    を受け前記第2のインタフェースが接続された場合に第
    2の接続選択信号を発生する第2の接続選択信号発生手
    段と、 前記第1の接続選択信号発生手段からの前記第1の接続
    選択信号を受けた時に前記第1のインタフェースに対応
    した処理をさせ、かつ、前記第2の接続選択信号発生手
    段からの前記第2の接続選択信号を受けた時に前記第2
    のインタフェースに対応した処理をさせる選択手段とを
    有することを特徴とする回線インタフェース制御装置。
  4. 【請求項4】 情報処理装置の内部システムバスと外部
    通信回線との間にV.24インタフェースおよびX.2
    1インタフェースの1つを接続する回線インタフェース
    制御装置において、 前記情報処理装置における電源投入に応答して予め定め
    られた第1の認識信号を発生する第1の認識信号発生手
    段と、 前記第1の認識信号発生手段からの前記第1の認識信号
    を受け前記V.24インタフェースが接続された場合に
    第1の接続選択信号を発生する第1の接続選択信号発生
    手段と、 前記情報処理装置における電源投入に応答して予め定め
    られた第2の認識信号を発生する第2の認識信号発生手
    段と、 前記第2の認識信号発生手段からの前記第2の認識信号
    を受け前記X.21インタフェースが接続された場合に
    第2の接続選択信号を発生する第2の接続選択信号発生
    手段と、 前記第1の接続選択信号発生手段からの前記第1の接続
    選択信号を受けた時に前記V.24インタフェースに対
    応した処理をさせ、かつ、前記第2の接続選択信号発生
    手段からの前記第2の接続選択信号を受けた時に前記
    X.21インタフェースに対応した処理をさせる選択手
    段とを有することを特徴とする回線インタフェース制御
    装置。
  5. 【請求項5】 情報処理装置の内部システムバスと外部
    通信回線との間に第1および第2のインタフェースの1
    つを接続する回線インタフェース制御方法において、 前記情報処理装置における電源投入に応答して予め定め
    られた認識信号を発生する認識信号発生ステップと、 前記認識信号発生ステップからの前記認識信号を受け前
    記第1のインタフェースが接続された場合に接続選択信
    号を発生する接続選択信号発生ステップと、 前記接続選択信号発生ステップからの前記接続選択信号
    を受けた時に前記第1のインタフェースに対応した処理
    をさせ、かつ、前記接続選択信号を受けてない時に前記
    第2のインタフェースに対応した処理をさせる選択ステ
    ップとを有することを特徴とする回線インタフェース制
    御方法。
  6. 【請求項6】 情報処理装置の内部システムバスと外部
    通信回線との間にV.24インタフェースおよびX.2
    1インタフェースの1つを接続する回線インタフェース
    制御方法において、 前記情報処理装置における電源投入に応答して予め定め
    られた認識信号を発生する認識信号発生ステップと、 前記認識信号発生ステップからの前記認識信号を受け前
    記V.24インタフェースが接続された場合に接続選択
    信号を発生する接続選択信号発生ステップと、 前記接続選択信号発生ステップからの前記接続選択信号
    を受けた時に前記V.24インタフェースに対応した処
    理をさせ、かつ、前記接続選択信号を受けてない時に前
    記X.21インタフェースに対応した処理をさせる選択
    ステップとを有することを特徴とする回線インタフェー
    ス制御方法。
  7. 【請求項7】 情報処理装置の内部システムバスと外部
    通信回線との間に第1および第2のインタフェースの1
    つを接続する回線インタフェース制御方法において、 前記情報処理装置における電源投入に応答して予め定め
    られた第1の認識信号を発生する第1の認識信号発生ス
    テップと、 前記第1の認識信号発生ステップからの前記第1の認識
    信号を受け前記第1のインタフェースが接続された場合
    に第1の接続選択信号を発生する第1の接続選択信号発
    生ステップと、 前記情報処理装置における電源投入に応答して予め定め
    られた第2の認識信号を発生する第2の認識信号発生ス
    テップと、 前記第2の認識信号発生ステップからの前記第2の認識
    信号を受け前記第2のインタフェースが接続された場合
    に第2の接続選択信号を発生する第2の接続選択信号発
    生ステップと、 前記第1の接続選択信号発生ステップからの前記第1の
    接続選択信号を受けた時に前記第1のインタフェースに
    対応した処理をさせ、かつ、前記第2の接続選択信号発
    生ステップからの前記第2の接続選択信号を受けた時に
    前記第2のインタフェースに対応した処理をさせる選択
    ステップとを有することを特徴とする回線インタフェー
    ス制御方法。
  8. 【請求項8】 情報処理装置の内部システムバスと外部
    通信回線との間にV.24インタフェースおよびX.2
    1インタフェースの1つを接続する回線インタフェース
    制御方法において、 前記情報処理装置における電源投入に応答して予め定め
    られた第1の認識信号を発生する第1の認識信号発生ス
    テップと、 前記第1の認識信号発生ステップからの前記第1の認識
    信号を受け前記V.24インタフェースが接続された場
    合に第1の接続選択信号を発生する第1の接続選択信号
    発生ステップと、 前記情報処理装置における電源投入に応答して予め定め
    られた第2の認識信号を発生する第2の認識信号発生ス
    テップと、 前記第2の認識信号発生ステップからの前記第2の認識
    信号を受け前記X.21インタフェースが接続された場
    合に第2の接続選択信号を発生する第2の接続選択信号
    発生ステップと、 前記第1の接続選択信号発生ステップからの前記第1の
    接続選択信号を受けた時に前記V.24インタフェース
    に対応した処理をさせ、かつ、前記第2の接続選択信号
    発生ステップからの前記第2の接続選択信号を受けた時
    に前記X.21インタフェースに対応した処理をさせる
    選択ステップとを有することを特徴とする回線インタフ
    ェース制御方法。
JP10311407A 1998-10-30 1998-10-30 回線インタフェース制御装置および方法 Pending JP2000138732A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10311407A JP2000138732A (ja) 1998-10-30 1998-10-30 回線インタフェース制御装置および方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10311407A JP2000138732A (ja) 1998-10-30 1998-10-30 回線インタフェース制御装置および方法

Publications (1)

Publication Number Publication Date
JP2000138732A true JP2000138732A (ja) 2000-05-16

Family

ID=18016837

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10311407A Pending JP2000138732A (ja) 1998-10-30 1998-10-30 回線インタフェース制御装置および方法

Country Status (1)

Country Link
JP (1) JP2000138732A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007174673A (ja) * 2005-12-21 2007-07-05 Bosch Rexroth Ag 通信構造及び該通信構造の動作方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007174673A (ja) * 2005-12-21 2007-07-05 Bosch Rexroth Ag 通信構造及び該通信構造の動作方法

Similar Documents

Publication Publication Date Title
CN110851386B (zh) 一种接口配置设备
CN108055212B (zh) 一种兼容pse芯片的方法及装置
JP2000138732A (ja) 回線インタフェース制御装置および方法
CN111970448B (zh) 光学防抖驱动电路、驱动系统及其控制方法和电子设备
JP3204301B2 (ja) ポインティングデバイスとコンピュータ間の制御方法
JP2867649B2 (ja) 電子機器の接続装置
CN214895656U (zh) 一种显示芯片测试设备
US20030115520A1 (en) Method for outputting error signals via monitor connect port and the computer system thereof
CN219420840U (zh) 一种视频处理模块
JP2639340B2 (ja) ネットワーク機能付きプリンタ装置
JP2733569B2 (ja) シリアル同期式通信方式
JPH10290269A (ja) インタフェース変換回路
JP3792666B2 (ja) インタフェース装置、インタフェースシステム及びインタフェース装置の給電源選択方法
KR100202993B1 (ko) 통신포트와 백보드상의 코넥터간 정합장치
US6029093A (en) Control system for processing machinery including a bus converter for interfacing a controller and a sequencer having different bus specifications
JPS63208109A (ja) 電子回路基板
CN118713653A (zh) 信号线电平变换装置、系统及方法
JPH0662010A (ja) 通信インタフェースアダプタ装置
CN115248671A (zh) 一种车载分离式显示屏的控制系统
JPH08191319A (ja) データ通信システム
JPH04127750A (ja) 通信インターフェースのクロック制御方式
JP2000322157A (ja) 情報処理装置
JPH11341191A (ja) インテリジェントモデム
JPS63202154A (ja) シリアル通信方式
JP2000242379A (ja) 終端回路切換装置

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20010522