IT1265415B1 - Processo per la realizzazione di fori metallizzati in substrati dielettrici comprendenti percorsi conduttivi e/o resistivi in film - Google Patents

Processo per la realizzazione di fori metallizzati in substrati dielettrici comprendenti percorsi conduttivi e/o resistivi in film

Info

Publication number
IT1265415B1
IT1265415B1 IT93MI002698A ITMI932698A IT1265415B1 IT 1265415 B1 IT1265415 B1 IT 1265415B1 IT 93MI002698 A IT93MI002698 A IT 93MI002698A IT MI932698 A ITMI932698 A IT MI932698A IT 1265415 B1 IT1265415 B1 IT 1265415B1
Authority
IT
Italy
Prior art keywords
pathways
metalised
photoresist
thin film
making
Prior art date
Application number
IT93MI002698A
Other languages
English (en)
Inventor
Giorgio Carcano
Anna Carminati
Maurizio Ceriani
Original Assignee
Sits Soc It Telecom Siemens
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sits Soc It Telecom Siemens filed Critical Sits Soc It Telecom Siemens
Priority to IT93MI002698A priority Critical patent/IT1265415B1/it
Publication of ITMI932698A0 publication Critical patent/ITMI932698A0/it
Priority to DE69408298T priority patent/DE69408298D1/de
Priority to EP94117039A priority patent/EP0670668B1/en
Priority to AT94117039T priority patent/ATE162924T1/de
Publication of ITMI932698A1 publication Critical patent/ITMI932698A1/it
Application granted granted Critical
Publication of IT1265415B1 publication Critical patent/IT1265415B1/it

Links

Landscapes

  • Parts Printed On Printed Circuit Boards (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

Viene descritto un processo per la realizzazione di fori metallizzati in substrati dielettrici comprendenti percorsi conduttivi e/o resistivi appartenenti a circuiti ibridi in film sottile per applicazioni a microonde. Il processo comprende in successione le fasi di: deposizione sul lato fronte del dielettrico di strati sovrapposti di TaN, Ti e Pd; fotomascheratura e deposito di oro lungo percorsi prestabiliti; rimozione di TaN, Ti e Pd al di fuori di detti percorsi; fotoincisione di Au, Pd e TI in corrispondenza dei resistori; foratura in zone libere da metalli; deposito di fotoresist negativo lato fronte, fotomascheratura di aree circolari sovrapposte ai fori e in parte ai percorsi conduttivi, sviluppo;sputtering in vuoto di Ti e Pd lato fronte e lato retro; scalzamento del fotoresist e dei metalli sovrastanti; ripetizione del fotoresist lato fronte; accrescimento di Au per via galvanica; eliminazione del fotoresist residuo (fig. 10).
IT93MI002698A 1993-12-22 1993-12-22 Processo per la realizzazione di fori metallizzati in substrati dielettrici comprendenti percorsi conduttivi e/o resistivi in film IT1265415B1 (it)

Priority Applications (4)

Application Number Priority Date Filing Date Title
IT93MI002698A IT1265415B1 (it) 1993-12-22 1993-12-22 Processo per la realizzazione di fori metallizzati in substrati dielettrici comprendenti percorsi conduttivi e/o resistivi in film
DE69408298T DE69408298D1 (de) 1993-12-22 1994-10-27 Verfahren zur Herstellung von metallisierten Löchern in dielektrischen Substraten mit untereinander verbundenen Dünnschichtleiter- und/oder Widerstandsbahnen
EP94117039A EP0670668B1 (en) 1993-12-22 1994-10-27 Process for the provision of metallized holes in dielectric substrates comprising interconnected thin film conductive and/or resistive paths
AT94117039T ATE162924T1 (de) 1993-12-22 1994-10-27 Verfahren zur herstellung von metallisierten löchern in dielektrischen substraten mit untereinander verbundenen dünnschichtleiter- und/oder widerstandsbahnen

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
IT93MI002698A IT1265415B1 (it) 1993-12-22 1993-12-22 Processo per la realizzazione di fori metallizzati in substrati dielettrici comprendenti percorsi conduttivi e/o resistivi in film

Publications (3)

Publication Number Publication Date
ITMI932698A0 ITMI932698A0 (it) 1993-12-22
ITMI932698A1 ITMI932698A1 (it) 1995-06-22
IT1265415B1 true IT1265415B1 (it) 1996-11-22

Family

ID=11367381

Family Applications (1)

Application Number Title Priority Date Filing Date
IT93MI002698A IT1265415B1 (it) 1993-12-22 1993-12-22 Processo per la realizzazione di fori metallizzati in substrati dielettrici comprendenti percorsi conduttivi e/o resistivi in film

Country Status (1)

Country Link
IT (1) IT1265415B1 (it)

Also Published As

Publication number Publication date
ITMI932698A1 (it) 1995-06-22
ITMI932698A0 (it) 1993-12-22

Similar Documents

Publication Publication Date Title
US4921777A (en) Method for manufacture of multilayer printed circuit boards
US4506003A (en) Positive-working radiation-sensitive mixture
US5891528A (en) Printed circuit board process using plasma spraying of conductive metal
EP1053507B1 (en) Integral thin-film metal resistor with improved tolerance and simplified processing
EP0989914A4 (en) MULTILAYER METALLIZED COMPOSITION ON POLYMERIC FILM, PRODUCT AND METHOD
JPH02260492A (ja) パターン化法及び製品
GB1527108A (en) Methods of forming conductors on substrates involving electroplating
RU96121796A (ru) Нанесение покрытия на основание
CA2336918A1 (en) Improved method for forming conductive traces and printed circuits made thereby
SE8003203L (sv) Underlagmaterial och forfarande for framstellning av tryckta kopplingar
IT1265415B1 (it) Processo per la realizzazione di fori metallizzati in substrati dielettrici comprendenti percorsi conduttivi e/o resistivi in film
IT1265414B1 (it) Processo per la realizzazione di fori metallizzati in substrati dielettrici comprendenti percorsi conduttivi e/o resistivi in film
JPH05502138A (ja) 多層配線における相互接続部およびその形成方法
MY123948A (en) Integrated manufacturing packaging process
US5011761A (en) Process for making metallized holes in a dielectric substrate by vacuum deposition of metals and the product obtained thereby
ATE162924T1 (de) Verfahren zur herstellung von metallisierten löchern in dielektrischen substraten mit untereinander verbundenen dünnschichtleiter- und/oder widerstandsbahnen
EP0402811A3 (en) Method of manufacturing printed circuit boards
US4703392A (en) Microstrip line and method for fabrication
US5023994A (en) Method of manufacturing a microwave intergrated circuit substrate including metal lined via holes
ATE247376T1 (de) Bedruckte schaltträger
JPS6353254A (ja) 乾式付着方法
GB1597806A (en) Thin film resistor and method for making the same
WO1988005990A1 (en) Cladding of substrates with thick metal circuit patterns
JPH03104293A (ja) プリント基板
US20030021968A1 (en) X-ray printing personalization technique

Legal Events

Date Code Title Description
0001 Granted
TA Fee payment date (situation as of event date), data collected since 19931001

Effective date: 19961218