HU198588B - Feedback control circuit of switched capacity and sigma-delta modulator using said circuit - Google Patents

Feedback control circuit of switched capacity and sigma-delta modulator using said circuit Download PDF

Info

Publication number
HU198588B
HU198588B HU85848A HU84885A HU198588B HU 198588 B HU198588 B HU 198588B HU 85848 A HU85848 A HU 85848A HU 84885 A HU84885 A HU 84885A HU 198588 B HU198588 B HU 198588B
Authority
HU
Hungary
Prior art keywords
signal
input
analog
capacitor
feedback
Prior art date
Application number
HU85848A
Other languages
English (en)
Other versions
HUT38481A (en
Inventor
Herman L C R Dirk
Original Assignee
Alcatel Nv
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alcatel Nv filed Critical Alcatel Nv
Publication of HUT38481A publication Critical patent/HUT38481A/hu
Publication of HU198588B publication Critical patent/HU198588B/hu

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H19/00Networks using time-varying elements, e.g. N-path filters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/322Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M3/324Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement
    • H03M3/346Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement by suppressing active signals at predetermined times, e.g. muting, using non-overlapping clock phases
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/02Delta modulation, i.e. one-bit differential modulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/322Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M3/368Continuously compensating for, or preventing, undesired influence of physical parameters of noise other than the quantisation noise already being shaped inherently by delta-sigma modulators
    • H03M3/37Compensation or reduction of delay or phase error
    • H03M3/374Relaxation of settling time constraints, e.g. slew rate enhancement
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/412Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution
    • H03M3/422Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only
    • H03M3/43Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only the quantiser being a single bit one
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/436Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type
    • H03M3/438Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type the modulator having a higher order loop filter in the feedforward path

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Analogue/Digital Conversion (AREA)
  • Networks Using Active Elements (AREA)
  • Medicines Containing Antibodies Or Antigens For Use As Internal Diagnostic Agents (AREA)
  • Electrotherapy Devices (AREA)
  • Oscillators With Electromechanical Resonators (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Reduction Or Emphasis Of Bandwidth Of Signals (AREA)

Description

A találmány kapcsolt kapacitású visszacsatolt vezérlő áramkörre vonatkozik, amelyben a kapcsolt kapacitás jelét előállító bemeneti egység és ezzel láncba kapcsolt jelfeldolgozó egység van, a bemeneti egység időzítő jeleket előállító időzítő szervet, kapacitást és az időzítő szervvel vezérelt kapcsoló szervet tartalmaz, és a bemeneti egység alkalmas egy analóg bemeneti jel és egy a jelfeldolgozó egység által létrehozott analóg visszacsatoló jel mintavételezésére és algebrai összegzésére.
Egy ilyen felépítésű vezérlő áramkör a 895 656 lsz. BE szabadalmi leírásból már ismert. Ennél a kapacitást két kondenzátor alkotja, amelyeket a bemeneti egységben a bemeneti jel, illetve a visszacsatoló jel mintavételezésére használnak, és ebből adódik, hogy a vezérlő áramkör pontos működéséhez arra van szükség, hogy mindkét kondenzátor pontosan azonos kapacitású legyen. Ezt a feltételt azonban nehéz teljesíteni.
A találmány egyik célja olyan fenti típusú visszacsatolt vezérlő áramkör létrehozása, amely pontosabb működést tesz lehetővé.
A találmány szerint ezt a célt úgy érjük el, hogy a kapacitás egyetlen kondenzátorból áll.
Ebből adódik, hogy a bemeneti és a visszacsatolt jelek feldolgozásához ugyanazt a kapacitást használjuk és így a kapacitásértékek illesztésének, azaz összeválogatásának problémája nem léphet fel.
A találmány ezenkívül az analóg bemeneti jel digitális kódolására alkalmas szigma-delta modulátorra is vonatkozik. Ezt a modulátort az jellemzi, hogy a fenti kapcsolt visszacsatolással rendelkező vezérlő áramkört tartalmazza.
Ennek a szigma-delta modulátornak egy másik jellegzetessége abban áll, hogy a jelfeldolgozó egység olyan integrátort tartalmaz, amely képes a mintavett és összegzett bemeneti és visszacsatolt jelek integrálására és ebből analóg kimeneti jel előállítására, a jelfeldolgozó egységben van ezenkívül egy egybites analóg-digitál átalakító, amely az említett analóg kimeneti jelből digitális kimeneti jelet állít elő, és egy egybites digitál-analög átalakító, amely a digitális kimenti jelből előállítja a visszacsatoló jelet, és a bemenet; jel mintavételezése és az említett átalakítók egyidejű működtetése az említett időzítő jelek közül az első által és annak tartama alatt következik be, a második időzítő jelek által és tartamuk alatt pedig a viszszacsatoló jel mintavételezése, továbbá a bemeneti és visszacsatoló jelek összegzése és integrálásra történik, és az első és második időzítő jelek egymást nem lapolják ét és a mintavételi periódust meghatározzák.
Ilyen módon még akkor is viszonylag hosszú idő áll rendelkezésre a bemeneti és visszacsatoló jelek mintavételezésére, valanrnt az átalakítók működésére, ha a mintavételezési periódus viszonylag rövid.
Megjegyzendő, hogy a hivatkozott belga szabadalomban olyan szigma-delta modulátort ismertetnek, amely a fentiekben hivatkozott ismert kapcsolt kapacitású visszacsatolt vezérlő áramkört, tartalmazza és jelfeldolgozó egységében olyan integrátorok vannak kialakítva, amelyek a mintavett és összegzett beniineti és visszacsatoló jeleket integrálják és egy analóg kimeneti jelt állítanak elő, és tartalmaz egy olyan egybites analóg-digitál átalakítót, amely az analóg kimeneti jelből digitális kimeneti jelt állít elő, és tartalmaz még egy egybites digitál-analóg átalakítót, amely a digitális kimeneti jelből a visszacsatoló jelet képezi.
Ebben az ismert modulátorban az analóg- digitál átalakítót egy analóg komparátor és egy ezt követő D flip-flop képezi, és a d giLál-analóg átalakító egy mintavételi időszak első szakaszának egymástól elkülönült első, második és (töltési) harmadik időperiód isáhan működnek, és a mintavételi időszak egy második szakaszt is tartalmaz (a kisülési szakaszt). A harmadik időperiódusban a benuneti és visszacsatoló jelek mintavétele és tárolása is megtörténik az említett két kondenzátorba, és a második időszakaszban a bemeneti és visszacsatoló jelek összegzése és irtegrálása folyik. Annak következtében, hogy a komparátor és a flip-flop egymást követő elkülönült idöperiódusokban működnek, abban az esetben, ha a mintavételi fiekvencia viszonylag magas, például 1 MHz, előfordulhat, hogy ezen időperiódusok egyike vagy mindkettőjük túlságosan rövid és ezért a komparátor kimeneti jele a flip-flopba való beirási időpontban még nem állandósult vagy/és a flip-flop kimeneti jele nem állandósult akkorra, amikor a kapuáramkörökben felhasználásra kerül. Ilyen esetek a pontosságot nyilvánvalóan hátrányosan befolyásolje k.
A találmány szerinti megoldás eddig vázolt és még további tulajdonságai világosabba és a megoldás érthetőbbé válik a megoldás egy kiviteli alakjának ismertetésekor, amelynek kapcsán a mellékelt rajzokra hivatkozunk. A rajzon az
1. ábra a találmány szerinti kapcsolt kapacitású visszacsatolt vezérlő áramkör tömbvázlata, és a
2. ábra az 1. ábrán vázolt TC időzítő áramkör időzítő impzulzusainak jelalakját szemlélteti.
A rajzon vázolt kapcsolt kapacitású visszacsatolt vezérlő áramkör a hivatkozott 895 656 lsz. BE szabadalmi leírásban ismertetett szigma-delta modulátor típushoz tartozik. Ezt a modulátort TC időzítő áramkörrel előállított és a 2. ábrán szemléltetett időzítő 01N, O’P, 02N impulzusok vezérlik, Az 01N és az 01P, valamint az 02N és 02P impulzusoknak inverz jelalakja van és az 01N és 01P impul3
HU 193588 Β zusok nem esne egyben az 02N és 02P impulzusokkal. Az itt vázolt impulzusok mindegyike 1 MHz frekvenciájú, azaz mintavételi T periódusuk 1 mikroszekundum, és a Pl, PT, P2, PZ időzítő impulzosok időtartama egyaránt 3/8 T,
A visszacsatolt vezérlő áramkörnek U bemenete és Z kimenete van és benne található az U bemenettel, D kimenettel és a visszacsatoló jelhez tartozó B bemenettel rendelkező első IMI bemeneti egység és a vele láncba kapcsolt első IM2 integrátor, amelynek bemenete a D kimenettel azonos és X kimenettel rendelkezik. A vezérlő áramkör tartalmaz második IM3 bemeneti egységet, ennek bemenete az X kimenethez és visszacsatoló bemenete a B bemenethez csatlakozik, E kimenete második IM4 integrátor bemenetével van összekötve és az IM4 integrátornak a W kimenete egy egybites ADC analóg-digitál átalakító bemenetéhez csatlakozik, amelynek Z kimenete van. Ennek a vezérlő áramkörnek a visszacsatoló ága egy egybites DAC digitál-analóg átalakítót tartalmaz amely a z kimenet és az első és második IMI és 1M3 bemeneti egységek közös visszacsatoló B bemenete közé kapcsolódik.
Az első IMI bemeneti egységben a mintavételező Cl kondenzátor és ezzel társított elektronikus SU, S12 és S21, S22 kapcsolók vannak. Az első 1M2 integrátor 0A1 műveleti erősítőből és C2 kondenzátorból áll. Az SÍI, S12, S21, S22 elektronikus kapcsolók mindegyike egy PMOS tranzisztorból és egy NMOS tranzisztorból van kialakítva, amelyeknek egymással összekötött forrás és nyelő elektródjaik vannak és kapu elektródjaik az egymáshoz képest inverz 01N, 01P vagy 02N, 02P impulzusok vezetékéhez csatlakoznak, így például az SÍI kapcsoló tartalmazza a PMOS felépítésű Pl’ tranzisztort és az NMOS felépítésű NI tranzisztort, ezek forrás és nyelő elektródjai egymással kapcsolódnak és kapu elektródjaikat az 01P, illetve az 01N impulzusok vonala vezérli. Az U és B bemenetek az SU, illetve az S21 kapcsolón keresztül a Cl kondenzátor egyik fegyverzetére kapcsolódnak, és ennek másik fegyverzete az S12 kapcsolón keresztül egy vonatkoztatási pontra, például földpontra, illetve az S22 kapcsolón keresztül az 0A1 műveleti erősítő inverláló bemenetére csatlakozik. Az 0A1 műveleti erősítő nem-invei'taló bemenet ugyanarra a vonatkoztatási feszültségre, például földpontra kapcsolódik, mint az S12 kapcsoló. Az integráló C2 kondenzátor az 0A1 műveleti erősítő invertáló bemenete (tehát a D kimenet) és X kimenete közé kapcsolódik.
A második IM3 bemeneti egység azonos felépítésű az első IMI bemeneti egységgel és hozzá tartozik egy mintavételező C3 kondenzátor és a vele társított S13, S14 és S23, S24 kapcsolókkal, továbbá a második IM4 integrátorban 0A2 műveleti erősítő integráló C4 kondenzátor van.
Az egybites ADC analóg-digitál átalakító olyan CO komparátort tartalmaz, amely megegyezik a 897 771 lsz. BE szabadalmi leírásban ismetetettel. A CO komparátoi' első jelbemenete a W kimenethez csatlakozik, második IN jelbemenete földelt. A CO komparátorban két egyforma kialakítású INV1 és INV2 inverter van és ezek P2’, N2 illetve P3, N3 tranzisztorokból állnak. A P2’ és N2 tranzisztorok, valamint a P3 és N3 tranzisztorok kapu elektródjai össze vannak kötve és ezek képezik az INV1 és INV2 inverterek II és 12 bemenetelt. Ezen tranzisztorpárok nyelő elektródjai is össze vannak kötve és ezek alkotják az INV1 és INV2 inverterek 01 és’ 02 kimeneteit. Az 01 kimenet az 12 bemenettel, az 02 kiménél pedig az II bemenettel van összekötve. Egy VDD=5V-os tápfeszültség kapcsolódik a P2’ és P3 tranzisztorok közösített forrás elektródjára az 01P impulzussal vezérelt. P4 tranzisztor forrás-nyelő útvonalán keresztül. Az N2 és N3 tranzisztorok közösített forrás elektródjaira az 01N impulzussal vezérelt N4 tranzisztor forrás-nyelő útvonalán keresztül VSS= -5V-os tápfeszültség kapcsolódik. A CO komparátor első jelbenienete (tehát a W kimenet) az N5 tranzisztor nyelő-forrás útján keresztül az II bemenethez csatlakozik, a földelt második IN jelbenienele pedig az N6 tranzisztor nyelő-forrás útvonalán keresztül az 12 bemenethez csatlakozik. Az N5 és N6 tranzisztorokat egyaránt az. 02N impulzusok vezérlik. Az INV1 és 1NV2 inverterek 01 és 02 kimenetel képezik a CO komparátor kimeneteit. Az 01 kimenet G1 NEM-VAGY kapu első invertáló bemenetéhez csatlakozik és ennek második invertáló bemenetét az 02N impulzusok vezérlik. A CO komparái.oi· 02 kimenete 02 NEM-VAGY kapu első invertáló bemenetével van összekötve és ennek másik invertáló bemenetét is az 02N impulzusok vezérlik. A G1 és G2 NEM-VAGY kapuk azonos kialakításúak és a G2 NEM-VAGY kaput a terhelés kiegyenlítése céljából balanszként használjuk, hogy ugyanaz a terhelés jelenjen meg az 01 és 02 kimeneteken. A (11 NEM-VAGY kapu kimenete képezi a Z kimenetet.
Az egybites DAC digitál-analóg átalakító bemenetét a Z kimenet, kimenetét pedig a B bemenet képezi, és olyan S15, S3 és S4 kapcsolókat tartalmaz, amelyek felépítése a többi kapcsolóéhoz hasonló. A DAC digitál-analóg i talakitóhoz tartozik még két INV3 és INV4 inverter. A Z kimenettel összekötött bemeneti iont a sorosan kapcsolt S15 kapcsolón és INV3 inverteren keresztül az S3 és S4 kapcsolók első vezérlő bemenetéhez csatlakozik, a soros S15 kapcsolón és az INV3 és INV4 hívért ereken keresztül pedig ezen S3 és S4 kapcsolók második vezérlő bemenetéhez. Επη ík következtében az S3 és S4 kapcsolók ellentétes vezérlést kapnak. Az S3 és S4 kapcsolók révén a B bemenetre b= +V és -V re-35
HU 198588 Β ferencia feszültséget kapcsolhatunk. A V és -V feszültségek értéke 2,5 V, ill. -2,5 V.
A modulátor működésének ismertetése előtt az ADC analóg-digitál átalakító működését tekintjük át.
Az 02N impulzusok minden P2 időzítő impulzusa és az O2P impulzusok minden P2 időzítő impulzusa előtt az N5 és N6 tranzisztorok vezető állapotban vannak. Az N5 tranzisztor vezető állapota miatt az 0A2 műveleti erősítő W kimenetén jelenlévő w(t) jelből a CO komparátor inverterének II bemenetén jelenlévő és külön nem vázolt szórt kapacitása révén mintát veszünk és azt tároljuk. Hasonlóképpen az N6 tranzisztor vezető állapota miatt.az 12 bemeneten lévő szórt kapacitás révén a földpotenciálból is mintát veszünk és ezt tároljuk.
Az 01N impulzusok minden Pl időzítő impulzusa alatt és az 01P impulzusok minden Pl időzítő impulzusa alatt az N4 és P4 tranzisztorok egyaránt vezetnek és ennek következtében az INV1 és INV2 inver terek, továbbá a CO komparátor ügy működik, hogy megkezdődik a tárolt mintavett bemeneti jel és a mintavett földpotenciál összehasonlítása. A hurokba kapcsolt INV1 és INV2 inverterek erősítő hatása következtében, és attól függően, hogy a mintavetl. ! · nn>in-I i jel a 0 feszültségnél kisebb vagy nagyobb, a CO komparátor 01 kimenetén VDD tápfeszültség (logikai 1-es) vagy VSS tápfeszültség (logikai 0) jelenik meg. Ezt a bináris kimeneti jelet a G1 NEM-VAGY kapu által az 02N impulzusokkal kapuzzuk és ez utóbbi 02N impulzusok ezért az említett 01 kimenet z bináris kimeneti jelként csak a P5 időzítő impulzusok tartalma alatt jelenik meg a Z kimeneten, egyébként ezen Z kimenet értéke 0.
Összegezve megállapíthatjuk, hogy a CO komparátor és a vele társított G1 NEM-VAGY kapu ügy működik, mint egy egybites ADC analóg-digitál átalakító, amely az analóg w(t) jel pillanatnyi értékét olyan z bináris kimeneti jellé alakítja át, amely attól függően 1 vagy 0, hogy a w(t) jel mintavett értéke 0-nál nagyobb vagy kisebb.
A fent ismertetett modulátor működésének ismertetésénél feltételezzük, hogy az nT időpontban u(t) bemeneti jelet kapcsolunk az U bemenetre, és ennek a jelnek a teljes mintavételi T periódus alatt állandó u(nT) értéke van (2. ábra). Azt is feltételezzük, hogy az 0A 1 műveleti erősítő X kimenetén lévő x(t) jelnek és az 0A2 műveleti erősítő W kimenetén lévő w(t) jelnek x(nT) illetve w(nT) értéke van.
Az 01N impulzusok Pl időzítő impulzusa és az O1P impulzusok Pl időzítő impulzusa alatt az SÍI és S12 kapcsolók zártak és az N4 és P4 tranzisztorok vezetnek:
- miután az SÍI és S12 kapcsolók zártak, az u(nT) érték mintavételezése megtörténik a Cl kondenzátor az u(nT) érték és a föld között töltődik abban a soros áramkőrban, amely az SÍI kapcsolóból és a Cl kondenzátorból, valamint az S12 kapcsolóból áll;
- hasonló módon, mivel az S13 és S14 kapcsolók zárlak, az x(nT) érték mintavételezése történik és a C3 kondenzátor az x(nT) érték és a földpotenciál között töltődik az S13 kapcsolóból, a C3 kondenzátorból, és az S14 kapcsolóból álló soros áramkörben;
- mivel a P4 és N4 tranzisztorok vezetnek, a CO komparátor úgy működik, hogy az N5 tranzisztor által korábban mintavételezett értéket, azaz a w(nT) értéket a G1 NEM-VAGY kapu Z kimenetén megjelenő z bináris kimeneti jellé alakítja át. Az S15 kapcsoló zárt állapota következtében a z bináris kimeneti jel értékét a DAC digitál-analóg átalakító megkapja, és ez kimenetén attól függően b=V vagy b=-V visszacsatoló jelet hoz létre, hogy a z bináris kimeneti jel értéke 1 vagy 0. Valóban, amikor a z=l, az S3 kapcsoló zárt, míg z=0 érték esetén az S4 kapcsoló záródik.
Az 02N impulzusoknak a következő P2 időzítő impulzusa és az 02P impulzusoknak a kivetkező P2 időzítő impulzusa alatt az S21... S24 kapcsolók zártak és az N5 és N6 tran i 'ztorok vezetnek:
- az S21 és S22 kapcsolók zárt állapota miatt a V vagy -V feszültségű b visszacsatoló jelet az előzőleg az u(nT) értékre feltöltött Cl kondenzátoron keresztül az integráló jellegű 0A1 műveleti erősítő invertáló bemenetére vezetjük. Ebben az (n+l)T időpontban az X kimenetén az x(t) jel az alábbi értéket veszi fel:
Cl Cl x[(n+l)T] = x(nT) + — u(nT)--b;
C2 C2
- hasonlóképpen, miután az S23 és S24 kapcsolók zártak, a b visszacsatoló jelet az előzőleg az x(nT) értékre feltöltött C3 kondenzátoron keresztül az integráló jellegű DA2 műveleti erősítő invertáló bemenetére vezetjük.
Az (n+l)T időpontban ennek W kimenetéi a w(t) jel az alábbi értéket veszi fel:
C3 C3 w (n+l)T = w(nT) +— x(nT)--b
C4 C4
A fentiekből következik, hogy az IMI bemeneti egység, az IM2 integrátor, valamint . az IM3 bemeneti egység és az IM4 integrátor az u(t) bemeneti jel és x(t) jel vonatkozásában nem-invertáló integrátorként működnek, a b visszacsatoló jel tekintetében pedig invertáló integrátorként. Ez a megállapítás nem érvényes a fentiekben hivatkozott ismert modulátorra. Ezen kívül egy teljes P2 időzítő impulzust használunk a b visszacsatoló jel mi itavételezésére és a bemeneti jelek és a visszacsatoló jelek összegezésére és integrálé f éra.
HU 198Γ88 Β
Az alábbi tulajdonságok lényeges szerepet töltenek be a modulátor pontosságának fokozásában:
- az IMI bemeneti egység és az IM2 integrátor független a szórt kapacitásoktól, mert f> a Cl és C3 kondenzátorok baloldali fegyverzetét a tényleges és virtuális földpontok között kapcsoljuk az 0A1 és 0A2 műveleti erősítők invertáló bemeneténél;
- az u(t) jelet és a b visszacsatoló jelet az 10 IMI bemeneti egységben és az IM2 integrátorban azonos mértékben, tehát C1/C2 arányban erősítjük, és ugyanez mondható el az x(t) jelekre, amelyek erősítése az IM3 bemeneti egységben és az IM4 integrátor- libán az azonos C3/C4 arányban történik;
- a teljes Pl időzítő impulzus időtartamát felhasználjuk az ARC analóg-digitál átalakító és a DAC digitál-analóg átalakító működtetésére, és ezért a DAC. digitál-analóg át- 2C alakító b kimeneti jele stabilizálódik mielőtt a közvetlenül ezután kővetkező P2 időzítő c impulzus időtartama alatt az IMI és IM3 bemeneti egységben felhasználásra kerülne. Ugyanez igaz az u(t) és x(t) mintavett je-· 25 lek esetében is.
Bár a találmány szerinti megoldás lényegét a fentiekben egy konkrét berendezéssel kapcsolatban ismertettük, be kell latnunk, hogy ez csak a megértést elsősegítő példa 3C volt és nem tekinthető a találmány szerinti általános megoldás bárminemű korlátozásának.

Claims (5)

  1. SZABADALMI IGÉNYPONTOK 35
    1. Kapcsolt kapacitású visszacsatolt vezérlő áramkör, amelyben a kapcsolt kapacitás jeléhez rendelt bemeneti egység és ezzel láncba kapcsolt jelfeldolgozó egység 40 van, a bemeneti egység időzítő jeleket előállító időzítő szervet, kapacitást és az időzítő szervvel vezérelt kapcsoló szervet tartalmaz, és a bemeneti egységhez a jelfeldolgozó egységről visszacsatoló 45 jelvonal csatlakozik és a bemeneti egység elemeinek egy analóg bemeneti jel és az analóg visszacsatoló jelvonal jeleit mintavételező és algebrailag összegző kapcsolása van, azzal jellemezve, hogy a 50 kapacitás egyetlen kapacitív elemből, előnyösen kondenzátorból (C3 vagy Cl) van kialakítva, és a jelfeldolgozó egység műveleti erősítőt (0A2 vagy 0A1) tartalmaz, ennek másik visszacsatoló konden- 55 zátora (C4 vagy C2) van, ennek neminvertáló bemenete referencia feszültségű ponthoz csatlakozik, a kapcsoló szervekben a bemeneti jelet [x(t)]> illetve a visszacsatoló jelet (b) az első kondenzá- fii tor (C3 vagy Cl) egyik fegyverzetéhez csatlakoztató első, illetve második kapcsoló (S13, S23 vagy SÍI, S21), továbbá ezen első kondenzátor (C3 vagy Cl) másik fegyverzetét a referencia feszültsé- Cl gü ponthoz, illetve a műveleti erősítő (0A2 vagy 0A1) invertáló bemenetéhez csatlakoztató harmadik, illetve negyedik kapcsoló (S14, S24 vagy S12, S22) van, és az első és harmadik kapcsolók (S13, SÍI vagy SÍI, S12) vezérlő bemenetei az első időzítő impulzusok (Pl, PT) vonalával, a második és negyedik (S23, S24 vagy S21, S22) kapcsolók vezérlő bemenete pedig a második időzítő impulzusok (P2, ΡΣ) vonalával kapcsolódik.
  2. 2. Szigina-delt.a modulátor analóg bemeneti jel digitális kódolására, azzal jellemezve, hogy kapcsolt kapacitású visszacsatolt vezérlő áramkört tartalmaz, amelyben a kapcsolt kapacitás jeléhez rendelt bemeneti egység és ezzel láncba kapcsolt jelfeldolgozó egység van, a bemeneti egység időzítő jeleket előállító időzítő szervet, kapacitást és az időzítő szervvel vezérelt kapcsoló szervet tartalmaz, és a bemeneti egységhez a jelfeldolgozó egységről visszacsatoló jelvonal csatlakozik és a bemeneti egység elemeinek egy analóg’ bemeneti jel és az analóg visszacsatoló jelvonal jeleit mintavételező és algebrailag összegző kapcsolása van, és a kapacitás egyetlen kapacitív elemből, előnyösen - kondenzátorból (C3) van kialakítva, és a jelfeldolgozó egység műveleti erősítőt (0A2 vagy 0A1) tartalmaz, ennek másik visszacsatoló kondenzátora (C4 vagy C2) van, ennek neminverláló bemenete referencia feszültségű ponthoz' csatlakozik, a kapcsoló szervekben a bemeneti jelet x(t), illetve a visszacsatoló jelet (b) az első kondenzátor (C3 vagy Cl) egyik fegyverzetéhez csatlakoztató első, illetve második kapcsoló (S13, S23 vagy SÍI, S21), továbbá ezen első kondenzátor (C3 vagy Cl) másik fegyverzetét a referencia feszültségű ponthoz, illetve a műveleti erősítő (0A2 vagy 0A1) invertáló bemenetéhez csatlakoztató harmadik, illetve negyedik kapcsoló (S14, S24 vagy S12, S22) van, és az első és harmadik kapcsolók (S13, S14 vagy SÍI, S12) vezérlő bemenetei az első időzítő impulzusok (Pl, PT) vonalával, a második és negyedik kapcsolók (S23, S24 vagy S21, S22) vezérlő bemenete pedig a második időzítő impulzusok (P2, ΡΣ) vonalával kapcsolódik.
  3. 3. A 2. igénypont szerinti szigma-delta modulátor, azzal jellemezve, hogy a jelfeldolgozó egység tartalmaz egy egybites analóg-digitál átalakítót (ADC), és egy egybites digitál-analóg átalakítót (DAC).
  4. 4. A 3. igénypont szerinti szigma-delta modulátor, azzal jellemezve, hogy a digitál-analóg átalakítót (DAC) kapuáramkör képezi.
    HU 198588 1)
  5. 5. A 2-4. igénypontok bármelyike szerinti szigma-delta modulátor, azzal jellemezve, hogy második bemeneti egységet (IMI) és első integrátor (IM2) tartalmaz, amelyek azonos felépítésűek az első bemeneti egységgel (IM3) és a második integrátorral (IM4).
HU85848A 1984-03-16 1985-03-06 Feedback control circuit of switched capacity and sigma-delta modulator using said circuit HU198588B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
BE2/60364A BE899174A (nl) 1984-03-16 1984-03-16 Besturingsketen met terugkoppeling en met geschakelde schakelaars en sigma-delta modulator waarin deze wordt toegepast.

Publications (2)

Publication Number Publication Date
HUT38481A HUT38481A (en) 1986-05-28
HU198588B true HU198588B (en) 1989-10-30

Family

ID=3865678

Family Applications (1)

Application Number Title Priority Date Filing Date
HU85848A HU198588B (en) 1984-03-16 1985-03-06 Feedback control circuit of switched capacity and sigma-delta modulator using said circuit

Country Status (21)

Country Link
US (1) US4600901A (hu)
EP (1) EP0155061B1 (hu)
JP (1) JPS60218923A (hu)
KR (1) KR850007167A (hu)
AT (1) ATE53726T1 (hu)
AU (1) AU571944B2 (hu)
BE (1) BE899174A (hu)
BR (1) BR8501066A (hu)
CA (1) CA1258131A (hu)
DD (1) DD237745A5 (hu)
DE (1) DE3578287D1 (hu)
EG (1) EG16388A (hu)
FI (1) FI851041L (hu)
GR (1) GR850667B (hu)
HU (1) HU198588B (hu)
MX (1) MX157110A (hu)
PH (1) PH21752A (hu)
PL (1) PL151946B1 (hu)
SU (1) SU1438635A3 (hu)
TR (1) TR23199A (hu)
ZA (1) ZA851979B (hu)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4837527A (en) * 1987-12-23 1989-06-06 Rca Licensing Corporation Switched capacitor arrangement
US4777472A (en) * 1987-12-23 1988-10-11 Rca Licensing Corporation Modified cascode amplifier
US4857928A (en) * 1988-01-28 1989-08-15 Motorola, Inc. Method and arrangement for a sigma delta converter for bandpass signals
JPH01233921A (ja) * 1988-03-15 1989-09-19 Toshiba Corp △−σ変調器を用いたa/d変換回路
US4901077A (en) * 1988-04-18 1990-02-13 Thomson Consumer Electronics, Inc. Sigma-delta modulator for D-to-A converter
US4876543A (en) * 1988-05-31 1989-10-24 Motorola, Inc. Multi-rate cascaded noise shaping modulator
GB8818703D0 (en) * 1988-08-05 1988-09-07 Gen Electric Co Plc Delta sigma modulator arrangements
US5030952A (en) * 1990-12-26 1991-07-09 Motorola, Inc. Sigma-delta type analog to digital converter with trimmed output and feedback
KR0155622B1 (ko) * 1995-05-02 1998-12-15 문정환 가변이득단을 내재한 델타시그마 아날로그 디지탈 변환기
US5703589A (en) * 1996-03-08 1997-12-30 Burr-Brown Corporation Switched capacitor input sampling circuit and method for delta sigma modulator
US6008685A (en) * 1998-03-25 1999-12-28 Mosaic Design Labs, Inc. Solid state temperature measurement
ATE344549T1 (de) * 2000-07-07 2006-11-15 Koninkl Philips Electronics Nv Sigma-delta modulator mit einstellbarem rückkopplungsfaktor
WO2011117231A1 (en) 2010-03-26 2011-09-29 Solvay Sa Method of treating waste gases

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5625827A (en) * 1979-08-10 1981-03-12 Nec Corp Coding unit
JPS5698935A (en) * 1980-01-09 1981-08-08 Nec Corp Analog-digital converter
US4439756A (en) * 1982-01-20 1984-03-27 International Telephone And Telegraph Corporation Delta-Sigma modulator with switch capacitor implementation
US4504803A (en) * 1982-06-28 1985-03-12 Gte Lenkurt, Incorporated Switched capacitor AM modulator/demodulator

Also Published As

Publication number Publication date
EP0155061A2 (en) 1985-09-18
GR850667B (hu) 1985-07-16
CA1258131A (en) 1989-08-01
TR23199A (tr) 1989-06-14
PL151946B1 (en) 1990-10-31
EP0155061A3 (en) 1987-05-13
AU571944B2 (en) 1988-04-28
JPS646573B2 (hu) 1989-02-03
HUT38481A (en) 1986-05-28
DE3578287D1 (en) 1990-07-19
MX157110A (es) 1988-10-27
FI851041L (fi) 1985-09-17
ZA851979B (en) 1985-11-27
FI851041A0 (fi) 1985-03-15
DD237745A5 (de) 1986-07-23
EP0155061B1 (en) 1990-06-13
JPS60218923A (ja) 1985-11-01
PH21752A (en) 1988-02-18
US4600901A (en) 1986-07-15
ATE53726T1 (de) 1990-06-15
BE899174A (nl) 1984-09-17
PL252390A1 (en) 1985-10-22
EG16388A (en) 1987-10-30
BR8501066A (pt) 1985-10-29
AU3962485A (en) 1985-09-19
SU1438635A3 (ru) 1988-11-15
KR850007167A (ko) 1985-10-30

Similar Documents

Publication Publication Date Title
JP3143567B2 (ja) デルタシグマ変調器
US8830097B2 (en) A/D converter
US6670902B1 (en) Delta-sigma modulators with improved noise performance
US5220286A (en) Single ended to fully differential converters
KR910009070B1 (ko) 델타(delta)-시그마(sigma) 변조기
US7102558B2 (en) Five-level feed-back digital-to-analog converter for a switched capacitor sigma-delta analog-to-digital converter
Onodera et al. A cyclic A/D converter that does not require ratio-matched components
EP0796525B1 (en) Sigma-delta modulator with reduced delay from input to output
KR840003558A (ko) 절환캐패시터로 수행되는 델타시그마 변조기
JP2951988B2 (ja) ディジタル―アナログ変換器
HU198588B (en) Feedback control circuit of switched capacity and sigma-delta modulator using said circuit
JPH1155121A (ja) D/a変換器およびデルタシグマ型d/a変換器
EP2413499B1 (en) Switched capacitor circuit
US6194946B1 (en) Method and circuit for compensating the non-linearity of capacitors
KR940000944B1 (ko) D/a변환기
US10284222B1 (en) Delta-sigma converter with pre-charging based on quantizer output code
EP0495687B1 (en) Oversampling DA converter with operational amplifier driven by a single reference voltage
JPH07283736A (ja) シグマ−デルタ形アナログ−ディジタル変換器の分解能の延長方法および装置
US5621407A (en) Digital/analog converter
CN216252695U (zh) 一种运放共享的Sigma-Delta调制器电路
JPS63267017A (ja) アナログ・デイジタル変換回路装置
Botha et al. A low-voltage switched-current memory cell based delta sigma modulator
JPH0537383A (ja) デルタシグマ型ad変換回路
Katara et al. Improved delta sigma analog to digital converter
JPH02266718A (ja) デルタ・シグマ変換回路

Legal Events

Date Code Title Description
HU90 Patent valid on 900628
HMM4 Cancellation of final prot. due to non-payment of fee