FR2958477A1 - Demodulateur et procede de demodulation d'un signal module d'une porteuse - Google Patents

Demodulateur et procede de demodulation d'un signal module d'une porteuse Download PDF

Info

Publication number
FR2958477A1
FR2958477A1 FR1101037A FR1101037A FR2958477A1 FR 2958477 A1 FR2958477 A1 FR 2958477A1 FR 1101037 A FR1101037 A FR 1101037A FR 1101037 A FR1101037 A FR 1101037A FR 2958477 A1 FR2958477 A1 FR 2958477A1
Authority
FR
France
Prior art keywords
amplitude
signal
carrier
amplitude values
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR1101037A
Other languages
English (en)
Other versions
FR2958477B1 (fr
Inventor
Edmund Ehrlich
Walter Kargl
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Technische Universitaet Graz
Infineon Technologies AG
Original Assignee
Technische Universitaet Graz
Infineon Technologies AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Technische Universitaet Graz, Infineon Technologies AG filed Critical Technische Universitaet Graz
Priority to FR1102388A priority Critical patent/FR2961648B1/fr
Publication of FR2958477A1 publication Critical patent/FR2958477A1/fr
Application granted granted Critical
Publication of FR2958477B1 publication Critical patent/FR2958477B1/fr
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/068Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection by sampling faster than the nominal bit rate
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • H04L27/233Demodulator circuits; Receiver circuits using non-coherent demodulation
    • H04L27/2338Demodulator circuits; Receiver circuits using non-coherent demodulation using sampling

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

Démodulateur, qui comprend un échantillonneur (11) configuré pour échantillonner une pluralité de premières valeurs (120) d'amplitude d'un signal (RFIN) modulé de porteuse en utilisant une fréquence constante d'échantillonnage et une pluralité de deuxièmes valeurs (130) d'amplitude du signal (RFIN) modulé de porteuse à des instants différents en utilisant la même fréquence constante d'échantillonnage, dans lequel un instant où une première valeur de premières valeurs (120) d'amplitude est déterminée et un instant où une deuxième valeur d'amplitude suivant directement dans le temps de la pluralité de deuxièmes valeurs présentent une différence dans le temps, de sorte que, pour chaque paire de premières et deuxièmes valeurs d'amplitude, une valeur absolue de la première valeur (122) d'amplitude est supérieure ou égale à 50% d'une valeur absolue maximum d'une amplitude du signal (RFIN) modulé de la porteuse entre la première valeur (122) d'amplitude et une première valeur (124) d'amplitude suivant directement dans le temps.

Description

Démodulateur et procédé de démodulation d'un signal modulé d'une porteuse Arrière-plan de l'invention Des modes de réalisation de l'invention se rapportent à des systèmes de communication sans fil et plus particulièrement à un démodulateur et un procédé de démodulation d'un signal modulé d'une porteuse. Pour communiquer avec d'autres dispositifs dans un système de communication sans fil, de nombreuses dispositifs sans fil comprennent des démodulateurs. Ces démodulateurs sont, par exemple, inclus dans des jeux de puce, qui permettent une communication sans fil par l'intermédiaire de l'une des normes de communication tels que Bluetooth, digital enhanced cordless telecommunication (DECT), radio frequency identification (RFID) ou d'autres. Comme ces jeux de puce sont utilisés communément dans des téléphones cellulaires, des dispositifs pour jouer de la musique, des dispositifs de couplage de proximité (PCD) ou des cartes de circuit intégré de proximité (PICC), il est souhaitable que les jeux de puce soient relativement compacts et efficaces en donnant des coûts bas et des débits de données qui sont grands. L'invention a donc pour objet un démodulateur, caractérisé en ce qu'il comprend un échantillonneur configuré pour échantillonner une pluralité de premières valeurs d'amplitude d'un signal modulé de porteuse en utilisant une fréquence constante d'échantillonnage et une pluralité de deuxièmes valeurs d'amplitude du signal modulé de porteuse à des instants différents en utilisant la même fréquence constante d'échantillonnage, dans lequel un instant où une première valeur de premières valeurs d'amplitude est déterminée et un instant où une deuxième valeur d'amplitude suivant directement dans le temps de la pluralité de deuxièmes valeurs présentent une différence dans le temps, de sorte que, pour chaque paire de premières et deuxièmes valeurs d'amplitude, au moins une valeur absolue de la première valeur d'amplitude ou une valeur absolue de la deuxième suivant directement dans le temps est 10 à.50% d'une valeur absolue maximum signal modulé de la porteuse entre d'amplitude et une première valeur directement d'amplitude 15 directement De préférence - la fréquence constante d'échantillonnage est égale à une fréquence de la porteuse du signal modulé de la porteuse avec une tolérance de +/- 1% de la fréquence de la porteuse, - la différence de temps est égale à un quart de la période d'oscillation du signal modulé de la porteuse avec une tolérance de +/- 1% de la période d'oscillation, l'échantillonneur comprend un premier et un deuxième convertisseurs analogiques-numériques, le premier convertisseur analogique-numérique étant déclenché par un signal d'échantillonnage comprenant la fréquence constante d'échantillonnage et le deuxième convertisseur analogique-numérique étant déclenché par le signal d'échantillonnage retardé de la différence de temps, dans lequel le premier convertisseur analogique-numérique échantillonne et procure la valeur d'amplitude supérieure ou égale d'une amplitude du la première valeur d'amplitude suivant dans le temps ou entre la première valeur et une première valeur d'amplitude précédant dans le temps. 20 25 30 pluralité de premières valeurs d'amplitude et le deuxième convertisseur analogique-numérique échantillonne et procure la pluralité de deuxièmes valeurs d'amplitude, - l'échantillonneur comprend un convertisseur analogique-numérique et un multiplexeur 1 à 4, dans lequel le convertisseur analogique-numérique est déclenché par un signal d'échantillonnage comprenant une fréquence égale à quatre fois la fréquence constante d'échantillonnage, pour obtenir et procurer une pluralité de valeurs d'amplitude du signal modulé de la porteuse au multiplexeur 1 à 4, dans lequel le multiplexeur 1 à 4 est configuré pour sélectionner une valeur d'amplitude sur quatre de la pluralité de valeurs d'amplitude, pour obtenir et procurer la pluralité de premières valeurs d'amplitude et pour sélectionner une valeur d'amplitude sur quatre plus une de la pluralité de valeurs d'amplitude, pour obtenir et procurer la pluralité de deuxièmes valeurs d'amplitude, - l'échantillonneur comprend un compteur à 2 bits déclenché par le signal d'échantillonnage et configuré pour commander le multiplexeur 1 à 4, - le démodulateur comprend un échantillonneur de manière abaissée configuré pour obtenir et procurer un premier signal numérique échantillonné respectivement ayant un débit de bit défini à l'avance en sélectionnant des premières valeurs d'amplitude parmi la pluralité de premières valeurs d'amplitude à une fréquence d'échantillonnage de manière abaissée suivant le débit de bit défini à l'avance et configuré pour obtenir et procurer un deuxième signal numérique échantillonné de manière abaissée ayant le débit de bit défini à l'avance en sélectionnant des deuxièmes valeurs
d'amplitude de la pluralité de deuxièmes valeurs d'amplitude ayant la même fréquence d'échantillonnage de manière abaissée, le débit de bit défini à l'avance est égal à un débit de bit d'une modulation du signal modulé de la porteuse ou d'un multiple entier de la modulation du signal modulé de la porteuse, le démodulateur comprend un deuxième échantillonneur de manière abaissée configuré pour obtenir et procurer un troisième signal numérique échantillonné de manière abaissée ayant le débit de bit défini à l'avance en sélectionnant des premières valeurs d'amplitude différentes de la première valeur d'amplitude sélectionnée par le premier échantillonneur de manière abaissée à la même fréquence d'échantillonnage abaissé et configuré pour obtenir et procurer un quatrième signal numérique échantillonné de manière abaissée ayant le débit de bit défini à l'avance en sélectionnant des deuxièmes valeurs d'amplitude différentes de la deuxième valeur d'amplitude sélectionnée par le premier échantillonneur de manière abaissée ayant la même fréquence d'échantillonnage abaissé, le premier et le deuxième échantillonneurs de manière abaissée sont configurés pour sélectionner des valeurs d'amplitude de sorte qu'un instant où une première valeur d'amplitude est sélectionnée par le premier échantillonneur de manière abaissée et un instant où une première valeur d'amplitude est sélectionnée par le deuxième échantillonneur de manière abaissée représentent une différence de temps d'échantillonnage abaissé et de manière à ce qu'un instant où une deuxième valeur d'amplitude est sélectionnée par le premier échantillonneur de manière abaissée et un instant où une deuxième valeur d'amplitude est sélectionnée par le deuxième échantillonneur de manière abaissée représentent la même différence de temps d'échantillonnage abaissé, la différence de temps d'échantillonnage abaissé dépendant du débit de bit défini à l'avance, - le démodulateur comprend un processeur de signal numérique configuré pour obtenir et procurer un train de bit numérique sur la base de la pluralité des premières valeurs d'amplitude et de la pluralité des deuxièmes valeurs d'amplitude sur la base du premier signal numérique échantillonné de manière abaissée et du deuxième signal numérique échantillonné de manière abaissée du premier échantillonneur de manière abaissée ou sur la base du troisième signal numérique échantillonné de manière abaissée et du quatrième signal numérique échantillonné de manière abaissée du deuxième échantillonneur de manière abaissée, - le démodulateur comprend un premier et un deuxième convertisseurs analogiques-numériques, un déphaseur, un premier et un deuxième échantillonneurs de manière abaissée et un processeur de signal numérique, dans lequel le premier convertisseur analogique-numérique est relié au premier échantillonneur de manière abaissée et au deuxième échantillonneur de manière abaissée, dans lequel le deuxième convertisseur analogique-numérique est relié aussi au premier échantillonneur de manière abaissée au deuxième échantillonneur de manière abaissée, dans lequel le premier échantillonneur de manière abaissée et le deuxième échantillonneur de manière abaissée sont reliés au processeur de signal numérique, dans lequel le déphaseur est relié au deuxième convertisseur analogique-numérique, dans lequel le signal modulé de la porteuse est fourni au premier et au deuxième convertisseurs analogiques-numériques, dans lequel un signal d'échantillonnage comprenant la fréquence constante d'échantillonnage est fourni au premier convertisseur analogique-numérique et au déphaseur, dans lequel le premier convertisseur analogique-numérique procure la pluralité de premières valeurs d'amplitude au premier et au deuxième échantillonneurs de manière abaissée, dans lequel le deuxième convertisseur analogique-numérique procure la pluralité de deuxièmes valeurs d'amplitude au premier et au deuxième échantillonneurs de manière abaissée, dans lequel le premier échantillonneur de manière abaissée procure un premier signal numérique échantillonné de manière abaissée et un deuxième signal numérique échantillonné de manière abaissée au processeur de signal numérique et dans lequel le deuxième échantillonneur de manière abaissée procure un troisième signal numérique échantillonné de manière abaissée à un quatrième signal numérique échantillonné de manière abaissée au processeur de signal numérique, - le démodulateur comprend un convertisseur analogique-numérique, un multiplexeur 1 à 4, un compteur à 2 bits, un premier convertisseur de manière abaissée, un deuxième convertisseur de manière abaissée, un processeur de signal numérique, dans lequel le convertisseur analogique-numérique et le compteur à 2 bits sont reliés au multiplexeur 1 à 4, dans lequel le multiplexeur 1 à 4 est relié au premier et au deuxième échantillonneurs de manière abaissée, dans lequel le premier et le deuxième échantillonneurs de manière abaissée sont reliés au processeur de signal numérique, dans lequel le signal modulé de la porteuse est fourni au convertisseur analogique-numérique, dans lequel un signal d'échantillonnage ayant une fréquence de quatre fois la fréquence constante d'échantillonnage est fourni au premier convertisseur analogique-numérique et au compteur à 2 bits, dans lequel le convertisseur analogique-numérique procure une pluralité de valeurs d'amplitude au multiplexeur 1 à 4, dans lequel le multiplexeur 1 à 4 procure la pluralité de premières valeurs d'amplitude au premier et au deuxième échantillonneurs de manière abaissée et procure la pluralité de deuxièmes valeurs d'amplitude au premier et au deuxième échantillonneurs de manière abaissée, dans lequel le premier échantillonneur de manière abaissée procure un premier signal numérique échantillonné de manière abaissée et un deuxième signal numérique échantillonné de manière abaissée au processeur de signal numérique et dans lequel le deuxième échantillonneur de manière abaissée procure un troisième signal numérique échantillonné de manière abaissée et un quatrième signal numérique échantillonné de manière abaissée au processeur de signal numérique, le signal modulé de la porteuse est un signal de porteuse modulé par une charge. L'invention vise aussi un émetteur-récepteur, caractérisé en ce qu'il comprend un démodulateur suivant l'invention et une unité d'oscillateur configuré pour procurer un signal d'oscillateur comprenant une fréquence de porteuse, l'émetteur-récepteur étant configuré pour émettre un signal ayant la fréquence de la porteuse et pour recevoir le signal modulé de la porteuse, dans lequel la fréquence constante d'échantillonnage est égale à la fréquence de la porteuse du signal oscillateur avec une tolérance de +/- 1% de la fréquence de la porteuse. 5 De préférence, l'émetteur-récepteur fait partie d'un dispositif de couplage de proximité ou d'un lecteur de proximité sans contact. L'invention vise aussi un démodulateur, caractérisé en ce qu'il comprend échantillonner d'amplitude d'un une fréquence échantillonneur pluralité de configuré pour premières valeurs signal modulé de porteuse en utilisant constante d'échantillonnage et une un une pluralité de deuxièmes modulé de la porteuse valeurs d'amplitude du signal à des instants différents en 10 utilisant la même fréquence constante d'échantillonnage, dans lequel la fréquence constante d'échantillonnage est égale à une fréquence de la porteuse du signal modulé de la porteuse avec une tolérance de +/- 1% de la fréquence 15 de la porteuse. De préférence : l'instant où une première valeur d'amplitude d'une pluralité de premières valeurs d'amplitude est déterminée et l'instant où une deuxième valeur 20 d'amplitude suivant directement dans le temps de la pluralité de deuxièmes valeurs d'amplitude est déterminée représentent une différence de temps, dans lequel la différence de temps est égale à un quart de la période d'oscillation du signal modulé de la 25 porteuse avec une tolérance de +/- 1% de la période d'oscillation. L'invention vise aussi un démodulateur, caractérisé en ce qu'il comprend un moyen d'échantillonnage d'un signal modulé d'une porteuse configuré pour échantillonner une 30 pluralité de premières valeurs d'amplitude d'un signal modulé de la porteuse en utilisant une fréquence constante d'échantillonnage et une pluralité de deuxièmes 20 signal modulé d'une porteuse, caractérisé en échantillonne d'amplitude du une fréquence échantillonne 25 d'amplitude du signal modulé une pluralité ce qu'on de premières valeurs de la porteuse en utilisant d'échantillonnage, et on de deuxièmes valeurs de la porteuse à des valeurs d'amplitude du signal modulé de la porteuse à des instants différents en utilisant la même fréquence constante d'échantillonnage, dans lequel l'instant où une première valeur d'amplitude de la pluralité de premières valeurs d'amplitude est déterminée et l'instant où une deuxième valeur d'amplitude suivant directement dans le temps de la pluralité de deuxièmes valeurs d'amplitude est déterminée représentent une différence de temps de sorte que, pour chaque paire de premières et deuxièmes valeurs d'amplitude, au moins une valeur absolue de la première valeur d'amplitude ou une valeur absolue de la deuxième valeur d'amplitude suivant directement dans le temps est supérieure ou égale à 50% d'une valeur absolue maximum d'une amplitude du signal modulé de la porteuse entre la première valeur d'amplitude et une première valeur d'amplitude suivant directement dans le temps ou entre la première valeur d'amplitude et une première valeur d'amplitude précédant directement dans le temps. L'invention vise aussi un procédé, de démodulation d'un instants différents en utilisant la même fréquence constante d'amplitude, dans lequel l'instant où une première valeur d'amplitude de la pluralité de premières valeurs d'amplitude est déterminée et l'instant où une 30 deuxième valeur d'amplitude suivant directement dans le temps de la pluralité de deuxièmes valeurs d'amplitude est déterminée représentent une différence de temps de sorte que, pour chaque paire de premières et deuxièmes valeurs d'amplitude, au moins une valeur absolue de la signal modulé constante une pluralité première valeur d'amplitude ou une valeur absolue de la deuxième valeur d'amplitude suivant directement dans le temps est supérieure ou égale à 50% d'une valeur absolue maximum d'une amplitude du signal modulé de la porteuse entre la première valeur d'amplitude et une première valeur d'amplitude suivant directement dans le temps ou entre la première valeur d'amplitude et une première valeur d'amplitude précédant directement dans le temps. De préférence, dans le procédé, on choisit des premières valeurs d'amplitude parmi la pluralité de premières valeurs d'amplitude à une fréquence d'échantillonnage abaissé suivant un débit de bit défini à l'avance pour obtenir et procurer un premier signal numérique échantillonné de manière abaissée ayant la fréquence de bit défini à l'avance, on choisit des deuxièmes valeurs d'amplitude parmi la pluralité de deuxièmes valeurs d'amplitude à la fréquence d'échantillonnage abaissé suivant le débit de bit défini à l'avance pour obtenir et procurer un deuxième signal numérique échantillonné de manière abaissée ayant la fréquence de bit défini à l'avance, on choisit des premières valeurs d'amplitude différentes des premières valeurs d'amplitude choisies pour le premier signal numérique échantillonné de manière abaissée avec la même fréquence d'échantillonnage abaissé pour obtenir et procurer un troisième signal numérique échantillonné de manière abaissée avec le débit de bit défini à l'avance, et on choisit des deuxièmes valeurs d'amplitude différentes des deuxièmes valeurs d'amplitude choisies pour le deuxième signal numérique échantillonné de manière abaissée avec la même fréquence d'échantillonnage abaissé pour obtenir et procurer un quatrième signal numérique échantillonné de manière abaissée avec le débit de bit défini à l'avance.
L'invention vise enfin un procédé de démodulation d'un signal modulé d'une porteuse, caractérisé en ce qu'on échantillonne une pluralité de premières valeurs d'amplitude d'un signal modulé de la porteuse en utilisant une fréquence constante d'échantillonnage, et on échantillonne une pluralité de deuxièmes valeurs d'amplitude du signal modulé de la porteuse à des instants différents en utilisant la même fréquence constante d'échantillonnage, dans lequel la fréquence constante d'échantillonnage est égale à une fréquence de porteuse du signal modulé de la porteuse avec une tolérance de +/- 1% de la fréquence de porteuse. L'invention a aussi pour objet un programme informatique ayant un code de programme pour effectuer le procédé suivant l'invention lorsque le programme informatique passe sur un ordinateur ou sur un microcontrôleur. Description succincte des dessins Des modes de réalisation suivant l'invention seront expliqués d'une manière plus détaillée dans ce qui suit en se reportant aux figures annexées, dans lesquelles : La Figure la est un schéma fonctionnel d'un démodulateur ; La Figure lb est une illustration schématique d'un signal modulé d'une porteuse ayant des valeurs d'amplitude échantillonné qui sont repérées ; La Figure 2 est un schéma fonctionnel d'un démodulateur ; La Figure 3 est un schéma fonctionnel d'un autre démodulateur ; La Figure 4 est une illustration schématique d'un signal modulé ayant des valeurs d'amplitude échantillonné qui sont repérées ; La Figure 5 est une illustration schématique d'un signal modulé de porteuse et de premier et deuxième signaux numériques échantillonnés de manière abaissée ; La Figure 6 est un schéma synoptique d'un procédé de démodulation d'un signal modulé d'une porteuse ; et La Figure 7 est un schéma synoptique d'un procédé de démodulation d'un signal modulé d'une 10 porteuse. Description détaillée des modes de réalisation Dans ce qui suit, on utilise en partie les mêmes repères pour des objets et des unités fonctionnelles ayant les mêmes propriétés fonctionnelles ou des propriétés 15 fonctionnelles semblables et leur description en regard d'une figure s'appliquera aussi aux autres figures afin de diminuer les répétitions dans la description des modes de réalisation. La Figure la représente un schéma fonctionnel d'un 20 démodulateur 100 suivant un mode de réalisation de l'invention. Le démodulateur 100 comprend un échantillonneur 110. L'échantillonneur 110 échantillonne une pluralité de premières valeurs 120 d'amplitude d'un signal RFIN modulé d'une porteuse en utilisant une 25 fréquence fc constante d'échantillonnage et une pluralité de deuxièmes valeurs 130 d'amplitude du signal RFIN modulé de la porteuse à des instants différents en utilisant la même fréquence fc constante d'échantillonnage. L'échantillonneur 110 échantillonne 30 des valeurs d'amplitude de façon à ce qu'un instant où une première valeur 122 d'amplitude de la pluralité de premières valeurs 120 d'amplitude est déterminée et un instant où une deuxième valeur 132 d'amplitude suivant directement dans le temps de la pluralité de deuxièmes valeurs 130 d'amplitude est déterminée représentent une différence At de temps de sorte que, pour chaque paire de première et deuxième valeurs 122, 132 d'amplitude, au moins une valeur absolue de la première valeur 122 d'amplitude ou une valeur absolue de la deuxième valeur 132 d'amplitude suivant directement dans le temps est supérieure ou égale à 50% d'une valeur absolue ]0 maximum d'une amplitude du signal modulé de la porteuse entre la première valeur 122 d'amplitude et une première valeur 124 d'amplitude suivant directement dans le temps ou entre la première valeur 122 d'amplitude et une première valeur 126 d'amplitude précédant directement 15 dans le temps. En accord avec cela, la Figure lb représente une illustration 150 schématique d'un exemple d'un signal RFIN modulé d'une porteuse ayant des valeurs d'amplitude échantillonnée qui sont repérées. 20 Si un signal est échantillonné à une fréquence fC constante d'échantillonnage, il peut être possible que le signal soit échantillonné en des points où l'amplitude du signal est très petite ou proche de zéro. C'est pourquoi, suivant l'invention, le signal modulé est échantillonné 25 deux fois à la même fréquence constante d'échantillonnage, mais avec une différence At de temps entre des paires de première et deuxième valeurs d'amplitude. A cet égard, une paire de première et deuxième valeurs d'amplitude est une première valeur 30 d'amplitude et la deuxième valeur d'amplitude suivant directement dans le temps ou vice-versa. En choisissant une différence At de temps appropriée, on peut être sûr qu'au moins une valeur absolue de la première valeur 122 d'amplitude ou une valeur absolue de la deuxième valeur 132 d'amplitude suivant directement dans le temps de chaque paire de première et deuxième valeurs d'amplitude représente une valeur d'amplitude suffisamment grande pour un traitement ultérieur. Il peut être ainsi possible de procurer continuellement des valeurs d'amplitude échantillonnée ayant une qualité de signal suffisante. En outre, un sous-échantillonnage du signal RFIN modulé de la porteuse (échantillonnage à une fréquence constante d'échantillonnage plus basse que deux fois une fréquence fC de la porteuse du signal RFIN modulé de la porteuse) peut être possible sans perte d'information, parce que la différence Lt de temps peut être choisie de manière à ce que la pluralité des premières valeurs 120 d'amplitude ou la pluralité des deuxièmes valeurs 130 d'amplitude peut fournir une qualité suffisante du signal. En outre, un mélangeur analogique utilisé souvent dans des démodulateurs connus n'est pas nécessaire, puisque l'échantillonneur 110 est apte à échantillonner directement le signal RFIN modulé de la porteuse. C'est pourquoi, on peut réduire ce que l'on exige de l'échantillonneur 110, puisqu'il est possible d'échantillonner à une fréquence d'échantillonnage relativement basse par rapport aux démodulateurs connus.
On peut ainsi réduire les coûts du démodulateur. En outre, un démodulateur 100 suivant le concept décrit peut traiter des débits de bit très grands du signal modulé sur le signal de la porteuse. Il peut être possible que le démodulateur 100 traite des signaux ayant des débits de bit allant jusqu'à la fréquence fc constante d'échantillonnage. En dessous du signal RFIN schématique modulé de la porteuse, la Figure lb représente les instants 160 d'échantillonnage pour les premières valeurs 120 d'amplitude et des instants 170 d'échantillonnage pour les deuxièmes valeurs 130 d'amplitude indiquant la fréquence fc constante d'échantillonnage et la différence At de temps entre les instants 160 d'échantillonnage des premières valeurs 120 d'amplitude et les instants 170 d'échantillonnage des deuxièmes valeurs 130 d'amplitude. D'une manière correspondante, les premières et deuxièmes valeurs d'amplitude échantillonnées sont repérées sur le signal modulé de la porteuse par un point. Pour une paire d'une première valeur 122 d'amplitude et de la deuxième valeur 132 d'amplitude suivant directement dans le temps, la première valeur 124 d'amplitude suivant directement dans le temps et la première valeur 126 d'amplitude précédant directement dans le temps. ainsi que l'amplitude 180 maximum du signal RFIN modulé de la porteuse sont indiquées. A cet égard, un décalage DC possible (décalage en courant continu) du signal RFIN modulé de la porteuse est négligé. En outre, comme l'amplitude maximum du signal RFIN modulé de la porteuse peut varier en raison de la modulation, les valeurs absolues sont comparées et l'exigence de 50% s'adresse au maximal d'amplitude à proximité directe de la paire observée de valeurs d'amplitude.
L'échantillonneur 110 peut procurer la pluralité de premières valeurs 120 d'amplitude sous la forme d'un premier signal d'échantillonnage et la pluralité de deuxièmes valeurs 130 d'amplitude sous la forme d'un deuxième signal d'échantillonnage.
L'échantillonneur 110 peut être une unité indépendante de matériel ou une partie d'un ordinateur, un microcontrôleur ou un processeur numérique de signal ou un programme informatique ou un produit logiciel configuré pour passer sur un ordinateur, un processeur numérique de signal ou un microcontrôleur. Le signal RFIN modulé de la porteuse peut être modulé, par exemple par une modulation de charge, une modulation IQ (modulation en phase/en quadrature) ou une autre technique de modulation. C'est ainsi, par exemple, que pour une modulation de charge, le modulateur 100 distingue facilement entre deux (ou plusieurs) états de la modulation de charge. Pour des signaux à modulation IQ, le démodulateur 100 peut distinguer facilement pour des amplitudes différentes. C'est ainsi, par exemple, que, pour une constellation 16 QAM (modulation d'amplitude en quadrature) ayant une constellation de 8 bits disposée sur un cercle intérieur et une constellation de 8 bits sur un cercle extérieur, le démodulateur 100 peut distinguer facilement entre ces deux valeurs d'amplitude. Dans certains modes de réalisation, la fréquence constante d'échantillonnage peut être choisie de manière à ce que la différence de temps puisse être choisie suivant le concept décrit. Dans certains modes de réalisation de l'invention, la fréquence fc constante d'échantillonnage est égale à une fréquence de porteuse du signal RFIN modulé de la porteuse avec une tolérance de +/- 1% (ou +/- 10%, +/- 5%, +/- 0,1 %) de la fréquence de la porteuse. En d'autres termes, on peut construire le démodulateur de manière à ce que la fréquence constante d'échantillonnage soit adaptée à la fréquence de la porteuse du signal RFIN modulée de la porteuse. En variante, la fréquence constante d'échantillonnage peut être aussi la moitié ou deux fois ou un autre multiple entier de la fréquence de la porteuse du signal REIN modulé de la porteuse. Dans ce cas, la fréquence constante d'échantillonnage peut changer, si la fréquence de la porteuse du signal 5 REIN modulé de la porteuse change. En utilisant le concept décrit, un sous-échantillonnage du signal REIN modulé de la porteuse peut être suffisant pour démoduler le signal REIN modulé de la porteuse puisque la modulation du signal de la porteuse varie 10 moins (en ayant une fréquence inférieure à la moitié de la fréquence du signal de la porteuse) que le signal de la porteuse. Dans certains autres modes de réalisation de l'invention, la différence At de temps est égale à un quart de la 15 période d'oscillation du signal REIN modulé de la porteuse avec une tolérance de +/- 1% (ou +/- 10%, +/- 5%, +/- 0,1 %) de la période d'oscillation. En d'autres termes, les instants d'échantillonnage des deuxièmes valeurs 130 d'amplitude sont décalés de 90° 20 (+/- de la tolérance) par rapport aux instants d'échantillonnage des premières valeurs 120 d'amplitude. C'est pourquoi si la première valeur d'amplitude d'une paire de première et deuxième valeurs d'amplitude est nulle ou proche de zéro, la deuxième valeur d'amplitude 25 est échantillonnée à un maximum du signal de la porteuse et vice-versa. En variante, les instants d'échantillonnage des premières valeurs d'amplitude et des instants d'échantillonnage des deuxièmes valeurs d'amplitude peuvent être décalés de 70°, 80°, 85°, 95°, 30 90° ou 100° ou entre 50° et 150°. Certains modes de réalisation suivant l'invention se rapportent à un échantillonneur 110 comprenant un premier et un deuxième convertisseurs analogiques-numériques (ADC). Le premier ADC est déclenché par un signal d'échantillonnage ayant la fréquence f. constante d'échantillonnage et le deuxième ADC est déclenché par le signal d'échantillonnage retardé de la différence At de temps. Le premier ADC échantillonne et procure la pluralité de premières valeurs 120 d'amplitude et le deuxième ADC échantillonne et procure la pluralité de deuxièmes valeurs 130 d'amplitude. Le retard At du signal d'échantillonnage déclenchant le deuxième ADC peut être réalisé par un déphaseur ou par un autre élément à retard. Dans cet exemple, il suffit d'utiliser des ADCs n'étant pas plus rapides que la fréquence f, constante d'échantillonnage. C'est ainsi, par exemple, que, comme mentionné ci-dessus, la fréquence fC constante d'échantillonnage peut être égale à la fréquence de la porteuse du signal RFIN modulé de la fréquence. Dans ce cas, les exigences imposées aux ADCs pour ce qui concerne la fréquence d'échantillonnage sont très libérales compte tenu du sous-échantillonnage. En variante, suivant un autre mode de réalisation de l'invention, l'échantillonneur 110 comprend un ADC et un multiplexeur 1 à 4. Dans cet exemple, ADC est déclenché par un signal d'échantillonnage ayant une fréquence égale à quatre fois la fréquence fc constante d'échantillonnage pour obtenir et procurer une pluralité de valeurs d'amplitude du signal RFIN modulé de la porteuse au multiplexeur 1 à 4. Le multiplexeur 1 à 4 choisit une valeur d'amplitude sur quatre (4.) de la pluralité de valeurs d'amplitude fournies par l'ADC pour obtenir et procurer la pluralité des premières valeurs 120 d'amplitude et choisit une valeur d'amplitude sur quatre plus une (4. + 1) de la pluralité de valeurs d'amplitude fournies par l'ADC pour obtenir et procurer la pluralité de deuxièmes valeurs 130 d'amplitude. Le signal modulé de la porteuse est ainsi également échantillonné deux fois en utilisant la fréquence f, constante d'échantillonnage avec une différence ut de temps d'une perte de première et deuxième valeurs d'amplitude correspondant à un décalage de 90° par rapport à la fréquence fC constante d'échantillonnage. Supplémentairement, l'échantillonneur 110 peut comprendre un compteur à 2 bits déclenché par le signal d'échantillonnage. Ce compteur à 2 bits ou additionneur à 2 bits peut commander le multiplexeur 1 à 4 de manière à ce qu'une valeur d'amplitude sur quatre qui est sortie par l'ADC soit choisie par le multiplexeur pour la pluralité de premières valeurs 120 d'amplitude et qu'une valeur d'amplitude sur quatre plus une soit choisie pour la pluralité de deuxièmes valeurs 130 d'amplitude. Certains modes de réalisation suivant l'invention comprennent un échantillonneur de manière. abaissée. L'échantillonneur de manière abaissée peut obtenir et procurer un premier signal numérique échantillonné de manière abaissée avec un débit de bit défini à l'avance sur la base de la pluralité de premières valeurs 120 d'amplitude en choisissant des premières valeurs d'amplitude parmi la pluralité de premières valeurs 120 d'amplitude avec une fréquence d'échantillonnage abaissé suivant le débit de bit défini à l'avance. En outre, l'échantillonneur de manière abaissée peut obtenir et procurer un deuxième signal numérique échantillonné de manière abaissée avec le débit de bit défini à l'avance à partir de la pluralité de deuxièmes valeurs 130 d'amplitude en choisissant des deuxièmes valeurs d'amplitude de la pluralité des deuxièmes valeurs 130 d'amplitude ayant la même fréquence d'échantillonnage abaissé. En d'autres termes, l'échantillonneur de manière abaissée peut réduire la quantité de données procurées par l'échantillonneur 110 suivant un débit de bit défini à l'avance. Le débit de bit défini à l'avance peut se rapporter, par exemple, à un débit de bit du signal modulé sur le signal de la porteuse ou à un débit de bit maximum d'un signal modulé sur le signal de la porteuse. C'est ainsi, par exemple, que le signal modulé de la porteuse peut comprendre une fréquence de porteuse de 13,56 MHz utilisée souvent dans des applications RFID. La fréquence constante d'échantillonnage peut alors être aussi de 13,56 MHz, de sorte que l'échantillonneur sort des premières valeurs d'amplitude à une cadence de 13,56 MHz et des deuxièmes valeurs d'amplitude également à une cadence de 13,56 MHz. Mais la donnée modulée sur le signal de la porteuse peut comprendre seulement un petit débit de bit, par exemple de 848 kbit/sec. Il serait donc suffisant pour l'échantillonneur de manière abaissée de choisir des première et deuxième valeurs d'amplitude avec 848 kbit/sec. En variante, les valeurs d'amplitude peuvent être sélectionnées à deux fois le débit de bit ou à un débit de bit plus grand, par exemple pour réduire des erreurs. Néanmoins, la quantité de données d'échantillonnage peut être réduite par l'échantillonnage de manière abaissée. En d'autres termes, le débit de bit défini à l'avance peut être égal à un débit de bit d'une modulation du signal modulé de la porteuse ou à un multiple entier de la modulation du signal modulé de la porteuse.
En outre, le démodulateur peut comprendre un deuxième échantillonneur de manière abaissée, le deuxième échantillonneur de manière abaissée peut obtenir et fournir un troisième signal échantillonné de manière abaissée ayant le débit de bit défini à l'avance sur la base de la pluralité des premières valeurs 120 d'amplitude en choisissant des premières valeurs d'amplitude différentes des premières valeurs d'amplitude choisies par le premier échantillonneur de manière abaissée, ce qui peut se faire en ayant la même fréquence d'échantillonnage abaissé. De plus, le deuxième échantillonneur de manière abaissée peut obtenir et procurer un quatrième signal échantillonné de manière abaissée ayant le débit de bit défini à l'avance sur la base de la pluralité des deuxièmes valeurs 130 d'amplitude en choisissant des deuxièmes valeurs d'amplitude différentes des deuxièmes valeurs d'amplitude choisies par le premier échantillonneur de manière abaissée. Cela peut se faire aussi à la même fréquence d'échantillonnage abaissé. En d'autres termes, les premier et deuxième échantillonneurs de manière abaissée peuvent choisir des valeurs d'amplitude de sorte qu'un instant où une première valeur d'amplitude est choisie par le premier échantillonneur de manière abaissée et un instant où une première valeur d'amplitude est choisie par le deuxième échantillonneur de manière abaissée représentent une différence de temps d'échantillonnage abaissé. De la même façon, des premier et deuxième échantillonneurs de manière abaissée peuvent choisir des valeurs d'amplitude de sorte qu'un instant où une deuxième valeur d'amplitude est choisie par le premier échantillonneur de manière abaissée et un instant où une deuxième valeur d'amplitude est choisie par le deuxième échantillonneur de manière abaissée peuvent représenter la même différence de temps d'échantillonnage abaissé. Cette différence de temps d'échantillonnage abaissée des valeurs d'amplitude choisies par le premier échantillonneur de manière abaissée des valeurs d'amplitudes choisies par le deuxième échantillonneur de manière abaissée peut dépendre du débit de bit défini à l'avance. C'est ainsi, par exemple, que la différence de temps d'échantillonnage abaissé peut être égal à un quart de la période du signal modulé sur le signal modulé de la porteuse. En d'autres termes, les valeurs d'échantillonnage des deux échantillonneurs de manière abaissée peuvent comprendre un déphasage de 90° par rapport au signal modulé sur le signal de la porteuse. En variante,. on peut réaliser un déphasage de 70°, 80°, 100°, 110° ou entre 60° et 120°. De cette façon, on peut garantir que l'un des deux échantillonneurs de manière abaissée peut procurer un signal ayant une qualité suffisante du signal. Ainsi, le problème de qualité insuffisante du signal d'un échantillonneur de manière abaissée choisissant des valeurs d'amplitude à une transition du signal modulé sur le signal de la porteuse (par exemple, si le signal de la porteuse est modulé par une charge) de haut à bas ou de bas à haut (se traduisant par des valeurs intermédiaires) peut être évité. Un échantillonneur de manière abaissée peut être une unité indépendante de matériel ou une partie d'un ordinateur, d'un processeur de signal numérique ou d'un microcontrôleur ou un programme informatique ou un produit logiciel configuré pour passer sur un ordinateur, un processeur de signal numérique ou un microcontrôleur. Certains modes de réalisation suivant l'invention se rapportent à un démodulateur comprenant un processeur de signal numérique ou des moyens de traitement du signal.
Le processeur de signal numérique peut obtenir et procurer un train de bit numérique basé sur la pluralité de premières valeurs 120 d'amplitude et sur la pluralité de deuxièmes valeurs 130 d'amplitude procurées par un échantillonneur décrit ci-dessus. En variante, le processeur de signal numérique peut obtenir et procurer le train de bit numérique basé sur le premier signal numérique échantillonné de manière abaissée et le deuxième signal numérique échantillonné de manière abaissée d'un premier échantillonneur de manière abaissée ou basé sur le troisième signal numérique échantillonné de manière abaissée et le quatrième signal numérique échantillonné de manière abaissée d'un deuxième échantillonneur de manière abaissée si le démodulateur comprend un ou deux échantillonneurs de manière abaissée comme décrit ci-dessus. Le processeur de signal numérique peut effectuer un codage et/ou une correction d'erreur des données procurées par l'échantillonneur ou par les échantillonneurs de manière abaissée pour obtenir le train de bit numérique représentant l'information contenue par le signal modulé sur le signal de la porteuse.
Le processeur de signal numérique peut être une unité matérielle indépendante pour faire partie d'un ordinateur ou d'un microcontrôleur ou d'un produit de logiciel ou d'un programme informatique configuré pour passer sur un ordinateur ou sur un microcontrôleur.
La Figure 2 représente un schéma fonctionnel d'un démodulateur 200 suivant un mode de réalisation de l'invention. Le démodulateur 200 comprend un échantillonneur 110 et une unité 260 de post-traitement. L'échantillonneur 110 comprend un premier convertisseur 210 analogique à numérique (ADC), un deuxième ADC 220 et un déphaseur 222. Les deux ADCs comprennent une entrée pour le signal RFIN modulé de la porteuse (ou x(t)). En outre, un signal 202 d'échantillonnage ayant la fréquence f, d'échantillonnage constante est fourni à une deuxième entrée du premier ADC 210 et le premier ADC 210 comprend une sortie pour fournir la pluralité de premières valeurs 120 d'amplitude. Le deuxième ADC 220 comprend une deuxième entrée reliée au déphaseur 222 et une sortie pour réunir la pluralité de deuxièmes valeurs 130 d'amplitude. Le déphaseur 222 est relié au deuxième ADC 220 et comprend une entrée pour recevoir le signal 202 d'échantillonnage ayant la fréquence fc d'échantillonnage constante. Le déphaseur 222 peut déphaser le signal d'échantillonnage de 90°(tolérance +/-), de sorte que les premières valeurs d'amplitude et les deuxièmes valeurs d'amplitude sont échantillonnées avec une différence At de temps. On peut choisir la fréquence fC d'échantillonnage constante égale à une fréquence de la porteuse du signal RFIN modulé de la porteuse (tolérance +/-), de sorte que la différence At de temps soit égale à un quart (tolérance +/-) de la période d'oscillation du signal modulé de la porteuse comme décrit ci-dessus. A cet égard, l'échantillonneur 210 peut être appelé aussi démodulateur I/Q (démodulateur en phase-phase en quadrature), puisque les valeurs d'amplitude sont échantillonnées avec un déphasage de 90°. En outre, la pluralité des premières valeurs 120 d'amplitude peut être appelée aussi signal I en phase et la pluralité des deuxièmes valeurs 130 d'amplitude peut être appelée aussi signal Q en quadrature.
L'unité 260 de post-traitement comprend un premier échantillonneur 230 de manière abaissée, un deuxième échantillonneur 240 de manière abaissée et un processeur 250 de signal numérique (moyen de traitement du signal). Le premier échantillonneur 230 de manière abaissée et le deuxième échantillonneur 240 de manière abaissée sont reliés au processeur 250 de signal numérique. Le premier ADC 210 procure la pluralité de premières valeurs 120 d'amplitude aux deux échantillonneurs de manière abaissée et le deuxième ADC 220 procure la pluralité de deuxièmes valeurs 130 d'amplitude également aux deux échantillonneurs de manière abaissée. Le premier échantillonneur 230 de manière abaissée peut obtenir et fournir le premier signal I1 numérique échantillonné de manière abaissée et le deuxième signal Q1 numérique échantillonné de manière abaissée comme décrit ci-dessus. En outre, le deuxième échantillonneur 240 de manière abaissée peut obtenir et procurer le troisième signal 12 numérique de manière abaissée et le quatrième signal Q2 numérique de manière abaissée également comme décrit ci-dessus. Le processeur 250 de signal numérique peut obtenir et procurer un train de bit numérique sur la base du premier signal numérique échantillonné d'une manière abaissée du deuxième signal numérique échantillonné de manière abaissée fourni par le premier échantillonneur 230 de manière abaissée sur la base du troisième signal I2 numérique échantillonné d'une manière abaissée et du quatrième signal Q2 numérique échantillonné d'une manière abaissée procuré par le deuxième échantillonneur 240 de manière abaissée. La Figure 2 représente une solution d'échantillonnage ayant deux ADCs et un échantillonneur de manière abaissée. La fréquence fc constante d'échantillonnage de l'un des ADCs peut, par exemple, être de 13,56 MHz comme on utilise, par exemple, pour des applications RFID. En variante, la fréquence fc constante d'échantillonnage peut être égale à d'autres fréquences de porteuse utilisées pour des applications RFID, des applications de communication mobile ou en général aux applications de communication sans fil (par exemple, 900 MHz ou 1 800 MHz pour la communication mobile). En outre, le facteur M d'échantillonnage de manière abaissée (fréquence d'échantillonnage de manière abaissée suivant le débit de bit défini à l'avance) peut être adapté au débit de bit utilisé réellement (débit de bit défini à l'avance). La Figure 3 est un schéma fonctionnel d'un démodulateur 300 suivant un mode de réalisation de l'invention. Le démodulateur 300 est semblable au démodulateur représenté à la Figure 2 mais comprend une variante de l'échantillonneur 110. L'échantillonneur 110 comprend un ADC 210, un multiplexeur 310 de 1 à 4 et un compteur 320 à 2 bits. L'ADC 210 reçoit en tant que première entrée le signal RFIN modulé de la porteuse (ou x(t)) et à une deuxième entrée un signal 302 d'échantillonnage comprenant une fréquence égale à quatre fois la fréquence fc constante d'échantillonnage. En outre, l'ADC 210 fournit une pluralité de valeurs 304 d'amplitude au multiplexeur 210 de 1 à 4. Le compteur 320 à 2 bits reçoit aussi le signal 302 d'échantillonnage à une entrée et commande le multiplexeur 310 de 1 à 4 sur la base du signal 302 d'échantillonnage. Le multiplexeur 310 de 1 à 4 fournit à une première entrée la pluralité de premières valeurs 120 d'amplitude, qui comprend une valeur d'amplitude sur quatre de la pluralité des valeurs 304 d'amplitude fournies par l'ADC 210. En outre, le multiplexeur 310 de 1 à 4 fournit à une seconde entrée la pluralité de deuxièmes valeurs 330 d'amplitude et comprend une valeur d'amplitude sur quatre plus une de la pluralité des valeurs 304 d'amplitude fournies par l'ADC 210. On peut ainsi réaliser un déphasage de 90) (tolérance +/-) des premières valeurs d'amplitude et des deuxièmes valeurs d'amplitude de manière à réaliser la même fonctionnalité comme obtenu par l'échantillonneur représenté à la Figure 2.
Le multiplexeur 310 de 1 à 4 est relié aux deux échantillonneurs de manière abaissée de l'unité 260 de post-traitement et fournit la pluralité des premières valeurs 120 d'amplitude et la pluralité des deuxièmes valeurs 130 d'amplitude aux deux échantillonneurs de manière abaissée. L'unité 260 de post-traitement est la même que celle du démodulateur représenté à la Figure 2 et c'est pourquoi elle n'est pas décrite ci-dessus. Un multiplexeur de 1 à 4 est configuré pour commuter une entrée à l'une à quatre des sorties. Dans l'exemple représenté à la Figure 3, le multiplexeur de 1 à 4 commute l'entrée de la première sortie pour une valeur d'amplitude sur quatre fournie par l'ADC et commute l'entrée à la deuxième sortie pour une valeur d'amplitude sur quatre plus une fournie par l'ADC. En outre, une valeur d'amplitude sur quatre plus deux peut être commutée vers une troisième sortie et une valeur d'amplitude sur quatre plus trois peut être commutée à une quatrième sortie, mais on peut ne pas utiliser les troisième et quatrième sorties. Le démodulateur 300 est une solution d'échantillonnage ayant un ADC et un échantillonneur de manière abaissée. La fréquence fC d'échantillonnage (fréquence d'échantillonnage constante) du un ADC peut être égale à quatre fois 13,56 = 54,24 MHz ou à quatre fois une autre fréquence mentionnée ci-dessus. Ce peut être la fréquence d'échantillonnage minimum pour obtenir les I échantillons (la pluralité de premières valeurs d'amplitude) et les Q échantillons (la pluralité de deuxièmes valeurs d'amplitude) (décalage d'échantillonnage de 90° sur la porteuse). En variante, on peut utiliser une fréquence plus haute. En outre, comme mentionné ci-dessus le facteur M d'échantillonnage de manière abaissée (la fréquence d'échantillonnage de manière abaissée) peut être adapté au débit de bit utilisé réellement (débit de bit défini à l'avance).
Un démodulateur suivant l'invention peut, par exemple, être réalisé sous la forme d'une solution intégrée (puce unique) ou sous la forme de plusieurs puces (l'ADC et les CI du post-traitement sont séparés). Certains modes de réalisation se rapportent à un procédé 15 de démodulation numérique pour un démodulateur pour un récepteur sans contact. La mention vise une nouvelle démodulation, par exemple pour un lecteur de proximité sans contact (PCD). La transmission de données de la carte à circuit intégré de 20 proximité (PICC) au PCD est appelée montante et le terme descendant dénote le sens de communication contraire. Les lecteurs existants peuvent prêter des débits de données allant jusqu'à 848 kbit/sec dans les deux sens de communication qui sont définis dans la norme 14443 type 25 A/B. Des débits de données au-dessus de 848 kbit/sec sont appelés "débits de données très grands" (VHDR) et sont proposés dans divers groupes de travail ISO. C'est pourquoi de nouveaux procédés de modulation et de nouveaux schémas de codage sont également conçus. 30 L'invention introduit un nouveau schéma de démodulation, qui peut traiter les procédés de modulation et les schémas de codage, qui sont destinés à des débits de données très grands. L'architecture de récepteur qui est proposée, par exemple d'un PCD, est également très adaptable à des normes de communication différentes (par exemple, ISO 15693, ISO 14443, ISO 18000-3 mode 1 et mode 2). Des débits de données supérieurs à 848 kbit/sec pour des applications sans contact ne sont pas normalisés. D'une manière courante, les débits de données maximum sont limités à 848 kbit/sec dans les deux sens de communication. La transmission de données de PICC à PCD est basée sur une modulation de charge du signal de la porteuse. Cette technique provoque essentiellement une modulation d'amplitude et, en outre, une modulation de phase du signal de la porteuse qui est reçue. Pour la démodulation d'un signal modulé de ce genre, on utilise habituellement un démodulateur I/Q qui peut détecter la formation d'amplitude et de phase. Les récepteurs sans contact qui existent ont presque tous une extrémité avant analogique ayant des circuits de filtre fixe ajustés. C'est pourquoi le récepteur n'a pas la possibilité de traiter de grands débits de données ou/et des procédés de modulation différents. Comme on utilise un démodulateur I/Q analogique, le signal du récepteur est mélangé au signal de la porteuse.
L'invention établit un nouveau démodulateur d'un récepteur sans contact, qui peut traiter des procédés différents de modulation-codage pour des débits de données très grands. Des procédés de modulation et de codage déjà normalisés peuvent être traités par le démodulateur proposé. Actuellement, des convertisseurs analogiques à numériques peuvent fonctionner à de grands débits d'échantillonnage. Le signal de la porteuse modulé par une charge peut être ainsi transformé directement par un ADC sans aucune sous-conversion analogique. L'invention offre plusieurs avantages. C'est ainsi, par exemple, que le matériel du démodulateur proposé (en particulier, l'extrémité avant analogique) peut être indépendant de la fréquence de la sous-porteuse et du schéma de modulation, ce qui offre un grand avantage par rapport à d'autres types de démodulateur. En outre, la solution proposée n'exige pas de filtre analogique. Dans un concept de démodulateur analogique (connu), le filtre doit être adapté à la fréquence utilisée de la sous-porteuse. De même, des filtres numériques ne sont pas nécessaires. Un filtre numérique exige un débit assez grand d'échantillonnage, c'est-à-dire a besoin d'un débit d'échantillonnage assez grand du convertisseur analogique à numérique. En outre, on n'a pas besoin d'un mélangeur analogique. Cette tâche peut s'effectuer par échantillonnage d'ADC. De plus, par le schéma d'échantillonnage adaptatif, le démodulateur sort déjà la sous-porteuse en bande de base. La fréquence d'échantillonnage (constante) peut être dérivée de l'horloge de la porteuse (champ), qui est utilisée pour le modulateur du PCD. L'horloge d'échantillonnage est ainsi synchrone à l'horloge de la porteuse. Le procédé de démodulation proposé sur une démodulation non cohérente, c'est-à-dire que le début de la porteuse peut varier et, en conséquence, les points d'échantillonnage ne sont pas en phase avec la fréquence de la porteuse. Il existe plusieurs schémas de démodulation (connus) qui exigent une synchronisation de la fréquence et de la phase (démodulation cohérente) entre le signal d'échantillonnage et le signal de la porteuse/sous-porteuse. Mais la solution proposée suivant l'invention ne nécessite pas d'ajustement de point de réglage par rapport à la porteuse. La Figure 4 représente un exemple du signal RFIN analogique d'entrée du récepteur de PCD et, en plus, la séquence d'échantillonnage chronologique pour commander l'ADC. La séquence d'échantillonnage (I_clk et Q_cik) se traduit par deux canaux, qui ont une qualité de signal différente respectivement. En raison du décalage d'échantillonnage à 90° sur le signal de la porteuse (13,56 MHz), le procédé peut garantir qu'au moins l'un des deux canaux a toujours une qualité adéquate du signal. L'intensité du signal de chaque canal dépend du déphasage des points d'échantillonnage (I_clk et Q_clk) et du signal RFIN d'entrée. Ce décalage entre les points d'échantillonnage et le signal de la porteuse est inconnu dans cet exemple. En conséquence, ce fait doit être considéré par l'unité de post-traitement qui vient ensuite. Il existe plusieurs procédés pour choisir le bon canal en vue de traiter davantage des données. La Figure 5 représente deux séquences numérisées de sous-porteuse après un post-traitement (d'estimation, etc.). Comme mentionné ci-dessus en raison de l'ajustement adaptatif de la fréquence d'échantillonnage, on n'a plus besoin de filtre analogique et numérique. L'un des aspects de l'invention est, par exemple, le procédé spécial d'échantillonnage ADC I/Q sur le signal de la porteuse. Les démodulateurs I/Q classiques (analogique ou numérique) produisent un signal de sortie ayant une fréquence double de la porteuse (par exemple, 27,12 MHz pour fC = 13,56 MHz). Cela se traduit par l'opération de mélangeage du signal de la porteuse avec le signal sinusoïdal/cosinusoïdal. Cette partie de fréquence doit être éliminée par un filtre passe-bas analogique ou numérique. Dans cette invention, on n'utilise pas de mélangeur analogique. Au lieu de cela, cette opération de mélangeage est faite par échantillonnage par ADC, qui repose sur le décalage d'échantillonnage à 90° rapporté au signal de la porteuse. La fréquence maximum du signal de sortie de l'ADC est égale à la demi fréquence du signal d'échantillonnage, c'est-à-dire que l'opération d'échantillonnage par ADC limite la fréquence du signal de sortie comme un filtre passe-bas. En conséquence, il n'apparaît pas de partie à fréquence doublée et ainsi un filtre passe-bas analogique ou numérique n'est pas nécessaire. L'échantillonnage des points I/Q s'effectue par l'ADC, c'est-à-dire que l'opération de démodulation I/Q est effectuée par l'ADC. Le procédé d'échantillonnage I/Q assure qu'au moins l'un des deux canaux a une qualité adéquate du signal pour le post-traitement.
D'une manière plus détaillée, la Figure 4 représente un exemple 400 d'un signal RFIN analogique de porteuse avec une séquence/points d'échantillonnage I/Q sur la porteuse et la Figure 5 représente un exemple 500 d'un signal RFIN analogique de porteuse ayant deux canaux de sous- porteuse. La Figure 4 indique les instants 160 d'échantillonnage de la pluralité de premières valeurs 120 d'amplitude, qui peuvent être appelées aussi horloge I_clk en phase, et les instants 170 d'échantillonnage la pluralité de deuxièmes valeurs 130 d'amplitude, qui peuvent être appelées aussi horloge Q clk en quadrature. En outre, une illustration schématique d'un signal modulé de porteuse ayant des points d'échantillonnage est illustrée.
La Figure 5 représente un exemple 500 d'une paire de signaux numériques échantillonnés de manière abaissée, par exemple en tant qu'un premier signal Il numérique échantillonné de manière abaissée et d'un deuxième signal Q1 numérique échantillonné de manière abaissée, fournis par le premier échantillonneur 230 de manière abaissée de la Figure 2 ou de la Figure 3. La ligne supérieure en noir peut indiquer un premier signal Il numérique échantillonné de manière abaissée et la ligne inférieure en noir peut indiquer un deuxième signal Q1 numérique échantillonné de manière abaissée. En outre, l'arrière-plan en gris indique le signal RFIN modulé de la porteuse, à partir duquel les signaux échantillonnés de manière abaissée sont obtenus.
Certains modes de réalisation suivant l'invention se rapportent à un émetteur-récepteur comprenant un démodulateur suivant l'invention et une unité d'oscillateur. L'unité d'oscillateur ou horloge de porteuse peut fournir un signal d'oscillateur comprenant une fréquence de porteuse. L'émetteur-récepteur peut transmettre un signal ayant la fréquence de la porteuse et recevoir le signal modulé de la porteuse. La fréquence d'échantillonnage constante peut être égale à la fréquence de la porteuse du signal de l'oscillateur avec une tolérance de +/- 1% de la fréquence de la porteuse. L'émetteur-récepteur peut, par exemple, être un émetteur-récepteur d'un téléphone mobile, d'un lecteur de proximité sans cordon ou d'un autre dispositif pour des applications de communication sans fil.
Certains modes de réalisation suivant l'invention se rapportent à un démodulateur comprenant un échantillonneur configuré pour échantillonner une pluralité de premières valeurs d'amplitude d'un signal modulé de porteuse en utilisant une fréquence d'échantillonnage constante et une pluralité de deuxièmes valeurs d'amplitude du signal modulé de la porteuse à des instants différents en utilisant la même fréquence constante d'échantillonnage. La fréquence d'échantillonnage constante est égale à une fréquence de la porteuse du signal modulé de porteuse avec une tolérance de +/- 1% de la fréquence de la porteuse.
En outre, un instant où une première valeur d'amplitude d'une pluralité de premières valeurs d'amplitude est déterminée et un instant où une deuxième valeur d'amplitude suivant directement dans le temps de la pluralité des deuxièmes valeurs d'amplitude peut être déterminée représentent une différence de temps. La différence de temps peut être égale à un quart de la période d'oscillation du signal modulé de la porteuse avec une tolérance de +/- 1% de la période d'oscillation. En outre, d'autres aspects (par exemple, des mises en oeuvre d'échantillonneur, un échantillonneur de manière abaissée ou un processeur numérique de signal) de l'invention peuvent être mis en oeuvre. Eventuellement, à un instant où une première valeur d'amplitude de la pluralité des premières valeurs d'amplitude est déterminée et un instant de deuxième valeur d'amplitude suivant directement dans le temps de la pluralité des deuxièmes valeurs d'amplitude est déterminée peuvent représenter une différence de temps, de sorte que, pour chaque paire de premières et deuxièmes valeurs d'amplitude, au moins une valeur absolue de la première valeur d'amplitude ou une valeur absolue de la deuxième valeur d'amplitude suivant directement dans le temps est supérieure ou égale à 50% d'une valeur absolue maximum de l'amplitude du signal modulé de la porteuse entre la première valeur d'amplitude et une première valeur d'amplitude suivant directement dans le temps ou entre la première valeur d'amplitude et une première valeur d'amplitude précédant directement dans le temps. Le signal modulé de la porteuse est ainsi sous-échantillonné, mais le signal modulé sur le signal de la porteuse peut avoir une fréquence plus basse que le signal soi-même de la porteuse et peut donc être résolu par le sous-échantillonnage. Des mélangeurs analogiques et des filtres analogiques et/ou numériques supplémentaires, tels qu'utilisés par des démodulateurs connus, peuvent ainsi ne pas être nécessaires.
Dans certains modes de réalisation suivant l'invention, un démodulateur comprend un moyen d'échantillonnage et une pluralité de premières valeurs d'amplitude d'un signal modulé de porteuse en utilisant une fréquence d'échantillonnage constante et une pluralité de deuxièmes valeurs d'amplitude du signal modulé de la porteuse à des instants différents en utilisant la même fréquence d'échantillonnage constante. Un instant où une première valeur d'amplitude de la pluralité des premières valeurs d'amplitude est déterminée et un instant où une deuxième valeur d'amplitude suivant directement dans le temps de la pluralité des deuxièmes valeurs d'amplitude est déterminée représentent la différence de temps, de sorte que, pour chaque paire de premières et deuxièmes valeurs d'amplitude, au moins une valeur absolue de la première valeur d'amplitude ou une valeur absolue de la deuxième valeur d'amplitude suivant directement dans le temps est supérieure ou égale à 50% d'une valeur absolue maximum d'une amplitude du signal modulé de la porteuse entre la première valeur d'amplitude et une première valeur d'amplitude suivant directement dans le temps ou entre la première valeur d'amplitude et une première valeur d'amplitude précédant directement dans le temps.
La Figure 6 est un synoptique illustrant un procédé 600 de démodulation d'un signal modulé de porteuse suivant un mode de réalisation de l'invention. Le procédé 600 comprend un échantillonnage 610 d'une pluralité de premières valeurs d'amplitude du signal modulé de la porteuse en utilisant une fréquence d'échantillonnage. Le procédé 600 comprend, en outre, un échantillonnage 620 d'une pluralité de deuxièmes valeurs d'amplitude du signal modulé de la porteuse à des instants différents en utilisant la même fréquence d'échantillonnage constante.
Les valeurs d'amplitude sont échantillonnées de manière à ce qu'un instant où une première valeur d'amplitude de la pluralité des premières valeurs d'amplitude est déterminée et un instant où une deuxième valeur d'amplitude suivant directement dans le temps de la pluralité des deuxièmes valeurs d'amplitude est déterminée représentent une différence de temps, de sorte que, pour chaque paire de premières et deuxièmes valeurs d'amplitude, au moins une valeur absolue de la première valeur d'amplitude ou une valeur absolue de la deuxième valeur d'amplitude suivant directement dans le temps soit supérieure ou égale à 50% d'une valeur absolue maximum d'une amplitude du signal modulé de la porteuse entre la première valeur d'amplitude et une première valeur d'amplitude suivant directement dans le temps ou entre une première valeur d'amplitude et une première valeur d'amplitude précédant directement dans le temps. En outre, le procédé peut comprendre un échantillonnage abaissé pour obtenir et procurer un premier signal numérique échantillonné de manière abaissée avec un débit de bit défini à l'avance basé sur la pluralité de premières valeurs d'amplitude en choisissant des premières valeurs d'amplitude parmi la pluralité des premières valeurs d'amplitude avec une fréquence d'échantillonnage abaissé suivant le débit de bit défini à l'avance. En outre, le procédé peut comprendre un échantillonnage abaissé pour obtenir et procurer un deuxième signal numérique échantillonné de manière abaissée avec le débit de bit défini à l'avance à partir de la pluralité de deuxièmes valeurs d'amplitude en choisissant des deuxièmes valeurs d'amplitude de la pluralité de deuxièmes valeurs d'amplitude ayant la même fréquence d'échantillonnage abaissé. De plus, le procédé peut comprendre un échantillonnage de manière abaissée pour obtenir et procurer un troisième signal échantillonné de manière abaissée avec le débit de bit défini à l'avance basé sur la pluralité de premières valeurs d'amplitude en choisissant des premières valeurs d'amplitude différentes des premières valeurs d'amplitude choisies par le premier échantillonnage de manière abaissée avec la même fréquence d'échantillonnage abaissé et un échantillonnage de manière abaissée pour obtenir et procurer un quatrième signal échantillonné de manière abaissé avec le débit de bit défini à l'avance basé sur la pluralité de deuxièmes valeurs d'amplitude en choisissant des deuxièmes valeurs d'amplitude différentes de la deuxième valeur d'amplitude choisie par le premier échantillonnage de manière abaissée des deuxièmes valeurs d'amplitude avec la même fréquence d'échantillonnage de manière abaissée. La Figure 7 représente un diagramme synoptique d'un procédé 700 de démodulation d'un signal modulé de porteuse suivant le mode de réalisation de l'invention.
Le procédé 700 comprend l'échantillonnage 710 d'une pluralité de premières valeurs d'amplitude d'un signal modulé de porteuse en utilisant une fréquence d'échantillonnage constante et l'échantillonnage 720 d'une pluralité de deuxièmes valeurs d'amplitude du signal modulé de la porteuse à des instants différents en utilisant la même fréquence qu'un échantillonnage constant. La fréquence d'échantillonnage constant est égale à une fréquence de porteuse du signal modulé de porteuse avec une tolérance de +/- 1% de la fréquence de la porteuse. Bien que l'on ai décrit l'invention dans le contexte d'un dispositif, il est clair que l'invention vise aussi un procédé correspondant, dans lequel un bloc ou un dispositif correspond à un stade de procédé ou à une caractéristique du stade de procédé. D'une manière analogue, des aspects décrits dans le contexte d'un stade de procédé représentent aussi une description d'un bloc ou d'un article correspondant ou d'une caractéristique ou d'un dispositif correspondant. Suivant certaines exigences de mise en œuvre, des modes de réalisation de l'invention peuvent être mise en œuvre en matériel ou en logiciel. La mise en œuvre peut être effectuée en utilisant un support numérique de mémorisation, par exemple un disque souple, un DVD, un blue-ray, un CD, une ROM, une PROM, une EPROM, une EEPROM ou une mémoire flash, ayant des signaux de commande pouvant être lus électroniquement, qui sont mémorisés, qui coopèrent (ou qui sont capables de coopérer) avec un système informatique programmable, de manière à ce que le procédé respectif soit effectué. Le support numérique de stockage peut être lu par un ordinateur.
Certains modes de réalisation suivant l'invention comprennent un support de données ayant des signaux de commande pouvant être lus électroniquement, qui sont capables de coopérer avec un système informatique programmable, de manière à ce que l'un des procédés décrits dans le présent mémoire. D'une manière générale, on peut mettre en œuvre des modes de réalisation de la présente invention sous la forme d'un produit de programme informatique ayant un code de programme, le code de programme étant apte à fonctionner pour effectuer l'un des procédés, lorsque le produit de programme informatique passe sur un ordinateur. Le code de programme peut être, par exemple, mémorisé sur un support pouvant être lu par machine.
D'autres modes de réalisation comprennent le programme informatique pour effectuer l'un des procédés décrits dans le présent mémoire mémorisé sur un support pouvant être lu par machine. En d'autres termes, un mode de réalisation du procédé suivant l'invention est donc un programme informatique ayant un code de programme pour effectuer l'un des procédés décrits dans le présent mémoire lorsque le programme informatique passe sur un ordinateur. Un autre mode de réalisation des procédés suivant l'invention est donc un support de données (ou un support numérique de mémorisation ou un support pouvant être lu par un ordinateur) comprenant, enregistré sur celui-ci, le programme informatique pour effectuer l'un des procédés décrits dans le présent mémoire.
Un autre mode de réalisation du procédé suivant l'invention est donc un train de données ou une séquence de signaux représentant le programme informatique pour effectuer l'un des procédés décrits dans le présent mémoire. Le train de données ou la séquence de signaux peut être, par exemple, configuré pour être transféré par une connexion de communication de données, par exemple par l'internet. Un autre mode de réalisation comprend les moyens de traitement, par exemple, un ordinateur, ou un dispositif logique programmable, configuré ou adapté pour effectuer l'un des procédés décrits dans le présent mémoire. Un autre mode de réalisation comprend un ordinateur, sur lequel est installé le programme informatique pour effectuer l'un des procédés décrits dans le présent mémoire.
Dans certains modes de réalisation, un dispositif logique programmable (par exemple, un des circuits prédiffusés programmables par l'ordinateur) peut être utilisé pour effectuer certaines des fonctionnalités ou toutes les fonctionnalités du procédé décrit dans le présent mémoire. Dans certains modes de réalisation, des circuits prédiffusés programmables par l'utilisateur peuvent coopérer avec un microprocesseur afin d'effectuer l'un des procédés décrits dans le présent mémoire. D'une manière générale, on effectue de préférence les procédés par un dispositif matériel. Les modes de réalisation décrits ci-dessus sont simplement illustratifs des principes de la présente invention. Il va de soi que des modifications et des changements des agencements et des détails décrits dans le présent mémoire apparaîtront à l'homme du métier.

Claims (23)

  1. REVENDICATIONS1. Démodulateur, caractérisé en ce qu'il comprend : un échantillonneur (110) configuré pour échantillonner une pluralité de premières valeurs (120) d'amplitude d'un signal (REIN) modulé de porteuse en utilisant une fréquence (f0) constante d'échantillonnage et une pluralité de deuxièmes valeurs (130) d'amplitude du signal (REIN) modulé de porteuse à des instants différents en utilisant la même fréquence (f0) constante d'échantillonnage, dans lequel un instant où une première valeur (122) de premières valeurs (120) d'amplitude est déterminée et un instant où une deuxième valeur (132) d'amplitude suivant directement dans le temps de la pluralité de deuxièmes valeurs (130) présentent une différence dans le temps, de sorte que, pour chaque paire de premières et deuxièmes valeurs (122, 132) d'amplitude, au moins une valeur absolue de la première valeur (122) d'amplitude ou une valeur absolue de la deuxième valeur (132) d'amplitude suivant directement dans le temps est supérieure ou égale à 50% d'une valeur absolue maximum d'une amplitude du signal (REIN) modulé de la porteuse entre la première valeur (122) d'amplitude et une première valeur (124) d'amplitude suivant directement dans le temps ou entre la première valeur (122) d'amplitude et une première valeur (126) d'amplitude précédant directement dans le temps.
  2. 2. Démodulateur suivant la revendication 1, caractérisé en ce que la fréquence (fa) constante d'échantillonnage est égale à une fréquence (fa) de la porteuse du signal (RFIN) modulé de la porteuse avec une tolérance de +/- 1% de la fréquence de la porteuse.
  3. 3. Démodulateur suivant la revendication 1 ou 2, caractérisé en ce que la différence de temps est égale à un quart de la période d'oscillation du signal modulé de la porteuse avec une tolérance de +/- 1% de la période 10 d'oscillation.
  4. 4. Démodulateur suivant l'une des revendications précédentes, caractérisé en ce que l'échantillonneur (110) comprend un premier et un deuxième convertisseurs (210, 220) analogiques-numériques, le premier 15 convertisseur (210) analogique-numérique étant déclenché par un signal d'échantillonnage comprenant la fréquence constante d'échantillonnage et le deuxième convertisseur (220) analogique-numérique étant déclenché par le signal d'échantillonnage retardé de la différence de temps, dans 20 lequel le premier convertisseur (210) analogique- numérique échantillonne et procure la pluralité de premières valeurs d'amplitude et le deuxième convertisseur (220) analogique-numérique échantillonne et procure la pluralité de deuxièmes valeurs d'amplitude. 25
  5. 5. Démodulateur suivant l'une des revendications 1 à 3, caractérisé en ce que l'échantillonneur comprend un convertisseur analogique-numérique et un multiplexeur 1 à 4, dans lequel le convertisseur analogique-numérique est déclenché par un signal d'échantillonnage comprenant une 30 fréquence égale à quatre fois la fréquence constante d'échantillonnage, pour obtenir et procurer une pluralité de valeurs d'amplitude du signal modulé de la porteuse aumultiplexeur 1 à 4, dans lequel le multiplexeur 1 à 4 est configuré pour sélectionner une valeur d'amplitude sur quatre de la pluralité de valeurs d'amplitude, pour obtenir et procurer la pluralité de premières valeurs d'amplitude et pour sélectionner une valeur d'amplitude sur quatre plus une de la pluralité de valeurs d'amplitude, pour obtenir et procurer la pluralité de deuxièmes valeurs d'amplitude.
  6. 6. Démodulateur suivant la revendication 5, caractérisé en ce que l'échantillonneur comprend un compteur à 2 bits déclenché par le signal d'échantillonnage et configuré pour commander le multiplexeur 1 à 4.
  7. 7. Démodulateur suivant l'une des revendications précédentes, caractérisé en ce qu'il comprend un échantillonneur (230) de manière abaissée configuré pour obtenir et procurer un premier signal numérique échantillonné respectivement ayant un débit de bit défini à l'avance en sélectionnant des premières valeurs d'amplitude parmi la pluralité de premières valeurs d'amplitude à une fréquence d'échantillonnage de manière abaissée suivant le débit de bit défini à l'avance et configuré pour obtenir et procurer un deuxième signal numérique échantillonné de manière abaissée ayant le débit de bit défini à l'avance en sélectionnant des deuxièmes valeurs d'amplitude de la pluralité de deuxièmes valeurs d'amplitude ayant la même fréquence d'échantillonnage de manière abaissée.
  8. 8. Démodulateur suivant la revendication 7, caractérisé en ce que le débit de bit défini à l'avance est égal à un débit de bit d'une modulation du signal modulé de la porteuse ou à un multiple entier de la modulation du signal modulé de la porteuse.
  9. 9. Démodulateur suivant la revendication 7 ou 8, caractérisé en ce qu'il comprend un deuxième échantillonneur (240) de manière abaissée configuré pour obtenir et procurer un troisième signal numérique échantillonné de manière abaissée ayant le débit de bit défini à l'avance en sélectionnant des premières valeurs d'amplitude différentes de la première valeur d'amplitude sélectionnée par le premier échantillonneur (230) de manière abaissée à la même fréquence d'échantillonnage abaissé et configuré pour obtenir et procurer un quatrième signal numérique échantillonné de manière abaissée ayant le débit de bit défini à l'avance en sélectionnant des deuxièmes valeurs d'amplitude différentes de la deuxième valeur d'amplitude sélectionnée par. le premier échantillonneur (230) de manière abaissée ayant la même fréquence d'échantillonnage abaissé.
  10. 10. Démodulateur suivant la revendication 9, caractérisé en ce que le premier et le deuxième échantillonneurs (230, 240) de manière abaissée sont configurés pour sélectionner des valeurs d'amplitude de sorte qu'un instant où une première valeur d'amplitude est sélectionnée par le premier échantillonneur (230) de manière abaissée et un instant où une première valeur d'amplitude est sélectionnée par le deuxième échantillonneur (240) de manière abaissée représentent une différence de temps d'échantillonnage abaissé et de manière à ce qu'un instant où une deuxième valeur d'amplitude est sélectionnée par le premier échantillonneur (230) de manière abaissée et un instant où une deuxième valeur d'amplitude est sélectionnée par le deuxième échantillonneur (240) de manière abaissée représentent la même différence de tempsd'échantillonnage abaissé, la différence de temps d'échantillonnage abaissé dépendant du débit de bit défini à l'avance.
  11. 11. Démodulateur suivant l'une des revendications précédentes, caractérisé en ce qu'il comprend un processeur de signal numérique configuré pour obtenir et procurer un train de bit numérique sur la base de la pluralité des premières valeurs d'amplitude et de la pluralité des deuxièmes valeurs d'amplitude sur la base du premier signal numérique échantillonné de manière abaissée et du deuxième signal numérique échantillonné de manière abaissée du premier échantillonneur de manière abaissée ou sur la base du troisième signal numérique échantillonné de manière abaissée et du quatrième signal numérique échantillonné de manière abaissée du deuxième échantillonneur de manière abaissée.
  12. 12. Emetteur-récepteur, caractérisé en ce qu'il comprend : un démodulateur suivant l'une des revendications 20 précédentes ; et une unité d'oscillateur configuré pour procurer un signal d'oscillateur comprenant une fréquence de porteuse, l'émetteur-récepteur étant configuré pour émettre un signal ayant la fréquence de la porteuse et pour recevoir 25 le signal modulé de la porteuse, dans lequel la fréquence constante d'échantillonnage est égale à la fréquence de la porteuse du signal oscillateur avec une tolérance de +/- 1% de la fréquence de la porteuse.
  13. 13. Emetteur-récepteur suivant la revendication 12, 30 caractérisé en ce que l'émetteur-récepteur fait partie d'un dispositif de couplage de proximité ou d'un lecteur de proximité sans contact.
  14. 14. Démodulateur suivant l'une des revendications 1 à 11, caractérisé en ce qu'il comprend un premier et un deuxième convertisseurs (210, 220) analogiques-numériques, un déphaseur, un premier et un deuxième échantillonneurs {230, 240) de manière abaissée et un processeur (250) de signal numérique, dans lequel le premier convertisseur (210) analogique-numérique est relié au premier échantillonneur (230) de manière abaissée et au deuxième échantillonneur (240) de manière abaissée, dans lequel le deuxième convertisseur (220) analogique-numérique est relié aussi au premier échantillonneur (230) de manière abaissée au deuxième échantillonneur (240) de manière abaissée, dans lequel le premier échantillonneur (230) de manière abaissée et le deuxième échantillonneur (240) de manière abaissée sont reliés au processeur (250) de signal numérique, dans lequel le déphaseur est relié au deuxième convertisseur (220) analogique-numérique, dans lequel le signal modulé de la porteuse est fourni au premier et au deuxième convertisseurs (210, 220) analogiques-numériques, dans lequel un signal d'échantillonnage comprenant la fréquence constante d'échantillonnage est fourni au premier convertisseur analogique-numérique et au déphaseur, dans lequel le premier convertisseur (210) analogique-numérique procure la pluralité de premières valeurs d'amplitude au premier et au deuxième échantillonneurs (230, 240) de manière abaissée, dans lequel le deuxième convertisseur (210, 220) analogique-numérique procure la pluralité de deuxièmes valeurs d'amplitude au premier et au deuxième échantillonneurs (240) de manière abaissée, dans lequel le premier échantillonneur (230) de manière abaissée procure un premier signal numérique échantillonné de manière abaissée et un deuxième signal numérique échantillonné demanière abaissée au processeur (250) de signal numérique et dans lequel le deuxième échantillonneur de manière abaissée procure un troisième signal numérique échantillonné de manière abaissée à un quatrième signal numérique échantillonné de manière abaissée au processeur (250) de signal numérique.
  15. 15. Démodulateur suivant l'une des revendications 1 à 11, caractérisé en ce qu'il comprend un convertisseur analogique-numérique, un multiplexeur 1 à 4, un compteur à 2 bits, un premier convertisseur (230) de manière abaissée, un deuxième convertisseur (240) de manière abaissée, un processeur (250) de signal numérique, dans lequel le convertisseur analogique-numérique et le compteur à 2 bits sont reliés au multiplexeur 1 à 4, dans lequel le multiplexeur 1 à 4 est relié au premier et au deuxième échantillonneurs (230, 240) de manière abaissée, dans lequel le premier et le deuxième échantillonneurs (230, 240) de manière abaissée sont reliés au processeur (250) de signal numérique, dans lequel le signal modulé de la porteuse est fourni au convertisseur analogique-numérique, dans lequel un signal d'échantillonnage ayant une fréquence de quatre fois la fréquence constante d'échantillonnage est fourni au premier convertisseur analogique-numérique et au compteur à 2 bits, dans lequel le convertisseur analogique-numérique procure une pluralité de valeurs d'amplitude au multiplexeur 1 à 4, dans lequel le multiplexeur 1 à 4 procure la pluralité de premières valeurs d'amplitude au premier et au deuxième échantillonneurs de manière abaissée et procure la pluralité de deuxièmes valeurs d'amplitude au premier et au deuxième échantillonneurs de manière abaissée, dans lequel le premier échantillonneur (230) de manière abaissée procure un premier signal numériqueéchantillonné de manière abaissée et un deuxième signal numérique échantillonné de manière abaissée au processeur (250) de signal numérique et dans lequel le deuxième échantillonneur (240) de manière abaissée procure un troisième signal numérique échantillonné de manière abaissée et un quatrième signal numérique échantillonné de manière abaissée au processeur (250) de signal numérique.
  16. 16. Démodulateur suivant l'une des revendications 10 précédentes, caractérisé en ce que le signal modulé de la porteuse est un signal de porteuse modulé par une charge.
  17. 17. Démodulateur, caractérisé en ce qu'il comprend : un échantillonneur configuré pour échantillonner une pluralité de premières valeurs d'amplitude d'un signal 15 modulé de porteuse en utilisant une fréquence constante d'échantillonnage et une pluralité de deuxièmes valeurs d'amplitude du signal modulé de la porteuse à des instants différents en utilisant la même fréquence constante d'échantillonnage, dans lequel la fréquence 20 constante d'échantillonnage est égale à une fréquence de la porteuse du signal modulé de la porteuse avec une tolérance de +/- 1% de la fréquence de la porteuse.
  18. 18. Démodulateur suivant la revendication 16, caractérisé en ce que l'instant où une première valeur 25 d'amplitude d'une pluralité de premières valeurs d'amplitude est déterminée et l'instant où une deuxième valeur d'amplitude suivant directement dans le temps de la pluralité de deuxièmes valeurs d'amplitude est déterminée représentent une différence de temps, dans 30 lequel la différence de temps est égale à un quart de la période d'oscillation du signal modulé de la porteuse avec une tolérance de +/- 1% de la période d'oscillation.
  19. 19. Démodulateur, caractérisé en ce qu'il comprend : un moyen d'échantillonnage d'un signal modulé d'une porteuse configuré pour échantillonner une pluralité de premières valeurs d'amplitude d'un signal modulé de la porteuse en utilisant une fréquence constante d'échantillonnage et une pluralité de deuxièmes valeurs d'amplitude du signal modulé de la porteuse à des instants différents en utilisant la même fréquence constante d'échantillonnage, dans lequel l'instant où une première valeur d'amplitude de la pluralité de premières valeurs d'amplitude est déterminée et l'instant où une deuxième valeur d'amplitude suivant directement dans le temps de la pluralité de deuxièmes valeurs d'amplitude est déterminée représentent une différence de temps de sorte que, pour chaque paire de premières et deuxièmes valeurs d'amplitude, au moins une valeur absolue de la première valeur d'amplitude ou une valeur absolue de la deuxième valeur d'amplitude suivant directement dans le temps est supérieure ou égale à 50% d'une valeur absolue maximum d'une amplitude du signal modulé de la porteuse entre la première valeur d'amplitude et une première valeur d'amplitude suivant directement dans le temps ou entre la première valeur d'amplitude et une première valeur d'amplitude précédant directement dans le temps.
  20. 20. Procédé de démodulation d'un signal modulé d'une porteuse, caractérisé en ce que : on échantillonne une pluralité de premières valeurs d'amplitude du signal modulé de la porteuse en utilisant 30 une fréquence constante d'échantillonnage ; et on échantillonne une pluralité de deuxièmes valeurs d'amplitude du signal modulé de la porteuse à desinstants différents en utilisant la même fréquence constante d'amplitude, dans lequel l'instant où une première valeur d'amplitude de la pluralité de premières valeurs d'amplitude est déterminée et l'instant où une deuxième valeur d'amplitude suivant directement dans le temps de la pluralité de deuxièmes valeurs d'amplitude est déterminée représentent une différence de temps de sorte que, pour chaque paire de premières et deuxièmes valeurs d'amplitude, au moins une valeur absolue de la première valeur d'amplitude ou une valeur absolue de la deuxième valeur d'amplitude suivant directement dans le temps est supérieure ou égale à 50% d'une valeur absolue maximum d'une amplitude du signal modulé de la porteuse entre la première valeur d'amplitude et une première valeur d'amplitude suivant directement dans le temps ou entre la première valeur d'amplitude et une première valeur d'amplitude précédant directement dans le temps.
  21. 21. Procédé suivant la revendication 19, caractérisé en 20 ce qu'en outre : on choisit des premières valeurs d'amplitude parmi la pluralité de premières valeurs d'amplitude à une fréquence d'échantillonnage abaissé suivant un débit de bit défini à l'avance pour obtenir et procurer un premier 25 signal numérique échantillonné de manière abaissée ayant la fréquence de bit défini à l'avance ; on choisit des deuxièmes valeurs d'amplitude parmi la pluralité de deuxièmes valeurs d'amplitude à la fréquence d'échantillonnage abaissé suivant le débit de bit défini 30 à l'avance pour obtenir et procurer un deuxième signal numérique échantillonné de manière abaissée ayant la fréquence de bit défini à l'avance,on choisit des premières valeurs d'amplitude différentes des premières valeurs d'amplitude choisies pour le premier signal numérique échantillonné de manière abaissée avec la même fréquence d'échantillonnage abaissé pour obtenir et procurer un troisième signal numérique échantillonné de manière abaissée avec le débit de bit défini à l'avance et on choisit des deuxièmes valeurs d'amplitude différentes des deuxièmes valeurs d'amplitude choisies pour le deuxième signal numérique échantillonné de manière. abaissée avec la même fréquence d'échantillonnage abaissé pour obtenir et procurer un quatrième signal numérique échantillonné de manière abaissée avec le débit de bit défini à l'avance.
  22. 22. Procédé de démodulation d'un signal modulé d'une porteuse, caractérisé en ce que : on échantillonne une pluralité de premières valeurs d'amplitude d'un signal modulé de la porteuse en utilisant une fréquence constante d'échantillonnage ; et on échantillonne une pluralité de deuxièmes valeurs d'amplitude du signal modulé de la porteuse à des instants différents en utilisant la même fréquence constante d'échantillonnage, dans lequel la fréquence constante d'échantillonnage est égale à une fréquence de porteuse du signal modulé de la porteuse avec une tolérance de +/- 1% de la fréquence de porteuse.
  23. 23. Programme informatique ayant un code de programme pour effectuer le procédé suivant la revendication 20 ou 22, lorsque le programme informatique passe sur un ordinateur ou un microcontrôleur.
FR1101037A 2010-04-06 2011-04-06 Demodulateur et procede de demodulation d'un signal module d'une porteuse Expired - Fee Related FR2958477B1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
FR1102388A FR2961648B1 (fr) 2010-04-06 2011-07-29 Demodulateur et procede de demodulation d'un signal module d'une porteuse

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/755,094 US8792846B2 (en) 2010-04-06 2010-04-06 Demodulator and method for demodulating a modulated carrier signal

Publications (2)

Publication Number Publication Date
FR2958477A1 true FR2958477A1 (fr) 2011-10-07
FR2958477B1 FR2958477B1 (fr) 2013-11-29

Family

ID=44650265

Family Applications (2)

Application Number Title Priority Date Filing Date
FR1101037A Expired - Fee Related FR2958477B1 (fr) 2010-04-06 2011-04-06 Demodulateur et procede de demodulation d'un signal module d'une porteuse
FR1102388A Expired - Fee Related FR2961648B1 (fr) 2010-04-06 2011-07-29 Demodulateur et procede de demodulation d'un signal module d'une porteuse

Family Applications After (1)

Application Number Title Priority Date Filing Date
FR1102388A Expired - Fee Related FR2961648B1 (fr) 2010-04-06 2011-07-29 Demodulateur et procede de demodulation d'un signal module d'une porteuse

Country Status (3)

Country Link
US (1) US8792846B2 (fr)
DE (1) DE102011006652B4 (fr)
FR (2) FR2958477B1 (fr)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012150748A1 (fr) * 2011-05-04 2012-11-08 Lg Electronics Inc. Procédé d'émission d'informations d'état de canal et équipement utilisateur, et procédé de réception d'information d'état de canal et station de base
KR102068954B1 (ko) 2014-03-04 2020-01-22 삼성전자 주식회사 Ask 복조기 및 상기 복조기를 포함하는 통신 장치
DE102014007716A1 (de) 2014-05-28 2015-12-03 Technische Universität München Verfahren zur Demodulation sowie Demodulator
GB201701848D0 (en) * 2017-02-03 2017-03-22 Novelda As Reciever
CN113951833A (zh) * 2021-11-29 2022-01-21 武汉资联虹康科技股份有限公司 一种通道可拔插式便携近红外脑功能成像系统及方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060274874A1 (en) * 2005-06-01 2006-12-07 Arvind Kumar Clock and data timing compensation for receiver
US20080240319A1 (en) * 2007-03-29 2008-10-02 Adee Ran Measuring a horizontal eye opening during system operation

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3518547A (en) * 1966-06-14 1970-06-30 Ibm Digital communication system employing multiplex transmission of maximal length binary sequences
US4301455A (en) * 1979-10-17 1981-11-17 United States Of America Groundspeed measurement system
GB2100538A (en) 1981-06-17 1982-12-22 Secr Defence AM or FM demodulator
FR2714481B1 (fr) * 1985-01-08 1996-02-23 Thomson Csf Procédé de démodulation amplitude phase d'un signal de réception radar et dispositif permettant de mettre en Óoeuvre un tel procédé.
US4652775A (en) 1985-01-31 1987-03-24 American Telephone And Telegraph Company Adaptive threshold detector
US4881059A (en) 1987-04-30 1989-11-14 American Telephone And Telegraph Company Manchester code receiver
US5937013A (en) 1997-01-03 1999-08-10 The Hong Kong University Of Science & Technology Subharmonic quadrature sampling receiver and design
US6535553B1 (en) * 1998-06-19 2003-03-18 Samsung Electronics Co., Ltd. Passband equalizers with filter coefficients calculated from modulated carrier signals
US6650264B1 (en) 1999-03-10 2003-11-18 Cirrus Logic, Inc. Quadrature sampling architecture and method for analog-to-digital converters
WO2000076163A1 (fr) * 1999-06-04 2000-12-14 Mitsubishi Denki Kabushiki Kaisha Comparateur de phase, lecteur chronometrique et demodulateur comprenant le comparateur de phase
DE69930745T2 (de) 1999-10-04 2006-09-07 Freescale Semiconductor, Inc., Austin Demodulatorschaltung unter Verwendung einer Abtast- und Halteschaltung
FI107971B (fi) * 1999-12-02 2001-10-31 Tellabs Oy Menetelmä ja järjestely vastaanottimen synkronoimiseksi kvadratuuri-amplitudimoduloituun signaaliin
US6961370B2 (en) * 2001-03-29 2005-11-01 Acterna Sweep method using digital signals
WO2003049275A1 (fr) 2001-12-03 2003-06-12 Tagsys Australia Pty Ltd Demodulateur en phase et en quadrature pour systeme d'identification par radio-frequence (rfid) sans coupleur directif
US7155172B2 (en) 2002-10-10 2006-12-26 Battelle Memorial Institute RFID receiver apparatus and method
EP1482672A1 (fr) 2003-05-26 2004-12-01 Delphi Technologies, Inc. Echantillonnage pour démodulation en quadrature
SG122786A1 (en) 2003-05-27 2006-06-29 Kenetics Innovations Pte Ltd Method and apparatus for an enhanced RFID tag interrogator
JP4030482B2 (ja) 2003-08-18 2008-01-09 シャープ株式会社 I/q復調回路
EP1663732A2 (fr) * 2003-09-19 2006-06-07 Automotive Systems Laboratory Inc. Procede magnetique pour detecter un impact
US7463987B2 (en) * 2003-09-19 2008-12-09 Takata Holdings, Inc. Magnetic sensing system and method
US20070140382A1 (en) * 2003-12-05 2007-06-21 Koninklijke Philips Electronics N.V. Bandpass sampling receiver and the sampling method
US7317775B1 (en) * 2004-07-16 2008-01-08 National Semiconductor Corporation Switched deskew on arbitrary data
AT501055B8 (de) 2005-04-07 2007-02-15 Univ Graz Tech Verfahren zur demodulation und lesegerät zur auswertung lastmodulierter signale
US20060274857A1 (en) 2005-06-02 2006-12-07 Chiu Lihu M RFID receiver with digital down conversion
US7529323B2 (en) * 2005-06-06 2009-05-05 The Aerospace Corporation Quaternary precoded continuous phase modulation soft bit metric demodulator
US7773945B2 (en) 2005-06-27 2010-08-10 Thingmagic, Inc. RFID reader front end
US7873121B2 (en) 2006-04-27 2011-01-18 Sirit Technologies, Inc. Oversampling and digitally filtering RFID signals
GB0616331D0 (en) 2006-08-16 2006-09-27 Innovision Res & Tech Plc Near Field RF Communicators And Near Field Communications Enabled Devices
US7907005B2 (en) 2007-01-31 2011-03-15 Nxp B.V. Demodulation circuit for ASK coded or amplitude modulated signals as wells as NFC and RFID devices comprising the same
JP5108407B2 (ja) 2007-07-25 2012-12-26 富士通セミコンダクター株式会社 シンボルタイミングリカバリ回路
US9020073B2 (en) 2007-10-23 2015-04-28 Intel Mobile Communications GmbH Low intermediate frequency receiver
KR101141050B1 (ko) * 2009-12-15 2012-05-03 한국전기연구원 임펄스 신호 및 임펄스 신호 열 검출장치 및 방법
EP2405577B1 (fr) * 2010-07-06 2019-04-24 Cisco Technology, Inc. Procédé de détection de phase et circuit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060274874A1 (en) * 2005-06-01 2006-12-07 Arvind Kumar Clock and data timing compensation for receiver
US20080240319A1 (en) * 2007-03-29 2008-10-02 Adee Ran Measuring a horizontal eye opening during system operation

Also Published As

Publication number Publication date
US20110244811A1 (en) 2011-10-06
DE102011006652B4 (de) 2017-03-16
DE102011006652A1 (de) 2011-10-06
US8792846B2 (en) 2014-07-29
FR2958477B1 (fr) 2013-11-29
FR2961648A1 (fr) 2011-12-23
FR2961648B1 (fr) 2014-06-27

Similar Documents

Publication Publication Date Title
US5440268A (en) AFC circuit for QPSK demodulator
FR2958477A1 (fr) Demodulateur et procede de demodulation d'un signal module d'une porteuse
US9425807B2 (en) Circuit for symbol timing synchronization
FR3046709B1 (fr) Recepteur rf a poursuite de frequence
WO1991006155A1 (fr) Procede et circuit d'acquisition de code pour recepteur de signal a spectre etale
FR3036566B1 (fr) Procede de selection d'un filtre a appliquer en reception d'une trame
US8625727B2 (en) Demodulator and method for demodulating a carrier signal
US6377634B1 (en) Circuit for reproducing bit timing and method of reproducing bit timing
US20030161413A1 (en) Data recovery system and applications thereof in radio receivers
EP1655882A1 (fr) Dispositif de fourniture d'un signal d'erreur pour une boucle de correction de cadence d'un démodulateur numérique
EP3116182B1 (fr) Démodulateur en quadrature pour récepteur rfid à très haut débit
US7746958B2 (en) Receiver for a wire-free communication system
EP2341677A2 (fr) Appareil et procédé pour démodulation analogique à plusieurs étages
FR2899417A1 (fr) Methode et dispositif de demodulation
US7457375B2 (en) Timing extractor, timing extraction method, and demodulator having the timing extractor
EP0831626B1 (fr) Procédé et dispositif pour déterminer l'erreur sur la fréquence d'une porteuse
EP1592136B1 (fr) Démodulateur adaptable
EP1635501B1 (fr) Procédé de détection du positionnement relatif de deux signaux et dispositif correspondant
FR2859329A1 (fr) Procede et dispositif de traitement du decalage frequentiel de la frequence porteuse d'un signal module avec une modulation monoporteuse continue en quadrature
EP3116181A1 (fr) Récepteur rfid à très haut débit
EP0822689A2 (fr) Récupération de la porteuse dans un récepteur de signaux modulés en sauts de phase
FR3084803A1 (fr) Demodulateur et procede de demodulation
WO2010057871A2 (fr) Procede de modulation multi-etats a phase continue et emetteur mettant en oeuvre le procede
EP0272956B1 (fr) Système de transmission numérique à démodulation cohérente aménagé pour la transmission simultanée de deux messages binaires
FR2620885A1 (fr) Procede de detection de faux accrochages du signal reference sur le signal a demoduler en demodulation numerique coherente et dispositif mettant en oeuvre un tel procede

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 6

PLFP Fee payment

Year of fee payment: 7

PLFP Fee payment

Year of fee payment: 8

PLFP Fee payment

Year of fee payment: 9

PLFP Fee payment

Year of fee payment: 10

ST Notification of lapse

Effective date: 20211205