FR2849267A1 - Fabrication d'un condensateur a capacite elevee - Google Patents

Fabrication d'un condensateur a capacite elevee Download PDF

Info

Publication number
FR2849267A1
FR2849267A1 FR0216306A FR0216306A FR2849267A1 FR 2849267 A1 FR2849267 A1 FR 2849267A1 FR 0216306 A FR0216306 A FR 0216306A FR 0216306 A FR0216306 A FR 0216306A FR 2849267 A1 FR2849267 A1 FR 2849267A1
Authority
FR
France
Prior art keywords
layer
capacitor
electrode
depositing
silicon substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR0216306A
Other languages
English (en)
Other versions
FR2849267B1 (fr
Inventor
Philippe Vigie
Guillaume Guegan
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SA
Original Assignee
STMicroelectronics SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics SA filed Critical STMicroelectronics SA
Priority to FR0216306A priority Critical patent/FR2849267B1/fr
Priority to US10/740,184 priority patent/US20040131762A1/en
Publication of FR2849267A1 publication Critical patent/FR2849267A1/fr
Application granted granted Critical
Publication of FR2849267B1 publication Critical patent/FR2849267B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/0223Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate
    • H01L21/02244Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of a metallic layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/2855Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by physical means, e.g. sputtering, evaporation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/31604Deposition from a gas or vapour
    • H01L21/31608Deposition of SiO2
    • H01L21/31612Deposition of SiO2 on a silicon body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/3165Inorganic layers composed of oxides or glassy oxides or oxide based glass formed by oxidation
    • H01L21/31683Inorganic layers composed of oxides or glassy oxides or oxide based glass formed by oxidation of metallic layers, e.g. Al deposited on the body, e.g. formation of multi-layer insulating structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/55Capacitors with a dielectric comprising a perovskite structure material

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)

Abstract

L'invention concerne un procédé de fabrication d'un condensateur sur un substrat de silicium monocristallin (10), comportant les étapes suivantes :former une couche d'oxyde de silicium (11, SiO2) ;déposer et oxyder complètement une couche de titane (12, TiO2) ;déposer une couche de platine (13, Pt) d'une épaisseur comprise entre 800 et 1200 A, destinée à constituer une première électrode du condensateur, le dépôt de platine étant effectué par pulvérisation à une pression de 1,5.105 Pa et à une température comprise entre 360 et 600°C ;procéder à un recuit sous atmosphère oxydante à une température comprise entre 650 et 800°C ;déposer et oxyder une couche mince d'un matériau ferroélectrique, destiné à constituer l'isolant inter-électrode (14, PZTO) du condensateur ; etdéposer une couche conductrice (15), destinée à constituer une seconde électrode (FE) du condensateur.

Description

FABRICATION D'UN CONDENSATEUR A CAPACITE ELEVEE
La présente invention concerne la fabrication de condensateurs sous forme monolithique Plus particulièrement, la présente invention concerne la formation de condensateurs à capacité élevée sur un substrat de silicium.
Pour accroître la capacité des condensateurs formés dans des puces de circuits intégrés, on a proposé d'utiliser des isolants de constante diélectrique très élevée En particulier, on cherche maintenant à utiliser des isolants obtenus à partir de matériaux ferroélectriques.
La figure 1 illustre, en vue en coupe transversale partielle et schématique, la structure d'un condensateur classique utilisant un tel isolant.
Une électrode inférieure BE est séparée d'un substrat semiconducteur 1 de silicium (Si) par une couche 2 d'oxyde de 15 silicium (Si O 2) d'une épaisseur de l'ordre de 1 pm L'électrode inférieure BE est constituée d'un matériau conducteur inerte, généralement une couche de platine (Pt) d'une épaisseur d'environ 100 nm Un isolant 3 à constante diélectrique élevée sépare l'électrode inférieure BE d'une électrode supérieure FE métal20 lique par exemple de platine, d'iridium ou de ruthénium L'isolant 3 est obtenu en déposant une couche d'environ 20 nm d'un matériau ferroélectrique tel que le Pb Zr 48 Ti 52 ultérieurement oxydé (PZTO) L'oxydation du matériau ferroélectrique est effectuée au moyen d'un recuit à des températures relativement élevées généralement de l'ordre de 600 C à 700 C.
Un inconvénient de condensateurs décrits précédemment 5 réside dans leurs mauvais résultats à des tests de résistance aux contraintes mécaniques de type arrachage.
Un autre inconvénient de tels condensateurs réside dans un taux élevé de dysfonctionnements électriques.
La présente invention vise à proposer un procédé de 10 formation d'un condensateur sur un substrat semiconducteur qui pallie les inconvénients exposés précédemment.
Pour atteindre cet objet, la présente invention prévoit un procédé de fabrication d'un condensateur sur un substrat de silicium monocristallin, comportant les étapes suivantes: 15 former une couche d'oxyde de silicium; déposer et oxyder complètement une couche de titane; déposer une couche de platine d'une épaisseur comprise entre 800 et 1200 A, destinée à constituer une première électrode du condensateur, le dépôt de platine étant effectué par 20 pulvérisation à une pression de 1,5 105 Pa et à une température comprise entre 360 et 600 C; procéder à un recuit sous atmosphère oxydante à une température comprise entre 650 et 800 C; déposer et oxyder une couche mince d'un matériau 25 ferroélectrique, destiné à constituer l'isolant inter-électrode du condensateur; et déposer une couche conductrice, destinée à constituer une seconde électrode du condensateur.
Selon un mode de réalisation de la présente invention, 30 le dépôt de la couche de titane est effectué par pulvérisation de façon à faire croître une épaisseur comprise entre 50 et 300 nm.
Selon un mode de réalisation de la présente invention, la pulvérisation est effectuée à une température de 100 C, à une 35 pression de 2,04 105 Pa.
Selon un mode de réalisation de la présente invention, le matériau ferroélectrique est un alliage de plomb, zirconium et titane.
Selon un mode de réalisation de la présente invention, le matériau ferroélectrique est du Pb Zr 48 Ti 52.
Ces objets, caractéristiques et avantages, ainsi que d'autres de la présente invention seront exposés en détail dans la description suivante de modes de réalisation particuliers faite à titre non-limitatif en relation avec les figures jointes 10 parmi lesquelles: la figure 1 est une vue en coupe transversale, partielle et schématique de la structure d'un condensateur; les figures 2 A, 2 B et 2 C illustrent, en vue en coupe transversale partielle et schématique, différentes étapes d'un 15 procédé de formation d'un condensateur selon un mode de réalisation de la présente invention.
Par souci de clarté, les mêmes éléments ont été désignés par des mêmes références aux différentes figures En outre, comme cela est habituel dans la représentation des circuits 20 intégrés, les figures ne sont pas tracées à l'échelle.
La présente invention tire partie des études des inventeurs sur les origines des dysfonctionnements d'une structure classique Selon les inventeurs, les dysfonctionnements sont liés à l'oxydation à température élevée du matériau ferroélec25 trique qui provoque des défauts de conductivité dans la couche d'électrode ainsi que des défauts d'adhérence entre l'électrode et les couches isolantes sous-jacente et/ou superposée Ces défauts sont liés à la présence dans et sur l'électrode inférieure (BE, figure 1) d'îlots cristallins (hillocks) en 30 forme de pointes Ces îlots sont représentés en figure 1 par les triangles placés dans l'électrode inférieure BE L'apparition de tels îlots proviendrait du phénomène suivant Après un dépôt de platine par les procédés classiques l'électrode inférieure BE présente deux orientations cristallographiques, une orientation 35 majoritaire < 111 > et une orientation minoritaire < 220 > Chacun des réseaux majoritaire et minoritaire est contraint, en dilatation puis en relaxation par les conditions de température élevée, lors de l'étape d'oxydation du matériau ferroélectrique.
Ces différences de dilatation/relaxation provoquent la formation des îlots.
Les inventeurs ont également constaté que les dysfonctionnements sont encore accrus dans d'autres structures connues dans lesquelles le dépôt du platine est précédé du dépôt d'une couche mince métallique d'accrochage destinée à favoriser 10 l'adhérence de l'électrode BE La couche d'accrochage est alors constituée d'un métal ou d'un alliage métallique qui adhère facilement sur l'isolant sous-jacent et auquel adhère facilement le platine Selon les inventeurs l'accroissement des dysfonctionnements, tant en termes d'adhérence que de défauts de conduc15 tivité, proviendrait de la combinaison des deux phénomènes suivants, lors de l'oxydation du matériau ferroélectrique D'une part, la couche très mince d'accrochage s'oxyde Cette oxydation se traduit par la formation de protubérances à l'interface entre la couche 2 et l'électrode BE, du fait tant de la température 20 élevée que des différences de contrainte mécanique des matériaux superposés D'autre part, le ou les matériaux de la couche d'accrochage tendent, du fait de la température élevée, à diffuser dans l'ensemble de l'électrode BE, voire jusqu'à son interface avec la couche ferroélectrique en cours d'oxydation o ils forment 25 des inclusions Certaines des inclusions s'oxydent dans l'électrode BE, accentuant encore les défauts de conductivité D'autres inclusions restent conductrices et tendent à provoquer une déplétion locale qui conduit à des défauts de continuité de conductivité En outre, quand les inclusions non oxydées se 30 trouvent à proximité de l'une des deux interfaces avec une couche isolante, l'effet de déplétion provoque ou accentue un défaut d'adhérence.
Au vu de ce qui précède, la présente invention vise à proposer un procédé de formation d'un condensateur qui permette 35 d'éliminer les formations des îlots cristallins, ainsi que des éventuelles protubérances ou inclusions métalliques oxydées ou non. Les figures 2 A-C illustrent, en vue en coupe transversale schématique et partielle, des étapes intermédiaires de 5 formation d'un condensateur selon un mode de réalisation de la présente invention.
Comme l'illustre la figure 2 A, le procédé selon l'invention commence par la formation, sur un substrat 10 de silicium monocristallin (Si), d'une couche épaisse 11 d'oxyde de silicium 10 (Si O 2) d'une épaisseur de l'ordre du micromètre Ensuite, on dépose une couche 12 de titane (Ti) Le titane est déposé par pulvérisation sur une épaisseur comprise entre 5 et 50 nm, de préférence de l'ordre de 20 nm Le titane est pulvérisé à une température de l'ordre de 100 C, sous une pression de 2 105 Pa 15 (environ 2 m Torr).
Aux étapes suivantes, dont le résultat est illustré en figure 2 B, on oxyde complètement le titane de la couche 12 de façon à obtenir une couche de rutile (oxyde de titane, Ti O 2) De préférence, l'oxydation du titane est obtenue en procédant à un 20 recuit sous atmosphère oxydante à une température comprise entre 400 et 1000 C pendant une quinzaine de minutes.
Ensuite, on dépose sur l'ensemble de la structure une couche 13 de platine (Pt) La couche 13, d'une épaisseur de 80 à 120 nm, est déposée par pulvérisation à une température comprise 25 entre 360 et 600 C, de préférence 400 C, à une pression de 1,5 105 Pa ( 1,5 m Torr) La structure ainsi obtenue, représentée en figure 2 B, est ensuite soumise à un recuit sous atmosphère oxydante Ce recuit, relativement long, de l'ordre de 30 à 75 minutes, est effectué à une température supérieure à 650 C et 30 inférieure à 800 C, de préférence de l'ordre de 700 C.
Ensuite, comme l'illustre la figure 2 C, le procédé se poursuit par le dépôt et l'oxydation, par un recuit sous atmosphère oxydante entre 600 et 1000 C, d'un matériau ferroélectrique, par exemple le Pb Zr 48 Ti 52, de façon à former une couche 35 14 d'un diélectrique (PZTO) de faible épaisseur, comprise entre et 300 nm Enfin la structure est complétée par le dépôt d'un matériau conducteur tel que du platine, de l'iridium ou du ruthénium On a ainsi formé un condensateur constitué d'une électrode inférieure (BE) 13 de platine, d'un diélectrique 14 et d'une électrode supérieure (FE) 15.
La séquence de formation de l'électrode inférieure (BE) 13 permet de réduire considérablement la quantité d'îlots par rapport à une structure classique En particulier, le recuit postérieur à la pulvérisation permet à la structure cristalline 10 de la couche 13 de se relâcher et de s'orienter exclusivement selon la direction < 111 >.
Le condensateur résultant présente avantageusement des performances aux tests d'arrachage et électriques meilleures que les dispositifs classiques.
Bien entendu, la présente invention est susceptible de diverses variantes et modifications qui apparaîtront à l'homme de l'art En particulier, on a considéré ci-après la formation d'un condensateur à l'aide d'un diélectrique interélectrode de type PZT Toutefois, la présente invention s'applique à la forma20 tion d'un condensateur comprenant un quelconque diélectrique obtenu par oxydation d'un matériau ferroélectrique déposé sur une électrode inférieure inerte de platine, tel que le PNZT, le PLZT, le SBT ou le BST.

Claims (4)

REVENDICATIONS
1 Procédé de fabrication d'un condensateur sur un substrat de silicium monocristallin ( 10), caractérisé en ce qu'il comporte les étapes suivantes: former une couche d'oxyde de silicium ( 11, Si O 2) ; déposer et oxyder complètement une couche de titane ( 12, Ti O 2) ; déposer une couche de platine ( 13, Pt) d'une épaisseur comprise entre 800 et 1200 A, destinée à constituer une première électrode du condensateur, le dépôt de platine étant effectué 10 par pulvérisation à une pression de 1,5 105 Pa et à une température comprise entre 360 et 600 C; procéder à un recuit sous atmosphère oxydante à une température comprise entre 650 et 800 C; déposer et oxyder une couche mince d'un matériau 15 ferroélectrique, destiné à constituer l'isolant inter- électrode ( 14, PZTO) du condensateur; et déposer une couche conductrice ( 15), destinée à constituer une seconde électrode (FE) du condensateur.
2 Procédé selon la revendication 1, caractérisé en ce 20 que le dépôt de la couche de titane ( 12, Ti) est effectué par pulvérisation de façon à faire croître une épaisseur comprise entre 50 et 300 nm.
3 Procédé selon la revendication 2, caractérisé en ce que la pulvérisation est effectuée à une température de 100 C, à 25 une pression de 2,04 105 Pa.
4 Procédé selon l'une quelconque des revendications 1 à 3, caractérisé en ce que le matériau ferroélectrique est un alliage de plomb, zirconium et titane.
Procédé selon la revendication 4, caractérisé en ce 30 que le matériau ferroélectrique est du Pb Zr 48 Ti 52.
FR0216306A 2002-12-20 2002-12-20 Fabrication d'un condensateur a capacite elevee Expired - Fee Related FR2849267B1 (fr)

Priority Applications (2)

Application Number Priority Date Filing Date Title
FR0216306A FR2849267B1 (fr) 2002-12-20 2002-12-20 Fabrication d'un condensateur a capacite elevee
US10/740,184 US20040131762A1 (en) 2002-12-20 2003-12-18 Manufacturing of a high-capacitance capacitor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR0216306A FR2849267B1 (fr) 2002-12-20 2002-12-20 Fabrication d'un condensateur a capacite elevee

Publications (2)

Publication Number Publication Date
FR2849267A1 true FR2849267A1 (fr) 2004-06-25
FR2849267B1 FR2849267B1 (fr) 2005-03-25

Family

ID=32406262

Family Applications (1)

Application Number Title Priority Date Filing Date
FR0216306A Expired - Fee Related FR2849267B1 (fr) 2002-12-20 2002-12-20 Fabrication d'un condensateur a capacite elevee

Country Status (2)

Country Link
US (1) US20040131762A1 (fr)
FR (1) FR2849267B1 (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8187964B2 (en) 2007-11-01 2012-05-29 Infineon Technologies Ag Integrated circuit device and method

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9005331B2 (en) 2004-12-22 2015-04-14 Brookhaven Science Associates, Llc Platinum-coated non-noble metal-noble metal core-shell electrocatalysts
US7691780B2 (en) * 2004-12-22 2010-04-06 Brookhaven Science Associates, Llc Platinum- and platinum alloy-coated palladium and palladium alloy particles and uses thereof
US7855021B2 (en) * 2004-12-22 2010-12-21 Brookhaven Science Associates, Llc Electrocatalysts having platium monolayers on palladium, palladium alloy, and gold alloy core-shell nanoparticles, and uses thereof
US20080091658A1 (en) * 2006-09-29 2008-04-17 Gary Kremen Online Distribution Of Time-Sensitive Content
US9716279B2 (en) 2013-05-15 2017-07-25 Brookhaven Science Associates, Llc Core-shell fuel cell electrodes

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998039801A1 (fr) * 1997-03-03 1998-09-11 Symetrix Corporation Condensateurs ferroelectriques a couches minces a conservation amelioree de l'information en memoire par l'utilisation de structures d'electrodes de dessous essentiellement minces
US6312567B1 (en) * 1996-03-21 2001-11-06 Tong Yang Cement Corporation Method of forming a (200)-oriented platinum layer

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69017802T2 (de) * 1989-08-30 1995-09-07 Nec Corp Dünnfilmkondensator und dessen Herstellungsverfahren.
US5453347A (en) * 1992-11-02 1995-09-26 Radiant Technologies Method for constructing ferroelectric capacitors on integrated circuit substrates
JPH0855967A (ja) * 1994-07-29 1996-02-27 Texas Instr Inc <Ti> 強誘電体薄膜キャパシタの製造方法
US6104049A (en) * 1997-03-03 2000-08-15 Symetrix Corporation Ferroelectric memory with ferroelectric thin film having thickness of 90 nanometers or less, and method of making same
JP3201468B2 (ja) * 1997-05-26 2001-08-20 日本電気株式会社 容量素子及びその製造方法
US6417110B1 (en) * 1997-08-23 2002-07-09 Radiant Technologies Inc Method for constructing heat resistant electrode structures on silicon substrates

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6312567B1 (en) * 1996-03-21 2001-11-06 Tong Yang Cement Corporation Method of forming a (200)-oriented platinum layer
WO1998039801A1 (fr) * 1997-03-03 1998-09-11 Symetrix Corporation Condensateurs ferroelectriques a couches minces a conservation amelioree de l'information en memoire par l'utilisation de structures d'electrodes de dessous essentiellement minces

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
ARATANI M ET AL: "Characteristics of Pb(Zr,Ti)O/sub 3/ thin films prepared on various substrates by source gas pulse-introduced metalorganic chemical vapor deposition", THIRD ASIAN MEETING ON FERROELECTRICTY (AMF-3), HONG KONG, CHINA, 12-15 DEC. 2000, vol. 260, no. 1-4, Ferroelectrics, 2001, Gordon & Breach, Switzerland, pages 69 - 74, XP008022182, ISSN: 0015-0193 *
KOBAYASHI S ET AL: "EFFECT OF INTERCONNECT LAYER ON PH(ZR,TI)O3 THIN FILM CAPACITOR DEGRADATION", IEEE ELECTRON DEVICE LETTERS, IEEE INC. NEW YORK, US, vol. 19, no. 11, 1 November 1998 (1998-11-01), pages 417 - 419, XP000788681, ISSN: 0741-3106 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8187964B2 (en) 2007-11-01 2012-05-29 Infineon Technologies Ag Integrated circuit device and method

Also Published As

Publication number Publication date
US20040131762A1 (en) 2004-07-08
FR2849267B1 (fr) 2005-03-25

Similar Documents

Publication Publication Date Title
EP0002165B1 (fr) Procédé de fabrication d&#39;une structure de conducteurs et application aux transistors à effet de champ
KR100356348B1 (ko) 기산화 고 유전상수 재료로 만든 전극
FR2794897A1 (fr) Plaquette a semi-conducteur et dispositif a semi-conducteur fabrique a partir d&#39;une telle plaquette
FR2697923A1 (fr) Structure de ligne de signaux pour un affichage à cristaux liquides à transistor à couches minces et procédé pour sa fabrication.
EP3295472B1 (fr) Procede de collage d&#39;une premiere structure et d&#39;une seconde structure
FR2849267A1 (fr) Fabrication d&#39;un condensateur a capacite elevee
EP1351315A2 (fr) Micro-composant électronique intégrant une structure capacitive, et procédé de fabrication
EP0892442B1 (fr) Procédé de fabrication d&#39;une capacité métal-métal au sein d&#39;un circuit intégré, et circuit intégré correspondant
FR2618254A1 (fr) Procede et structure de prise de contact sur des plots de circuit integre.
US20030190792A1 (en) Semiconductor element comprising a sequence of layers for converting acoustic or thermal signal and electrical voltage changes into each other and method for producing the same
FR2787919A1 (fr) Procede de realisation d&#39;un substrat destine a faire croitre un compose nitrure
EP3588595A1 (fr) Structure mim et procede de realisation d&#39;une telle structure
EP0900859A2 (fr) Procédé de dépÔt d&#39;une couche diélectric de Ta2 05
FR2477772A1 (fr) Procede pour faire adherer une couche de passivation sur des zones dorees d&#39;un semi-conducteur
EP4000090B1 (fr) Procédé de collage hydrophile de substrats
EP4012735A1 (fr) Procédé de fabrication d&#39;un condensateur
FR2884969A1 (fr) Integration d&#39;elements capacitifs sous forme de ceramique perovskite
EP1102328A1 (fr) Capacité intégrée à diélectrique hybride
EP1197991A1 (fr) Procédé de fabrication d&#39;une structure monolithique comportant un condensateur à diélectrique pérovskite
FR2546334A1 (fr) Contact allie pour materiau semi-conducteur a l&#39;arseniure de gallium-aluminium a conduction du type n
EP3125293A2 (fr) Electrode pour structure métal-isolant-métal, capacité de type métal- isolant-métal, et procédé de réalisation d&#39;une telle électrode et d&#39;une telle capacité
JPH09246082A (ja) 容量素子およびその製造方法
KR100883864B1 (ko) 반도체 소자의 제조 방법
EP3913657A2 (fr) Procédé de traitement d&#39;un circuit électronique pour un collage moléculaire hybride
JPH0746670B2 (ja) 薄膜キャパシタ

Legal Events

Date Code Title Description
ST Notification of lapse

Effective date: 20070831