FR2674663A1 - Ecran matriciel a definition amelioree et procede d'adressage d'un tel ecran. - Google Patents

Ecran matriciel a definition amelioree et procede d'adressage d'un tel ecran. Download PDF

Info

Publication number
FR2674663A1
FR2674663A1 FR9103855A FR9103855A FR2674663A1 FR 2674663 A1 FR2674663 A1 FR 2674663A1 FR 9103855 A FR9103855 A FR 9103855A FR 9103855 A FR9103855 A FR 9103855A FR 2674663 A1 FR2674663 A1 FR 2674663A1
Authority
FR
France
Prior art keywords
matrix
screen
addressing
control circuit
columns
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
FR9103855A
Other languages
English (en)
Inventor
Hepp Bernard
Maier Michael
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thomson-LCD
Original Assignee
Thomson-LCD
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson-LCD filed Critical Thomson-LCD
Priority to FR9103855A priority Critical patent/FR2674663A1/fr
Priority to EP92400755A priority patent/EP0506530A1/fr
Priority to JP10367092A priority patent/JPH06175609A/ja
Publication of FR2674663A1 publication Critical patent/FR2674663A1/fr
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0823Several active elements per pixel in active matrix panels used to establish symmetry in driving, e.g. with polarity inversion
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Abstract

La présente invention concerne un écran matriciel à définition améliorée, associé à au moins un circuit de commande. Cet écran comporte à chaque intersection des lignes (L1 , L2 , L3 ) et des colonnes (C1 , C2 , C3 ) de la matrice de conducteurs, deux transistors (T1 , T2 ) de commutation de telle sorte que chaque couple ligne-colonne commande deux cellules électro-optiques diagonalement opposées. D'autre part les colonnes paires sont reliées à un premier circuit de commande alimenté par une première tension et les colonnes impaires à un second circuit de commande alimenté par une tension inverse. Application aux écrans à cristaux liquides.

Description

ECRAN MATRICIEL A DEFINITION AMELIOREE ET
PROCEDE D'ADRESSAGE D'UN TEL ECRAN
La présente invention concerne un écran matriciel à définition améliorée, plus particulièrement un écran matriciel du type à commande active dans lequel chaque point-image est défini, à l'intersection de deux réseaux de conducteurs orthogonaux appelés lignes et colonnes, par un élément électro-optique connecté aux réseaux de conducteurs par un élément de commutation Elle concerne plus particulièrement les écrans dans lesquels l'élément optique est un cristal liquide qui est connecté aux réseaux de conducteurs par l'intermédiaire
d'un transistor de commutation.
Les écrans matriciels à cristaux liquides de ce type doivent, pour fonctionner correctement, être rafraîchis le plus fréquemment possible (au moins toutes les 20 ms) et la polarité de chacune des différentes cellules électro-optiques de la matrice doit aussi être alternée fréquemment, en général à
chaque trame.
Différentes techniques d'adressage peuvent être
utilisées dans ce cas.
Ainsi une technique connue consiste à adresser les lignes successivement les unes après les autres en alternant la
polarité du ou des circuits de commande toutes les trames.
Chaque ligne est donc rafraîchie en fonction de la durée trame en général toutes les 20 ms Toutefois, ce procédé complique l'adressage des lignes et ne peut être mis en oeuvre qu'avec des écrans dans lesquels on utilise une mémoire d'image afin de
pouvoir adresser progressivement toutes les lignes de l'écran.
Une autre technique connue consiste à adresser les lignes deux à deux avec décalage d'une trame à l'autre Par exemple, on adresse tout d'abord les lignes l et 2, 3 et 4, pendant une trame paire, puis les lignes 2 et 3, 4 et 5, pendant une trame impaire Cet adressage est réalisé en alternant la polarité des circuits de commande toutes les deux trames Ainsi chaque ligne est rafraîchie à chaque trame, à savoir toutes les
ms, mais ce procédé complique lui aussi l'adressage des lignes.
De plus, dans les cas décrits ci-dessus on obtient en sortie des circuits de commande une tension égale à deux fois la tension nécessaire pour commuter le cristal liquide, soit en
général une excursion de 10 à 14 volts.
La présente invention a donc pour but de remédier à ces inconvénients en proposant une nouvelle structure d'écran matriciel à définition améliorée qui permet d'éviter l'utilisation d'une mémoire de trame et de limiter l'excursion de tension en sortie à une valeur plus faible à savoir, en général 5 volts La présente invention a aussi pour but de proposer un procédé d'adressage de cet écran matriciel qui soit
de mise en oeuvre simple.
En conséquence, la présente invention a pour objet un écran matriciel à définition améliorée associé à au moins un circuit de commande, caractérisé en ce qu'il comporte, à chaque intersection des lignes et des colonnes de la matrice de conducteurs, deux transistors de commutation de telle sorte que chaque couple ligne-colonne commande deux cellules électro-optiques diagonalement opposées et en ce que les colonnes paires ( C 2 m) sont reliées à un premier circuit de commande alimenté par une première tension (V+) et les colonnes impaires (C 2 m + 1) à un second circuit de commande alimenté par
une tension inverse (V).
La présente invention a aussi pour objet un procédé d'adressage d'un écran matriciel tel que défini ci-dessus caractérisé en ce que les lignes impaires (L 2 N + 1) sont adressées pendant une trame et les lignes paires (L 2 n) pendant
la trame suivante.
D'autres caractéristiques et avantages de la présente
invention apparaîtront à la lecture de la description d'un mode
de réalisation pris à titre d'exemple non limitatif, cette
description étant faite avec référence au dessin ci-annexé dans
lequel: la figure 1 est une vue simplifiée et partielle d'un écran matriciel conforme à la présente invention et les figures 2 a et 2 b sont des vues schématiques simplifiées d'un écran matriciel illustrant le procédé d'adressage de la présente invention. L'invention sera expliquée ci-après en se référant à un écran matriciel à cellules de cristaux liquides, mais il est évident pour l'homme de l'art qu'elle peut être mise en oeuvre pour réaliser des écrans matriciels à cellules faisant appel à des technologies autres que des cristaux liquides D'autre part la présente invention s'applique plus particulièrement à un écran matriciel à commande active dans lequel l'élément de commutation est constitué par au moins un transistor réalisé, de
préférence, en utilisant la technologie couche mince.
Comme représenté sur la figure 1, l'écran utilisé dans la présente invention comporte une matrice de conducteurs-ligne Li, L 2, L 3, et de conducteurs-colonne C 1, C 2, C 3, Chacune des "cases" telles que 1 et 2 délimitées par deux conducteurs-ligne et deux conducteurs- colonne voisins comportent une cellule de cristal liquide Cette cellule de cristal liquide est symbolisée de manière connue par un condensateur C sur la figure 1 Comme représenté, le condensateur C est relié respectivement par l'intermédiaire d'un élément de commutation tel qu'un transistor Tl à un premier ensemble ligne- colonne et par l'intermédiaire d'un autre élément de commutation tel que le transistor T 2 à un second ensemble de ligne-colonne De manière plus spécifique, le condensateur C de la case " 1 " est relié par le transistor Tl au couple ligne-colonne L 1, C 1 et par le transistor T 2 au couple ligne-colonne L 2, C De même, le condensateur C de la case " 2 " est relié par le transistor Tl au couple ligne-colonne Li C 2 et par le transistor T 2 au couple ligne-colonne L 2 X C 3 Dans les autres cases de la matrice de conducteur représentée à la figure 1, les transistors Tl et T 2 sont simplement symbolisés par des traits joignant, près de chaque croisement considéré, une ligne et une colonne De ce fait on s'aperçoit que, dans le mode de réalisation conforme à la présente invention, deux cellules électro-optiques diagonalement opposées sont commandées par un
même couple ligne-colonne.
On expliquera maintenant, en se référant plus particulièrement aux figures 2 A et 2 B, le procédé d'adressage d'un écran matriciel tel que décrit ci-dessus Comme représenté sur les figures 2, qui concernent un écran matriciel à quatre lignes et à quatre colonnes donné à titre d'exemple, les lignes impaires L 1, L 3 sont connectées à un circuit d'adressage impair tandis que les lignes paires L 2, L 4 sont connectées à un circuit d'adressage pair 11 D'autre part, l'écran matriciel représenté dans le cadre de la présente invention comporte deux circuits de commande à savoir les circuits 12, 13 Le circuit de commande 12 est connecté aux colonnes impaires Ci C 3 et est alimenté par une tension positive V tandis que le circuit de commande 13 est connecté aux colonnes paires C 2, C 4 et est alimenté par une tension inverse à savoir une tension négative V Il est évident pour l'homme de l'art que les tensions des circuits de commande 12 et 13 peuvent être inversées de même que le type de colonnes connectées à l'un ou l'autre desdits circuits représentés sur la figure 2 A Avec ce type de matrice, les échantillons successifs d'une ligne de signal vidéo sont envoyés aux conducteurs de colonnes C 1, C 2, respectivement par l'intermédiaire des circuits de commande 12 et 13 tandis que l'adressage des lignes est effectué de la manière suivante: pour une première trame, par exemple une trame impaire, on adresse successivement les lignes impaires de la matrice de conducteurs en synchronisme avec les lignes impaires du signal
vidéo.
De ce fait, comme représenté sur la figure 2 A, l'impulsion appliquée par le circuit 10 sur la ligne L 1 ouvre respectivement tous les transistors Tl connectés à cette ligne et les cellules X 1 1, X 1 2, X 1 3 reçoivent respectivement une tension positive, négative, positive en fonction du circuit de commande 12 ou 13 auxquelles elles sont rattachées Ensuite, l'impulsion appliquée sur la ligne L 3 ouvre les transistors T 2 commandant les cellules X 2 1, X 2 2, X 2 3 de telle sorte qu'elles reçoivent respectivement une tension négative, positive, négative L'impulsion appliquée sur la ligne L 3 ouvre aussi les transistors Tl des cellules X 3 1, X 3 2, X 3 3 de telle sorte qu'une tension respectivement positive, négative, positive est appliquée sur ces cellules, comme représenté sur la figure 2 A. A la trame suivante, à savoir lors d'une trame paire, on adresse les lignes paires en gardant le même procédé d'adressage Les résultats obtenus dans ce cas sont représentés sur la figure 2 B Ainsi, lorsqu'une impulsion est appliquée sur la ligne L celle-ci ouvre les transistors T 2 correspondant aux cellules X 1 1, X 1 2, X 1 3 sur lesquelles sont appliquées respectivement une tension négative, positive, négative De même l'impulsion appliquée sur la ligne L 2 ouvre les transistors Tl des cellules X 2 1, X 2 2, X 2 3 sur lesquelles sont appliquées
des tensions respectivement positive, négative, positive.
L'impulsion appliquée alors sur la ligne L 4 ouvre les transistors T 2 des cellules X 3 1, X 3 2, X 3 3 sur lesquelles sont appliquées respectivement des tensions négative, positive, négative comme représenté sur la figure 2 B Si l'on compare les tensions appliquées sur chaque cellule à chaque trame, respectivement paire et impaire, on s'aperçoit qu'il y a inversion de la tension à chaque trame On obtient donc l'inversion de polarité au niveau de chaque cellule nécessaire à son bon fonctionnement D'autre part, la tension appliquée sur les deux circuits de commande 12 et 13 n'a plus besoin d'être inversée à chaque trame Il en résulte que l'excursion de tension en sortie est stable et est en général égal à 5 V Par exemple entre O et 5 V pour le circuit 12 et entre -5 V et O pour
le circuit 13.
Pour simplifier la description, on s'est référé à un
écran matriciel comportant quatre lignes et quatre colonnes.
Toutefois, il est évident pour l'homme de l'art que le même G adressage peut être utilisé quelque soit le nombre de lignes et de colonnes De manière plus générale, lors de trames impaires, on réalise un adressage des lignes impaires L 2 nl De ce fait, la ligne L 2 n+ et la colonne Cm permettent d'adresser à la fois le pixel X 2 n+ m et le pixel X 2 nm diagonalement appairé A titre d'exemple d'exemple, l'adressage de la ligne L 3 et de la
colonne C 2 active les pixels X 2 1 et X 3 2.
Dans le cas d'une trame paire, on adresse les lignes paires L 2 n' La ligne L 2 N et la colonne Cm permettent donc d'adresser à la fois les pixels X et X Ainsi, 2 n, me 2 n-1, m-l' ini l'adressage de la ligne L 2 et de la colonne C 3 permet d'activer
les pixels X 1 2 et X 2 3 comme décrits précédemment.
On obtient donc un écran matriciel de réalisation simple, puisque la fabrication du deuxième transistor de chaque cellule se fait en même temps que celle du premier transistor, et dont l'adressage est simplifié par rapport à l'état de l'art actuel, puisque d'une part on s'affranchit d'une mémoire de trame lorsque l'écran est un écran de pleine définition TV affichant un signal entrelacé, d'autre part l'excursion de
tension en sortie des circuits d'adressage est divisée par 2.

Claims (4)

REVENDICATIONS
1 Ecran matriciel à définition améliorée associé à au moins un circuit de commande, caractérisé en ce qu'il comporte à chaque intersection des lignes et des colonnes de la matrice de conducteurs, deux transistors (T 1, T 2) de commutation de telle sorte que chaque couple ligne- colonne commande deux cellules électro-optiques diagonalement opposées et en ce que les colonnes paires (C 2 m) sont reliées à un premier circuit de commande alimenté par une première tension (V) et les colonnes impaires (C 2 m+ 1) à un second circuit de commande alimenté par
une tension inverse (Vy).
2 Ecran matriciel selon la revendication 1, caractérisé en ce que les cellules électro-optiques sont des
cellules à cristal liquide.
3 Ecran matriciel selon l'une quelconque des
revendications 1 et 2, caractérisé en ce que les transistors de
commutation sont des transistors en couche mince (TFT).
4 Procédé d'adressage d'un écran matriciel selon
l'une quelconque des revendications 1 à 3, caractérisé en ce que
les lignes impaires (L 2 n+ 1) sont adressées pendant une trame et
les lignes paires (L 2 n) pendant la trame suivante.
Procédé selon la revendication 4, caractérisé en ce que la tension alimentant les premier et second circuits de
commande est constante d'une trame à la suivante.
FR9103855A 1991-03-29 1991-03-29 Ecran matriciel a definition amelioree et procede d'adressage d'un tel ecran. Withdrawn FR2674663A1 (fr)

Priority Applications (3)

Application Number Priority Date Filing Date Title
FR9103855A FR2674663A1 (fr) 1991-03-29 1991-03-29 Ecran matriciel a definition amelioree et procede d'adressage d'un tel ecran.
EP92400755A EP0506530A1 (fr) 1991-03-29 1992-03-20 Ecran matriciel à définition améliorée et procédé d'adressage d'un tel écran
JP10367092A JPH06175609A (ja) 1991-03-29 1992-03-30 精細度の改良されたマトリックススクリーン及びそのようなスクリーンのアドレス指定方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR9103855A FR2674663A1 (fr) 1991-03-29 1991-03-29 Ecran matriciel a definition amelioree et procede d'adressage d'un tel ecran.

Publications (1)

Publication Number Publication Date
FR2674663A1 true FR2674663A1 (fr) 1992-10-02

Family

ID=9411282

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9103855A Withdrawn FR2674663A1 (fr) 1991-03-29 1991-03-29 Ecran matriciel a definition amelioree et procede d'adressage d'un tel ecran.

Country Status (3)

Country Link
EP (1) EP0506530A1 (fr)
JP (1) JPH06175609A (fr)
FR (1) FR2674663A1 (fr)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100495827B1 (ko) * 1996-04-16 2005-09-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액티브매트릭스회로및표시장치
JP3308880B2 (ja) 1997-11-07 2002-07-29 キヤノン株式会社 液晶表示装置と投写型液晶表示装置
US6310594B1 (en) 1998-11-04 2001-10-30 International Business Machines Corporation Driving method and circuit for pixel multiplexing circuits
JP3613246B2 (ja) * 2002-02-08 2005-01-26 セイコーエプソン株式会社 表示装置、その駆動方法及び電子機器

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2571913A1 (fr) * 1984-10-17 1986-04-18 Richard Joseph Ecran d'affichage a matrice active a double transistor d'adressage
EP0241562A1 (fr) * 1985-10-16 1987-10-21 Sanyo Electric Co., Ltd Dispositif d'affichage a cristaux liquides
EP0274942A2 (fr) * 1986-12-16 1988-07-20 Thomson-Csf Système de visualisation sur écran plat matriciel avec affichage protégé des données primordiales pour l'exploitation
EP0373897A2 (fr) * 1988-12-12 1990-06-20 Sharp Kabushiki Kaisha Panneau d'affichage à cristaux liquides
EP0402850A2 (fr) * 1989-06-12 1990-12-19 Kabushiki Kaisha Toshiba Dispositif d'affichage à matrice à points

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2571913A1 (fr) * 1984-10-17 1986-04-18 Richard Joseph Ecran d'affichage a matrice active a double transistor d'adressage
EP0241562A1 (fr) * 1985-10-16 1987-10-21 Sanyo Electric Co., Ltd Dispositif d'affichage a cristaux liquides
EP0274942A2 (fr) * 1986-12-16 1988-07-20 Thomson-Csf Système de visualisation sur écran plat matriciel avec affichage protégé des données primordiales pour l'exploitation
EP0373897A2 (fr) * 1988-12-12 1990-06-20 Sharp Kabushiki Kaisha Panneau d'affichage à cristaux liquides
EP0402850A2 (fr) * 1989-06-12 1990-12-19 Kabushiki Kaisha Toshiba Dispositif d'affichage à matrice à points

Also Published As

Publication number Publication date
JPH06175609A (ja) 1994-06-24
EP0506530A1 (fr) 1992-09-30

Similar Documents

Publication Publication Date Title
KR100471511B1 (ko) 액정 표시 장치, 화상 데이터 보정 회로, 화상 데이터보정 방법 및 전자기기
FR2542119A1 (fr) Procede pour commander un ecran d'affichage matriciel a cristaux liquides
WO1997025706A1 (fr) Procede d'adressage d'un ecran plat utilisant une precharge des pixels, circuit de commande permettant la mise en oeuvre du procede et son application aux ecrans de grandes dimensions
EP3079142B1 (fr) Procédé d'affichage d'images sur un écran matriciel
KR19990045436A (ko) 화상 디스플레이 장치 및 그의 구동 방법
FR2524679A1 (fr) Procede d'attaque d'un panneau d'affichage a cristaux liquides a matrice active
FR2553218A1 (fr) Ecran d'affichage a matrice active sans croisement des lignes et des colonnes d'adressage
EP0332476B1 (fr) Ecran d'affichage en couleur à matrice active sans croisement des conducteurs lignes d'adressage et des conducteurs colonnes de commande
EP1774505B1 (fr) Afficheur matriciel a cristaux liquides
FR2888030A1 (fr) Dispositif d'affichage a cristaux liquides
EP2721598B1 (fr) Afficheur a cristal liquide a electrodes d'effacement
EP1958182B1 (fr) Systeme video comprenant un afficheur matriciel a cristaux liquides a procede d'adressage ameliore
FR2669759A1 (fr) Ecran plat a matrice active.
FR2674663A1 (fr) Ecran matriciel a definition amelioree et procede d'adressage d'un tel ecran.
JPS59220793A (ja) 表示装置の駆動方法
EP0237539B1 (fr) Dispositif de commande d'un imageur matriciel a memoire integree et son procede de commande
WO2011095403A1 (fr) Procede d'ecriture d'image dans un afficheur a cristal liquide
JPH10221675A (ja) 液晶表示装置及び駆動方法
EP0606785A1 (fr) Circuit de commande des colonnes d'un écran d'affichage
FR2605778A1 (fr) Panneau de visualisation a cristaux liquides et procede d'inscription des donnees sur ce panneau
FR2615993A1 (fr) Procede et dispositif d'elimination de couplage dans des ecrans a cristaux liquides a transistors en couches minces adresses matriciellement
FR2555788A1 (fr) Procede de commande d'un dispositif de visualisation a acces matriciel et dispositif de visualisation utilisant ce procede
FR2861205A1 (fr) Micro-ecran de visualisation a cristaux liquides
JPH07281648A (ja) 液晶ディスプレイ装置
JPH0310549Y2 (fr)

Legal Events

Date Code Title Description
ST Notification of lapse