FR2664407A1 - Machine a affranchir le courrier, comportant un circuit integre specifique constituant des interfaces. - Google Patents

Machine a affranchir le courrier, comportant un circuit integre specifique constituant des interfaces. Download PDF

Info

Publication number
FR2664407A1
FR2664407A1 FR9008489A FR9008489A FR2664407A1 FR 2664407 A1 FR2664407 A1 FR 2664407A1 FR 9008489 A FR9008489 A FR 9008489A FR 9008489 A FR9008489 A FR 9008489A FR 2664407 A1 FR2664407 A1 FR 2664407A1
Authority
FR
France
Prior art keywords
microprocessor
switches
encoders
interface
integrated circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR9008489A
Other languages
English (en)
Other versions
FR2664407B1 (fr
Inventor
Vermesse Bernard
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Alcatel Satman SA
Original Assignee
Alcatel Satman SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alcatel Satman SA filed Critical Alcatel Satman SA
Priority to FR9008489A priority Critical patent/FR2664407B1/fr
Priority to DE69103698T priority patent/DE69103698T2/de
Priority to EP91110957A priority patent/EP0464778B1/fr
Priority to US07/725,727 priority patent/US5267172A/en
Publication of FR2664407A1 publication Critical patent/FR2664407A1/fr
Application granted granted Critical
Publication of FR2664407B1 publication Critical patent/FR2664407B1/fr
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07BTICKET-ISSUING APPARATUS; FARE-REGISTERING APPARATUS; FRANKING APPARATUS
    • G07B17/00Franking apparatus
    • G07B17/00185Details internally of apparatus in a franking system, e.g. franking machine at customer or apparatus at post office
    • G07B17/00193Constructional details of apparatus in a franking system
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07BTICKET-ISSUING APPARATUS; FARE-REGISTERING APPARATUS; FRANKING APPARATUS
    • G07B17/00Franking apparatus
    • G07B17/00185Details internally of apparatus in a franking system, e.g. franking machine at customer or apparatus at post office
    • G07B17/00193Constructional details of apparatus in a franking system
    • G07B2017/00258Electronic hardware aspects, e.g. type of circuits used

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Control By Computers (AREA)
  • Arrangements For Transmission Of Measured Signals (AREA)
  • Control Of Stepping Motors (AREA)
  • Electronic Switches (AREA)

Abstract

L'invention concerne une machine à affranchir le courrier, imprimant des timbres en comptabilisant les valeurs de ces timbres, et comportant: - un moteur (27) et des molettes portant des chiffres en relief pour imprimer un timbre; - un microprocesseur (16) pour commander le moteur, et pour comptabiliser la valeur de chaque timbre; - des codeurs (21 à 24) pour traduire sous forme de mots binaires les valeurs des chiffres du timbre imprimé; et les états des interrupteurs (SW'1 à SW'4) de commande manuelle; - des interfaces constituées essentiellement d'un circuit intégré spécifique à l'application (ASIC) (25) comportant des moyens pour recevoir et exécuter un ordre de mise en marche du moteur (27); ou un ordre de mise à l'arrêt du moteur; ou un ordre unique déclenchant une scrutation et une transmission des valeurs traduites par tous les codeurs (21 à 24) et des états de tous les interrupteurs (SW'1 à SW'4).

Description

Machine à affranchir le courrier, comportant un circuit intégré
spécifique constituant des interfaces.
L'invention concerne une machine à affranchir le courrier,
imprimant des timbres en comptabilisant les valeurs de ces timbres.
Classiquement, une telle machine comporte: un moteur et des mollettes portant des chiffres en relief, pour imprimer un timbre;
un microprocesseur pour commander le moteur, et pour comp-
tabiliser la valeur de chaque timbre imprimé;
des codeurs de position, reliés respectivement aux mollet-
tes pour traduire sous forme de mots binaires les valeurs des chiffres des timbres imprimés; plusieurs interrupteurs de commande manuelle; une première interface commandée par des ordres du microprocesseur pour scruter et pour transmettre au microprocesseur les valeurs traduites par les codeurs, et les états des interrupteurs; une seconde interface commandées par des ordres du
microprocesseur pour commuter l'alimentation du moteur.
Il est connu de répartir ces sous-ensembles sur deux cartes de circuit imprimé Une carte dite principale comporte notamment le microprocesseur et une première partie de la seconde interface Une carte dite d'interfaces comporte: la première interface, les codeurs de position, les interrupteurs, et une seconde partie de la seconde interface Les deux cartes sont reliées par des connecteurs à cinq contacts correspondant respectivement à: un conducteur pour le potentiel de référence, un conducteur pour la tension d'alimentation des circuits électroniques, un conducteur spécialisé pour un signal de commande du moteur, et deux conducteurs constituant un bus de transmission série, selon le protocole I 2 C par exemple Le
microprocesseur est le maître des transactions entre les deux cartes.
Un conducteur du bus transmet des impulsions d'horloge cadençant la
transmission, alors que l'autre conducteur transmet des données binai-
res, dans l'un ou l'autre sens Ce bus transmet les ordres commandant la scrutation et la transmission des valeurs traduites par les codeurs, et des états des interrupteurs; et transmet des données en -2-
réponse à ces ordres.
La première interface comporte deux circuits intégrés à usage général, disponibles dans le commerce un circuit d'entrée-sortie série, et un décodeur Ces circuits permettent de scruter une matrice de conducteurs dans laquelle les codeurs et les interrupteurs établissent des liaisons variables entre des lignes et des colonnes Le manque de sorties disponibles sur ces circuits conduit à utiliser en outre douze diodes, pour relier six sorties du décodeur aux douzes colonnes de la matrice sans nuire l'indépendance
de ces colonnes.
La seconde interface, qui commute l'alimentation du moteur, comporte: un décodeur d'adresses et un registre de verrouillage, situés sur la carte principale; et comporte: un transistor de puissance et un transistor préamplificateur, situés sur la carte d'interfaces Le conducteur spécialisé pour la commande du moteur achemine une tension continue, fournie par une sortie du registre à verrouillage et commandant directement le transistor préamplificateur Un exemple de réalisation d'une carte d'interfaces d'une machine selon l'art antérieur sera décrit plus en détail dans ce qui suit La carte d'interfaces d'une machine selon l'art antérieur a le mérite de ne comporter que des circuits intégrés à usage général, disponibles dans le commerce Leur nombre est peu élevé (deux) mais il est souhaitable de le réduire pour diminuer le coût de fabrication de la machine (coût du circuit imprimé, du montage, du contrôle) Il n'est pas possible de réduire le nombre de circuits intégrés en utilisant un circuit intégré unique et disponible dans le commerce, car il n'y a pas de circuit intégré à usage général qui puisse remplir toutes les fonctions de la première interface et, à fortiori, remplir une partie ou la totalité des fonctions de la seconde interface Il faut donc envisager la réalisation d'un circuit intégré spécifique à cette application (ASIC) Il est possible d'intégrer en un seul circuit intégré les douzes diodes, le circuit d'entrée-sortie série, et un décodeur La nouvelle machine aurait alors les mêmes performances et les mêmes inconvénients que la machine selon l'art antérieur, sauf que l'encombrement et le coût seraient réduits. La machine selon l'art antérieur présente les inconvénients suivants Pour scruter la valeur traduite par chaque codeur, il est nécessaire d'envoyer, du microprocesseur au circuit d'entrée-sortie un ordre d'écriture constitué essentiellement de deux octets; puis d'envoyer, du microprocesseur au circuit d'entrée-sortie, un ordre de lecture constitué essentiellement d'un octet; et enfin, d'envoyer, du
circuit d'entrée-sortie vers le microprocesseur, un octet de données.
Il y a donc transmission, dans un sens ou dans l'autre, de quatre octets pour scruter l'état d'un seul codeur En outre chaque ordre envoyé par le microprocesseur est précédé d'un signal caractéristique d'un début de transaction, et il est suivi d'un signal caractéristique
d'une fin de transaction.
La scrutation de quatre codeurs nécessite quatre scrutations déclenchées par quatre ordres du microprocesseur.
Les interrupteurs de commande manuelle constituent deux groupes, séparés des codeurs, et qui sont l'objet d'une cinquième et d'une sixième scrutation, et de la transmission d'un cinquième et d'un sixième octet de données Enfin, la scrutation de l'ensemble des codeurs et des interrupteurs est suivie d'une mise au repos de toutes les colonnes de la matrice, consistant à configurer le circuit d'entrée-sortie par un ordre d'écriture tel qu' aucune des colonnes de la matrice n'est scrutée par le décodeur Au total, pour scruter quatre codeurs et quatre interrupteurs, vingt six octets sont transmis
sur le conducteur des données.
Pour éliminer l'effet des rebonds des contacts des interrupteurs et des codeurs, une scrutation est commandée toutes les millisecondes Dans un exemple de réalisation o la période minimale admissible pour l'horloge du bus cadencant la transmission, est de 10 microsecondes, la durée minimale nécessaire pour scruter quatre interrupteurs et quatre codeurs est de 2,5 millisecondes Le microprocesseur consacre donc un quart de son temps de fonctionnement à réaliser cette scrutation D'autre part, un courant non négligeable circule dans les colonnes de la matrice correspondant à un codeur, -4- pendant la scrutation de celui-ci Par conséquent, la durée de l'ensemble des scrutations a un effet direct sur la quantité d'énergie prélevée dans le dispositif d'alimentation des circuits électroniques de la machine Accessoirement, ce mode de scrutation nécessite de stocker un programme relativement complexe dans la mémoire de
programme du microprocesseur.
La machine selon l'art antérieur a aussi un inconvénient découlant du manque de sorties sur le décodeur L'utilisation de diodes pour relier les colonnes de la matrice aux sorties du décodeur, a pour effet de réduire de 0,7 volt environ l'immunité au bruit des ports du circuit d'entrée-sortie, lorsqu'ils sont configurés en entrées. Le fait de transmettre par deux procédés différents les ordres commandant le moteur et les ordres commandant la scrutation conduit à ajouter un conducteur spécialisé pour relier les deux
cartes de la machine, ce qui augmente d'une unité le nombre de con-
tacts des connecteurs reliant les deux cartes En outre, la carte principale a un encombrement et un coût augmentés par la présence du décodeur d'adresse et du registre de verrouillage faisant partie de la
seconde interface.
Enfin, la machine selon l'art antérieur a un inconvénient découlant du manque d'entrées sur le circuit d'entrée-sortie Ce manque d'entrées conduit à limiter à cinq le nombre de lignes de la matrice Comme chaque codeur constitue une sous-matrice comportant cinq lignes, toutes les lignes de la matrice sont occupées quand un codeur est scruté Par conséquent, les interrupteurs sont rassemblés en deux groupes, indépendants des codeurs Les états des interrupteurs sont transmis dans deux octets distincts des quatres octets transmettant les valeurs traduites par les quatre codeurs Il y a donc transmission de six octets de données qui contiennent chacun quatre bits utiles, au maximum, et des bits de bourrage Ce mauvais remplissage des octets de données contribue à alourdir les transactions entre la carte d'interfaces et la carte principale, en
augmentant le nombre d'octets de données.
Le but de l'invention est de proposer une machine à -5- affranchir dont la carte d'interfaces d'entrée-sortie comporte un unique circuit intégré, spécifique de cette application; et qui n'ait
pas les inconvénients de la machine selon l'art antérieur.
Selon l'invention, une machine à affranchir le courrier, imprimant des timbres en comptabilisant les valeurs de ces timbres, comportant: un moteur et des molettes portant des chiffres en relief, pour imprimer un timbre;
un microprocesseur pour commander le moteur, et pour comp-
tabiliser la valeur de chaque timbre imprimé; des codeurs de position reliés respectivement aux molettes pour traduire sous forme de mots binaires les valeurs des chiffres du timbre imprimé; des interrupteurs de commande manuelle; une première interface, commandé par des ordres du microprocesseur, pour scruter et pour transmettre au microprocesseur les valeurs traduites par les codeurs, et les états des interrupteurs; une seconde interface, commandée par des ordres du microprocesseur, pour commuter l'alimentation du moteur; est caractérisée en ce que la première interface comporte un circuit logique intégré, spécifique de cette application, comportant des moyens pour scruter et pour transmettre au microprocesseur les valeurs traduites par tous les codeurs, et les états de tous les interrupteurs de ladite machine, suite à la réception d'un ordre
unique envoyé par le microprocesseur.
Le fait que la scrutation et la transmission soient déclenchés par un ordre unique pour l'ensemble de tous les codeurs et de tous les interrupteurs de la machine, allège beaucoup la tâche du microprocesseur Cette caractéristique permet d'utiliser avec une plus grande efficacité le microprocesseur, pour lui faire remplir d'autres tâches qu'il n'aurait pas pu remplir, ou moins bien remplir, dans une machine selon l'art antérieur, par manque de temps disponible; ou bien permet d'utiliser ce microprocesseur à un rythme plus lent pour réduire la consommation des circuits électroniques En outre, le programme du microprocesseur peut être allégé, ce qui permet de -6- libérer de la place dans sa mémoire de programme pour d'autres tâches,
ou bien permet d'utiliser une mémoire de capacité plus réduite.
Selon une autre caractéristique, la seconde interface, commandant le moteur, est intégrée dans le même circuit intégré spécifique que la première interface, et elle comporte, en commun avec la première interface: un bus relié au microprocesseur des moyens pour filtrer des signaux envoyés par le microprocesseur; des moyens pour mettre en parallèle des données binaires reçues en série; des moyens pour décoder une adresse; des moyens pour détecter un signal de début de transaction
et détecter un signal de fin de transaction envoyés par le micropro-
cesseur; et en ce qu'elle comporte, en propre
des moyens pour mémoriser l'état de la commutation de l'a-
limentation du moteur; au moins une partie d'un amplificateur de commutation pour
commuter l'alimentation du moteur.
La machine ainsi caractérisée ne comporte plus, sur la carte principale, de décodeur d'adresse et de registre de verrouillage pour les ordres de commutation de l'alimentation du moteur, grâce au fait que ces ordres sont acheminés par le même bus et le même circuit
intégré spécifique que les ordres de scrutation et de transmission I 1 n'y a plus de conducteur spécialisé pour transmettre un signal de com-
mande du moteur entre les deux cartes de la machine, par conséquent ces deux cartes peuvent comporter chacune un connecteur à quatre contacts seulement En outre, la réalisation d'un circuit intégré spécifique est l'occasion d'intégrer au moins une partie de l'amplificateur de commutation Cette caractéristique permet donc de réduire la taille du connecteur et le nombre de composants audelà de ce que permettrait une simple intégration des interfaces selon l'art
antérieur dans un circuit intégré spécifique.
Selon une autre caractéristique de la machine selon l'inven-
-7- tion, la seconde interface est reliée à la première interface, à l'intérieur dudit circuit intégré spécifique, pour transmettre au microprocesseur, en même temps que des bits représentant les valeurs
traduites par les codeurs, et représentent les états des interrup-
teurs, un bit indiquant l'état du moteur: en marche ou à l'arrêt. La machine ainsi caractérisée, permet au microprocesseur de vérifier la bonne exécution des ordres de commutation de l'alimentation du moteur, sans que le moindre composant supplémentaire doive être ajouté, grâce à une connection interne au circuit spécifique et grâce à l'utilisation des moyens déjà présents, dans le circuit intégré spécifique, pour transmettre les valeurs traduites par
les codeurs et transmettre les états des interrupteurs.
Selon une autre caractéristique de la machine selon l'inven-
tion, la première et la seconde interface comportent en commun, dans ledit circuit intégré spécifique, un séquenceur comportant des moyens
pour mémoriser quatre phases de fonctionnement qui s'excluent mutuel-
lement: une phase de repos, à la suite de chaque mise sous tension ou à la suite d'une commande de retour au repos émise par le séquenceur lui- même, ou par le microprocesseur;
une phase d'activation, si ledit circuit intégré spécifi-
que reçoit un signal de début de transaction, cette phase permettant de détecter une adresse qui est propre au circuit intégré spécifique, et un bit indiquant soit un ordre de scrutation et de transmission des valeurs traduites par les codeurs et des états des interrupteurs; soit un ordre de commutation de l'alimentation du moteur; une phase de scrutation et de transmission, consécutive à une phase d'activation, si ledit circuit intégré spécifique reçoit, à la suite de son adresse, un ordre de transmission des valeurs traduites par les codeurs et des états des interrupteurs; cette phase étant suivie d'un retour à la phase de repos; une phase de commande du moteur, consécutive à une phase d'activation, si ledit circuit intégré spécifique reçoit, à la suite de son adresse, un ordre de commutation de l'alimentation du moteur
mise en marche ou mise à l'arrêt.
Ce séquenceur donne à la carte d'interfaces une certaine autonomie, en permettant de réaliser une longue phase de scrutation et de transmission ou de réaliser une commande du moteur, à la suite d'un
d'un ordre unique envoyé par le microprocesseur.
Selon une autre caractéristique, le circuit intégré spécifique, pour une machine à affranchir comportant des codeurs et des interrupteurs réalisant des liaisons variables entre des lignes et des colonnes d'une matrice de conducteurs, comporte des sorties en nombre au moins égal au nombre de colonnes de la matrice, et qui sont
reliées respectivement auxdites colonnes.
La machine ainsi caractérisée ne nécessite pas de diodes montées respectivement en série avec les conducteurs constituant les colonnes de la matrice, grâce au fait que chaque colonne est connectée
à une sortie du circuit intégré spécifique, indépendante des autres.
Ainsi le coût et l'encombrement de la carte d'interfaces sont sensiblement réduits D'autre part, cette caractéristique augmente de 0, 7 volt l'immunité aux bruits des entrées du circuit spécifique qui
sont reliées aux conducteurs constituant les lignes de la matrice.
Selon une autre caractéristique, le circuit intégré spécifique comporte un nombre d'entrées reliées à des lignes de matrice, qui est supérieur au nombre des lignes de matrice auxquelles sont reliées les codeurs; au moins une ligne de matrice n'étant reliée qu'à des interrupteurs de commande manuelle, les codeurs et les interrupteurs étant connectés en groupe, chaque groupe ayant un nombre de sorties au plus égal au nombre de lignes de la matrice, les sorties
de chaque groupe étant connectées respectivement aux lignes de la ma-
trice.
Cette structure du cicuit intégré spécifique permet de réa-
liser de façon plus optimale la phase de scrutation et la phase de transmission, en augmentant le nombre de bits utiles dans chaque octet
de données envoyé au microprocesseur.
L'invention sera mieux comprise, d'autres détails et d'au-
tres avantages apparaîtront à l'aide de la description ci-dessous et
des figures l'accompagnant: la figure 1 représente le schéma synoptique d'un exemple de réalisation de la carte d'interfaces d'une machine selon l'art antérieur; la figure 2 représente le schéma synoptique d'un exemple
de réalisation de la carte d'interfaces de la machine selon l'inven-
tion; la figure 3 représente le chronogramme de la transmission d'un ordre de mise en marche ou d'arrêt du moteur, dans cet exemple de réalisation de la machine selon l'invention; la figure 4 représente le chronogramme de la transmission d'un ordre de scrutation et de transmission, puis de la transmission de données vers le microprocesseur, dans cet exemple de réalisation de la machine selon l'invention;
la figure 5 représente le schéma synoptique du circuit in-
tégré spécifique que comporte cet exemple de réalistion de la machine
selon l'invention.
La carte d'interfaces d'une machine selon l'art antérieur, dont le schéma est représenté sur la figure 1, comporte: quatre codeurs de position, 1 à 4, chacun traduisant sous la forme d'un mot binaire, respectivement: le chiffre des milliers, le chiffre des centaines, le chiffre des dizaines, et le chiffre des unités, du timbre imprimé par la machine à l'instant considéré; quatre interrupteurs, S Wl à SW 4, de commande manuelle; un décodeur 5, du type 74 HC 138 fabriqué par la Société RTC; un circuit d'entrée-sortie, du type PCF 8574 fabriqué par la Société RTC; deux transistors, 7 et 8, montés en circuit Darlington, et une résistance R 6, pour constituer un dispositif de commutation de l'alimentation d'un moteur 10;
un circuit 9 d'alimentation du moteur 10.
Le moteur 10 est relié à la carte d'interfaces par deux bornes 11 et 12 Un transformateur, non représenté, qui n'est pas monté sur la carte d'interfaces, alimente le circuit 9 par deux bornes 13 et 14 Le reste de la carte d'interfaces est alimenté par une tension continue fournie par la carte principale, qui n'est pas -10- représentée La carte d'interfaces est reliée à la carte principale
par un connecteur 30 à cinq contacts.
Un contact noté CDM, spécialisé pour la commande du moteur, fournit un signal binaire qui commande directement les transistors 7 et 8 à travers la résistance R 6 Un contact noté SDA transmet des données sous forme série, du microprocesseur à une entrée du circuit 6, et inversement Un contact noté SCL transmet un signal d'horloge du microprocesseur au circuit 6, pour cadencer la transmission des données dans les deux sens Un contact noté VDD apporte une tension
d'alimentation de + 5 V Un contact noté VSS apporte un potentiel de référence.
Les codeurs 1 à 4 et les interrupteurs SW 1 à SW 4 réalisent des liaisons variables entre cinq lignes et douze colonnes d'une matrice de conducteurs, chaque codeur constituant une sous-matrice comportant cinq lignes et deux colonnes Chaque codeur comporte cinq bornes reliées respectivement aux cinq lignes de la matrice et comporte deux bornes reliées à deux colonnes de la matrice Chaque codeur comporte deux contacts mobiles qui établissent une liaison entre la première des deux colonnes correspondant au codeur, et l'une
des cinq lignes; et une liaison entre la seconde des deux colonnes et une autre ligne parmi les cinq lignes.
Chaque interrupteur SW 1 à SW 4 établit éventuellement une liaison entre une ligne de la matrice et une colonne Les cinq lignes de la matrice sont reliées au contact VDD apportant une tension de + 5 V, respectivement par cinq résistances Rl à R 5 ayant chacune une va- leur de 2,7 kilo-ohms La scrutation de l'un des codeurs consiste à relier les deux colonnes correspondant à ce codeur, à un potentiel proche du potentiel de référence et à déterminer le potentiel sur les cinq lignes de la matrice Chaque codeur code un chiffre, de O à 9, en fournissant sur les cinq lignes de la matrice un mot binaire comportant deux niveaux bas et trois niveaux haut, lorsqu'il est scruté. Chaque interrupteur SW 1 à SW 4 est scruté en reliant la colonne correspondante à un potentiel proche du potentiel de référence Si l'interrupteur est fermé, la ligne à laquelle la colonne 11-
est reliée est au niveau bas Sinon, cette ligne est au niveau haut.
Le circuit 6 d'entrée-sortie série comporte huit ports, notés PO à P 7, qui peuvent être configurés individuellement soit en entrée soit en sortie, par un ordre d'écriture envoyé par le microprocesseur Il comporte en outre trois entrées: AO, Al, A 2, permettant de définir l'adresse du circuit 6 en tant qu'esclave du microprocesseur Dans cet exemple, ces trois entrées sont reliées au potentiel de référence Les ports PO à P 4 sont reliés aux cinq lignes de la matrice, alors que les ports P 5, P 6, P 7 sont reliés à trois
entrées: A, B, C du décodeur 5.
Le décodeur 5 possède huit sorties complémentées, notées YO à Y 7 Chaqu'une de ces sorties est constituée par une porte CMOS Une seule des huit sorties est au niveau bas à chaque instant Elle est fonction de la valeur du mot binaire appliqué aux entrées A, B, C.
Les sorties YO à Y 5 sont utilisées pour scruter les douze colonnes de la matrice, alors que les sorties Y 6 et Y 7 ne sont pas connectées.
L'une de ces deux sorties Y 6, Y 7 est sélectionnée lorsque le microprocesseur commande une absence de scrutation sur tous les codeurs et tous les interrupteurs, à la fin d'une séquence de
scrutation.
Chacune des sorties YO à Y 5 scrute simultanément deux colon-
nes de la matrice par l'intermédiaire de deux diodes permettant de maintenir l'indépendance de ces deux colonnes quel que soit l'état des contacts reliant éventuellement ces deux colonnes aux lignes de la matrice De même, les interrupteurs S Wl à SW 4 sont scrutés deux par deux Au total, la carte d'interfaces comporte douze diodes Dl à D 12 pour remplir cette fonction Il apparaît, que chacune de ces diodes augmente de 0,7 V le potentiel correspondant au niveau bas des lignes de la matrice, en ajoutant leur chute de tension de 0,7 V à une chute
de tension de l'ordre de 0,4 V existant entre le drain et la source du transistor constituant chacune des sorties YO à Y 5 du décodeur 5.
Quand l'un des ports PO à P 4 est configuré en entrée, le potentiel sur la ligne reliée à ce port est interprété comme un niveau bas s'il est inférieur à 1,5 V, par conséquent l'immunité au bruit est égale à 0,4 V Une pertubation produisant sur cette ligne de la matrice un -12accroissement de + 0,4 V au moment de la scrutation sur les ports du
circuit 6, provoque donc une lecture erronée.
Il apparaît en outre que les diodes Dl à D 12 augmentent le nombre de composants de la carte d'interfaces; de même que la présence
des deux transistors 7 et 8 D'autre part, il apparaît que la sépara-
tion de l'interface de commande du moteur, en une partie située sur la carte d'interfaces et une partie située sur la carte principale, nécessite une liaison entre les deux cartes, par le contact noté CDM,
ce qui augmente de 25 % le nombre de contacts du connecteur 11.
La communication entre le microprocesseur et le circuit 6 d'entrée- sortie série est établie selon un protocole classique appelé
I 2 C Une transaction commence lorsque le microprocesseur émet un si-
gnal de début de transaction, constitué par une descente au niveau bas sur le conducteur des données, SDA, alors que le conducteur d'horloge, SCL, est stable au niveau haut Une transaction est terminée lorsque le microprocesseur émet un signal de fin de transition, constitué par une remontée au niveau haut du conducteur de données, SDA, alors que
le conducteur d'horloge, SCL, a un niveau haut stable.
Pour réaliser la scrutation d'un codeur, ou d'un groupe de deux interrupteurs, le microprocesseur commence par configurer le circuit 6, par une opération d'écriture Par exemple, pour scruter le codeur 4 traduisant la valeur du chiffre des unités, les ports PO à P 4 sont configurés en entrées alors que les ports P 5, P 6, P 7 sont configurés en sorties fournissant un mot binaire 000 pour que le décodeur 5 fournisse un niveau bas sur sa sortie YO et des niveaux hauts sur ses sorties Yl à Y 7, la sortie YO excitant les deux colonnes du codeur 4 Pour réaliser cette configuration, le microprocesseur émet: un signal de début, puis un octet composé des sept bits de l'adresse spécifique du circuit 6, et d'un bit de commande de lecture
ou d'écriture; suivi d'un octet de données qui commande la configura-
tion des ports PO à P 7 Avant de transmettre ces données, le micropro-
cesseur vérifie qu'il reçoit un signal d'accusé de réception émis par le circuit 6, sous la forme d'un niveau bas, pendant la 9 ème période d'horloge De même, le microprocesseur vérifie qu'il reçoit un signal d'accusé de réception après avoir transmis l'octet de données Puis il 13-
envoie le signal de fin de transaction.
Pour lire les niveaux logiques sur les cinq ports PO à P 4, le microprocesseur ordonne ensuite une lecture Pour cela, il émet un signal de début de transaction, suivi d'un octet composé des sept bits de l'adresse propre au circuit 6, suivis du bit de lectu- re-écriture indiquant une lecture Puis il vérifie qu'il reçoit un accusé de réception émis par le circuit 6, et constitué d'un niveau
bas pendant la neuvième période d'horloge Il reçoit ensuite d'un oc-
tet indiquant les niveaux logiques lus sur les ports PO à P 7, parmi lesquels seuls les ports PO à P 4 sont intéressants Le microprocesseur émet ensuite un accusé de réception, puis un signal de fin de transaction. Pour scruter la valeur traduite par le codeur du chiffre des dizaines, 3, une séquence analogue est recommencée, mais les ports P 5 à P 7 sont configurés en sorties avec des niveaux différents pour que le décodeur 5 scrute le codeur 3, au lieu du codeur 4 Une séquence analogue est recommencée pour scruter la valeur traduite par le codeur 2; puis pour scruter la valeur traduite par le codeur 1; puis pour scruter l'état des interrupteurs SW 3, et SW 4; puis pour scruter l'état des interrupteurs SW 1 et SW 2 Au total la scrutation de la matrice nécessite treize transactions, chaque transaction correspondant à vingt impulsions d'horloge, sur le conducteur SCL Comme la période minimale admissible pour cette horloge, dans cet exemple de réalisation, est de 10 microsecondes, la durée minimale nécessaire pour scruter l'ensemble des codeurs et des interrupteurs est donc de
2,6 millisecondes.
Pour neutraliser correctement l'effet des rebonds des contacts, il faut scruter ces contacts environ toutes les 10 millisecondes Dans cesconditions, le microprocesseur passe un quart de son temps à scruter les codeurs et les interrupteurs En outre, le programme de scrutation comporte de nombreuses instructions, car il assure la gestion de nombreux ordres d'écriture et de lecture destinés à la carte d'interfaces Enfin, le montage a pour inconvénient de consommer un certain courant pendant toute la durée de la scrutation, soit 2,6 millisecondes au moins, toutes les 10 millisecondes Dans cet IF -14- exemple de réalisation, ce courant a une intensité de 3 milliampères pendant la scrutation La puissance moyenne consommée est relativement élevée car elle est directement proportionnelle à la durée de la scrutation. La figure 2 représente le schéma synoptique d'un exemple de réalisation de la carte d'interfaces d'une machine à affranchir, selon l'invention Cette carte comporte: quatre codeurs de position, 21 à 24, analogues aux codeurs 1 à 4 décrits précédemment, constituant chacun une sous-matrice à cinq lignes et deux colonnes; quatre interrupteurs, SW'1 à SW'4, analogues aux interrupteurs SW 1 à SW 4 décrits précédemment; un circuit intégré spécifique de l'application, 25; un transistor de puissance 28;
un circuit 26 d'alimentation, analogue au circuit d'ali-
mentation 9 décrit précédemment, pour alimenter un moteur 27.
La carte d'interfaces est reliée au moteur 27 par deux bor-
nes 17 et 18, et à un transformateur d'alimentation, non représenté, par deux bornes 19 et 20 qui sont reliées à deux entrées du circuit d'alimentation du circuit 26 La borne 17 est reliée au collecteur du transistor 28 alors que la borne 18 est reliée à une sortie du circuit d'alimentation 26 La carte d'interfaces est reliée en outre à une
carte principale, portant un microprocesseur 16, par un connecteur 29.
La carte principale est représentée succintement par son microprocesseur 16 et par un connecteur 15 s'emboîtant dans le connecteur 29 Cette carte comporte notamment un circuit d'alimentation, non représenté, fournissant une tension de + 5 V Le
connecteur 29 comporte quatre contacts seulement.
Un contact noté SDA est relié à un conducteur transmettant des données sous forme série, dans les deux sens Un contact noté SCL est relié à un conducteur transmettant un signal d'horloge envoyé par le microprocesseur 16 pendant les transactions Un contact noté VDD reçoit une tension d'alimentation continue de + 5 V Un contact noté VSS
est relié à un conducteur amenant le potentiel de référence.
Le circuit intégré spécifique 25 comporte deux entrées re-
-15- liées respectivement aux deux contacts SDA et SCL du connecteur 29, pour communiquer avec le microprocesseur 16 Il comporte en outre: six entrées notées E 2 à E 7 qui sont reliées respectivement à six lignes d'une matrice de conducteurs; une sortie notée MOT qui est reliée à la base du transistor 28 par une résistance R 13; et des sorties: UNIO, UNI 1, UNI 2, DIZO, DIZ 1, DIZ 2, CENTO, CENT 1, CENT 2, MIO, MI 1, MI 2, qui sont reliées respectivement aux douze colonnes de la matrice Chacun des codeurs 21 à 24 comporte deux bornes reliées respectivement à deux colonnes de la matrice; et comporte cinq secondes bornes reliées respectivement à cinq lignes de la matrice, la sixième ligne étant indépendante des codeurs mais étant commune au
quatre interrupteurs SW'l à SW'4.
Chacun de ces interrupteurs est relié à une colonne distincte, et établit une liaison entre cette colonne et la sixième ligne de la matrice Les six lignes de la matrice sont reliées à la tension d'alimentation, respectivement par six résistances R 7 à R 12 ayant chacune une valeur de 1,2 kilo-ohm Le schéma ne comporte pas de diodes puisque chaque colonne de la matrice est scrutée par une sortie indépendante, UNIO,, MI 2, du circuit intégré spécifique 25 Ceci supprime les inconvénients du coût, de l'encombrement, et de la réduction de l'immunité au bruit, qui étaient dûs aux diodes Dl à D 12
de la carte d'interfaces décrite précédemment.
Les sorties UNIO à MI 2 sont constituées respectivement par des transistors du type MOS à drain ouvert, alors que la sortie MOT
est contituée d'une paire complémentaire de transistors du type MOS.
Le circuit intégré spécifique 25 a essentiellement trois fonctions, déclenchées respectivement par trois ordres uniques envoyés par le microprocesseur 16 selon le protocole I 2 C: un ordre unique
pour commander la mise en marche du moteur; un ordre unique pour com-
mander une mise à l'arrêt du moteur; et un ordre unique pour commander une scrutation de tous les codeurs et de tous les interrupteurs.
La figure 3 représente un chronogramme de la transaction en-
tre le microprocesseur 16 et le circuit 25, constituant un ordre pour commander le moteur, qui remplace la liaison par le conducteur noté CDM dans la carte d'interfaces selon l'art antérieur, décrite -16précédemment La transaction débute par un signal de début, constitué par un passage au niveau bas du conducteur SDA, alors que le conducteur SCL est stable au niveau haut Le microprocesseur 16 envoie ensuite une adresse de sept bits, propre au circuit intégré 25, puis un bit de lecture-écriture, noté R/W, pendant en huitième période d'horloge En l'occurrence, le bit R/W est un bit d'écriture, constitué par un niveau bas Puis le circuit 25 répond par un accusé de réception, noté ACK, constitué par un niveau bas sur le conducteur SDA pendant la neuvième période de l'horloge envoyée sur le conducteur SCL. Quand le microprocesseur 16 a détecté cet accusé de réception, il envoie un mot de commande, de huit bits, qui a la valeur hexadécimale 6 A ou EA pour commander une mise en marche du moteur; ou qui a une valeur hexadécimale différente de 6 A et EA pour arrêter le moteur Quand il a reçu ce mot de commande, le circuit 25 émet un
accusé de réception, noté ACK, constitué par un niveau bas sur le con-
ducteur SDA pendant la durée de la neuvième période d'horloge, comptée à partir du premier bit du mot de commande Enfin, le microprocesseur 16 envoie un signal de fin de transaction, constitué par une transition au niveau haut sur le conducteur SDA alors que le conducteur SCL a un niveau haut stable Le circuit 25 impose une tension voisine de + 5 V ou de OV sur sa sortie MOT, selon que l'ordre est une mise en marche ou une mise à l'arrêt de l'alimentation du
moteur 27.
La figure 4 représente un chronogramme de la transaction en-
tre le circuit 25 et le microprocesseur 16, constituant l'ordre de
scrutation et de transmission, puis la transmission effective des va-
leurs traduites par les codeurs 21 à 24, et de l'état des interrupteurs SW'1 à SW'4 Le microprocesseur 16 envoie un ordre unique qui est constitué tout d'abord d'un signal de début de transaction, puis de l'adresse propre au circuit intégré 25, puis d'un bit de lecture- écriture R/W En l'occurrence, c'est un bit de lecture constitué d'un niveau haut sur le conducteur SDA pendant la durée de la huitième période d'horloge sur le conducteur SCL La réponse du circuit 25 est: un accusé de réception, ACK, constitué par un niveau -17- bas sur le conducteur SDA pendant la neuvième période de l'horloge; puis un premier octet de données constitué de bits B 7, B 6, B 5, B 4, B 3, B 2, M, et d'un bit de bourrage Ces bits B 7 à B 2 représentent respectivement: les états des entrées E 7 à E 2 lorsque le codeur 21 et l'interrupteur SW'l sont scrutés en mettant au niveau bas les sorties MIO, MI 1, et MI 2 Le bit M représente l'état de la commutation de
l'alimentation du moteur.
Le microprocesseur 16 répond brièvement en envoyant un accusé de réception, ACK', constitué par un bit au niveau bas sur le conducteur SDA pendant la neuvième période d'horloge sur le conducteur SCL, comptée à partir du premier bit de données Quand le circuit 25 a
reçu cet accusé de réception ACK', il envoie un deuxième octet de don-
nées représentant l'état des entrées E 7 à E 2 quand le codeur 22 et l'interrupteur SW'2 sont scrutés en mettant au niveau bas les sorties
CENTO, CENTî, CENT 2; et représentant l'état de la commutation de l'a-
limentation du moteur.
Le microprocesseur 16 répond brièvement en envoyant un accusé de réception ACK' Après réception de cet accusé de réception ACK', le circuit 25 envoie un troisième octet de données représentant l'état des entrées E 7 à E 2 quand le codeur 23 et de l'interrupteur SW'3 sont scrutés en mettant au niveau bas les sorties DIZO, DIZ 1, DIZ 2; et représentant l'état de la commutation de
l'alimentation du moteur.
Le microprocesseur 16 répond par un accusé de réception ACK' Après réception de cet accusé de réception ACK', le circuit 25 envoie un quatrième octet de données représentant l'état des entrées E 7 à E 2 quand le codeur 24 et de l'interrupteur SW'4 sont scrutés en mettant au niveau bas, les sorties UNIO, UNI 1, UNI 2; et représentant l'état de la commutation de l'alimentation du moteur Le
microprocesseur 16 répond en envoyant un accusé de réception ACK'.
Puis, comme il n'y a plus de données à transmettre, il envoie un signal de fin de transaction La transaction comporte cinq octets au
lieu de vingt six.
Le nombre des entrées E 2,,E 7 reliées aux lignes de la
matrice a été augmenté par rapport au nombre des ports PO,,P 4 con-
-18-
figurés en entrées, dans la carte d'interfaces selon l'art antérieur.
Le nombre de lignes de la matrice a été augmenté ainsi de cinq à six.
Grâce à ce moyen, les codeurs et les interrupteurs sont scrutés par groupe, chaque groupe comportant un codeur et un interrupteur, dans cet exemple Ceci permet de minimiser le nombre d'octets de données à transmettre au microprocesseur, car chaque octet de données contient six bits utiles, au lieu de cinq Dans cet exemple, quatre octets suffisent à transmettre les données résultant de la scrutation La transaction comporte donc cinq octets, au lieu de sept si les interrupteurs constituaient deux groupes séparés des codeurs, comme
c'était le cas dans l'art antérieur.
Si la période de l'horloge sur le conducteur SCL est de 10 microsecondes, la scrutation dure moins de 0,5 millisecondes, ce qui est environ 5 fois moins que dans l'exemple de machine selon l'art
antérieur, décrite précédemment.
D'autre part, la scrutation de l'état d'un codeur et d'un interrupteur ne dure pas pendant la durée de transmission d'un octet, mais ne dure en fait que pendant la durée d'une période d'horloge précédant cette transmission, c'est-à-dire ne dure que 10 microsecondes Dans cet exemple, les codeurs ne consomment donc du courant que pendant 4 fois 10 microsecondes, soit 0,04 milliseconde au lieu de 2,6 millisecondes dans l'exemple de machine selon l'art antérieur La consommation d'énergie dans la carte d'interfaces est
donc sensiblement réduite.
Cette réduction de consommation permet facilement d'augmen- ter l'intensité du courant passant dans chaque contact, dans le but d'améliorer la fiabilité des contacts lorsqu'il se forme une couche d'oxyde ou une couche de poussière C'est pourquoi les résistances R 7 à R 12 ont une valeur de 1,2 kilo-ohm au lieu de 2,7 kilo-ohms Cette
diminution de résistance permet de doubler environ l'intensité du cou-
rant passant dans chaque contact, tout en bénéficiant néanmoins d'une sensible réduction de la consommation d'énergie dans la carte d'interfaces. La durée de scrutation est réduite par un facteur cinq: 0,5 milliseconde au lieu de 2,6 millisecondes, ce qui libère du temps - 19- de calcul du microprocesseur Le programme pilotant le microprocesseur est très allégé puisqu'un seul ordre suffit à scruter l'ensemble des codeurs et des interrupteurs Par conséquent, le programme nécessite une moindre capacité de mémoire, ce qui libère de la place pour d'autres applications, ou bien permet de réduire la taille de cette mémoire. La figure 5 représente le schéma synoptique d'un exemple de réalisation d'un circuit intégré spécifique 25 réalisant les fonctions
décrites précédemment Il peut être réalisé selon la technologie CMOS.
Cet exemple comporte: un oscillateur 62, constitué d'une série d'inverseurs
logiques rebouclées pour osciller avec une période d'environ 0,1 mi-
croseconde; deux filtres numériques classiques, 61 et 63, ayant chacun une entrée reliée respectivement au conducteur SDA et au conducteur SCL, pour éliminer les parasites superposés aux signaux transmis sur ces conducteurs; un registre à décalage 60 dans lequel sept bits peuvent être inscrits ou lus, en série ou en parallèle; un décodeur 65 pour décoder l'adresse propres au circuit intégré spécifique 25; un décodeur 66 pour décoder les mots de commande propre à la mise en marche du moteur;
un circuit 67 pour détecter le signal de début de transac-
tion et le signal de fin de transaction; un compteur par neuf, 68; un séquenceur 69, constitué essentiellement de quatre bascules et de portes logiques non représentées, pour mémoriser quatre phases de fonctionnement qui s'excluent mutuellement;
un dispositif d'initialisation 80, qui fonctionne à la mi-
se sous tension du circuit 25; une bascule 81 pour mémoriser l'état de la commutation de l'alimentation du moteur; un préamplificateur 82 ayant une sortie constituant la sortie MOT du circuit 25; -,F -20- un compteur par cinq, 71; un décodeur 70, ayant cinq sorties dont l'une est sélectionnée au moyen d'un mot de trois bits; douze interfaces de sortie, 40 à 51, constituées chacune d'un transistor de type MOS à drain ouvert, constituant respectivement les sorties UNIO, MI 2 du circuit 25;
des portes logiques ET, 31 à 37, 59, 64 et 72.
Le signal d'horloge fourni par le conducteur SCL constitue un signal d'horloge noté Hl, après filtrage par le filtre 63 Il est appliqué à: une entrée d'horloge du registre 60; une entrée d'horloge du détecteur 67; et une entrée d'horloge du compteur 68 L'oscillateur 62 fournit un signal d'horloge H 2 aux deux filtres 61 et 63, et à une entrée d'horloge du séquenceur 69 Le signal de données fourni par le conducteur SDA est filtré par le filtre 61 puis est fourni, d'une part, à une entrée de données du détecteur 67 et, d'autre part, à une
première entrée de la porte ET 64.
Une sortie du détecteur 67 est reliée à une entrée du séquenceur 69 pour lui fournir un signal logique pendant toute la durée d'une transaction Une sortie du séquenceur 69 est reliée à une seconde entrée de la porte ET 64, et une sortie de cette dernière est reliée à une entrée série du circuit 60 Le registre 60 est chargé en série, en validant la porte ET 64, pour charger une adresse reçue ou
charger un mot de commande du moteur, au rythme fixé par l'horloge Hl.
Le registre 60 possède sept étages ayant sept sorties parallèle re-
liées respectivement à sept entrées du décodeur 65 et à sept entrées
du décodeur 66.
La sortie du premier étage du registre 60 est reliée à une entrée du séquenceur 69 Cette sortie fournit le bit R/W de commande de lectureécriture, ou le bit d'accusé de réception ACK', pendant
certaines périodes de l'horloge Hl.
Le registre 60 possède sept entrées parallèles qui sont reliées respectivement aux sorties des portes ET 31 à 37 Une première entrée de chaque porte ET 31 à 36 constitue respectivement une des entrées E 7 à E 2 du circuit 25 Une première entrée de la porte ET 37 est reliée à la sortie de la bascule 81 mémorisant l'état de la -21- commutation de l'alimentation du moteur, par une liaison notée EM, interne au circuit intégré spécifique 25 Une seconde entrée de chacune des portes 31 à 37 est reliée à une sortie du séquenceur 69 pour commander le chargement de sept bits en parallèles dans le registre 60. Le décodeur 65 et le décodeur 66 ont chacun une sortie reliée respectivement à une entrée du séquenceur 69 Lorsque le décodeur 65 reconnaît l'adresse propre au circuit intégré 25, il fournit un signal à entrée du séquenceur 69 Le registre 60 possède une sortie série reliée à une première entrée de la porte ET 59 Une seconde entrée de cette porte est reliée à une sortie du séquenceur 69, qui commande une transmission série vers le microprocesseur, et
une sortie de cette porte 59 est reliée au conducteur SDA.
Le compteur 68 possède: une entrée d'horloge reliée à la sortie du filtre 63; une entrée de validation reliée à une sortie du séquenceur 69; une première sortie reliée à une entrée du séquenceur 69 pour lui fournir une impulsion pendant la durée de chaque huitième période de l'horloge H, qui correspond à la réception d'un bit R/W; une seconde sortie reliée à une entrée du séquenceur 69 et à une
première entrée de la porte ET 72.
Le compteur 68 est un compteur par neuf qui compte les im-
pulsions du signal d'horloge Hl Sa seconde sortie fournit un autre signal d'horloge noté H 3 constitué d'une impulsion pour chaque neuvième impulsion du signal d'horloge Hl Chaque impulsion du signal d'horloge H 3 correspond donc à l'intervalle temporel réservé à l'émission d'un signal d'accusé réception ACK par le circuit 25 ou à la réception d'un signal de réception ACK' envoyé par le
microprocesseur 16.
Une seconde entrée de la porte ET 72 est reliée à une sortie du séquenceur 69 La sortie de la porte 72 est reliée à une entrée
d'horloge du compteur 71.
Le compteur 71 est un compteur par cinq qui compte cinq périodes de l'horloge H 3 pour scruter successivement quatre groupes, chaque groupe étant constitué d'un codeur et d'un interrupteur; et qui compte une cinquième période de l'horloge H 3 pour revenir à une -22- absence de scrutation Le compteur 71 possède trois sorties reliées respectivement à trois entrées du décodeur 70 Ce dernier possède cinq sorties dont une seule est sélectionnée à la fois, en fonction de la valeur du mot binaire appliqué aux trois entrées Ces sorties sont notées SO,,54 et sont sélectionnées dans cet ordre lorsque le compteur 71 est incrémenté La sortie SO est reliée en parallèle aux entrées des interfaces de sortie 49, 50, 51 qui correspondent respectivement à trois sorties MIO, M Il, MI 2, du circuit 25 De même les sorties Sl, 52, 53 commandent chacune un groupe de trois interfaces de sortie La sortie 54 est reliée à une entrée de séquenceur 69 Elle fournit un signal logique, noté FIN, lui indiquant la fin de la scrutation des quatre groupes de codeurs et d'interrupteurs, afin de ramener le séquenceur 69 dans une phase de repos. Le dispositif d'initialisation 80 possède une sortie reliée à une entrée d'initialisation du séquenceur 69 et à une entrée d'initialisation de la bascule 81, pour mettre le séquenceur 69 dans une phase de repos, et pour couper l'alimentation du moteur 27 au
moment o la machine à affranchir est mise sous tension.
La bascule 81 possède une entrée de données reliée à une sortie du séquenceur 69, pour mémoriser un ordre de mise en marche ou de mise à l'arrêt La sortie de la bascule 81 est reliée à une entrée du préamplificateur 82 La sortie de la bascule 81 est reliée aussi, à l'intérieur du circuit intégré 25, à une première entrée de la porte ET 37 La seconde entrée de la porte ET 37, de même que les secondes entrées des portes ET 31 à 36 sont reliées à une sortie du séquenceur 69 qui commande le chargement en parallèle d'un mot de sept bits de données dans le registre 60, pour leur transmission sous forme de
série Ainsi l'état de la commutation de l'alimentation, et donc l'é-
tat du moteur, sera transmis au microprocesseur 16 dans le même octet
qui transmettra l'état des entrées E 7 à E 2.
Le séquenceur 69 est dans une phase de repos à la suite d'une initialisation par le dispositif 80, à la mise sous tension; ou à la suite d'un signal de fin de scrutation fourni par la sortie 54 du décodeur 70; ou après l'éxécution d'un ordre de mise en marche ou -23- de mise à l'arrêt du moteur; ou à la suite de la détection d'un signal
de fin de transaction, par le détecteur 67.
Le séquenceur 69 passe dans une phase d'activation dès qu'un signal de début de transaction est détecté par le détecteur 67 Il commande alors la porte ET 64 pour charger dans le registre 60 les bits transmis par le microprocesseur 16 Il valide le compteur 68 A la fin de la septième impulsion d'horloge H 3, le signal fourni par la sortie du décodeur d'adresse 65 est mémorisé par le séquenceur 69 Si ce signal n'indique pas que l'adresse propre au circuit 25 a été détectée, le séquenceur 69 bloque l'émission d'un accusé de réception ACK, puis il passe en phase de repos à la fin de la neuvième impulsion d'horloge H 3 Dans le cas contraire, il émet un accusé de réception ACK sur le conducteur SDA en imposant un niveau bas, pendant la neuvième période de l'horloge H 3 Ensuite, il passe dans la phase de scrutation et transmission, ou bien dans la phase de commande du moteur, selon la valeur du bit R/W, qui lui est fourni par la sortie du premier étage du registre 60 pendant la huitième période de
l'horloge H 3.
Si le bit R/W est au niveau bas, il indique un ordre de commutation de l'alimentation du moteur Le séquenceur 69 entre alors dans une phase de commande du moteur Le mot de commande du moteur est chargé dans le circuit 60 puis est décodé par le circuit 66 qui fournit un signal logique au séquenceur 69 Si le mot de commande a la valeur hexadécimale 6 A ou EA, le décodeur 66 fournit un niveau haut qui correspond à une mise en marche du moteur Si le mot de commande a une autre valeur, le décodeur 66 fournit un niveau bas qui correspond à une mise à l'arrêt La sortie du séquenceur 69 qui est reliée à une entrée de commande de la bascule 81 y inscrit la valeur de ce signal logique Si c'est un ordre de mise en marche, le préamplificateur 82 fournit à la sortie MOT un courant pour saturer le transistor de
puissance 28.
Après le décodage du mot commandant le moteur, le séquenceur 69 envoie un accusé de réception ACK au microprocesseur, en imposant un niveau bas sur le conducteur SDA, par l'intermédiaire de la porte ET 59; puis retourne dans une phase de repos Le moteur reste en -24- marche s'il a été mis en marche ou bien reste à l'arrêt s'il vient
d'être mis à l'arrêt.
Si le bit R/W est au niveau haut, il indique un ordre de scruter toutes les valeurs traduites par les codeurs et tous les états des interrupteurs, et de les transmettre Le séquenceur 69 entre alors dans une phase de scrutation et de transmission Pour chaque groupe constitué d'un codeur et d'un interrupteur, le décodeur 70 sélectionne un groupe de trois interfaces de sortie, par exemple 40, 41, 42, pour amener à un potentiel proche de potentiel de référence trois colonnes de la matrice Le séquenceur 69 valide les portes 31 à 37, 72, et 59, pour charger sept bits de données en parallèle dans le registre 60 puis les transmettre en série sur le conducteur SDA, avec un huitième
bit constituant un bourrage.
Le microprocesseur 16 envoie un accusé de réception ACK', constitué d'un niveau haut, pendant la période d'horloge qui suit les huit périodes de transmission d'un octet de données Cet accusé de réception est chargé dans le premier étage du registre 60 sous la commande de chaque neuvième impulsion de l'horloge Hl La sortie du
premier étage fournit cet accusé de réception ACK' au séquenceur 69.
Cette séquence est recommencée pour les deuxième, trosième,
et quatrième groupe de codeurs et interrupteurs.
A la fin de la scrutation, le signal de fin fournit par le décodeur 70 provoque le retour du séquenceur 69 dans la phase de repos Si le circuit 25 ne reçoit pas un accusé de réception ACK' pour le premier, ou le deuxième, ou le troisième octet de données, le séquenceur 69 retourne à une phase de repos et attend un nouvel ordre
commençant par un signal de début.
La transmission de l'état du moteur du circuit 25 au micro-
processeur permet de réaliser une commande très fiable du moteur, puisqu' une erreur de transmission, affectant le mot de commande du moteur, est détectée rapidement, lors de la scrutation suivante, grâce au bit M qui est retransmis au microprocesseur D'autre part, il est à remarquer que le nombre de valeurs ( 6 A ou EA) du mot de commande déclenchant la mise en marche du moteur est très inférieur au nombre de valeurs (deux cent cinquante six) provoquant l'arrêt du moteur Une -25- perturbation de la transmission a donc beaucoup plus de chance de provoquer un arrêt du moteur, plut 8 t qu'une mise en marche intempestive. La portée de l'invention n'est pas limitée à l'exemple de
réalisation décrit ci-dessus, l'homme de l'art peut l'adapter notam-
ment pour scruter un autre nombre de codeurs et d'interrupteurs; et peut éventuellement les grouper différemment Il peut l'adapter aussi
au cas o le microprocesseur est relié aux interfaces par un bus à transmission parallèle, au lieu d'un bus à transmission série.
-26-

Claims (5)

Revendications:
1) Machine à affranchir le courrier, imprimant des timbres en comptabilisant les valeurs de ces timbres, comportant: un moteur ( 27) et des molettes portant des chiffres en relief, pour imprimer un timbre; un microprocesseur ( 16) pour commander le moteur, et pour comptabiliser la valeur de chaque timbre imprimé; des codeurs de position ( 21 à 24), reliés respectivement aux molettes pour traduire sous forme de mots binaires les valeurs des chiffres du timbre imprimé; et des interrupteurs (SW'l à SW'4) de commande manuelle; une première interface, commandé par des ordres du microprocesseur, pour scruter et pour transmettre au microprocesseur les valeurs traduites par les codeurs, et les états des interrupteurs; une seconde interface, commandée par des ordres du microprocesseur, pour commuter l'alimentation du moteur; caractérisée en ce que la première interface comporte un
circuit logique intégré ( 25), spécifique de cette application, compor-
tant des moyens ( 31 à 72) pour scruter et pour transmettre, au micro-
processeur( 16), les valeurs traduites par tous les codeurs ( 21 à 24), et les états de tous les interrupteurs (SW'l à SW'4) de ladite machine, suite à la réception d'un ordre unique envoyé par le
microprocesseur ( 16).
2) Machine selon la revendication 1, caractérisé en ce que
la seconde interface est intégrée dans le même circuit intégré spéci-
fique ( 25) que la première interface; et comporte, en commun avec la première interface: un bus (SDA, SCL) relié au microprocesseur ( 16); des moyens ( 61 à 63) pour filtrer des signaux envoyés par le microprocesseur ( 16); des moyens ( 60) pour mettre un parallèle des données binaires reçues en série; des moyens ( 65) pour décoder une adresse; des moyens ( 67) pour détecter un signal de début de
transaction et un signal de fin de transaction, envoyés par le micro-
-27- processeur; et en ce qu'elle comporte, en propre des moyens ( 81) pour mémoriser l'état de la commutation de l'alimentation du moteur; au moins une partie ( 82) d'un amplificateur de commutation
pour commuter l'alimentation du moteur ( 27).
3) Machine selon la revendication 2, caractérisée en ce que le circuit intégré spécifique ( 25) comporte une liaison interne (EM) reliant la seconde interface à la première interface pour transmettre
au microprocesseur, en même temps que des bits (B 2,,B 7) représen-
tant les valeurs traduites par les codeurs ( 21 à 24) et représentant les états des interrupteurs (SW'1 à SW'4), un bit (M) indiquant l'état
du moteur ( 27): en marche ou à l'arrêt.
4) Machine selon la revendication 2, caractérisée en ce que la première et la seconde interface comportent en outre, en commun, dans ledit circuit spécifique ( 25), un séquenceur ( 69) comportant des moyens pour mémoriser quatre phases de fonctionnement, qui s'excluent mutuellement: une phase de repos, à la suite de chaque mise sous tension ou à la suite d'une commande de retour au repos, émise par le séquenceur lui- même, ou par le microprocesseur;
une phase d'activation, si ledit circuit intégré spécifi-
que ( 25) reçoit un signal de début de transaction; cette phase permettant de détecter une adresse qui est propre au circuit intégré spécifique, et un bit indiquant soit un ordre de scrutation et de transmission des valeurs traduites par les codeurs et des états des interrupteurs; soit un ordre de commutation de l'alimentation du moteur; une phase de scrutation et de transmission, consécutive à
une phase d'activation, si ledit circuit intégré spécifique ( 25) re-
çoit, à la suite de son adresse, un bit indiquant un ordre de scrutation et de transmission des valeurs traduites par les codeurs et des états des interrupteurs; cette phase étant suivie d'un retour à la phase de repos; une phase de commande du moteur ( 27), consécutive à une -28- phase d'activation, si ledit circuit intégré spécifique ( 25) reçoit, à la suite de son adresse, un bit indiquant un ordre de commutation de
l'alimentation du moteur, en marche ou à l'arrêt.
) Machine selon la revendication 1, comportant des codeurs ( 21 à 24) et des interrupteurs (SW 1 à SW 4) réalisant des liaisons va- riables entre des lignes et des colonnes d'une matrice de conducteurs, caractérisée en ce que ledit circuit intégré spécifique ( 25) comporte
des sorties (UNI 1, UNI 2,) en nombre au moins égal au nombre de co-
lonnes de la matrice, et qui sont reliés respectivement auxdites
colonnes.
6) Machine selon la revendication 5, caractérisé en ce que ledit circuit intégré spécifique ( 25) comporte un nombre d'entrées reliées à des lignes de matrice, qui est supérieur au nombre des lignes de matrice auxquelles sont reliées les codeurs ( 21 à 24); au moins une ligne de matrice n'étant reliée qu'à des interrupteurs de commande manuelle (SW'1 à SW'4), les codeurs ( 21 à 24) et les interrupteurs (SW'1,,SW'4) étant connectés en groupes ( 21-SW'l, 22-SW'2,), chaque groupe ayant un nombre de sorties au plus égal au nombre de lignes de la matrice, les sorties de chaque groupe étant
connectées respectivement aux lignes de la matrice.
FR9008489A 1990-07-04 1990-07-04 Machine a affranchir le courrier, comportant un circuit integre specifique constituant des interfaces. Expired - Lifetime FR2664407B1 (fr)

Priority Applications (4)

Application Number Priority Date Filing Date Title
FR9008489A FR2664407B1 (fr) 1990-07-04 1990-07-04 Machine a affranchir le courrier, comportant un circuit integre specifique constituant des interfaces.
DE69103698T DE69103698T2 (de) 1990-07-04 1991-07-02 Frankiermaschine mit einer als Schnittstelle dienenden gedruckten Schaltung.
EP91110957A EP0464778B1 (fr) 1990-07-04 1991-07-02 Machine à affranchir le courrier, comportant un circuit imprimé spécifique constituant des interfaces
US07/725,727 US5267172A (en) 1990-07-04 1991-07-03 Mail franking machine including an interface application specific integrated circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR9008489A FR2664407B1 (fr) 1990-07-04 1990-07-04 Machine a affranchir le courrier, comportant un circuit integre specifique constituant des interfaces.

Publications (2)

Publication Number Publication Date
FR2664407A1 true FR2664407A1 (fr) 1992-01-10
FR2664407B1 FR2664407B1 (fr) 1992-09-11

Family

ID=9398355

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9008489A Expired - Lifetime FR2664407B1 (fr) 1990-07-04 1990-07-04 Machine a affranchir le courrier, comportant un circuit integre specifique constituant des interfaces.

Country Status (4)

Country Link
US (1) US5267172A (fr)
EP (1) EP0464778B1 (fr)
DE (1) DE69103698T2 (fr)
FR (1) FR2664407B1 (fr)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2688930B1 (fr) * 1992-03-23 1995-06-16 Alcatel Satmam Dispositif de connexion sans contact electrique.
US5552991A (en) * 1993-12-09 1996-09-03 Pitney Bowes Inc. Control system for an electronic pastage meter having a programmable application specific intergrated circuit
US5483458A (en) * 1993-12-09 1996-01-09 Pitney Bowes Inc. Programmable clock module for postage metering control system
US5696685A (en) * 1994-07-06 1997-12-09 Pitney Bowes Inc. Control system for an electronic postage meter having a programmable print head controller
DE4445053C2 (de) * 1994-12-07 2003-04-10 Francotyp Postalia Ag Frankiermaschineninterne Schnittstellenschaltung
DE59710554D1 (de) * 1996-01-31 2003-09-18 Francotyp Postalia Ag Frankiermaschine
US5878234A (en) * 1996-09-10 1999-03-02 Sierra Wireless, Inc. Low power serial protocol translator for use in multi-circuit board electronic systems
US6134665A (en) * 1998-01-20 2000-10-17 Digital Equipment Corporation Computer with remote wake up and transmission of a status packet when the computer fails a self test
US7999596B2 (en) * 2009-03-26 2011-08-16 Texas Instruments Incorporated Digital suppression of spikes on an 12C bus
US9763392B2 (en) 2010-04-09 2017-09-19 Edge Technology Heated spray system for frost protection
JP5225520B1 (ja) * 2012-03-02 2013-07-03 三菱電機株式会社 エンコーダ入力装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2361951A1 (de) * 1973-12-13 1975-06-19 Bbc Brown Boveri & Cie Datensammelsystem fuer fernwirkunterzentralen
FR2335002A1 (fr) * 1975-12-11 1977-07-08 Secap Machine a affranchir a comptage electronique
FR2346929A1 (fr) * 1976-03-31 1977-10-28 Forclum Force Lumiere Elect Installation de surveillance de capteurs
WO1982003486A1 (fr) * 1981-04-06 1982-10-14 Gruenig Rudolf Dispositif pour le reglage d'une machine d'affranchisement et procede pour la mise en action du dispositif
US4519048A (en) * 1982-12-08 1985-05-21 Pitney Bowes Inc. Postage meter system for communicating platen movement to a microprocessor to signal completion of printing
FR2624966A1 (fr) * 1987-12-21 1989-06-23 Pitney Bowes Inc Dispositif de codage a effet hall, et procede de codage l'utilisant

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3692988A (en) * 1971-01-18 1972-09-19 Pitney Bowes Inc Parcel postage metering system
US3904946A (en) * 1974-06-05 1975-09-09 Pitney Bowes Inc Feed back control system for a postage meter
US4525785A (en) * 1979-10-30 1985-06-25 Pitney Bowes Inc. Electronic postage meter having plural computing system
US4635205A (en) * 1984-10-04 1987-01-06 Pitney Bowes Inc. Microprocessor controlled d.c. motor for indexing postage value changing means
US4630210A (en) * 1984-10-04 1986-12-16 Pitney Bowes Inc. Microprocessor controlled d.c. motor for controlling a load
US4897793A (en) * 1988-01-26 1990-01-30 Francotyp-Postalia Gmbh Configuration for a franking machine
GB8819647D0 (en) * 1988-08-18 1988-09-21 Alcatel Business Systems Franking machine
US5121327A (en) * 1989-10-18 1992-06-09 Pitney Bowes Inc. Microcomputer-controlled electronic postage meter having print wheels set by separate d.c. motors

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2361951A1 (de) * 1973-12-13 1975-06-19 Bbc Brown Boveri & Cie Datensammelsystem fuer fernwirkunterzentralen
FR2335002A1 (fr) * 1975-12-11 1977-07-08 Secap Machine a affranchir a comptage electronique
FR2346929A1 (fr) * 1976-03-31 1977-10-28 Forclum Force Lumiere Elect Installation de surveillance de capteurs
WO1982003486A1 (fr) * 1981-04-06 1982-10-14 Gruenig Rudolf Dispositif pour le reglage d'une machine d'affranchisement et procede pour la mise en action du dispositif
US4519048A (en) * 1982-12-08 1985-05-21 Pitney Bowes Inc. Postage meter system for communicating platen movement to a microprocessor to signal completion of printing
FR2624966A1 (fr) * 1987-12-21 1989-06-23 Pitney Bowes Inc Dispositif de codage a effet hall, et procede de codage l'utilisant

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
TOUTE L'ELECTRONIQUE. no. 525, juin 1987, PARIS FR pages 57 - 60; SENECAL: "Technologie I2C et multimètres numériques" *

Also Published As

Publication number Publication date
EP0464778A1 (fr) 1992-01-08
DE69103698D1 (de) 1994-10-06
EP0464778B1 (fr) 1994-08-31
FR2664407B1 (fr) 1992-09-11
DE69103698T2 (de) 1994-12-15
US5267172A (en) 1993-11-30

Similar Documents

Publication Publication Date Title
EP0554164B1 (fr) Carte à puce à plusieurs protocoles de communication
FR2664407A1 (fr) Machine a affranchir le courrier, comportant un circuit integre specifique constituant des interfaces.
CH676397A5 (fr)
EP0461971B1 (fr) Dispositif électronique de connexion
EP0014152A1 (fr) Opérateur pour réseau de commutation de données numériques par paquets
FR2689997A1 (fr) Système d'échange de données sans contact entre un terminal et un ensemble portatif modulaire.
FR2652173A1 (fr) Dispositif modulateur/demodulateur a configurations variables pour ordinateur ou analogue.
EP0918336A1 (fr) Mémoire non volatile programmable et effaçable électriquement comprenant une zone protégeable en lecture et/ou en écriture et système électronique l'incorporant
WO1999049426A1 (fr) Procede de commutation d'applications sur une carte a puce multi-applicative
EP0267114A1 (fr) Circuit intégré pour la mémorisation et le traitement d'informations de manière confidentielle comportant un dispositif anti-fraude
EP0540427A1 (fr) Circuit d'interface pour carte à circuit intégré
FR2779849A1 (fr) Dispositif a circuit integre securise au moyen de lignes complementaires de bus
EP0272172B1 (fr) Circuit de gestion d'entrées notamment pour automate programmable
EP0833346B1 (fr) Mémoire à accès série avec sécurisation de l'écriture
FR2680262A1 (fr) Circuits integres pour carte a puce et carte a plusieurs puces utilisant ces circuits.
EP1395991A1 (fr) Circuit integre a faible consommation electrique, ayant une interface de communication "un fil"
EP0092284B1 (fr) Procédé et système de transmission de données sur une ligne d'alimentation
FR2509892A1 (fr) Memoire de donnees a complementation selective et procede d'utilisation d'une telle memoire
EP0589743B1 (fr) Dispositif modulaire permettant le couplage et le multiplexage de bus de différents types
EP0961207B1 (fr) Dispositif de communication entre un réseau neuronal et un système utilisateur par l'intermédiaire d'un bus
EP0924706B1 (fr) Procédé de gestion d'un circuit éléctronique et unité de gestion pour sa mise en oeuvre
WO1999013474A1 (fr) Procede d'enregistrement d'un mot binaire au moyen de cellules memoire du type programmable et effaçable electriquement
FR2498797A1 (fr) Dispositif d'introduction et de lecture de donnees dans une memoire
EP1003125A1 (fr) Carte à mémoire sans contact à adaptation de signaux de commande
FR2659154A1 (fr) Dispositif numerique de generation d'une trame d'impulsions et son application a la generation de trames d'impulsions de reveil de modules electroniques.

Legal Events

Date Code Title Description
ST Notification of lapse