FR2653250A1 - Micro-ordinateur et carte a circuits integres sans contacts l'utilisant. - Google Patents
Micro-ordinateur et carte a circuits integres sans contacts l'utilisant. Download PDFInfo
- Publication number
- FR2653250A1 FR2653250A1 FR8917495A FR8917495A FR2653250A1 FR 2653250 A1 FR2653250 A1 FR 2653250A1 FR 8917495 A FR8917495 A FR 8917495A FR 8917495 A FR8917495 A FR 8917495A FR 2653250 A1 FR2653250 A1 FR 2653250A1
- Authority
- FR
- France
- Prior art keywords
- circuit
- microcomputer
- unit
- transistors
- level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
- G06F1/3215—Monitoring of peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/0723—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips the record carrier comprising an arrangement for non-contact communication, e.g. wireless communication circuits on transponder cards, non-contact smart cards or RFIDs
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Credit Cards Or The Like (AREA)
- Power Sources (AREA)
- Microcomputers (AREA)
- Near-Field Transmission Systems (AREA)
Abstract
L'invention concerne un micro-ordinateur. Selon l'invention, il comprend: une unité centrale de traitement (1), un circuit de stockage (2A, 2B), un circuit d'entrée (3) détectant un signal d'entrée à un niveau de détection déterminé pour être en dehors d'une région d'une tension d'alimentation et forçant le signal détecté d'entrée à être fourni à l'unité (1) et un circuit de sortie (40) pour émettre un signal délivré par l'unité (1). L'invention s'applique notamment aux cartes à circuits intégrés.
Description
La présente invention se rapporte à un micro-ordinateur et a une carte à
circuits intégrés sans contact l'utilisant, et plus particulièrement, a une technologie capable de réduire leur consommation d'énergie. La figure 4 est une vue qui illustre une carte conventionnelle à circuits intégrés sans contact. Une mémoire morte 2A, une mémoire à accès aléatoire 2B, un circuit de transmission 3 et un circuit de réception 4 sont respectivement connectés à une unité centrale de traitement 1 de manière à constituer un micro-ordinateur 5. Une antenne 6 de transmission de données et une antenne 7 de réception de données sont respectivement connectées au circuit de transmission 3 et au circuit de réception 4 du micro-ordinateur 5 tandis qu'une pile 8 et un oscillateur 9 sont connectés à l'unité centrale de traitement 1. Afin d'améliorer la résistance à l'environnement, la carte à circuits intégrés est
totalement scellée dans la résine ou analogue.
Il est prévu que la tension d'alimentation soit fournie à l'unité centrale de traitement i en provenant de la pile 8 et que des signaux d'horloge soient appliqués de l'oscillateur 9 de manière que l'unité 1 agisse selon un programme stocké au préalable dans la mémoire morte 2A. La carte à circuits intégrés est une carte du type capable de transmettre et de recevoir les données de dispositifs externes en utilisant une onde électromagnétique. Lorsqu'une donnée est reçue, l'onde électromagnétique externe est reçue par l'antenne 7 de réception de données et est démodulée par le circuit de réception 4 en une donnée qui est fournie à l'unité 1. La donnée ainsi fournie à l'unité 1 est traitée et est stockée si nécessaire dans la mémoire à accès aléatoire 2B. Par ailleurs, quand la donnée est transmise, elle est émise de l'unité 1 au circuit de transmission 3 o une onde porteuse est modulée par la donnée. L'onde porteuse modulée est transmise par l'antenne 6 de transmission de données. En général, la carte à circuits intégrés est à un état d'attente d'une onde électromagnétique externe et le fonctionnement de l'unité 1, de la mémoire morte 2A, de la mémoire à accès aléatoire 2B et du circuit de transmission 3 dans le micro-ordinateur 5 est arrêté afin d'empêcher la consommation de courant électrique dans la pile 8. Cependant, comme il est nécessaire de toujours superviser l'onde électromagnétique externe, le fonctionnement du circuit de réception 4 ne peut être arrêté. Lorsqu'une onde électromagnétique est reçue par l'antenne 7 de réception de données dans l'état ci-dessus décrit d'attente, le fonctionnement de l'unité 1 est redémarré par le circuit de réception 4 et en synchronisme avec cela, la mémoire morte 2A, la mémoire à accès aléatoire 2B et le circuit de transmission 3 fonctionnent également. Par suite, des traitement séquentiels tels que des traitements de données, un stockage des données et des transmissions des données sont entrepris et ensuite, la carte à circuits intégrés
est de nouveau mise à son état d'attente.
La figure 5 est une vue qui illustre le circuit de réception 4. Un condensateur 11 est connecté à l'antenne 7 de réception de données en parallèle de manière qu'un circuit résonnant 12, capable de recevoir une onde électromagnétique d'une fréquence prédéterminée, soit constitué. Par ailleurs, des résistances 13 et 14 pour déterminer une tension de référence sont connectées entre une source d'énergie et la masse, les résistances 13 et 14 étant connectées en série. Un circuit différentiel est constitué de transistors 15 et 16 à canal du type P auxquels sont respectivement connectés des transistors 17 et 18 à canal du type P, les transistors 17 et 18 étant agencés pour décaler le niveau de la tension d'entrée produite dans le circuit résonnant 12 et le niveau de la tension de référence produite par les résistances 13 et 14, respectivement. Un circuit miroir de courant constitué de transistors 19 et 20 à canal du type N est connecté au circuit différentiel en tant que charge. Des transistors 21, 22 et 23 à canal du type P sont prévus afin de fournir des courants de polarisation aux transistors 17, 18 et aux transistors 15
et 16 du circuit différentiel.
Les niveaux de la tension d'entrée produite dans le circuit résonnant 12 selon l'onde électromagnétique reçue et de la tension de référence produite par les résistances 13 et 14 sont décalés dans les transistors 17 et 18 respectivement. Les tensions dont les niveaux sont ainsi décalés, sont fournies au circuit différentiel pour une comparaison l'une avec l'autre. Par suite, un signal de sortie correspondant à l'onde électromagnétique reçue, est émis par une jonction A des transistors 15 et 19, pour l'unité centrale de
traitement 1.
Le fonctionnement du circuit de réception 4 constitué comme ci-dessus décrit ne peut être arrêté même
si la carte à circuits intégrés est à un état d'attente.
En effet, des courants de polarisation peuvent toujours traverser les transistors 15 à 18 via les transistors 21 à 23 et un courant peut toujours traverser les résistances 13 et 14 afin d'obtenir la tension de référence. Si le courant de polarisation à fournir aux transistors 15 à 18 est réduit, les caractéristiques de fréquence du circuit de réception 4 du type ci-dessus décrit se détériorent. Par conséquent, il est nécessaire de permettre le passage d'un courant de polarisation d'un
certain niveau haut à travers les transistors 15 à 18.
Par suite, il se pose un problème concernant la consommation excessive d'énergie de la carte à circuits intégrés et un autre problème concernant la courte durabilité de la pile 8. En particulier, dans le cas o la pile ne peut être changée, la durée de vie de la carte
est écourtée.
La présente invention a pour but de surmonter les problèmes ci-dessus décrits. Par conséquent, elle a pour objet de produire un microordinateur dont la
consommation d'énergie peut être réduite.
La présente invention a pour autre objet une carte à circuits intégrés sans contact utilisant le micro-ordinateur de ce type, la carte à circuits intégrés sans contact présentant ainsi une consommation réduite d'énergie. Un micro-ordinateur selon la présente invention comprend: - une unité centrale de traitement pour le traitement de données; - un circuit de stockage qui stocke un programme pour faire fonctionner l'unité centrale de traitement; - un circuit d'entrée pour détecter un signal d'entrée à un niveau de détection déterminé pour être en dehors d'une région de tension d'alimentation et forçant le signal détecté d'entrée à être fourni à l'unité centrale de traitement; et - un circuit de sortie pour émettre un signal
délivré par l'unité centrale de traitement.
Le circuit d'entrée peut comprendre un circuit différentiel pour juger le niveau du signal d'entrée et un circuit miroir de courant servant de charge pour le circuit différentiel et comprenant une paire de transistors, chacun des transistors étant d'une taille différente. Une carte à circuits intégrés sans contact selon la présente invention comprend: - un moyen formant antenne pour transmettre et recevoir une donnée par rapport à un dispositif externe d'une façon sans contact; - une unité centrale de traitement pour le traitement de la donnée; - une pile pour fournir une tension d'alimentation à l'unité centrale de traitement; - un circuit de stockage qui stocke un programme de fonctionnement de l'unité centrale de traitement; - un circuit de réception pour détecter un signal reçu par le moyen formant antenne à un niveau de détection qui est déterminé pour être en dehors d'une région de la tension d'alimentation et forçant le signal détecté à être fourni à l'unité centrale de traitement; et - un circuit de transmission pour transmettre un signal délivré par l'unité centrale de traitement à
travers le moyen formant antenne.
L'invention sera mieux comprise et d'autres buts, caractéristiques, détails et avantages de celle-ci
apparaîtront plus clairement au cours de la description
explicative qui va suivre faite en référence aux dessins schématiques annexés donnés uniquement à titre d'exemple illustrant plusieurs modes de réalisation de l'invention et dans lesquels: - la figure 1 donne un schéma bloc qui illustre la structure d'un mode de réalisation d'une carte à circuits intégrés sans contact selon la présente invention; - la figure 2 est un schéma de circuit qui illustre un circuit de réception dans un micro-ordinateur selon ce mode de réalisation; - la figure 3 est un graphique qui illustre les caractéristiques d'entrée/sortie du circuit montré à la figure 2, o la tension d'entrée est indiquée en abscisse et le courant de sortie en ordonnées; - la figure 4 donne un schéma bloc qui illustre
une carte à circuits intégrés sans contact convention-
nelle; et - la figure 5 est un schéma de circuit qui illustre un circuit de réception dans le micro-ordinateur
utilisé dans la carte montrée à la figure 4.
Un mode de réalisation de la présente invention
sera maintenant décrit en se référant aux dessins joints.
En se référant à la figure 1, une carte à circuits intégrés sans contact comprend un micro-ordinateur 50, une antenne 6 de transmission de données, une antenne 7 de réception de données, une pile 8 et un oscillateur 9. Le micro-ordinateur 50 est formé sur une pastille de circuits intégrés et comprend une unité centrale de traitement i qui accomplit les traitements de données, une mémoire morte 2A, une mémoire à accès aléatoire 2B, un circuit de transmission (circuit de sortie) 3 et un circuit de réception (circuit d'entrée) 40 qui sont respectivement connectés à l'unité 1. L'antenne 6 de transmission de données et l'antenne 7 de réception de données sont respectivement connectées au circuit de transmission 3 et au circuit de réception 40 du micro-ordinateur 50 tandis que la pile 8 et
l'oscillateur 9 sont connectés à l'unité 1.
L'antenne 6 de transmission de données et l'antenne 7 de réception de données forment un moyen formant antenne. Un programme de fonctionnement de l'unité centrale de traitement 1 est stocké au préalable dans la mémoire morte 2A qui est constitué un circuit de stockage. Par ailleurs, afin d'améliorer la résistance à l'environnement de cette carte à circuits intégrés sans contact, elle est totalement scellée dans la résine ou analogue. Le fonctionnement sera maintenant décrit. La tension d'alimentation Vcc est fournie par la pile 8 à l'unité 1 et un signal d'horloge lui est fourni par l'oscillateur 9. La carte à circuits intégrés est usuellement dans un état d'attente d'une onde électromagnétique externe. A l'état d'attente, le fonctionnement de l'unité 1, de la mémoire morte 2A, de la mémoire à accès aléatoire 2B et du circuit de transmission 3 dans le micro-ordinateur 5 est arrêté afin d'empêcher la consommation de courant dans la pile 8, tandis que seul le circuit de réception 40 est à l'état actif. Dans le circuit de réception 40, un niveau de seuil (niveau de détection Vth) est établi hors de la région de la tension d'alimentation Vcc à fournir de la
pile 8.
A cet état d'attente, l'onde électromagnétique externe est toujours supervisée par l'antenne 7 de réception de données et le circuit de réception 40 donc le circuit de réception 40 détecte la donnée reçue en comparant le niveau du signal reçu par l'antenne 7 de réception de données et le niveau seuil VTH. Lorsque la donnée reçue est détectée par le circuit de réception 40, elle est émise vers l'unité centrale de traitement 1. Par
suite, l'unité 1 est portée à un état de fonctionnement.
En synchronisme avec cela, la mémoire morte 2A, la mémoire à accès aléatoire 2B et le circuit de transmission 3 sont également mis en état de fonctionnement. L'unité centrale de traitement 1 accomplit des traitements de données selon le programme stocké au préalable dans la mémoire morte 2A. Si nécessaire, l'unité i force la donnée à être stockée dans la mémoire à accès aléatoire 2B ou à être transmise à l'extérieur. Lorsque la donnée est transmise, elle est émise par l'unité i via le circuit de transmission 3 o une onde porteuse est modulée par la donnée puis l'onde porteuse modulée est transmise vers l'extérieur par l'antenne 6 de transmission de données. Après avoir accompli ces opérations séquentielles, la carte à
circuits intégrés est remise à son état d'attente.
Un schéma du circuit de réception 40 dans le
micro-ordinateur 50 est montré à la figure 2. Un con-
densateur 11 est connecté à l'antenne 7 de réception de données, en parallèle. Par suite, un circuit résonnant 12, capable de recevoir une onde électromagnétique à une fréquence prédéterminée, est constitué. Par ailleurs, un circuit différentiel 300 est constitué par une première paire de transistors 31 et 32 et une seconde paire de transistors 33 et 34. En effet, chaque source des transistors 31 et 32 à canal du type P est connectée à la source des transistors 33 et 34 à canal du type N tandis que chaque porte de ceux-ci est connectée au circuit résonnant 12 et à la masse. Un circuit miroir de courant 301 est connecté, en tant que charge, au circuit différentiel 300, le circuit 301 étant constitué d'une troisième paire de transistors 35 et 36. En effet, les drains des transistors 35 et 36 à canal du type P sont connectés aux drains correspondants des transistors 33 et 34 à canal du type N. Les portes des transistors 35 et 36 sont connectées l'une à l'autre et sont connectées au
drain du transistor 36.
La porte d'un transistor 37 à canal du type N est connectée à chaque porte de la seconde paire de transistors 33 et 34 dans le circuit différentiel 300 tandis que la source du transistor 37 est mise à la masse via le transistor 38 à canal du type P. Le drain du transistor 37 est connecté à une source de courant constant 39. La taille de la troisième paire de transistors 35 et 36 constituant le circuit miroir de courant 301 est prévue de façon à ce que la performance d'attaque du transistor 35 soit plus importante que celle du transistor 36. Par ailleurs, la première paire de transistors 31 et 32 et la seconde paire de transistors 33 et 34 sont respectivement agencées de manière que les transistors formant la paire aient la même taille. Par ailleurs, la jonction B entre le transistor 33 dans le circuit différentiel 300 et le transistor 35 dans le circuit miroir de courant 301 est connectée à l'unité centrale de traitement 1 pour former la sortie du circuit
de réception 40.
Dans le circuit 40 ainsi constitué, une tension prédéterminée de porte est fournie à la seconde paire de transistors 33 et 34 du circuit différentiel 300 par les
transistors 37, 38 et la source de courant constant 39.
En supposant que les transistors 35 et 36 de la troisième paire constituant le circuit miroir de courant 301 sont de la même taille, le niveau de seuil du signal d'entrée à fournir par le circuit résonnant 12 à la porte du transistor 31 qui forme une paire avec le transistor 32 devient de OV car la porte de transistor 32 dans le circuit différentiel 300 est à la masse. Cependant, comme les tailles sont agencées de façon à forcer la performance d'attaque du transistor 32 à être plus importante que celle du transistor 36 selon ce mode de réalisation, le courant traversant le transistor 35 est plus important que le courant de polarisation traversant le transistor 31 lorsque la tension de porte du transistor 31 est OV. Lorsque la tension de porte du transistor 31 est diminuée de OV vers la tension négative, le courant de polarisation du transistor 31 se trouve graduellement augmenté. Par suite, chacun des courants passant à travers les transistors 35 et 31 devient le même à une tension négative prédéterminée de porte. En effet, la tension négative de porte du transistor 31, à ce moment, devient le niveau de seuil VTH du circuit de réception 40. Quand le niveau de la tension de porte du transitor 31 est encore diminué vers le c8té négatif, le courant traversant le transistor 31 devient plus important que le courant traversant le transistor 35. Par conséquent, le courant de sortie du circuit de réception 40 passant par la jonction B maintient la relation montrée à la figure 3 avec la
tension d'entrée provenant du circuit résonnant 12.
En se référant à la figure 2, la tension d'entrée produite dans le circuit résonnant 12 selon l'onde électromagnétique reçue à l'antenne de réception de données 7 est soumise à une comparaison avec la tension de seuil VTH dans le circuit de réception 40. Si la tension d'entrée est plus faible que le niveau de seuil VTH, on détermine que l'onde électromagnétique a été reçue. Par suite, un signal de sortie est émis à la
jonction B vers l'unité centrale de traitement 1.
Comme le montre la figure 3, la consommation de courant électrique peut être réduite car le courant de polarisation au transistor 31, quand le signal d'entrée du circuit résonnant 12 est à 0V, est réduit en déterminant le niveau de seuil VTH du circuit de réception 40 à un niveau négatif par rapport à OV, c'est-à-dire hors de la région (0 à Vcc) de la tension d'alimentation en courant Vcc. Par ailleurs, lorsqu'une tension plus faible que le niveau de seuil VTH est fournie par le circuit résonnant 12, il y a augmentation de la consommation de courant électrique. Par suite, on peut obtenir des caractéristiques prédéterminées de fréquence. Par ailleurs, comme le niveau de seuil VTH du circuit de réception 40 est déterminé à une valeur hors de la tension d'alimentation Vcc en utilisant la différence de taille entre les troisièmes transistors 35 et 36, il n'est pas nécessaire, de former par les résistances une tension de référence pour le circuit différentiel 300. Par conséquent, cela permet d'obtenir une autre réduction de la consommation de courant électrique. La structure montrée à la figure 2 peut être changée afin de constituer un autre circuit de réception dont le niveau de seuil VTH est également déterminé hors de la tension d'alimentation en courant Vcc, comme dans le circuit de réception 40 ci- dessus décrit, l'autre structure étant agencée de manière que les transistors à canaux du type P 31, 32, 35, 36 et 38 soient remplacés par des transistors à canaux du type N que les transistors 33, 34 et 37 à canaux du type N soient remplacés par des transistors à canaux du type P, que la ligne de la source de courant et la ligne de la masse soient permutées et que la polarité de la source de courant constante 39 soit inversée. Dans cette structure, le niveau de seuil VTH est déterminé pour être une valeur positive plus importante que la tension d'alimentation Vcc.
Claims (6)
1. Micro-ordinateur caractérisé en ce qu'il comprend: - une unité centrale de traitement (1) pour le traitement de données; - un circuit de stockage (2A) qui stocke un programme de fonctionnement de ladite unité; - un circuit d'entrée (3) détectant un signal d'entrée à un niveau de détection déterminé pour être en dehors d'une région d'une tension d'alimentation et forçant le signal détecté d'entrée à être fourni à ladite unité; et - un circuit de sortie (40) pour émettre un
signal délivré par ladite unité (1).
2. Micro-ordinateur selon la revendication 1, caractérisé en ce que le circuit d'entrée comprend un circuit différentiel (300) pour juger le niveau du signal d'entrée et un circuit miroir de courant (301) servant de charge pour le circuit différentiel et comprenant une paire de transistors donc chacun est d'une taille différente.
3. Micro-ordinateur selon la revendication 2, caractérisé en ce qu'un courant de polarisation traversant le circuit différentiel (300) augmente selon le niveau de l'écart du signal d'entrée par rapport à la
région de la tension d'alimentation.
4. Micro-ordinateur selon la revendication 1, caractérisé en ce que le niveau de détection précité est
un niveau négatif.
5. Micro-ordinateur selon la revendication 1, caractérisé en ce que le niveau de détection précité est un niveau positif plus haut que la tension d'alimentation.
6. Carte à circuits intégrés sans contact, caractérisée en ce qu'elle comprend: - un moyen formant antenne (6, 7) pour transmettre et recevoir une donnée (A) et d'un dispositif externe d'une façon sans contact; - un micro-ordinateur selon l'une quelconque
des revendications précédentes;
- une pile (8) fournissant une tension
d'alimentation à l'unité centrale de traitement (1).
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1268159A JPH0738188B2 (ja) | 1989-10-17 | 1989-10-17 | マイクロコンピュータ及びこれを用いた非接触icカード |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2653250A1 true FR2653250A1 (fr) | 1991-04-19 |
FR2653250B1 FR2653250B1 (fr) | 1994-10-07 |
Family
ID=17454726
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8917495A Expired - Fee Related FR2653250B1 (fr) | 1989-10-17 | 1989-12-29 | Micro-ordinateur et carte a circuits integres sans contacts l'utilisant. |
Country Status (4)
Country | Link |
---|---|
US (1) | US5432328A (fr) |
JP (1) | JPH0738188B2 (fr) |
FR (1) | FR2653250B1 (fr) |
GB (1) | GB2237129B (fr) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NL9301169A (nl) * | 1993-07-05 | 1995-02-01 | Nedap Nv | Snelle communicatie naar een programmeerbaar identificatielabel. |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5572441A (en) * | 1994-04-04 | 1996-11-05 | Lucent Technologies Inc. | Data connector for portable devices |
JP3600266B2 (ja) * | 1994-04-08 | 2004-12-15 | 株式会社ルネサステクノロジ | 非接触icカードインタフェース装置及びそれを用いた通信システム |
JPH07296125A (ja) * | 1994-04-28 | 1995-11-10 | Mitsubishi Denki Semiconductor Software Kk | リーダライタ及び非接触icカードシステム |
US5515302A (en) * | 1994-11-07 | 1996-05-07 | Motorola, Inc. | Method for identifying excessive power consumption sites within a circuit |
US5812942A (en) * | 1996-09-24 | 1998-09-22 | Motorola, Inc. | Balanced differential radio receiver and method of operation |
US5815020A (en) * | 1996-09-24 | 1998-09-29 | Motorola, Inc. | Balance differential receiver |
US6181628B1 (en) | 1998-06-29 | 2001-01-30 | Cypress Semiconductor Corp. | Power-on-reset circuit with analog delay and high noise immunity |
US6827278B1 (en) * | 1998-09-30 | 2004-12-07 | Koninklijke Philips Electronics N.V. | Data carrier |
HUP0203404A2 (en) * | 1999-03-02 | 2003-02-28 | Konisa Ltd | Identification system |
JP2001007745A (ja) * | 1999-06-24 | 2001-01-12 | Techno Collage:Kk | 非接触データ転送システム |
FR2796738B1 (fr) * | 1999-07-22 | 2001-09-14 | Schlumberger Systems & Service | Micro-controleur securise contre les attaques en courant |
JP2004132890A (ja) * | 2002-10-11 | 2004-04-30 | Fujitsu Component Ltd | 非接触icカードリーダ/ライタ装置、非接触icカード、入力装置、及び非接触icカードの位置算出方法 |
US7869974B2 (en) | 2003-01-15 | 2011-01-11 | Plishner Paul J | Connector or other circuit element having an indirectly coupled integrated circuit |
WO2005020444A2 (fr) * | 2003-07-28 | 2005-03-03 | Stemco Llc | Systeme et procede d'optimisation de l'utilisation de la consommation electrique dans un dispositif de communication a radiofrequences |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0217654A2 (fr) * | 1985-09-27 | 1987-04-08 | Kabushiki Kaisha Toshiba | Porteur d'information |
EP0294880A2 (fr) * | 1987-06-08 | 1988-12-14 | Philips Electronics Uk Limited | Amplificateur différentiel et circuit de mesure de courant comprenant un tel amplificateur |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4661691A (en) * | 1976-03-02 | 1987-04-28 | Paperless Accounting, Inc. | Proximity data transfer system |
US4279020A (en) * | 1978-08-18 | 1981-07-14 | Bell Telephone Laboratories, Incorporated | Power supply circuit for a data processor |
DE3483476D1 (de) * | 1984-08-08 | 1990-11-29 | Toshiba Kawasaki Kk | Informationsmedium. |
US4798322A (en) * | 1986-04-28 | 1989-01-17 | American Telephone And Telegraph Company | Card reader/writer station for use with a personal memory card using differential data transfer |
GB2197107B (en) * | 1986-11-03 | 1990-12-12 | Mars Inc | Data-storing devices |
JPH07121630B2 (ja) * | 1987-05-30 | 1995-12-25 | 株式会社東芝 | Icカ−ド |
JPS63198567U (fr) * | 1987-06-12 | 1988-12-21 | ||
EP0299414B1 (fr) * | 1987-07-13 | 1992-12-02 | Oki Electric Industry Company, Limited | Carte à circuit intégré avec une batterie de cellules photoélectriques |
JPH0693253B2 (ja) * | 1988-06-17 | 1994-11-16 | 三菱電機株式会社 | Icメモリカード用バッテリ回路 |
JPH0755593B2 (ja) * | 1989-05-18 | 1995-06-14 | 三菱電機株式会社 | 非接触icカード |
-
1989
- 1989-10-17 JP JP1268159A patent/JPH0738188B2/ja not_active Expired - Fee Related
- 1989-12-04 GB GB8927397A patent/GB2237129B/en not_active Expired - Fee Related
- 1989-12-29 FR FR8917495A patent/FR2653250B1/fr not_active Expired - Fee Related
-
1990
- 1990-01-09 US US07/471,494 patent/US5432328A/en not_active Expired - Lifetime
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0217654A2 (fr) * | 1985-09-27 | 1987-04-08 | Kabushiki Kaisha Toshiba | Porteur d'information |
EP0294880A2 (fr) * | 1987-06-08 | 1988-12-14 | Philips Electronics Uk Limited | Amplificateur différentiel et circuit de mesure de courant comprenant un tel amplificateur |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NL9301169A (nl) * | 1993-07-05 | 1995-02-01 | Nedap Nv | Snelle communicatie naar een programmeerbaar identificatielabel. |
EP0638872A1 (fr) * | 1993-07-05 | 1995-02-15 | N.V. Nederlandsche Apparatenfabriek NEDAP | Système électronique d'identification à communication rapide et une étiquette pour ce système |
Also Published As
Publication number | Publication date |
---|---|
JPH03130887A (ja) | 1991-06-04 |
GB2237129A (en) | 1991-04-24 |
FR2653250B1 (fr) | 1994-10-07 |
GB8927397D0 (en) | 1990-01-31 |
JPH0738188B2 (ja) | 1995-04-26 |
US5432328A (en) | 1995-07-11 |
GB2237129B (en) | 1993-05-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2653250A1 (fr) | Micro-ordinateur et carte a circuits integres sans contacts l'utilisant. | |
FR2647241A1 (fr) | Carte a circuit integre sans contact | |
FR2601832A1 (fr) | Circuit de retablissement du fonctionnement stable d'un circuit logique, notamment d'un microprocesseur | |
FR2536607A1 (fr) | Circuit d'interface | |
FR2693327A1 (fr) | Circuit de commutation de haute tension. | |
EP1045325A1 (fr) | Détection de distance entre un transpondeur électromagnetique et une borne | |
WO2002009021A1 (fr) | Lecteur a haute sensibilite pour transpondeurs passifs | |
FR2792132A1 (fr) | Borne de lecture d'un transpondeur electromagnetique fonctionnant en couplage tres proche | |
EP0130645B1 (fr) | Diviseur de fréquence par deux | |
FR2659764A1 (fr) | Micro-ordinateur et carte a circuits integres sans contact utilisant un tel micro-ordinateur. | |
FR2466906A1 (fr) | Circuit detecteur de transitions d'un niveau de signal a un autre | |
FR2953314A1 (fr) | Prolongateur d'antenne rfid auto-parametrable | |
EP0678802A1 (fr) | Circuit de limitation de tension avec comparateur à hystérésis | |
FR2583202A1 (fr) | Dispositif de memoire a semiconducteurs | |
EP0080395B1 (fr) | Bascule bistable à stockage non volatil et à repositionnement dynamique | |
EP0948775B1 (fr) | Circuit integre a fonctionnement sans contact, comportant une pompe de charges | |
FR2687003A1 (fr) | Circuit de sortie de donnees pour un dispositif de memoire a semi-conducteur. | |
FR2757712A1 (fr) | Dispositif de controle de mise sous tension ou hors tension d'un circuit integre | |
EP0447729B1 (fr) | Comparateur à seuil immunisé contre le bruit | |
EP0506531B1 (fr) | Circuit de détection d'un seuil haut d'une tension d'alimentation | |
FR2776781A1 (fr) | Dispositif de controle de l'impedance ramenee sur l'antenne d'une etiquette electromagnetique | |
EP0926623A1 (fr) | Transpondeur actif commutable en transpondeur passif | |
FR2807586A1 (fr) | Dispositif de modulation de charge dans un circuit integre tele-alimente | |
FR2835119A1 (fr) | Demodulateur a large dynamique pour cartes a puce ou etiquettes sans contact | |
EP1196926B1 (fr) | Circuit de production de tension |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |
Effective date: 20090831 |