FR2627308A1 - Procede de commande d'un ecran d'affichage matriciel permettant d'ajuster son contraste et dispositif pour la mise en oeuvre de ce procede - Google Patents

Procede de commande d'un ecran d'affichage matriciel permettant d'ajuster son contraste et dispositif pour la mise en oeuvre de ce procede Download PDF

Info

Publication number
FR2627308A1
FR2627308A1 FR8801741A FR8801741A FR2627308A1 FR 2627308 A1 FR2627308 A1 FR 2627308A1 FR 8801741 A FR8801741 A FR 8801741A FR 8801741 A FR8801741 A FR 8801741A FR 2627308 A1 FR2627308 A1 FR 2627308A1
Authority
FR
France
Prior art keywords
circuit
output
signals
addressing
function
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8801741A
Other languages
English (en)
Other versions
FR2627308B1 (fr
Inventor
Jean-Frederic Clerc
Denis Sarrasin
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Commissariat a lEnergie Atomique et aux Energies Alternatives CEA
Original Assignee
Commissariat a lEnergie Atomique CEA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=9363253&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=FR2627308(A1) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Commissariat a lEnergie Atomique CEA filed Critical Commissariat a lEnergie Atomique CEA
Priority to FR8801741A priority Critical patent/FR2627308B1/fr
Priority to EP89400355A priority patent/EP0329528B2/fr
Priority to DE68907942T priority patent/DE68907942T3/de
Priority to JP1031237A priority patent/JPH025088A/ja
Priority to US07/310,340 priority patent/US5032832A/en
Publication of FR2627308A1 publication Critical patent/FR2627308A1/fr
Application granted granted Critical
Publication of FR2627308B1 publication Critical patent/FR2627308B1/fr
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

Procédé de commande d'un écran d'affichage matriciel permettant d'ajuster son contraste consistant à appliquer sur des conducteurs lignes périodiquement des signaux d'adressage Vl ayant pendant une certaine durée une valeur Vmax en valeur absolue, à appliquer sur des conducteurs colonnes des signaux de commande. On applique sur les conducteurs lignes des signaux d'adressage dont les durées pendant lesquelles ils ont une valeur Vmax se recouvrent partiellement, pour deux lignes consécutives. Dispositif pour la mise en oeuvre de ce procédé. Application à la réalisation d'afficheurs pour la visualisation d'images fixes ou animées.

Description

PROCEDE DE COMMANDE D'UN ECRAN D'AFFICHAGE MATRICIEL
PERMETTANT D'AJUSTER SON CONTRASTE ET DISPOSITIF POUR LA
MISE EN OEUVRE DE CE PROCEDE
DESCRIPTION
La présente invention a pour objet un procédé de commande d'un écran d'affichage matriciel permettant d'ajuster son contraste et un dispositif pour la mise en oeuvre de ce procédé. L'invention s'applique notamment à la réalisation d'afficheurs aussi bien de type multiplexé que non multiplexé
permettant la visualisation d'images fixes ou animées.
Divers types de procédés de commande sont connus pour
des écrans d'affichage matriciels. On en trouve des descriptions
dans L'article E 2510 de la revue Technique de l'ingénieur ou
encore dans la demande de brevet français nO8315996 du 7.10.83.
Les écrans matriciels d'affichage comportent une cellule d'affichage enfermant un matériau d'affichage tel qu'un cristal liquide, munie sur ses parois de conducteurs lignes et de conducteurs colonnes croisés, un pixel de l'écran étant associé à
chaque croisement de ces conducteurs.
De façon plus détaillée, dans le cas d'un écran d'affichage de type multiplexé, les conducteurs Lignes et colonnes sont constitués par des électrodes lignes et colonnes disposées respectivement sur les parois internes de La cellule, un pixel étant défini par La zone de recouvrement d'une électrode
ligne et d'une électrode colonne.
Dans le cas d'un écran d'affichage de type non multiplexé, les conducteurs lignes et colonnes sont constitués par des lignes d'adressage et des colonnes de commande qui sont par exemple disposées sur une des parois de la cellule et reliées par L'intermédiaire de transistors à des électrodes points, une électrode continue étant disposée sur l'autre paroi de la cellule. Selon un autre exemple de ce type d'écran les lignes d'adressage et les colonnes de commande peuvent &tre disposées respectivement sur les parois internes de la cellule, les lignes étant reliées par l'intermédiaire de transistors à des électrodes
points et les colonnes étant reliées à des colonnes d'électrodes..
Dans ces deux derniers cas, un pixel est défini par la zone de recouvrement d'une électrode point avec l'électrode continue ou
avec une électrode colonne.
On envoie sur les différents conducteurs lignes des signaux d'adressage et sur les conducteurs colonnes des signaux de commande. Un exemple, purement i'lustratif et nullement limitatif, est donné figure 1, décrivant de tels signaux dans le cas d'un écran d'affichage matriciel commandé par la technique
dite de multiplexage direct.
Pour des raisons de simplicité, ne nuisant en aucune
façon à la description, on se limite dans cet exemple à un écran
possédant neuf pixels, c'est-à-dire trois conducteurs lignes L1,
L2, L3, et trois conducteurs colonnes Cl, C2, C3.
Les tensions Vl appliquées aux conducteurs lignes sont périodiques, de période T dit temps de trame ou temps de balayage. Pour chaque conducteur ligne, la tension Vl est égale à une tension Vmax pendant un temps Ts dit de sélection de ligne, elle est nulle par exemple, en dehors de ce temps Tssu r le reste du temps T. Chaque ligne est ainsi portée successivement pendant un temps Ts à la valeur Vmax. On a représenté figure 1A un cycle d'adressage des conducteurs lignes. La figure lB décrit un exemple de séquence des tensions de commande Vc appliquées sur les conducteurs colonnes. Selon le motif à afficher les tensions appliquées aux conducteurs colonnes seront positives ou négatives. Les valeurs des tensions appliquées aux conducteurs lignes et aux conducteurs colonnes dépendent de la nature du
matériau d'affichage utilisé.
Quand la tension appliquée à un conducteur ligne est en phase avec la tension appliquée sur un conducteur colonne, le pixel correspondant à leur croisement est éteint (noir, par exemple). Si Les deux tensions sont en opposition de phase, le
pixel considéré est allumé (blanc par exempte).
Lorsque La ligne Ll est sélectée autrement dit Lorsqu'elle est portée à Vmax pendant Ts, La tension sur la colonne C1 est positive, dans l'exemple proposé. Les deux tensions Ligne et colonne sont en phase et te pixel correspondant au croisement du conducteur Ligne L1 avec Le conducteur colonne C1 est noir. Lorsque la ligne L2 est séLectée, la tension sur La colonne C1 est négative, dans L'exempte proposé. Les deux tensions ligne et colonne sont en opposition de phase et le pixel correspondant au croisement du conducteur Ligne L2 avec le conducteur colonne C1 est blanc. L'état de chaque pixel se déduit
de manière identique.
La figure 1C donne l'affichage de l'écran pour les tensions lignes et colonnes proposées figures 1A et lB. Les
pixels notés N sont noirs, ceux notés B sont blancs.
Pour l'affichage d'une information donnée, à chaque période T correspondante, les tensions lignes et colonnes ont leur polarité inversée pour n'appliquer au matériau d'affichage
que des signaux de valeurs moyennes nulles.
Dans le cas d'un écran de type non multiplexé, les signaux de sélection des conducteurs lignes sont les mêmes que ceux représentés figure 1A mais ils ne subissent pas d'inversion de polarité. Par contre les signaux appliqués aux conducteurs colonnes sont indifféremment de polarité positive ou négative, leur amplitude dépend uniquement de la tension nécessaire à
L'excitation du matériau d'affichage.
Dans tous les cas, le temps de sélection de ligne Ts dépend du nombre de conducteurs lignes à sélecter par la formule Ts=T/M o M est te nombre total de conducteurs lignes et T est le temps de trame. On comprend que plus M augmente plus le temps de
sélection Ts est court.
On définit le taux de multiplexage TM comme étant le rapport entre le temps de trame T et le temps de sélection d'un
conducteur Ligne Ts.
TM =.T/Ts
On constate que pour les écrans connus TM=M.
Lorsque le nombre de conducteurs lignes croit, le taux de multiplexage suit cette croissance et le temps Ts diminue entraînant une diminution du contraste de l'écran. Le nombre de lignes couramment utilisé dans des écrans d'affichage matriciels à cristaux liquides est environ cent. Il est donc largement inférieur au nombre de signaux lignes disponibles en vidéo qui est égal à, par exemple, environ deux
cent quatre vingt en sortie d'un magnétoscope.
L'invention propose un procédé de commande d'un écran d'affichage matriciel qui permet l'utilisation d'un grand nombre de lignes sans perte de contraste ou encore, à nombre de lignes égal à celui des écrans de l'art antérieur, une amélioration du
contraste.
Cette amélioration du contraste ne peut s'interpréter indépendamment de phénomènes liés à la physiologie de l'oeil; elle correspond à un effet de moyenne des informations contenues
sur l'écran sur un temps de trame.
Dans ce procédé, les temps de sélection des conducteurs lignes adjacents peuvent se recouvrir. Le réglage du recouvrement permet d'utiliser un écran soit en mode graphique ou texte, soit en mode vidéo pour la visualisation d'une image animée. Dans le premier cas, le recouvrement doit être Aul ou faible; le contraste est limité, mais la résolution effective est alors maximale. Dans la seconde utilisation, le nombre élevé de lignes évite l'aspect mosaïque sur L'écran, désagréable à l'oeil. Le recouvrement peut atteindre jusqu'à la moitié des temps de sélection de deux lignes adjacentes pour un contraste fort. La résolution effective est alors réduite mais cela n'est pas gênant
pour une image animée (image naturelle).
Par ce procédé, si l'on se réfère à l'exemple se rapportant à l'art antérieur, le taux de multiplexage TM est maintenant inférieur ou égal au nombre de conducteurs lignes. A taux de multiplexage égal on peut donc augmenter le nombre de
conducteurs lignes et améliorer par là le contraste de l'écran.
De manière plus précise, l'invention a pour objet un procédé de commande d'un écran d'affichage matriciel permettant d'ajuster son contraste, cet écran comportant des conducteurs lignes et des conducteurs colonnes, ce procédé consistant à: - appliquer sur les conducteurs lignes périodiquement des signaux d'adressage VL ayant pendant une certaine durée une valeur Vmax en valeur absolue, - appliquer sur les conducteurs colonnes des signaux de commande, ce procédé étant caractérisé par le fait qu'on applique sur les conducteurs lignes des signaux d'adressage dont les durées pendant lesquelles ils ont une valeur Vmax, se recouvrent
partiellement, pour deux lignes consécutives.
1 5 Selon une autre caractéristique de ce procédé de commande la durée pendant laquelle les signaux d'adressage VL ont
une valeur Vmax est réglable. -
L'invention a aussi pour objet un dispositif pour la mise en oeuvre du procédé de commande d'un écran d'affichage. Le dispositif comprend: - un circuit d'adressage A1 relié par des connexions aux conducteurs lignes Li, i étant un entier impair tel que 1<i<M, M étant le nombre de conducteurs Lignes, - un circuit d'adressage A2 relié par des connexions aux conducteurs lignes Lp, p étant un entier pair, tel que 2<p<M. Le circuit d'adressage A2 comprend: - un circuit réalisant une fonction horloge délivrant des signaux sur une sortie Spl, - un circuit réalisant une fonction de verrouillage relié par une entrée Epl à la sortie Spl du circuit réalisant la fonction horloge et délivrant des signaux sur une sortie Sp4, - un circuit de commande relié par une entrée Ep4 à la sortie Sp4 du circuit réalisant une fonction de verrouillage et par une entrée Ep3 à la sortie Sp1 du circuit réalisant une
2627308.
fonction horloge et délivrant des tensions VI sur les conducteurs
lignes Lp qui lui sont connectés.
Le circuit d'adressage A1 a une structure identique au circuit d'adressage A2. Le circuit d'adressage A1 comprend: - un circuit réalisant une fonction horloge délivrant des signaux sur une sortie Sil, - un circuit réalisant une fonction de verrouillage relié par une entrée Eil à la sortie Sil du circuit réalisant la fonction horloge et délivrant des signaux sur une sortie Si4, - un circuit de commande relié par une entrée Ei4 à la sortie Si4 du circuit réalisant une fonction de verrouillage et par une entrée Ei3 à la sortie Sil du circuit réalisant une fonction horloge et délivrant des tensions VL sur les conducteurs
lignes Li qui lui sont connectés.
Le circuit réalisant une fonction de verrouillage dans i5 le circuit d'adressage A2 est aussi relié par une entrée Ep2 à une sortie Sil du circuit réalisant une fonction horloge dans le circuit d'adressage A1, le circuit réalisant une fonction de verrouillage dans le circuit d'adressage A1 étant aussi relié par une entrée Ei2 à la sortie Spl du circuit réalisant une fonction
horloge dans le circuit d'adressage A2.
Les circuits de commande des circuits A1 et A2 sont par exemple respectivement du type registre à décalage doté d'une
fonction de verrouillage.
De cette façon, ces circuits de commande portent les conducteurs lignes qui leur sont connectés selon l'état de leur fonction de verrouillage: soit collectivement à un potentiel de référence correspondant au potentiel de verrouillage; - soit sélectivement en fonction des niveaux logiques présents respectivement dans les registres à décalage au potentiel de référence (état O) ou au potentiel de sélection
ligne (état 1).
La fonction de verrouillage est appelée en terminologie
anglosaxonne fonction "enable".
D'autres caractéristiques et avantages de l'invention
ressortiront mieux de la description qui va suivre, donnée à
titre purement illustratif et nullement limitatif, en référence aux figures annexées, dans lesquelles: - la figure 1, déjà décrite et relative à l'art antérieur, illustre un procédé de commande classique d'un écran d'affichage matriciel; - la figure 2 représente une séquence de commande selon l'invention de trois conducteurs lignes dans le cas d'un recouvrement fort entre les temps de sélection; - la figure 3 représente un dispositif permettant de mettre en oeuvre le procédé selon l'invention; - la figure 4 représente les diagrammes temporels des signaux délivrés par les différents éléments d'un dispositif selon l'invention; - la figure 5 représente un exemple de réalisation d'une fonction "enable"; - la figure 6 représente un exemple de diagrammes temporels des signaux délivrés par les différents éléments
permettant de réaliser les fonctions "enable".
La figure 2 représente une séquence de commande selon l'invention de trois conducteurs lignes, L1, L2 et L3 dans le cas d'un recouvrement fort entre les temps de sélection. Ce cas Limite, o le temps de sélection Ts' est égal à deux fois le temps de sélection Ts correspondant à un recouvrement nul, illustre bien le procédé selon l'invention. Cet exemple,
restreint pour des raisons de simplicité de description à trois
conducteurs lignes, ne limite en rien le nombre de conducteurs lignes qu'il est possible de sélecter par ce procédé. Par ailleurs, cet exemple est valable aussi bien pour un écran de
type multiplexé que non multiplexé.
La tension Vl appliquée sur un conducteur ligne est égale, pendant le temps de sélection Ts', à la tension Vmax et est inférieure à Vmax (elle est par exemple nulle) pendant Le
reste du temps de trame.
Le temps total d'écriture d'une trame est égal à: (MxTs)+(Ts'-Ts). M est le nombre total de lignes; Ts est le temps de sélection d'un conducteur ligne correspondant à un recouvrement entre les temps de sélection de deux conducteurs lignes nul; Ts' est le temps de sélection effectif des conducteurs lignes. Ce temps d'écriture est supérieur ou égal à un temps de trame T du temps Ts'-Ts, le temps (Ts'-Ts) est pris sur le temps pendant lequel le signal vidéo n'est porteur d'aucune information, ce
temps est communément appelé temps de retour de trame.
L'allongement et le recouvrement des temps de sélection des conducteurs lignes entraînent un moyennage du signal lumineux d'un conducteur ligne à l'autre. La brillance moyenne de l'écran est améliorée et les contours de l'image visualisée en sont
adoucis.
La figure 3 représente un dispositif permettant de mettre en oeuvre le procédé selon l'invention. Le dispositif comprend un circuit d'adressage A1 relié par des connexions aux conducteurs lignes Li, i étant un entier impair tel que 1<i<M et un circuit d'adressage A2 relié par des connexions aux conducteurs lignes Lp, p étant un entier pair tel que 2<p<M. Le circuit d'adressage A2 comprend un circuit 10 réalisant une fonction horloge délivrant des signaux sur une sortie Spl, un circuit 12 réalisant une fonction "enable" relié par une entrée Epl à la sortie Spl de la fonction horloge 10 et délivrant des signaux sur une sortie Sp4. Une fonction "enable" a pour effet de verrouiller la sortie du circuit auquel elle est reliée à un potentiel de référence (ou potentiel de verrouillage), le potentiel de référence est par exemple nul. C'est par son intermédiaire que le temps de sélection des conducteurs lignes
est ajusté. Une description d'une réalisation d'une telle
fonction, appliquée au dispositif selon l'invention, est donnée plus loin. Le circuit d'adressage A2 comprend aussi un circuit de commande 14 formé par un registre à décalage doté de la fonction "enable" paire relié par une entrée Ep4 à la sortie Sp4 du circuit réalisant la fonction "enable" 12 et par une entrée Ep3 à la sortie Spl du circuit réalisant la fonction horloge 10 et délivrant des tensions Vl sur les conducteurs lignes Lp de numéro
pair qui lui sont connectés.
Le circuit d'adressage A1 à une structure identique au circuit d'adressage A2. Ses connexions sont affectées de l'indice "i" (impair) au lieu de l'indice "p" (pair) des connexions du circuit A2, le circuit réalisant la fonction horloge 11 impaire ayant pour homologue pair le circuit réalisant la fonction horloge 10,le circuit réalisant la fonction "enable" impaire et le circuit de commande du circuit d'adressage A1 portant les références respectivement 13 et 15 et ayant pour homologues les circuits 12 et 14. Le circuit de commande 15 est formé par un
registre à décalage doté de la fonction "enable" impaire.
En outre, le circuit réalisant la fonction "enable" 12 est aussi relié par une entrée Ep2 à la sortie Si3 du circuit réalisant la fonction horloge 11. De même, le circuit réalisant la fonction "enable" 13 est relié par une entrée Ei2 à la sortie
Sp3 du circuit réalisant la fonction horloge paire 10.
Les diagrammes temporels des signaux délivrés sur les différentes sorties des éléments constituant les circuits
d'adressage sont représentés figure 4.
Les signaux 20 délivrés sur la sortie Spl du circuit réalisant la fonction horloge 10 paire sont représentés accompagnés des états respectifs des différentes cases du registre à décalage 14 obtenus après chaque impulsion du signal d'horloge paire. Les signaux 21 sont délivrés par le circuit horloge 11 impaire sur la sortie Sil de ce circuit. Ces signaux sont accompagnés des états respectifs des différentes cases du registre à décalage 15 obtenus après chaque impulsion du signal
d'horloge impaire.
La figure 4 présente un exemple o sont représentés les états des registres à décalage délivrant des tensions Vl sur trois conducteurs lignes de numéro pair L2, L4, L6 et trois de numéro impair L1, L3, L5. A chaque impulsion d'horloge, l'état 1 qui correspond à la tension Vl=Vmax en sortie du registre à décalage avance d'une case dans Le registre, l'état O correspondant à la tension VI=OV par exemple. Les conducteurs lignes de numéro pair sont adressés successivement par l'application d'une tension Vl=Vmax. Il en est de même pour les conducteurs lignes de numéro impair. Les signaux 22, 23 sont délivrés respectivement par les sorties Sp4 et Si4 des fonctions "enable" paire et impaire. Ce sont des tensions ayant la forme de créneaux périodiques. L'état haut d'un créneau correspond à la tension Vl=Vmax, l'état bas correspond à la tension VI=OV, par exemple. Les signaux 22 et 23 sont déphasés, le déphasage est constant: les lignes paires et impaires sont adressées alternativement. Les signaux 25, 26, 27 correspondent aux tensions Vl délivrées par les registres à décalage sur les connexions des conducteurs lignes L1, L2 et L3. Ce sont des créneaux périodiques
dont la période est le temps de trame.
Cet exemple de séquence de commande est donné dans le cas d'un recouvrement fort entre les temps de sélection des
conducteurs lignes.
Selon le mode de commande proposé, le circuit A1 qui adresse les lignes Li comporte, dans le registre 15, autant de niveaux logiques (1 ou O) que de lignes. A chaque instant, un
seul des niveaux logiques est à 1, tous Les autres sont à zéro.
Si le niveau logique 1 est, à l'instant considéré, associé à la ligne Li, il sera, après un coup d'horloge décalé et associé à la
ligne Li+l.
Un registre à décalage doté de la fonction verrouillage
ne sélecte la ligne correspondant au niveau logique 1, c'est-à-
dire dans le cas considéré porte cette ligne au potentiel Vmax que si la fonction "enable" présente par exemple l'état haut et ne sélecte aucune ligne si la fonction "enable" présente par exemple l'état bas. Lorsque la fonction "enable" est à l'état bas, toutes les lignes sont au potentiel de verrouillage. Lorsque la fonction "enable" est à l'état haut, une ligne (associée au niveau logique I dans le registre à décalage) est au potentiel Vmax, les autres lignes (associées au niveau logique 0 dans le registre à décalage) sont au potentiel de verrouillage. Le
circuit A2 a Le même fonctionnement.
La figure 5 présente un exemple d'un circuit 12 réalisant une fonction "enable". Ce circuit 12 est commandé par les deux circuits réalisant des fonctions horloges 10, 11. Les entrées Epl et Ep2 du circuit 12 sont reliées respectivement aux sorties Spl et Sil des horloges 10 et 11. Cet exemple correspond à la fonction "enable" faisant partie du circuit d'adressage des conducteurs lignes de numéro pair. Les entrées Epl et Ep2 sont en fait les entrées respectives de deux monostables à capacité variable 16, 17. Les sorties respectives Mp, Mi des deux monostables sont reliées à deux entrées Pp, Pi d'un circuit logique 18. La sortie de ce circuit 18 est la sortie-Sp4 du
circuit 12 réalisant la fonction "enable".
La figure 6 représente le diagramme temporel des signaux issus des sorties des différents éléments permettant de
réaliser les fonctions "enable".
Les impulsions d'horloge 28, 29 sont les signaux délivrés par les circuits réalisant les fonctions horloges 10, 11 sur les entrées Epl et Ep2 du circuit 12. Les monostables à capacité variable 16, 17 transforment respectivement ces impulsions en signaux rectangulaires 30, 31 dont la largeur
dépend de la valeur de leur capacité.
Les fronts de descentes des signaux rectangulaires 31 commandent la montée des signaux rectangulaires 32 délivrés sur la sortie Sp4 du circuit 12, les fronts de descente des signaux rectangulaires 30 commandent la descente des signaux rectangulaires 32. Ainsi, la largeur des signaux 30, 31 commande
la largeur des signaux rectangulaires délivrés sur la sortie Sp4.
En ajustant la valeur des capacités variables des monostables 16, 17, on peut donc décider de la largeur des signaux délivrés sur la sortie Sp4 et par là du temps de recouvrement entre les temps
de sélection des conducteurs lignes.
12 2627308
Le circuit 18 est formé par tout ensemble d'éléments connus comportant des portes Logiques, permettant à partir des
signaux 30, 31 d'obtenir Les signaux 32.
Le circuit 13 est réalisé de la même façon que Le circuit 12, à partir de deux monostables à capacités variables et d'un circuit logique, les entrées des monostables étant reliées
respectivement aux circuits 10 et 11.
Les signaux 30' et 31' représentent un exempte de signaux de sortie des monostables du circuit 13. Les signaux 30! et 31' sont des signaux rectangulaires obtenus de manière analogue aux signaux 30, 31 à partir des impulsions d'horloge respectives 28, 29. Les signaux 33 représentent les signaux rectangulaires résultants, obtenus sur La sortie Si4 du circuit 13 de manière analogue à la génération des signaux 32 obtenus sur
la sortie Sp4 du circuit 12.
Sur les figures, les recouvrements du temps de sélection d'une ligne avec le temps de sélection de la ligne précédente et celui de la ligne suivante sont identiques, mais bien entendu ils peuvent être différents. Pour réaliser des recouvrements différents, il suffit d'avoir des fonctions "enable" paire et impaire qui ont des signaux rectangulaires de
durées différentes.
13 2627308

Claims (3)

REVENDICATIONS
1. Procédé de commande d'un écran d'affichage matriciel permettant d'ajuster son contraste, cet écran comportant des conducteurs lignes et des conducteurs colonnes, ce procédé consistant à: - appliquer sur les conducteurs lignes périodiquement des signaux d'adressage Vl ayant pendant une certaine durée une valeur Vmax en valeur absolue, - appliquer sur les conducteurs colonnes des signaux de commande, ce procédé étant caractérisé par le fait qu'on applique sur les conducteurs lignes des signaux d'adressage dont les durées pendant lesquelles ils ont une valeur Vmax se recouvrent
partiellement, pour deux lignes consécutives.
2. Procédé de commande d'un écran d'affichage selon la revendication 1, caractérisé par le fait que la durée pendant laquelle les signaux d'adressage Vl ont une valeur Vmax est réglable.
3. Dispositif pour la mise en oeuvre du procédé de - commande d'un écran d'affichage selon la revendication 1, caractérisé en ce qu'il comprend: - un circuit d'adressage A1 relié par des connexions aux conducteurs lignes Li, i étant un entier impair tel que 1<i<M, M étant le nombre de conducteurs lignes, un circuit d'adressage A2 relié par des connexions aux conducteurs lignes Lp, p étant un entier pair tel que 2<p<M, et en ce que le circuit d'adressage A2 comprend: - un circuit (10) réalisant une fonction horloge délivrant des signaux sur une sortie Spl, - un circuit (12) réalisant une fonction de verrouillage relié par une entrée Epl à la sortie Spl du circuit (10) réalisant la fonction horloge et délivrant des signaux sur une sortie Sp4, - un circuit de commande (14) relié par une entrée Ep4 à la sortie Sp4 du circuit (12) réalisant une fonction de verrouillage et par une entrée Ep3 à la sortie Spl du circuit (10) réalisant une fonction horloge et délivrant des tensions Vl sur les conducteurs lignes Lp qui lui sont connectés, et en ce que le circuit d'adressage A1 comprend: - un circuit (11) réalisant une fonction horloge délivrant des signaux sur une sortie Sil, - un circuit (13) réalisant une fonction de verrouillage relié par une entrée Eil à la sortie Sil du circuit (11) réalisant une fonction horloge et délivrant des signaux sur une sortie Si4, - un circuit (15) de commande relié par une entrée Ei4 à la sortie Si4 du circuit (13) réalisant une fonction de verrouillage et par une entrée Ei3 à la sortie Sil du circuit (11) réalisant une fonction horloge et délivrant des tensions VL sur les conducteurs lignes Li qui lui sont connectés, et en ce que le circuit (12) réalisant une fonction "enable" dans
le circuit d'adressage A2 est aussi relié par une entrée Ep2 à.
une sortie Sil du circuit (11) réalisant une fonction horloge dans le circuit d'adressage A1, le circuit (13) réalisant une fonction de verrouillage dans le circuit d'adressage A1 étant aussi relié par une entrée Ei2 à la sortie Spl du circuit (10)
réalisant une fonction horloge dans le circuit d'adressage A2.
FR8801741A 1988-02-15 1988-02-15 Procede de commande d'un ecran d'affichage matriciel permettant d'ajuster son contraste et dispositif pour la mise en oeuvre de ce procede Expired - Lifetime FR2627308B1 (fr)

Priority Applications (5)

Application Number Priority Date Filing Date Title
FR8801741A FR2627308B1 (fr) 1988-02-15 1988-02-15 Procede de commande d'un ecran d'affichage matriciel permettant d'ajuster son contraste et dispositif pour la mise en oeuvre de ce procede
EP89400355A EP0329528B2 (fr) 1988-02-15 1989-02-08 Procédé de commande d'un écran d'affichage matriciel et dispositif pour la mise en oeuvre de ce procédé
DE68907942T DE68907942T3 (de) 1988-02-15 1989-02-08 Verfahren zur Steuerung eines Matrixbildschirms und Vorrichtung zur Durchführung dieses Verfahrens.
JP1031237A JPH025088A (ja) 1988-02-15 1989-02-13 マトリクスディスプレイスクリーンの制御方法およびその実施装置
US07/310,340 US5032832A (en) 1988-02-15 1989-02-14 Method to control a matrix display screen and device for implementation of said method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR8801741A FR2627308B1 (fr) 1988-02-15 1988-02-15 Procede de commande d'un ecran d'affichage matriciel permettant d'ajuster son contraste et dispositif pour la mise en oeuvre de ce procede

Publications (2)

Publication Number Publication Date
FR2627308A1 true FR2627308A1 (fr) 1989-08-18
FR2627308B1 FR2627308B1 (fr) 1990-06-01

Family

ID=9363253

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8801741A Expired - Lifetime FR2627308B1 (fr) 1988-02-15 1988-02-15 Procede de commande d'un ecran d'affichage matriciel permettant d'ajuster son contraste et dispositif pour la mise en oeuvre de ce procede

Country Status (5)

Country Link
US (1) US5032832A (fr)
EP (1) EP0329528B2 (fr)
JP (1) JPH025088A (fr)
DE (1) DE68907942T3 (fr)
FR (1) FR2627308B1 (fr)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2941883B2 (ja) * 1990-04-16 1999-08-30 キヤノン株式会社 表示装置
JP2671772B2 (ja) * 1993-09-06 1997-10-29 日本電気株式会社 液晶ディスプレイとその駆動方法
US5543691A (en) * 1995-05-11 1996-08-06 Raytheon Company Field emission display with focus grid and method of operating same
US6252347B1 (en) 1996-01-16 2001-06-26 Raytheon Company Field emission display with suspended focusing conductive sheet
FR2749431B1 (fr) * 1996-05-31 1998-08-14 Pixtech Sa Reglage de la luminosite d'ensemble d'un ecran matriciel a emission de champ
JP2935360B1 (ja) * 1998-02-10 1999-08-16 日本電気株式会社 無線選択呼出受信機及びその制御方法
JP3758930B2 (ja) * 2000-03-17 2006-03-22 三星エスディアイ株式会社 画像表示装置及びその駆動方法
JP3789108B2 (ja) 2002-10-09 2006-06-21 キヤノン株式会社 画像表示装置
US7562445B2 (en) * 2005-07-18 2009-07-21 Bartronics America, Inc. Method of manufacture of an identification wristband construction

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4044346A (en) * 1974-06-06 1977-08-23 Kabushiki Kaisha Suwa Seikosha Driving method for liquid crystal display
DE3401073A1 (de) * 1983-01-14 1984-07-19 Canon K.K., Tokio/Tokyo Zeitmultiplex-ansteuerungsverfahren
EP0197742A2 (fr) * 1985-04-03 1986-10-15 Nortel Networks Corporation Adressage de cellules à cristaux liquides
EP0206178A1 (fr) * 1985-06-17 1986-12-30 Casio Computer Company Limited Dispositif d'affichage à cristaux liquides

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56156884A (en) * 1980-05-09 1981-12-03 Hitachi Ltd Method of driving gas discharge display element
JPS5831387A (ja) * 1981-08-20 1983-02-24 セイコーエプソン株式会社 単純マトリクス液晶表示装置
FR2541027A1 (fr) * 1983-02-16 1984-08-17 Commissariat Energie Atomique Imageur matriciel a dispositif de compensation du couplage entre les lignes et les colonnes
FR2541807B1 (fr) * 1983-02-24 1985-06-07 Commissariat Energie Atomique Procede de commande sequentielle d'un imageur matriciel utilisant l'effet de transition de phase cholesterique-nematique d'un cristal liquide
JPS61117599A (ja) * 1984-11-13 1986-06-04 キヤノン株式会社 映像表示装置のスイツチングパルス
FR2594579B1 (fr) * 1986-02-17 1988-04-15 Commissariat Energie Atomique Ecran d'affichage a matrice active permettant l'affichage de niveaux de gris
DE3784809T2 (de) * 1986-08-18 1993-07-08 Canon Kk Verfahren und vorrichtung zur ansteuerung einer optischen modulationsanordnung.
FR2623013A1 (fr) * 1987-11-06 1989-05-12 Commissariat Energie Atomique Source d'electrons a cathodes emissives a micropointes et dispositif de visualisation par cathodoluminescence excitee par emission de champ,utilisant cette source

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4044346A (en) * 1974-06-06 1977-08-23 Kabushiki Kaisha Suwa Seikosha Driving method for liquid crystal display
DE3401073A1 (de) * 1983-01-14 1984-07-19 Canon K.K., Tokio/Tokyo Zeitmultiplex-ansteuerungsverfahren
EP0197742A2 (fr) * 1985-04-03 1986-10-15 Nortel Networks Corporation Adressage de cellules à cristaux liquides
EP0206178A1 (fr) * 1985-06-17 1986-12-30 Casio Computer Company Limited Dispositif d'affichage à cristaux liquides

Also Published As

Publication number Publication date
FR2627308B1 (fr) 1990-06-01
DE68907942T2 (de) 1994-02-10
EP0329528A1 (fr) 1989-08-23
DE68907942T3 (de) 1998-03-26
EP0329528B2 (fr) 1997-09-03
JPH025088A (ja) 1990-01-09
EP0329528B1 (fr) 1993-08-04
US5032832A (en) 1991-07-16
DE68907942D1 (de) 1993-09-09

Similar Documents

Publication Publication Date Title
KR100418088B1 (ko) 고 품질의 동화상을 표시할 수 있는 액정 표시장치
EP0265326B1 (fr) Procédé de commande d&#39;un écran matriciel électrooptique, et circuit de commande mettant en oeuvre ce procédé
EP0311500B1 (fr) Procédé de visualisation d&#39;images en demi-teintes sur un écran matriciel
US6927748B2 (en) Spatial light modulator imaging systems
EP0051521B1 (fr) Procédé de commande d&#39;une caractéristique optique d&#39;un matériau
EP0329528B1 (fr) Procédé de commande d&#39;un écran d&#39;affichage matriciel et dispositif pour la mise en oeuvre de ce procédé
FR2925745A1 (fr) Afficheur a cristaux liquides et son procede de pilotage
FR2530852A1 (fr) Dispositif d&#39;affichage d&#39;images a cristal liquide
WO2005083668A1 (fr) Panneau d&#39;affichage electrophoretique
FR2511789A1 (fr) Systeme de tamponnage de ligne pour l&#39;affichage d&#39;images multiples dans un jeu video
FR2880460A1 (fr) Procede et dispositif d&#39;affichage pour reduire les effets de flou
EP0361992B1 (fr) Panneau à plasma à adressabilité accrue
FR2822284A1 (fr) Procede d&#39;affichage d&#39;images video sur panneau d&#39;affichage a plasma et panneaux d&#39;affichage a plasma correspondant
EP0976122B1 (fr) Dispositif d&#39;adressage d&#39;un ecran matriciel
FR2594579A1 (fr) Ecran d&#39;affichage a matrice active permettant l&#39;affichage de niveaux de gris
EP1958182B1 (fr) Systeme video comprenant un afficheur matriciel a cristaux liquides a procede d&#39;adressage ameliore
FR2541807A1 (fr) Procede de commande sequentielle d&#39;un imageur matriciel utilisant l&#39;effet de transition de phase cholesterique-nematique d&#39;un cristal liquide
EP0641475B1 (fr) Procede d&#39;affichage de differents niveaux de gris et systeme de mise en oeuvre de ce procede
FR2784489A1 (fr) Procede d&#39;affichage de donnees sur un afficheur matriciel
FR2776107A1 (fr) Procede d&#39;affichage de donnees sur un afficheur matriciel
FR2614437A1 (fr) Modulateur electro-optique
EP0993186B1 (fr) Procédé de correction de l&#39;effet de tremblement et de scintillement des éléments d&#39;image incrustés sur une image vidéo
FR2580826A1 (fr) Procede et appareil de commande d&#39;un dispositif de modulation optique
FR2713382A1 (fr) Procédé de réglage de la luminosité globale d&#39;un écran matriciel bistable affichant des demi-teintes.
FR2646269A1 (fr) Cellule d&#39;affichage electro-optique perfectionnee