FR2590092A1 - Convertisseur a/n ou n/a - Google Patents

Convertisseur a/n ou n/a Download PDF

Info

Publication number
FR2590092A1
FR2590092A1 FR8613344A FR8613344A FR2590092A1 FR 2590092 A1 FR2590092 A1 FR 2590092A1 FR 8613344 A FR8613344 A FR 8613344A FR 8613344 A FR8613344 A FR 8613344A FR 2590092 A1 FR2590092 A1 FR 2590092A1
Authority
FR
France
Prior art keywords
counter
clock
frequency
bits
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8613344A
Other languages
English (en)
Other versions
FR2590092B1 (fr
Inventor
Ikuro Hata
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of FR2590092A1 publication Critical patent/FR2590092A1/fr
Application granted granted Critical
Publication of FR2590092B1 publication Critical patent/FR2590092B1/fr
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/14Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
    • H03M1/16Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps
    • H03M1/162Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps the steps being performed sequentially in a single stage, i.e. recirculation type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/50Analogue/digital converters with intermediate conversion to time interval
    • H03M1/52Input signal integrated with linear return to datum

Abstract

L'INVENTION CONCERNE UN CONVERTISSEUR ANALOGIQUE-NUMERIQUE OU NUMERIQUE-ANALOGIQUE QUI COMPREND UNE BORNE 6 D'ENTREE DE SIGNAL, UN INTEGRATEUR 1, 2 CONNECTE A LA BORNE D'ENTREE, PLUSIEURS SOURCES 9, 10 DE COURANT CONSTANT CONNECTEES A L'INTEGRATEUR, UN PREMIER COMPTEUR 20 COMPTANT UN PREMIER NOMBRE PREDETERMINE DE BITS D'ORDRE SUPERIEUR ET UN DEUXIEME COMPTEUR 21 COMPTANT UN DEUXIEME NOMBRE PREDETERMINE DE BITS D'ORDRE INFERIEUR, ET UN GENERATEUR DE SIGNAUX D'HORLOGE 14 A 19 QUI PRODUIT UN PREMIER SIGNAL D'HORLOGE AYANT UNE PREMIERE FREQUENCE POUR LE DELIVRER AU PREMIER COMPTEUR ET UN DEUXIEME SIGNAL D'HORLOGE, D'UNE DEUXIEME FREQUENCE SUPERIEURE A LA PREMIERE, POUR LE DELIVRER AUDIT DEUXIEME COMPTEUR, LES COURANTS RESPECTIFS DESDITES SOURCES ETANT DETERMINES RESPECTIVEMENT EN FONCTION DES PREMIER ET DEUXIEME NOMBRES PREDETERMINES DE BITS ET DESDITES PREMIERE ET DEUXIEME FREQUENCES D'HORLOGE.

Description

La présente invention concerne un convertisseur A/N
ou N/A du type intégral.
Comme exemple de convertisseurs A/N, on connaît dans
la technique le convertisseur A/N du type intégral. Dans ce conver-
tisseur A/N du type intégral, un signal d'entrée analogique est
délivré via un élément de commutation d'échantillonnage à un inté-
grateur qui est constitué d'un amplificateur opérationnel et d'un condensateur. Au moment o l'étément de commutation est fermé, le condensateur commence à se charger jusqu'à la tension d'entrée. Le condensateur est connecté à deux sources de courant constant qui produisent des courants d'alimentation différents par l'intermédiaire de commutateurs respectifs. Au moment o l'élément de commutation d'échantillonnage est ouvert, les sources de courant constant tiennent leurs commutateurs fermés, et le condensateur se décharge par les sources de courant constant. Les deux sources de courant constant produisent des courants I et i0o, qui sont fixés, en amplitude, dans le rapport I:i = 2 7:1, soit 128:1. Initialement, le commutateur o o associé à la source de courant de Io est fermé, ce qui amène le condensateur à commencer à se décharger, et la durée de décharge
jusqu'au moment o la tension du condensateur prend la valeur prédé-
terminée est mesurée à l'aide d'un compteur de bits d'ordre supérieur.
Ensuite, le commutateur associé à la source de courant de I s'ouvre et, au même moment, le commutateur associé à la source de courant de i se ferme, et le condensateur continue de se décharger jusqu'à o ce que la tension soit tombée à une valeur de zéro volt, pour laquelle on mesure la durée de décharge à l'aide d'un compteur de bits d'ordre inférieur. Les valeurs de comptage qui restent dans
les compteurs de bits d'ordre supérieur et d'ordre inférieur repré-
sentent, en combinaison, une valeur numérique de 16 bits constituant
un résultat de conversion A/N pour le signal analogique d'entrée.
Le convertisseur A/N ci-dessus est décrit dans la demande de brevet européen n 83900968.5 (déposée le 25 mars 1983) qui a été publié le 25 mai 1984 sous le n 0108812, par la demanderesse, et un convertisseur N/A utilisant ce même principe est décrit dans la demande de brevet français n 8123215 (déposée le 11 décembre 1981) et dans la demande de brevet français n 8216930 (déposée le
8 octobre 1982).
Le convertisseur A/N classique ci-dessus présenté fonctionne avec une vitesse de conversion qui est déterminée à partir de la durée comprise entre le moment o le compteur de 9 bits d'ordre supérieur commence à compter et le moment o le compteur de 7 bits d'ordre inférieur finit de compter. Le compteur des
9 bits d'ordre supérieur a une capacité de comptage de 29 (c'est-à-
dire 512), tandis que le compteur de 7 bits d'ordre inférieur a une capacité de comptage de 27 (c'est-à-dire 128). Par conséquent, la capacité de comptage totale du compteur des 9 bits d'ordre
supérieur et du compteur des 7 bits d'ordre inférieur est 640.
Pour une fréquence d'échantillonnage donnée de 48 kHz par exemple, il faut effectuer dans la période correspondante 640 opérations de comptage. S'il est prévu de mettre en oeuvre la conversion A/N de deux canaux alternativement sur une base de division dans le temps, le générateur d'horloge doit produire un signal d'horloge
pilote ayant une fréquence fm1 = 2 x 48 x 640 = 61,44 MHz.
Pour quantifier un signal d'audiofréquences, ou signal audio, analogique d'entrée à une fréquence d'échantillonnage fs, il est nécessaire d'enfermer le signal analogique d'entrée à
l'intérieur de la bande fs/2 à l'aide d'un filtre passe-bas analo-
gique pour supprimer le bruit de dépliage de fréquence qui est créé avec le centre sur la fréquence d'échantillonnage fs. Pour obtenir des caractéristiques satisfaisantes jusqu'à une région de fréquence supérieure, le filtre passe-bas doit posséder une courbe de réponse raide, ce qui est toutefois difficile à réaliser à l'aide
d'un filtre passe-bas analogique.
Pour quantifier le signal audio analogique d'entrée d'un magnétophone numérique par exemple, un schéma concevable est de limiter le signal d'entrée à l'intérieur d'une bande fs à l'aide d'un filtre passe-bas analogique et, après qu'il a été quantifié à une fréquence d'échantillonnage doublée 2fs, on la limite finalement
à l'intérieur d'une bande de fs/2 à l'aide d'un filtre numérique.
Ainsi, en effectuant le processus de quantification à une fréquence double de la fréquence d'échantillonnage fs, on rend possible la - quantification jusqu'à la bande de fs sur la base de la théorie de l'échantillonnage. Puisque la bande nécessaire pour l'échantillonnage à la fréquence fss'entendjusqu'àunefréquence fs/2, l'emploi d'un filtre passe-bas numérique raide accordé sur la fréquence fs/2 élimine Ca nécessité d'une réponse raide pour le filtre passe-bas analogique. On réalise un filtre numérique à réponse raide plus facilement qu'un filtre analogique. De cette façon, en quantifiant à une fréquence 2fs et en pratiquant une limitation de bande à l'aide d'un filtre numérique, on peut obtenir à faible coût les caractéristiques de fonctionnement satisfaisante jusqu'à une région
de fréquences élevée.
Dans le cas ci-dessus présenté de la quantification d'un signal analogique d'entrée à une fréquence double de la fréquence d'échantillonnage fs, il faut que le convertisseur A/N fonctionne
à une vitesse double du cas de la quantification à la fréquence fs.
Pour effectuer une conversion A/N à une fréquence 2fs, qui est deux fois plus rapide que la fréquence d'échantillonnage fs, en utilisant le convertisseur A/N classique ci-dessus présenté, il faut doubler la fréquence d'horloge pilote fm nécessaire en lui donnant la valeur 2 x 2 x 48 x 640 = 122, 88 MHz. Le générateur de signaux d'horloge pilote utilise un résonateur à cristal, mais il est difficile d'obtenir une oscillation d'horloge pilote stable à
une fréquence si élevée à l'aide d'un résonateur à cristal.
C'est donc un objet de l'invention de proposer un
convertisseur A/N ou N/A qui fonctionne avec une vitesse de conver-
sion accrue.
Un autre but de cette invention est de produire un convertisseur A/N ou N/A qui peut réduire la disparité du rapport des courants lorsque l'on fabrique le convertisseur sous forme de circuit intégré, grâce à la réalisation d'un rapport plus petit
pour les sources de courant de référence.
La présente invention se rapporte à un convertisseur analogique-numérique ou numérique-analogique comprenant une borne d'entrée de signal, un intégrateur connecté à la borne d'entrée de signal, plusieurs sources de courant constant connectées à l'intégrateur de façon que l'intégrateur reçoive des courants constants respectifs, un moyen de comptage comportant un premier compteur qui possède un premier nombre prédéterminé de bits destiné aux bits les plus significatifs et un deuxième compteur qui possède un deuxième nombre prédéterminé de bits destiné aux bits les moins significatifs, et un générateur de signaux d'horloge qui produit un premier signal d'horloge ayant une première fréquence d'horloge et délivré au premier compteur et un deuxième signal d'horloge ayant une deuxième fréquence, plus élevée que la première fréquence d'horloge, et délivré au deuxième compteur, les courants respectifs
des différentes sources de courant constant étant déterminés respec-
tivement en fonction des premier et deuxième nombres prédéterminés de bits. et des première et deuxième fréquences d'horloge des premier
et deuxième signaux d'horloge.
La description suivante, conçue à titre d'illustra-
tion, vise à donner une meilleure compréhension de ses caractéris-
tiques et avantages; elle s'appuie sur les dessins annexés, parmi lesquels: - la figure 1 est un schéma de principe montrant un mode de réalisation de l'invention; - les figures 2A, 2B, 2C sont des diagrammes de formes d'onde utilisés pour expliquer la production d'un signal d'horloge possédant une fréquence double selon le mode de réalisation; les figures 3A à 3F sont des diagrammes de-formes
d'onde utilisés pour expliquer le fonctionnement du mode de réalisa-
tion; et - les figures 4A-4B et 5A-5B sont des diagrammes de formes. d'onde utilisés pour expliquer le mode de réalisation de l'invention. Sur la figure 1, un amplificateur opérationnel 1 est
associé à un condensateur 2 connecté entre sa borne d'entrée d'inver-
sion et sa borne de sortie, ces constituants formant un intégrateur.
La borne de sortie de l'amplificateur opérationnel 1 est connectée via une résistance 4 à une première extrémité d'une résistance 5, dont l'autre extrémité est connectée à la borne d'entrée 6 du convertisseur. Les résistances 4 et 5 sont connectées par leur extrémité commune, via un circuit de commutation 3, à la borne d'entrée d'inversion de l'amplificateur opérationnel 1. La borne d'entrée de non-inversion de l'amplificateur opérationnel 1 est
connectée à la terre. La borne d'entrée d'inversion de l'amplifi-
cateur opérationnel 1 est connectée à une première borne d'une source de courant 9 produisant une valeur de courant I et d'une o autre source de courant 10 produisant une valeur de courant io, respectivement par l'intermédiaire de circuits de commutation 7 et 8. Les sources de courant 9 et 10 sont connectée à la terre par leur
autre borne.
Le circuit de commutation 3 reçoit des impulsions d'échantillonnage Ps de la part d'un circuit de commande 14. Lorsque le circuit de commutation 3 se ferme en réponse à une impulsion d'échantillonnage Ps, un signal analogique d'entrée présent sur la borne d'entrée 6 est échantillonné et maintenu d'une manière telle
que le condensateur 2 se charge jusqu'à la tension d'entrée Vin.
Lorsque le circuit de commutation 3 a été ouvert, le condensateur 2
se décharge par l'intermédiaire des sources de courant 9 et 10.
Les circuits de commutation 7 et 8 sont commandés par le circuit de commande 14 de façon que le condensateur 2 se décharge d'abord jusqu'à un certain niveau de tension par l'intermédiaire de la source 9 de courant Io0, puis se décharge ensuite par la source 10 de courant io. Les sources de courant 9 et 10 présentent des valeurs
de courant I0 et i qui sont préétabliesde façon à avoir la rela-
o o
tion I /i = 228.
o o L'amplificateur opérationnel I délivre sa tension de sortie à des comparateurs 11 et 12. Le comparateur 11 reçoit une tension de référence Vr via la borne 13, et il compare le signal de sortie de l'amplificateur opérationnel I avec la tension de référence -Vr. Le comparateur 12 a une borne d'entrée connectée à la terre, et il compare le signal de sortie de l'amplificateur
opérationnel 1 avec le niveau du potentiel de la terre. Les compara-
teurs 11 et 12 délivrent leurs signaux de sortie de comparaison au
circuit de commande 14 et, dans le même temps, ceux-ci sont respec-
tivement appliqués à une première entrée de portes ET 15 et 16.
Un circuit 17 générateur de signaux d'horloge produit un signal d'horloge pilote à une fréquence fm, et celui-ci est appliqué à une autre borne d'entrée de la porte ET 15. La porte ET 15 reçoit le signal de sortie du comparateur 11 à une première entrée, si bien qu'elle transmet le signal d'horloge fm produit par le circuit générateur de signaux d'horloge 17 au circuit de commande 14
lorsque le signal de sortie du comparateur 11 est au niveau haut.
Pendant que le comparateur 11 produit un niveau de sortie haut, le circuit de commutation 7 est fermé et le signal d'horloge fm est délivré au circuit de commande 14, si bien qu'un compteur de 8 bits
d'ordre supérieur 20 agit en comptant le signal d'horloge.
Le signal d'horloge de fréquence fm produit par le circuit générateur de signaux d'horloge 17 est également délivré à une borne d'entrée d'une porte OU exclusif 19 et, dans le même temps, par l'intermédiaire d'un circuit retardateur 19, ce même signal d'horloge est appliqué à une autre borne d'entrée de la porte OU exclusif 19. Ainsi, grâce à l'application du signal d'horloge fm (figure 2A) à une première borne d'entrée de la porte OU exclusif 19 et du signal d'horloge fm retardé (figure 2B) à son autre borne d'entrée, la porte OU exclusif 19 produit un signal
d'horloge ayant une fréquence 2fm (figure 2C) à sa borne de sortie.
La borne ET 16 reçoit à sa première borne d'entrée le signal de sortie du comparateur 12 et, par conséquent, elle laisse passer le signal d'horloge 2fm produit par la porte OU exclusif 19 à destination du circuit de commande 14 lorsque le signal de sortie du comparateur 12 est au niveau haut. Pendant que le comparateur 12 produit un signal de sortie d'un niveau haut, le circuit de commutation 8 est fermé et le signal d'horloge 2fm est délivré au circuit de commande 14 de sorte qu'un compteur de 8 bits
d'ordre inférieur 21 agit en comptant le signal d'horloge.
On va maintenant décrire le fonctionnement du mode
de réalisation précédent en relation avec les figures 3A à 3F.
Lorsqu'une impulsion d'échantillonnage Ps possédant une période active de to à tl, comme représenté sur la figure 3A, est délivré par le circuit de commande 14 au circuit de commutation 3, le circuit de commutation 3 se ferme, si bien que le signal analogique d'entrée présent sur la borne d'entrée 6 est échantillonné et maintenu, et la tension de sortie de l'amplificateur opérationnel 1 tombe dans une proportion qui est fonction du niveau de tension du
signal audio-analogique d'entrée, comme représenté sur la figure 3B.
Lorsque l'impulsion d'échantillonnage Ps diminue à l'instant t1 comme représenté sur la figure 3A, le circuit de commutation 3 s'ouvre, si bien que le circuit de commutation 7 se ferme de la manière présentée sur la figure 3C, et, dans le même temps, le compteur des 8 bits d'ordre supérieur 20 commence à compter, comme représenté sur la figure 3E. En réponse à la fermeture du circuit de commutation 7, le condensateur 2, qui a été chargé par la source 9 de courant I se décharge et, par conséquent, le signal de sortie o de l'amplificateur opérationnel 1 augmente comme indiqué sur la figure 3B. Dans le même temps, le compteur des 8 bits d'ordre supérieur 20 compte le signal d'horloge de fréquence fm, comme
représenté sur la figure 3E.
Lorsque le signal de sortie de l'amplificateur opé-
rationnel 1 est tombé jusqu'à la tension de référence -Vr, le comparateur 11 produit un signal de sortie de niveau bas. A l'instant t2 o le signal de sortie du comparateur 11 passe au niveau
bas, le circuit de commutation 7 s'ouvre et le circuit de commuta-
tion 8 se ferme. Alors, le compteur des 8 bits d'ordre supérieur 20 cesse de compter, comme représenté sur la figure 3E, et le compteur des 8 bits d'ordre inférieur 21 commence à compter, comme représenté
sur la figure 3F. En réponse à la fermeture du circuit de commuta-
tion 3, comme indiqué sur la figure 3B, le condensateur 2 se décharge graduellement par l'intermédiaire de la source 10 de courant io0, et
le signal de sortie de l'amplificateur opérationnel I s'élève graduel-
lement comme indiqué sur la figure 3B. Dans le même temps, le compteur
des 8 bits d'ordre inférieur 21 compte le signal d'horloge de fré-
quence 2fm, comme représenté sur la figure 3F. Lorsque le signal de sortie de l'amplificateur opérationnel 1 s'est élevé jusqu'au niveau 0 V, le comparateur 12 produit un signal de sortie de niveau bas et, à l'instant t3, o le signal de sortie du comparateur 12 passe au niveau bas, le compteur des 8 bits d'ordre inférieur 21
cesse de compter.
Les valeurs des courants Io et i produits par Les sources de courant 9 et 10 sont fixées de manière à présenter la relation suivante: Io/i0: 128 (=27)
Le compteur des 8 bits d'ordre inférieur 21 fonc-
tionne à 2fm, soit deux fois la fréquence des signaux d'horloge pilote fm et, par conséquent, de manière équivalente, le compteur des 8 bits d'ordre inférieur 21 est amené à rendre une pondération de 28 pour chaque valeur de comptage relativement à une valeur de comptage du compteur des 8 bits d'ordre supérieur 20. Par conséquent, la connexion en série du compteur des 8 bits d'ordre supérieur 20 et du compteur des 8 bits d'ordre inférieur 21 produit une donnée
de conversion de 16 bits.
Malgré la modification apportée au proportionnement respectif des nombres des bits d'ordre supérieur et d'ordre inférieur des compteurs, puisque l'on passe des 9 bits d'ordre supérieur et des 7 bits d'ordre inférieur du convertisseur A/N classique ci-dessus
mentionné aux 8 bits d'ordre supérieur et aux 8 bits d'ordre infé-
rieur, le compteur des bits d'ordre inférieur 21 agit en comptant la fréquence 2fm et, par conséquent, le rapport des courants I /i
peut être rendu égal à celui du cas du convertisseur A/N classique.
Ainsi, le compteur des 8 bits d'ordre inférieur 21 agit en comptant la fréquence 2 fm, soit deux fois la fréquence d'horloge pilote fm, dans ce mode de réalisation, si bien que la
vitesse de conversion peut être augmentée sans élévation de la -
fréquence d'horloge pilote. De manière plus détaillée, la vitesse de conversion est déterminée à partir de la durée entre le moment o le compteur des 8 bits d'ordre supérieur 20 commence à compter et celui o le compteur des 8 bits d'ordre inférieur 21 cesse de compter. Le compteur des 8 bits d'ordre supérieur 20 compte jusqu'à 256, tandis que le compteur des 8 bits d'ordre inférieur 21, qui compte le signal d'horloge 2fm, compte jusqu'à 128 en termes de signal d'horloge pilote. Par conséquent, le nombre total du décompte obtenu par le compteur des 8 bits d'ordre supérieur 20 et le compteur des 8 bits d'ordre inférieur 21 est 384 en termes de signal d'horloge pilote. Pour la conversion A/N à deux canaux effectuée à une fréquence double de la fréquence d'échantillonnage fs de 48 kHz par exemple, la fréquence pilote fm nécessaire est donnée par: fm = 2 x 2 x 48 x 384 = 73,728 MHz. Par conséquent, une conversion à vitesse élevée est rendue possible sans qu'il soit besoin de fixer
une fréquence d'horloge pilote fm beaucoup plus élevee.
Dans le cas o les bits sont divisés en 9 bits d'ordre supérieur et 7 bits d'ordre inférieur, comme pour le convertisseur A/N classique, la fréquence d'horloge pilote fm nécessaire est donnée par fm = 2 x 2 x 48 x 576 = 110,592 MHz, ce qui est beaucoup plus:.élevé que celle correspondant à la division
ci-dessus entre 8 bits d'ordre supérieur et 8 bits d'ordre inférieur.
Sur cette base, lorsque le compteur des bits inférieurs 21 est destiné à travailler à une fréquence 2fm, soit deux fois la fréquence d'horloge pilote, une vitesse de conversion plus élevée est obtenue par la division entre 8 bits d'ordre supérieur et 8 bits d'ordre inférieur que pour le cas du schéma classique. Dans le cas de la division entre 9 bits d'ordre supérieur et 7 bits d'ordre inférieur, les sources de courant 9 et 10 ont un plus petit rapport de courant, soit 64:1, ce qui conduit à une disparité plus petite pour le rapport des courants lorsque le convertisseur est fabriqué sous forme de
circuit intégré.
Il est également possible d'accélérer la conversion en délivrant la fréquence d'horloge 2fm produite par la porte OU exclusif 19 au compteur des 8 bits d'ordre supérieur 20 en plus du compteur des 8 bits d'ordre inférieur 21. Toutefois, il n'est pas facile au circuit 17 générateur de signaux d'horloge de produire
un signal d'horloge qui présente toujours un coefficient d'utilisa-
tion de 50 % exactement. Les variations du coefficient d'utilisation du signal d'horloge pilote crée une erreur en raison d'un taux de conversion incohérent. Cette erreur est plus sérieuse pour les bits
les plus significatifs.
Lorsque le compteur des 8 bits d'ordre supérieur 20 travaille à la fréquence 2fm, la valeur de courant à délivrer par la source de courant 9 est 2Io. Par conséquent, la variation du niveau dans l'intervalle T du signal d'horloge pilote ayant un coefficient d'utilisation de 50 %, comme représenté sur la figure 4A, est donnée par:
2I Y I
C 2 C
Si le coefficient d'utilisation varie de At, comme indiqué sur la figure SA, alors La formule suivante s'applique: 2I T + At I I c 2 C o C Le résultat obtenu est une erreur de l'ordre de (I /C)At. Alors O. la variation du niveau du compteur des 8 bits d'ordre inférieur 21 est donnée par: 2i -o i C 2 C o Si la variation du niveau provoquée par la variation du coefficient d'utilisation est plus grande que le bit de moindre signification du compteur des 8 bits d'ordre inférieur 21, c'est- à-dire si
io go > I At, ceci pose un problème.
Par exemple, lorsque le réglage est fait à I0/io = 256,
le coefficient d'utilisation ne doit pas varier de 1/256 ou plus.
Alors qu'il a été décrit un mode de réalisation du convertisseur A/N, l'invention s'applique tout aussi bien à un
convertisseur N/A du type intégral.
Selon l'invention, le compteur des bits d'ordre infé-
rieur fonctionne à une fréquence d'horloge double de la fréquence d'horloge pilote, ce qui permet une vitesse de conversion accrue sans élévation de la fréquence d'horloge pilote. En résultat, l'opération de quantification effectuée à la fréquence 2fs, soit deux fois la fréquence d'échantillonnage fs, qui était mise en oeuvre classiquement à l'aide d'une horloge pilote à 122,88 MHz par exemple,
est maintenant rendue possible à l'aide d'une horloge pilote fonc-
tionnant à une fréquence aussi basse que 73,728 MHz par exemple, En outre, le fait de fixer la fréquence d'horloge relative au compteur il des bits d'ordre inférieur à une valeur double de la fréquence d'horloge pilote permet d'adopter..un rapport plus petit pour les courants d'alimentation, si bien qu'on peut minimiser la disparité du rapport des courants Lorsque l'on fabrique le convertisseur sous forme d'un circuit intégré. Bien entendu, l'homme de l'art sera en mesure d'ima-t
giner, à partir du dispositif dont la description vient d'être
donnée à titre simplement illustratif et nullement limitatif, diverses variantes et modifications ne sortant pas du cadre de
l'invention.

Claims (3)

REVENDICATIONS
1. Convertisseur analogique-numérique ou bien numérique-analogique, caractérisé en ce qu'il comprend: - une borne (6) d'entrée de signal; - un intégrateur (1, 2) connecté à ladite borne d'entrée de signal; - plusieurs sources (9, 10) de courant constant connectées audit interrupteur de façon que ledit intégrateur reçoive des courants constants respectifs; - un moyen de comptage comportant un premier compteur (20) qui possède un premier nombre prédéterminé de bits destiné aux bits les plus significatifs et un deuxième compteur (21) qui possède un deuxième nombre prédéterminé de bits destiné aux bits les moins significatifs; et - un moyen générateur de signaux d'horloge (14 à 19) qui produit un premier signal d'horloge ayant une première fréquence d'horloge et délivré audit premier compteur et un deuxième signal d'horloge ayant une deuxième fréquence, supérieure à la première fréquence d'horloge, et délivré audit deuxième compteur; les courants respectifs desdites sources de courant constant étant respectivement déterminés en fonction desdits premier et deuxième nombres prédéterminés de bits et desdites première et deuxième
fréquences d'horloge desdits premier et deuxième signaux d'horloge.
2. Convertisseur selon la revendication 1, caractérisé en ce que ledit moyen générateur de signaux d'horloge comprend un moyen (15, 17) générateur de signaux d'horloge pilote qui produit ledit premier signal d'horloge et un moyen doubleur de fréquence (16, 17, 18, 19) qui produit ledit deuxième signal d'horloge à partir
dudit premier signal d'horloge.
3. Convertisseur analogique-numérique, caractérisé en ce qu'il comprend: une borne (6) d'entrée de signal analogique; - un premier moyen de commutation (3); - un deuxième moyen de commutation (7); - un troisième moyen de commutation (8); - un intégrateur (1, 2) connecté à ladite borne d'entrée de signal analogique par l'intermédiaire dudit premier
moyen de commutation (3); -
- un moyen de comparaison (11, 12) comportant un premier et un deuxième comparateur; une borne d'entrée dudit premier comparateur (11) étant connectée à Ladite sortie dudit intégrateur (1) et l'autre borne d'entrée étant connectée à une première source de tension de référence (13); une première borne d'entrée du deuxième comparateur (12) étant connectée à ladite sortie dudit intégrateur et l'autre borne d'entrée étant connectée à une deuxième source de tension de référence (le potentiel de la terre); - un moyen de comptage comportant un premier compteur (20) qui possède un premier nombre prédéterminé de bits destiné aux bits les plus significatifs et un deuxième compteur (21) qui possède un deuxième nombre prédéterminé de bits destiné aux bits les moins significatifs; - un moyen générateur de signaux d'horloge (15 à 19) qui produit un premier signal d'horloge ayant une première fréquence et délivré audit premier compteur et un deuxième signal d'horloge ayant une deuxième fréquence, supérieure à la première fréquence d'horloge, et délivré audit deuxième compteur; plusieurs sources de courant constant (9, 10) connectées audit intégrateur par l'intermédiaire respectif desdits deuxième et troisième moyens de commutation (7, 8) de sorte que ledit intégrateur reçoive des courants constants respectifs qui sont respectivement déterminés en fonction desdits premier et deuxième nombres prédéterminés de bits et desdites première et deuxième fréquence d'horloge desdits premier et deuxième signaux d'horloge; et - un moyen de commande (14) qui commande lesdits premier, deuxième et troisième moyens de commutation et ledit moyen de comptage en fonction du signal de sortie dudit moyen générateur
de signaux d'horloge et du signal de sortie dudit moyen de comparaison.
FR868613344A 1985-09-24 1986-09-24 Convertisseur a/n ou n/a Expired - Lifetime FR2590092B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60210763A JPS6271335A (ja) 1985-09-24 1985-09-24 A/d又はd/a変換器

Publications (2)

Publication Number Publication Date
FR2590092A1 true FR2590092A1 (fr) 1987-05-15
FR2590092B1 FR2590092B1 (fr) 1991-04-19

Family

ID=16594726

Family Applications (1)

Application Number Title Priority Date Filing Date
FR868613344A Expired - Lifetime FR2590092B1 (fr) 1985-09-24 1986-09-24 Convertisseur a/n ou n/a

Country Status (8)

Country Link
US (1) US4731602A (fr)
JP (1) JPS6271335A (fr)
KR (1) KR950007466B1 (fr)
CA (1) CA1257932A (fr)
DE (1) DE3632429C2 (fr)
FR (1) FR2590092B1 (fr)
GB (1) GB2182218B (fr)
NL (1) NL191965C (fr)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01162420A (ja) * 1987-12-19 1989-06-26 Nippon Hoso Kyokai <Nhk> サブレンジ型a/d変換装置
DE3739208A1 (de) * 1987-11-19 1989-06-01 Siemens Ag Analog-digital-umsetzer
DE3800804A1 (de) * 1988-01-14 1989-07-27 Bodenseewerk Geraetetech Digital-analog-wandleranordnung
DE3916482A1 (de) * 1989-05-20 1990-11-22 Thomson Brandt Gmbh Verfahren zur umwandlung von aus datenworten gebildeten digitalen signalen sowie digital/analog-wandler
KR920009206B1 (ko) * 1990-01-25 1992-10-14 삼성전자 주식회사 적분형 아날로그/디지탈 변환기의 기준전원 자동 제어회로
JPH05308599A (ja) * 1991-12-30 1993-11-19 Samsung Electron Co Ltd プリンティング方法及びこれに適合したプリンティング装置
US5926155A (en) * 1993-02-02 1999-07-20 Hitachi, Ltd. Digital video display system
US6522982B1 (en) * 1999-09-24 2003-02-18 Cirrus Logic, Inc. Energy-to-pulse converter systems, devices, and methods wherein the output frequency is greater than the calculation frequency and having output phasing
US7038610B2 (en) * 2001-07-19 2006-05-02 Rohm Co., Ltd. Integration type A/D converter, and battery charger utilizing such converter
US7336213B2 (en) * 2004-12-17 2008-02-26 Stmicroelectronics Pvt. Ltd. Polarity independent precision measurement of an input voltage signal
JP2011504023A (ja) * 2007-11-15 2011-01-27 カベン ワイヤレス シリコン インコーポレイテッド 複数のクロックを用いるサンプリングフィルタ
US7659840B2 (en) * 2008-02-15 2010-02-09 Analog Devices, Inc. Sigma-delta conversion circuit suitable for photocurrent measurement applications
CN106788439B (zh) * 2016-11-30 2021-06-15 上海集成电路研发中心有限公司 积分型模数转换器转移特性的调节系统及方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR1574555A (fr) * 1967-07-26 1969-07-11
FR2271708A1 (fr) * 1974-05-15 1975-12-12 Sits Soc It Telecom Siemens

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3582947A (en) * 1968-03-25 1971-06-01 Ibm Integrating ramp analog to digital converter
US4125896A (en) * 1977-06-15 1978-11-14 Hentschel Instruments, Inc. Digital normalizing circuit
JPS5799821A (en) * 1980-12-15 1982-06-21 Sony Corp Digital-to-analogue converter
JPH063878B2 (ja) * 1981-10-08 1994-01-12 ソニ−株式会社 デジタル・アナログ変換装置
JPS58164318A (ja) * 1982-03-25 1983-09-29 Sony Corp アナログ/デイジタル変換装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR1574555A (fr) * 1967-07-26 1969-07-11
FR2271708A1 (fr) * 1974-05-15 1975-12-12 Sits Soc It Telecom Siemens

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
IEEE JOURNAL OF SOLID-STATE CIRCUITS, vol. SC-18, no. 6, décembre 1983, pages 723-729, New York, US; T. SUGAWARA et al.: "A monolithic 14 bit/20 mus dual channel A/D converter" *

Also Published As

Publication number Publication date
GB2182218B (en) 1988-12-29
KR950007466B1 (ko) 1995-07-11
DE3632429A1 (de) 1987-04-23
FR2590092B1 (fr) 1991-04-19
JPS6271335A (ja) 1987-04-02
NL191965C (nl) 1996-11-04
NL8602414A (nl) 1987-04-16
CA1257932A (fr) 1989-07-25
US4731602A (en) 1988-03-15
NL191965B (nl) 1996-07-01
DE3632429C2 (de) 1994-10-06
GB8622865D0 (en) 1986-10-29
KR870003624A (ko) 1987-04-18
GB2182218A (en) 1987-05-07

Similar Documents

Publication Publication Date Title
FR2590092A1 (fr) Convertisseur a/n ou n/a
FR2487142A1 (fr) Circuit et procede de conversion a/n ou n/a de signaux bipolaires utilisant une unique tension de reference
FR2550644A1 (fr) Dispositif de reglage manuel
EP0073699B1 (fr) Synthétiseur de fréquences â division fractionnaire, utilisé pour une modulation angulaire numérique
FR2486734A1 (fr) Convertisseur numerique-analogique
FR2752114A1 (fr) Oscillateur et boucle a verrouillage de phase utilisant un tel oscillateur
US6160505A (en) Method and apparatus for converting an analog signal to a digital signal
FR2601769A2 (fr) Dispositif electronique d&#39;interface entre un capteur et un afficheur
FR2505580A1 (fr) Filtre pour eliminer des excursions et aberrations indesirables et momentanees de la sortie de pompes de charge
EP0147307A2 (fr) Synthétiseur de fréquences à division fractionnaire, à faible gigue de phase et utilisation de ce synthétiseur
FR2726921A1 (fr) Procede d&#39;ajustage d&#39;un parametre electrique d&#39;un dispositif electronique, notamment d&#39;un stimulateur ou d&#39;un defibrillateur cardiaque, et dispositif le mettant en oeuvre
EP1290783A1 (fr) Synthetiseur a modulation numerique
FR2671442A1 (fr) Synthetiseur de frequence a boucle d&#39;asservissement de phase, presentant une certaine tolerance vis-a-vis des variations des parametres de ses composants.
EP0042641B1 (fr) Démodulateur de fréquence utilisant un circuit à retard variable avec la fréquence reçue
EP0077589B1 (fr) Synthétiseur de fréquence à accord rapide
EP0289385B1 (fr) Dispositif de référence de temps à stabilité sensiblement constante pour la mesure de temps à court et á long terme
EP0011533B1 (fr) Circuit générateur de dents de scie permettant notamment un balayage cathodique du type ligne par ligne, et dispositif comportant un tel circuit
FR2514587A1 (fr) Convertisseur numerique/analogique
FR2626420A1 (fr) Dispositif d&#39;asservissement en frequence d&#39;un oscillateur
FR2685990A1 (fr) Detecteur de verrouillage d&#39;une boucle a verrouillage de phase.
FR2775141A1 (fr) Dispositif d&#39;etalonnage de constantes de temps
FR2538189A1 (fr) Circuit de demodulation de signaux modules en frequence
FR2620881A1 (fr) Procede et dispositif pour accorder un circuit resonnant
FR2511173A1 (fr) Circuit de memoire
EP0706100A1 (fr) Dispositif de mesure de la durée d&#39;un intervalle de temps

Legal Events

Date Code Title Description
ST Notification of lapse