FR2581797A1 - Dispositif semi-conducteur pour la conversion de la lumiere en electricite - Google Patents

Dispositif semi-conducteur pour la conversion de la lumiere en electricite Download PDF

Info

Publication number
FR2581797A1
FR2581797A1 FR8606647A FR8606647A FR2581797A1 FR 2581797 A1 FR2581797 A1 FR 2581797A1 FR 8606647 A FR8606647 A FR 8606647A FR 8606647 A FR8606647 A FR 8606647A FR 2581797 A1 FR2581797 A1 FR 2581797A1
Authority
FR
France
Prior art keywords
layer
gaas
light
electricity
junction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8606647A
Other languages
English (en)
Other versions
FR2581797B1 (fr
Inventor
Susumu Yoshida
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of FR2581797A1 publication Critical patent/FR2581797A1/fr
Application granted granted Critical
Publication of FR2581797B1 publication Critical patent/FR2581797B1/fr
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/06Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers
    • H01L31/068Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers the potential barriers being only of the PN homojunction type, e.g. bulk silicon PN homojunction solar cells or thin film polycrystalline silicon PN homojunction solar cells
    • H01L31/0687Multiple junction or tandem solar cells
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/544Solar cells from Group III-V materials
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/547Monocrystalline silicon PV cells

Landscapes

  • Life Sciences & Earth Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Sustainable Energy (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Sustainable Development (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Photovoltaic Devices (AREA)

Abstract

Un dispositif semi-conducteur pour la conversion photoélectrique comprenant : une région semi-conductrice 4, 5 en composé du groupe III-V comportant une jonction pn, comprenant du gallium et de l'arsenic ; une région en silicium 1, 2 comportant une jonction pn ; une couche en sélénium-zinc 3A entre lesdites deux régions ; et une pluralité d'électrodes 7, 8 pour prélever un courant photoélectrique à partir des deux régions. (CF DESSIN DANS BOPI)

Description

Dispositif semi-conducteur pour la conversion de la lumière en électricité
La présente invention se rapporte à un disposi- tif semi- conducteur pour la conversion de la lumière en
électricité, tel qu'une cellule solaire.
La figure 2 représente un dispositif semi-con-
ducteur pour la conversion de la lumière en électricité appartenant à l'art antérieur, montré à la page 692 du
Recueil de la 16ème Conférence des Spécialistes du Do-
maine Photovoltaique IEEE (16th IEEE Photovoltaic Spe-
cialists Conference).
A la figure 2, la référence numérique 1 désigne
un substrat en silicium de type n (appelé ci-après "sub-
strat en Si-n"). La référence numérique 2 désigne une couche en silicium de type p produite sur le substrat 1 en Si n. La référence numérique 3 désigne une couche en germanium produite sur la couche 2 en Si p. La référence numérique 4 désigne une couche en arseniure de gallium
de type n produite sur la couche 3 en germanium. La ré-
férence numérique 5 désigne une couche en arseniure de gallium de type p produite sur la couche 4 en GaAs n. La référence numérique 6 désigne une pellicule en nitrure de silicium ayant une épaisseur de 600 à 800 À produite sur la couche 5 en GaAs p. Les références numériques 7 et 8 désignent des électrodes respectivement disposées
en contact ohmique avec la couche 5 en GaAs p et le sub-
strat 1 en Si n.
Le dispositif fonctionne comme suit: - lorsque la lumière du soleil est projetée sur le dispositif par le dessus, selon figure 2, un courant photoélectrique produit par la conversion de la lumière en électricité, à la jonction entre la couche 4 en GaAs n et la couche 5 en GaAs p pour sa composante à longueur d'onde relativement courte et à la jonction entre le
substrat 1 en Si n et la couche 2 en Si p pour sa compo-
sante à longueur d'onde relativement grande est repris
respectivement par les électrodes 7 et 8.
Dans ce cas, la couche 3 en Ge est produite sur la couche 2 en Si p en tant que pellicule à l'état amor- phe par exemple par métallisation en phase vapeur, et on lui donne une bonne qualité de structure cristalline par une technique de recristallisation, telle qu'un recuit au laser. De plus, cette couche 3 en Ge améliore la structure cristalline de la couche en GaAs n à produire sur elle, car la couche 3 en Ge présente une constante de réseau tout à fait voisine de celle de la couche 4 en
GaAs n.
Comme il découle de la description ci-dessus,
cette conception de dispositif semi-conducteur de con-
version de la lumière en électricité appartenant à l'art antérieur ne permet pas d'obtenir une bonne propriété
cristalline de la couche 4 en GaAs n si elle est produi-
te directement sur la couche 2 en Si p et, par consé-
quent, la couche 3 en Ge est disposée entre la couche 2
en Si p et la couche 4 en GaAs n. Dans ce cas, toute-
fois, la couche 3 en Ge possède un écartement de bande
d'énergie plus étroit que celui du silicium (le germa-
nium et le silicium présentant une largeur de bande d'énergie de 0,66 eV et de 0,11 eV, respectivement), et
elle arrête la lumière de cette région de longueur d'on-
de, capable d'être convertie par la diode constituée par le substrat 1 en Si n, et la couche 2 en Si p, ce qui fait que la conversion de la lumière en électricité de
la diode n'est pas menée à bien.
Un autre dispositif semi-conducteur pour la con-
version de la lumière en électricité appartenant à l'art antérieur, est décrit dans l'article "GaAs/Ge/Si SOLAR CELLS (cellules solaires en GaAs/Ge/Si)", par B-Y Tsaur, John C.C. Fan, G.W. Tuner, B.D. King, Proc. 17 th IEEE
Photovoltaic Specialists Conf., pp. 440 (1984). Cet ar-
ticle indique qu'on produit un élément de conversion photoélectrique comprenant du GaAs ayant une jonction
pn, après avoir revêtu la surface d'un substrat en sili-
cium d'une couche de germanium par métallisation en pha-
se vapeur créée par faisceau d'électrons. -
Une autre réalisation de l'art.antérieur est dé-
crite dans l'article "OPTIMAL DESIGN OF HIGH-EFFICIENCY TANDEM CELLS" (conception optimale de cellules en tandem
à haut rendement) par John C.C. Fan, B-Y Tsaur, et B.J.
Palon, Proc. 16th IEEE Photovoltaic Specialists Conf.,
pp.692 (1982). Cet article indique qu'on produit un élé-
ment de conversion photoélectrique comprenant du GaAs ayant une jonction pn, après avoir déposé une couche de
Ge sur la surface d'un substrat en silicium par métalli-
sation en phase vapeur créée par faisceau d'électrons.
Des recherches sur la densité des piqûres d'attaque y
sont également présentées.
La présente invention vise à résoudre les pro-
blêmes énumérés ci-dessus et a pour objectif de fournir un dispositif semi-conducteur pour la conversion de la lumière en électricité, présentant un rendement total élevé tout en conservant une bonne propriété cristalline
de la couche en GaAs n.
D'autres objectifs et avantages de la présente
invention apparaîtront à la lecture de la description
détaillée donnée ci-après; il reste entendu, néanmoins,
que la description détaillée et le mode de réalisation
spécifique ne sont fournis qu'à titre d'illustration.
Cette description détaillée fait apparaître à l'homme de
l'art différentes modifications-et variantes dans l'es-
prit et la portée de l'invention.
Selon la présente invention, un dispositif semi-
conducteur pour la conversion de la lumière en électri-
cité, comprend: une région semi-conductrice de composé du groupe III-V ayant une jonction pn comprenant du gallium et de l'arsenic; une région en silicium ayant une jonction pn; une couche en sélénium-zinc insérée entre lesdites deux régions; et plusieurs électrodes de
prélèvement d'un courant photoélectrique à partir desdi-
tes deux régions. Sur les dessins: - La figure 1 est une vue en coupe transversale
montrant un mode de réalisation de la présente inven-
tion; - La figure 2 est une vue en coupe transversale montrant un dispositif semi-conducteur de conversion photoélectrique de l'art antérieur; et - Les figures 3 à 8 sont des vues en coupe transversale montrant divers modes de réalisation de
la présente invention.
Il sera particulièrement fait référence à la fi-
gure i pour expliquer la présente invention dans le dé-
tail. La figure 1 montre un substrat 1 en Si n, et une couche 2 en Si p produite sur le substrat 1 en Si n
par diffusion de bore. La référence 3A désigne une cou-
che en sélénium-zinc de 0,1 à plusieurs microns d'épais-
seur, déposée sur la couche 2 Si p par le procédé épita-
xial de faisceau moléculaire et recristallisée par re-
cuit au laser sous pression élevée. La référence numéri-
que 4 désigne une couche en GaAs n comprenant du sili-
cium, du sélénium, du tellure sulfurique ou l'élément quaternaire produit sur la couche 3A en sélénium-zinc par croissance épitaxiale en phase gazeuse ou en phase liquide. On obtient une couche de GaAs bien cristalline car la constante de réseau de 5,667 A du sélénium-zinc est proche de celle de 5,65 A, du GaAs. La couche 5 en GaAs p comprenant un élément du groupe II tel que le zinc, le béryllium, ou le magnésium, est produite sur la
couche 4 en GaAs n par croissance épitaxiale similaire.
La pellicule anti-réfléchissante 6 en nitrure de sili-
cium est produite sur la couche 5 en GaAs p par dépôt chimique en phase vapeur au plasma. Des ouvertures sont pratiquées dans cette pellicule aux positions requises, par photolithographie. Des électrodes 7 et 8 sont mises en contact ohmique avec la couche 5 en GaAs p et le substrat 1 en Si n respectivement. La référence numérique 9 désigne une région en silicium constituée
par le substrat-1 en Si n et la couche 2 en Si p. La ré-
férence numérique 10 désigne une région semi-conductrice de composé du groupe III-V comprenant du gallium et de l'arsenic, constituée par la couche 4 en GaAs n et la couche 5 en GaAs p. Dans une telle exécution, lorsque de la lumière,
telle que la lumière du soleil, est projetée par le des-
sus, selon la figure 1, la composante de lumière dans la
région de longueur d'onde relativement courte est absor-
bé par la jonction pn constituée par la couche 4 en GaAs
n et la couche 5 en GaAs p pour être convertie en un si-
gnal électrique, et la composante de lumière dans la ré-
gion de longueur d'onde relativement grande qui a péné-
tré dans les couches 4 et 5 en GaAs et la couche 3A en ZnSe décrites cidessus, est convertie en un signal électrique par la jonction pn constituée par le substrat
1 en Si n et la couche 2 en Si p, et un courant photo-
électrique est prélevé à l'aide des électrodes 7 et 8 à travers la couche 3A en ZnSe. Au contraire, la couche 3 en Ge arrête complètement la composante de lumière dans la région de longueur d'onde requise par les régions 1
et 2 en silicium dans le dispositif selon l'art anté-
rieur. La couche 3A en ZnSe de ce mode de réalisation présente un écart de bande d'énergie plus grand de 2,67 eV que celui du silicium et fonctionne en transparence dans la région de longueur d'onde en question, de sorte que les inconvénients du dispositif de l'art antérieur
sont éliminés.
Contrairement au dispositif de l'art antérieur, les couches 4 et 5 en GaAs sont produites sur la couche 3A en ZnSe, mais ces couches 4 et 5 en GaAs présentent des rendements de conversion approximativement égaux à ceux du dispositif de l'art antérieur car elles possè-
dent de bonnes propriétés cristallines.
Si l'on considère dans leur. totalité les cir-
constances décrites ci-dessus, on peut dire que le ren-
dement global du présent mode de réalisation est élevé à
un niveau supérieur à celui du dispositif de l'art anté-
rieur. Dans le mode de réalisation illustré, on utilise le GaAs pour la région semi-conductrice 10 en composé du groupe III-V, mais celui-ci peut être remplacé par du AlxGal xAs ayant une proportion arbitraire x (ici O<x<1, et la proportion de AlAs par rapport à GaAs est de x:1-x) car on peut produire du AlxGalxAs cristallin sur
la couche 3A en ZnSe.
De plus, on peut produire plusieurs régions 10A,
10B, 10C en Al xGa As de telle manière que la propor-
x l-x
tion Alx de la composition en x augmente à mesure qu'el-
le s'approche de la couche supérieure et les couches 4A, 4B, 4C en AlxGal xAs n et les couches 5A, 5B et 5C en AlxGa 1xAs p sont disposées au niveau de chaque région
10A, lOB, 10C en Alx Ga xAs du dessous vers le dessus.
Dans les modes de réalisation ci-dessus, toutes les jonctions pn sont produites de telle manière que la couche p soit située sur le dessus et la couche n sur le
dessous, mais ceci peut être inversé.
Dans les modes de réalisation ci-dessus, toutes les jonctions pn sont en série, mais les jonctions pn peuvent également être disposées en parallèle et leurs courants peuvent être prélevés séparément en pratiquant
une rainure 11 au niveau des couches 4 et 5 et en dispo-
sant une électrode 12 en contact avec la couche 3A en ZnSe, comme cela est montré à la figure 4. Dans ce cas,
il n'est pas nécessaire que les jonctions pn soient dis-
posées dans la même direction.
Dans le mode de réalisation illustré, la région 9 en silicium, la région 10 en GaAs, et les régions 10A, 10B, 10C en AlxGalxAs sont toutes plates, mais elles peuvent également présenter une configuration concave ou
convexe comme cela est montré à la figure 5.
Dans le mode de réalisation illustré, le subs-
trat 1 est en silicium et constitue une portion de la jonction pn, toutefois, le substrat peut également être un substrat SOS (silicium sur saphir) qui comprend un substrat en saphir 1A et une couche lB en Si n produite sur celui-ci comme le montre la figure 6. Dans ce cas, on pourra produire une électrode 8 de façon similaire à
ce qui est montré à la figure 4.
Dans le mode de réalisation illustré, la région 9 en Si est située sur le côté du substrat 1, toutefois, la région 10 semi-conductrice en composé du groupe III-V peut être disposée sur le côté du substrat 1 comme le montre la figure 7. Mais dans ce cas, la couche 1 est en un matériau tel que ZnSe comportant une extrémité d'une bande d'absorption de lumière sur le côté des longueurs d'ondes plus courtes que GaAs, AlxGalxAs, Si, et une lumière telle que la lumière du soleil est projetée par
le dessous selon la figure. Un tel dispositif est réali-
sé par exemple en produisant d'abord un substrat épais en Si n, puis en produisant les couches inférieures 2, 3A, 4, 5, 1, 6, 7, et en produisant une électrode 8 en
arrachent ultérieurement le substrat en Si n.
De plus, dans le mode de réalisation illustré,
bien que l'électrode 7 soit reliée directement à la cou-
che 5 en GaAs p dans la figure 1, une résistance existe dans la direction transversale entre l'électrode 7 et la portion de la couche 5 en GaAs p o l'électrode 7 n'existe pas. Afin de l'éviter, on peut prévoir une
couche 13 en AlxGal xAS p en un matériau ayant une ex-
trémité de bande d'absorption de lumière sur le côté de longueur d'onde courte par rapport la couche 5 et ayant une faible résistivité sur la couche 5 en GaAs p comme l'indique la figure 8.
Comme il ressort de la description précédente,
selon la présente invention, une couche en sélénium-
zinc est insérée entre la région en silicium et la ré-
gion semi-conductrice en composé chimique, permettant ainsi de fournir une lumière dans la région de longueur d'onde, nécessaire pour la conversion de la lumière en électricité de la jonction pn au niveau de la région en silicium, et d'améliorer le caractère cristallin de la région semi-conductrice en composé chimique, ce qui se traduit par une amélioration du rendement de conversion
global de lumière en électricité..

Claims (2)

REVENDICATIONS
1. Dispositif semi-conducteur pour la conversion
de lumière en électricité, caractérisé en ce qu'il com-
prend: - une région semi-conductrice (4, 5) en composé du groupe III-V comportant une jonction pn comprenant du gallium et de l'arsenic; - une région en silicium (1, 2) comportant une jonction pn; - une couche en sélénium-zinc (3A) insérée entre lesdites deux régions; et - plusieurs électrodes (7, 8) pour prélever un
courant'photoélectrique à partir desdites deux régions.
2. Dispositif selon la revendication 1, carac-
térisé en que ladite couche a une épaisseur comprise
entre 0,1 et quelques pm.
FR8606647A 1985-05-08 1986-05-07 Dispositif semi-conducteur pour la conversion de la lumiere en electricite Expired FR2581797B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60097031A JPS61255074A (ja) 1985-05-08 1985-05-08 光電変換半導体装置

Publications (2)

Publication Number Publication Date
FR2581797A1 true FR2581797A1 (fr) 1986-11-14
FR2581797B1 FR2581797B1 (fr) 1988-10-21

Family

ID=14181096

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8606647A Expired FR2581797B1 (fr) 1985-05-08 1986-05-07 Dispositif semi-conducteur pour la conversion de la lumiere en electricite

Country Status (4)

Country Link
US (1) US4681982A (fr)
JP (1) JPS61255074A (fr)
DE (1) DE3615515A1 (fr)
FR (1) FR2581797B1 (fr)

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5588994A (en) * 1980-04-10 1996-12-31 Massachusetts Institute Of Technology Method of producing sheets of crystalline material and devices made therefrom
US4795501A (en) * 1985-10-30 1989-01-03 The Boeing Company Single crystal, heteroepitaxial, GaAlAs/CuInSe2 tandem solar cell and method of manufacture
JP2527791B2 (ja) * 1988-08-05 1996-08-28 三菱電機株式会社 Msm型半導体受光素子
JPH02218174A (ja) * 1989-02-17 1990-08-30 Mitsubishi Electric Corp 光電変換半導体装置
JPH0793452B2 (ja) * 1991-06-25 1995-10-09 株式会社日立製作所 タンデムヘテロ光電変換素子の製造方法
US5738731A (en) 1993-11-19 1998-04-14 Mega Chips Corporation Photovoltaic device
US6362097B1 (en) 1998-07-14 2002-03-26 Applied Komatsu Technlology, Inc. Collimated sputtering of semiconductor and other films
US6392257B1 (en) 2000-02-10 2002-05-21 Motorola Inc. Semiconductor structure, semiconductor device, communicating device, integrated circuit, and process for fabricating the same
US6693033B2 (en) 2000-02-10 2004-02-17 Motorola, Inc. Method of removing an amorphous oxide from a monocrystalline surface
AU2001257346A1 (en) 2000-05-31 2001-12-11 Motorola, Inc. Semiconductor device and method for manufacturing the same
AU2001264987A1 (en) * 2000-06-30 2002-01-14 Motorola, Inc., A Corporation Of The State Of Delware Hybrid semiconductor structure and device
US6555946B1 (en) 2000-07-24 2003-04-29 Motorola, Inc. Acoustic wave device and process for forming the same
WO2002009187A2 (fr) 2000-07-24 2002-01-31 Motorola, Inc. Diodes a heterojonction tunnel et processus de fabrication de celles-ci
US6638838B1 (en) 2000-10-02 2003-10-28 Motorola, Inc. Semiconductor structure including a partially annealed layer and method of forming the same
US20020096683A1 (en) 2001-01-19 2002-07-25 Motorola, Inc. Structure and method for fabricating GaN devices utilizing the formation of a compliant substrate
US6673646B2 (en) 2001-02-28 2004-01-06 Motorola, Inc. Growth of compound semiconductor structures on patterned oxide films and process for fabricating same
WO2002082551A1 (fr) 2001-04-02 2002-10-17 Motorola, Inc. Structure de semi-conducteur a courant de fuite attenue
US6709989B2 (en) 2001-06-21 2004-03-23 Motorola, Inc. Method for fabricating a semiconductor structure including a metal oxide interface with silicon
US6992321B2 (en) 2001-07-13 2006-01-31 Motorola, Inc. Structure and method for fabricating semiconductor structures and devices utilizing piezoelectric materials
US6646293B2 (en) 2001-07-18 2003-11-11 Motorola, Inc. Structure for fabricating high electron mobility transistors utilizing the formation of complaint substrates
US6693298B2 (en) 2001-07-20 2004-02-17 Motorola, Inc. Structure and method for fabricating epitaxial semiconductor on insulator (SOI) structures and devices utilizing the formation of a compliant substrate for materials used to form same
US7019332B2 (en) 2001-07-20 2006-03-28 Freescale Semiconductor, Inc. Fabrication of a wavelength locker within a semiconductor structure
US6855992B2 (en) 2001-07-24 2005-02-15 Motorola Inc. Structure and method for fabricating configurable transistor devices utilizing the formation of a compliant substrate for materials used to form the same
US6667196B2 (en) 2001-07-25 2003-12-23 Motorola, Inc. Method for real-time monitoring and controlling perovskite oxide film growth and semiconductor structure formed using the method
US6639249B2 (en) 2001-08-06 2003-10-28 Motorola, Inc. Structure and method for fabrication for a solid-state lighting device
US6589856B2 (en) 2001-08-06 2003-07-08 Motorola, Inc. Method and apparatus for controlling anti-phase domains in semiconductor structures and devices
US20030034491A1 (en) 2001-08-14 2003-02-20 Motorola, Inc. Structure and method for fabricating semiconductor structures and devices for detecting an object
US6673667B2 (en) 2001-08-15 2004-01-06 Motorola, Inc. Method for manufacturing a substantially integral monolithic apparatus including a plurality of semiconductor materials
US20030071327A1 (en) 2001-10-17 2003-04-17 Motorola, Inc. Method and apparatus utilizing monocrystalline insulator
US7309832B2 (en) * 2001-12-14 2007-12-18 Midwest Research Institute Multi-junction solar cell device
WO2003052836A1 (fr) * 2001-12-14 2003-06-26 Midwest Research Institute Dispositif de cellules solaires a jonctions multiples
US6916717B2 (en) 2002-05-03 2005-07-12 Motorola, Inc. Method for growing a monocrystalline oxide layer and for fabricating a semiconductor device on a monocrystalline substrate
US7169619B2 (en) 2002-11-19 2007-01-30 Freescale Semiconductor, Inc. Method for fabricating semiconductor structures on vicinal substrates using a low temperature, low pressure, alkaline earth metal-rich process
US6885065B2 (en) 2002-11-20 2005-04-26 Freescale Semiconductor, Inc. Ferromagnetic semiconductor structure and method for forming the same
US6965128B2 (en) 2003-02-03 2005-11-15 Freescale Semiconductor, Inc. Structure and method for fabricating semiconductor microresonator devices
US7020374B2 (en) 2003-02-03 2006-03-28 Freescale Semiconductor, Inc. Optical waveguide structure and method for fabricating the same

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4094704A (en) * 1977-05-11 1978-06-13 Milnes Arthur G Dual electrically insulated solar cells
JPS58220475A (ja) * 1982-06-17 1983-12-22 Nippon Telegr & Teleph Corp <Ntt> モノリシツクカスケ−ド形太陽電池

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4295002A (en) * 1980-06-23 1981-10-13 International Business Machines Corporation Heterojunction V-groove multijunction solar cell
US4400868A (en) * 1980-12-29 1983-08-30 Varian Associates, Inc. Method of making a transparent and electrically conductive bond
US4387265A (en) * 1981-07-17 1983-06-07 University Of Delaware Tandem junction amorphous semiconductor photovoltaic cell
JPS59138387A (ja) 1983-01-28 1984-08-08 Nippon Telegr & Teleph Corp <Ntt> 太陽電池
US4547622A (en) * 1984-04-27 1985-10-15 Massachusetts Institute Of Technology Solar cells and photodetectors

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4094704A (en) * 1977-05-11 1978-06-13 Milnes Arthur G Dual electrically insulated solar cells
JPS58220475A (ja) * 1982-06-17 1983-12-22 Nippon Telegr & Teleph Corp <Ntt> モノリシツクカスケ−ド形太陽電池

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
PATENTS ABSTRACTS OF JAPAN, vol. 8, no. 70 (E-235)[1507], 3 avril 1984; & JP - A - 58 220 475 (NIPPON DENSHIN DENWA KOSHA) 22-12-1983 *
PROCEEDINGS OF THE 17TH IEEE PHOTOVOLTAIC SPECIALISTS CONFERENCE, 1-4 mai 1984, pages 692-701, IEEE, Vissimule, US; J.C.C.FAN et al.: "Optimal design of hgih-efficiency tandem cells" *
PROCEEDINGS OF THE PHOTOVOLTAIC SOLAR ENERGY INTERNATIONAL CONFERENCE, Luxembourg, 27-30 septembre 1977, pages 630-637, R. Reidel Publishing Company, Dordrect, NL; D.BONNET: "First results on the development of a thin film CdSe MIS solar cell" *
THE CONFERENCE RECORD OF THE 14TH IEEE PHOTOVOLTAIC SPECIALISTS CONFERENCE, 7-10 janvier 1980, San Diego, IEEE, pages 1388-1389; R.D.DUPUIS et al.: "Stacked multiple-bandgap solar cells prepared by CVD techniques" *

Also Published As

Publication number Publication date
US4681982A (en) 1987-07-21
DE3615515A1 (de) 1986-11-13
JPS61255074A (ja) 1986-11-12
JPH0511426B2 (fr) 1993-02-15
FR2581797B1 (fr) 1988-10-21
DE3615515C2 (fr) 1993-03-04

Similar Documents

Publication Publication Date Title
FR2581797A1 (fr) Dispositif semi-conducteur pour la conversion de la lumiere en electricite
FR2479569A1 (fr) Dispositif de conversion de rayonnement electromagnetique en courant electrique
FR2675950A1 (fr) Cellule solaire monolithique en tandem amelioree.
EP0591499A1 (fr) Composant photovoltaique multispectral
FR2463978A1 (fr) Cellule solaire integree avec une diode de derivation et son procede de fabrication
FR2472841A1 (fr) Cellule solaire photovoltaique a jonctions multiples et haut rendement
EP2172981B1 (fr) Cellule photovoltaïque à hétérojonction à deux dopages et procédé de fabrication
FR2619248A1 (fr) Cellule photovoltaique protegee, son procede de fabrication et ensemble comprenant de telles cellules
FR2732510A1 (fr) Cellule thermovoltaique a miroir in situ
FR2598033A1 (fr) Cellule solaire amorphe
FR2490874A1 (fr) Transistors du type a grille isolee
FR2549642A1 (fr) Cellule solaire
FR2764120A1 (fr) PHOTODETECTEUR SiGe A RENDEMENT ELEVE
IL48996A (en) Photovoltaic cells
EP0007878B1 (fr) Générateur photovoltaique
FR2992471A1 (fr) Structure semiconductrice comportant une zone absorbante placee dans une cavite focalisante
FR2954996A1 (fr) Photodiode, reseau de photodiodes et procede de passivation d&#39;une photodiode de groupes ii-vi
EP3435423A1 (fr) Cellule photovoltaïque tandem
EP0012181B1 (fr) Convertisseur d&#39;énergie solaire au silicium
EP3384535B1 (fr) Cellule photovoltaïque
FR2665800A1 (fr) Photodetecteur a substrat semiconducteur composite et procede de fabrication.
FR2676867A1 (fr) Element a onde acoustique de surface.
EP3586376B1 (fr) Cellule photovoltaïque multi-jonctions de type iii-v sur substrat silicium et son procédé de fabrication
EP0142891B1 (fr) Dispositif à couplage de charges sensible au rayonnement infrarouge et procédé de réalisation d&#39;un tel dispositif
Hagar et al. A new approach for Multi junction solar cells from off the shelf individual cells: GaAs/Si

Legal Events

Date Code Title Description
D6 Patent endorsed licences of rights