FI96373C - TST-arkitektur utvidgad med bussar - Google Patents

TST-arkitektur utvidgad med bussar Download PDF

Info

Publication number
FI96373C
FI96373C FI942465A FI942465A FI96373C FI 96373 C FI96373 C FI 96373C FI 942465 A FI942465 A FI 942465A FI 942465 A FI942465 A FI 942465A FI 96373 C FI96373 C FI 96373C
Authority
FI
Finland
Prior art keywords
parallel
state
routing
algorithm
tst
Prior art date
Application number
FI942465A
Other languages
English (en)
Finnish (fi)
Other versions
FI942465A0 (sv
FI96373B (sv
FI942465A (sv
Inventor
Patric Oestergaord
Ove Strandberg
Original Assignee
Nokia Telecommunications Oy
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nokia Telecommunications Oy filed Critical Nokia Telecommunications Oy
Priority to FI942465A priority Critical patent/FI96373C/sv
Publication of FI942465A0 publication Critical patent/FI942465A0/sv
Priority to GB9624250A priority patent/GB2303522B/en
Priority to AU25680/95A priority patent/AU2568095A/en
Priority to DE19581671T priority patent/DE19581671B4/de
Priority to PCT/FI1995/000293 priority patent/WO1995033354A1/en
Publication of FI942465A publication Critical patent/FI942465A/sv
Publication of FI96373B publication Critical patent/FI96373B/sv
Application granted granted Critical
Publication of FI96373C publication Critical patent/FI96373C/sv

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/06Time-space-time switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13299Bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Claims (10)

1. TST-arkitektur i en digital korskoppling för att utföra allmän distribution och/el-ler ruttsäkring, omfattande ingängsgränssnitt och utgängsgränssnitt för signallednin-gar, samt mellan dessa, ingängssidans tidskopplare (T), rumskopplare (S) och ut- 5 gängssidans tidskopplare (T), kännetecknad av att parahdit med bas-TS-serie-kopplingen (TS) bildad av ingängssidans tidssteg (12) och rumssteg (13) kopplats en eller flera likadana parallell-TS-seriekopplingar (TS) bildade av tidsstegen eller rumsstegen, varvid signalema frän ingängsgränssnittet (13) kopplats via ingängs-bussledningen (IB) parallellt med samtliga tidskopplares (121... 12n) ingängar pä in-10 gängssidan och varvid signalema frän rumskopplamas (13) utgängar kopplats via utgangsbussledmngen (OB) parallellt med tidskopplamas (14) ingängar pä utgängs-sidan (bild 1).
2. TST-arkitektur enligt patentkrav 1, kännetecknad av att varje rumssteg (131... 13n) expanderats som ett komplett Benes-nät, varvid expansionen har formen av 15 rum-rum-rum (S 1-S2-S3) och varvid utgängen i varje parallella TS-seriekoppling har ätkomst till varje tidsbuss i tidskopplama (T) pä utgängssidan.
3. TST-arkitektur enligt patentkrav 1, kännetecknad av att rumssteget (13) expanderats i formen av ett reducerat Benes-nät, sä att i bas-TS-seriekopplingen (121, 131. och i den första parallell-TS-seriekopplingen (122, 132) har expansionen for- 20 men rum-rum-rum (S 1-S2-S3) och i de övriga parallell-TS-seriekopplingama har expansionen formen av rum-rum (S1-S2), varvid utgängama frän rumsstegen (S2) i de sistnämnda parallell-TS-seriekopplingama är parallellt kopplade via reduktions-bussledningen (RB) till ingängama till rumssteget (132/S3) pä utgängssidan av den första parallell-TS-seriekoplingen (figur 5).
4. TST-arkitektur enligt patentkrav 1, kännetecknad av att rumssteget (13) expan derats i form av ett totalt reducerat Benes-nät, sä att i bas-TS-seriekopplingen (121, 131) har expansionen formen rum-rum-rum (S1-S2-S3) och i parallell-TS-serie-kopplingama (122...n, 132...n) har expansionen formen rum-rum (S1-S2), varvid utgängama frän rumsstegen (S2) av parallell-TS-seriekopplingama är parallellt kopp-30 lade via reduktionsbussledningen till ingängama till rumssteget (131/S3) pä utgängssidan av bas-TS-seriekopplingen (figur 6).
5. Algoritm för ruttinriktning av en signal för allmän distribution i x tidsintervaller i en TST-arkitektur enligt patentkrav 1 eller 2 i en digital korskoppling, i vilken det '; finns parallellt n bas- och parallell-TS-seriekopplingar, varvid x<n, kännetecknad < · ·« I «m I I i a* 13 96373 av att den allmänna distributionssignalen kopieras i ingängaraa tili tidskopplama (12) av bas- och parallell-TS-seriekopplingama, varvid man med algoritmen söker fria intervaller i utgängsbussledningen (OB) för de allmänna distributionssignalema (figur 2).
6. Algoritm enligt patentkrav 5, kännetecknad av att totalalgoritmen för TST-rutt- inriktningen innehäller en skild delalgoritm för TS-ruttinriktning, varvid man frän TS-ruttinriktningens lösning härleder äterkopplingsdata tili TST-totalalgoritmen och varvid TS-ruttinriktningen upprepas med nya parametrar om TST-delalgoritmen alstrar en blockering.
7. Algoritm enligt patentkrav 5 i en TST-arkitektur enligt patentkrav 3, känneteck nad av att algoritmen löser alla ruttinriktningar för TS-seriekopplingar (12, 13) som en gemensam problemrymd (figur 7).
8. Algoritm enligt patentkrav 5 i en TST-arkitektur enligt patentkrav 4, kännetecknad av att algoritmen löser alla ruttinriktningar för TS-seriekopplingar (12, 13) 15 samt ruttinriktningama för en TST-helhet (12, 13, 14) som en gemensam problemrymd. 1 Algoritm enligt patentkrav 8, kännetecknad av att man i algoritmen först frän rumsstegets (13/S3) utgäng reserverar fria utrymmen för allmänna distributionssig-naler, varefter algoritmen löser alla ruttinriktningar för TS-seriekopplingar (12, 13) 20 samt ruttinriktningama för en TST-helhet (12, 13, 14) som en gemensam problemrymd.
FI942465A 1994-05-26 1994-05-26 TST-arkitektur utvidgad med bussar FI96373C (sv)

Priority Applications (5)

Application Number Priority Date Filing Date Title
FI942465A FI96373C (sv) 1994-05-26 1994-05-26 TST-arkitektur utvidgad med bussar
GB9624250A GB2303522B (en) 1994-05-26 1995-05-26 Bus extended tst architecture
AU25680/95A AU2568095A (en) 1994-05-26 1995-05-26 Bus extended tst architecture
DE19581671T DE19581671B4 (de) 1994-05-26 1995-05-26 Digitale Querverbindungsvorrichtung mit einer TST-Architektur und Verfahren zum Weiterleiten eines Rundfunkübertragungssignals
PCT/FI1995/000293 WO1995033354A1 (en) 1994-05-26 1995-05-26 Bus extended tst architecture

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FI942465A FI96373C (sv) 1994-05-26 1994-05-26 TST-arkitektur utvidgad med bussar
FI942465 1994-05-26

Publications (4)

Publication Number Publication Date
FI942465A0 FI942465A0 (sv) 1994-05-26
FI942465A FI942465A (sv) 1995-11-27
FI96373B FI96373B (sv) 1996-02-29
FI96373C true FI96373C (sv) 1996-06-10

Family

ID=8540781

Family Applications (1)

Application Number Title Priority Date Filing Date
FI942465A FI96373C (sv) 1994-05-26 1994-05-26 TST-arkitektur utvidgad med bussar

Country Status (5)

Country Link
AU (1) AU2568095A (sv)
DE (1) DE19581671B4 (sv)
FI (1) FI96373C (sv)
GB (1) GB2303522B (sv)
WO (1) WO1995033354A1 (sv)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE511924C2 (sv) * 1997-08-28 1999-12-13 Ericsson Telefon Ab L M En modulär tidsrumsväljare
KR100775100B1 (ko) * 2005-03-16 2007-11-08 주식회사 엘지화학 절연막 형성용 조성물, 이로부터 제조되는 절연막, 및 이를포함하는 전기 또는 전자 소자

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2718317A1 (de) * 1977-04-25 1978-11-02 Gen Electric Co Ltd Digital koppelnde fernmeldevermittlungseinrichtung
US4813038A (en) * 1987-06-29 1989-03-14 Bell Communications Research, Inc. Non-blocking copy network for multicast packet switching
US5119368A (en) * 1990-04-10 1992-06-02 At&T Bell Laboratories High-speed time-division switching system
US5179551A (en) * 1991-04-08 1993-01-12 Washington University Non-blocking multi-cast switching system
FI95854C (sv) * 1992-04-23 1996-03-25 Nokia Telecommunications Oy Förfarande samt digital korskopplingsarkitektur för korskoppling av SDH-signaler
US5305311A (en) * 1992-05-20 1994-04-19 Xerox Corporation Copy network providing multicast capabilities in a broadband ISDN fast packet switch suitable for use in a local area network

Also Published As

Publication number Publication date
GB2303522A (en) 1997-02-19
AU2568095A (en) 1995-12-21
WO1995033354A1 (en) 1995-12-07
FI942465A0 (sv) 1994-05-26
FI96373B (sv) 1996-02-29
GB2303522B (en) 1999-01-27
DE19581671T1 (de) 1997-05-28
FI942465A (sv) 1995-11-27
DE19581671B4 (de) 2006-03-23
GB9624250D0 (en) 1997-01-08

Similar Documents

Publication Publication Date Title
US7805540B1 (en) Method and system for reprogramming instructions for a switch
US5331631A (en) N+K sparing in a telecommunications switching environment
US5600631A (en) Self-healing ring switch and method of controlling the same
EP1699257B1 (en) Switch for integrated telecommunication networks.
US6324185B1 (en) Method and apparatus for switching and managing bandwidth in an ATM/TDM network cross-connection
CA2218828A1 (en) Cross-connect multirate/multicast sdh/sonet rearrangement procedure and cross-connect using same
FI95854B (sv) Förfarande samt digital korskopplingsarkitektur för korskoppling av SDH-signaler
US6870838B2 (en) Multistage digital cross connect with integral frame timing
US8018927B2 (en) Network element with multistage lower order switching matrix
FI96373C (sv) TST-arkitektur utvidgad med bussar
FI97845C (sv) Spärrfritt kopplingsnät
US6078585A (en) Multistage connection switch and extension method
US7729360B2 (en) Switching network
EP1599055B1 (en) Network element with multistage lower order switching matrix
EP0552694B1 (en) Method and circuits for realizing a modular digital cross-connect network
FI97600C (sv) Koppling av SDH-signaler i ett TS&#39;S&#39;TS&#39;S&#39;T-kopplingsfält
US7542484B2 (en) Managing payload specific latencies in a cross-connect system
US6885663B2 (en) Time/space switching component with multiple functionality
US7304988B2 (en) Technique for building a large single-stage cross-connect using multiple devices without interleaving
JP3614236B2 (ja) クロスコネクト装置の無瞬断拡張システム
US7978736B2 (en) Efficient provisioning of a VT/TU cross-connect
FI96469B (sv) Förverkligande av skyddsomkoppling i en digital korskopplare
US20050068986A1 (en) Universal switching centre, method for executing a switching task, input unit, output unit and connecting unit
FI97842C (sv) Konfigurering av en digital korskoppling
JPH0759135A (ja) 構内交換機及び該交換機に使用するラインカード

Legal Events

Date Code Title Description
BB Publication of examined application