FI90706B - Menetelmä ristikytkentämatriisin virheetöntä vaihtamista varten - Google Patents
Menetelmä ristikytkentämatriisin virheetöntä vaihtamista varten Download PDFInfo
- Publication number
- FI90706B FI90706B FI921823A FI921823A FI90706B FI 90706 B FI90706 B FI 90706B FI 921823 A FI921823 A FI 921823A FI 921823 A FI921823 A FI 921823A FI 90706 B FI90706 B FI 90706B
- Authority
- FI
- Finland
- Prior art keywords
- cross
- switching
- connection
- coupling
- synchronization
- Prior art date
Links
- 239000011159 matrix material Substances 0.000 title claims description 49
- 238000000034 method Methods 0.000 title claims description 13
- 230000005540 biological transmission Effects 0.000 claims description 14
- 230000015654 memory Effects 0.000 claims description 11
- 230000001360 synchronised effect Effects 0.000 claims description 9
- 238000012544 monitoring process Methods 0.000 claims description 5
- 238000006880 cross-coupling reaction Methods 0.000 claims 9
- 230000008878 coupling Effects 0.000 claims 8
- 238000010168 coupling process Methods 0.000 claims 8
- 238000005859 coupling reaction Methods 0.000 claims 8
- 230000003213 activating effect Effects 0.000 claims 1
- 230000000903 blocking effect Effects 0.000 description 4
- 230000003139 buffering effect Effects 0.000 description 3
- 230000001934 delay Effects 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 230000002457 bidirectional effect Effects 0.000 description 1
- 238000004132 cross linking Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/06—Time-space-time switching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0602—Systems characterised by the synchronising information used
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J2203/00—Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
- H04J2203/0001—Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
- H04J2203/0051—Network Node Interface, e.g. tandem connections, transit switching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J2203/00—Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
- H04J2203/0001—Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
- H04J2203/0057—Operations, administration and maintenance [OAM]
- H04J2203/006—Fault tolerance and recovery
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
- Time-Division Multiplex Systems (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Description
Menetelmä ristikytkentämatriisin virheetöntä vaihtamista varten - Förfarande för att felfritt byta korskopplingsmat- ris 1 90706 5
Keksintö koskee patenttivaatimuksen 1 johdannon mukaista menetelmää digitaalisten siirtolinjojen ristikytkimen virheetöntä kytkentämatriisin vaihtamista varten, jolloin kyt-kentämatriisi sisältää reititystiedot ristikytkimen läpi.
10 Jos kytkentämatriisia vaihdetaan asynkronisesti, syntyy ris-tikytkennässä virheitä, joita ei voida sallia.
Synkroninen digitaalinen hierarkia (SDH) käsittää varsin laajan ja pitkälle kehitettävän kokonaisuuden aikajakoisten 15 signaalien siirtämiseksi televerkossa, jonka runkosiirto- verkko on kehittymässä erillisistä PCM-koodatuista linkeistä kohti kauko-ohjattua ristikytkentäverkkoa. Suositus CCITT G.707 määrittelee SDH-signaalien ensimmäisen tason synkronisen kuljetusmoduulin (STM-1, Synchronous Transport Module) 20 signaalit, joiden siirtonopeus on 155.520 Mbit/s. STM-1 pe-ruskehys muodostuu tavuista (8 bit), joita valvontalohkot mukaanlukien on 2430; tällöin STM-1 kehyksessä siirretään esim. 63 alijärjestelmän kontaineria (esim. TU-1, Tributary Unit, joka voi sisältää tavallisen 30-kanavaisen PCM-järjes- / 25 telmän 2 Mbit/s signaalin). STM-1 kehykset toistetaan 8000 kertaa sekunnissa, joka on sama kuin alijärjestelmässä; jokainen kehyksen tavu muodostaa tällöin 64 kbit/s kanavan. SDH-signaalit eli kuljetusmoduulit muodostetaan alijärjestelmien signaaleista tavuja lomittamalla. Kehykset liitetään 30 ylikehyksiksi.
SDH DXC voi välittää liikennettä eri SDH-tasojen välillä, sekä kytkeä liikennettä eri signaalien välillä. Tyypillinen ylemmän tason ristikytkin (DXC, Digital Cross Connect, CCITT 35 suositusluonnokset G. sdcx-1. . .-3 ) on ns. 4/1-ristikytkin, jossa tulo- ja lähtöporttien välillä kytketään 2 Mbit/s-ka-navia. Ristikytkimen tärkeänä tavoitteena on siirtoverkon kapasiteetin käyttöasteen optimoiminen. Lisäksi sillä on 2 90706 voitava hoitaa verkon joustava rekonfigurointi, eli yhteyksien uudelleen reititys, ja taattava varayhteyksien nopea käyttöönotto verkon vikatilanteissa. Mainitut CCITT:n SDH-suositukset pyrkivät määrittelemään loogisen toiminnan, 5 ts. laitteiden toiminnallisen rakenteen, mutta välttävät laitteiden yksityiskohtaisen rakennekuvauksen.
Digitaalista ristikytkentää on paljon tutkittu optimaaliset ehdot täyttävän arkkitehtuurin löytämiseksi. Kapasiteetin, 10 estottomuuden ja toteutettavuuden ehdot hyvin täyttävä rakenne on TST-rakenne (Time-Space-Time), eli aika-tila-aika -ristikytkentä, jonka kaaviollinen esitys on kuvassa 1. TST-kytkentärakenteessa estottoman kytkennän löytäminen on paljon laskentaa vaativa tehtävä, vaikka TST-kytkin periaat-15 teessä onkin estoton. Osatekijä suureen laskentatarpeeseen on esim. STM-N signaalien sisältämä suuri tavu- eli kanava-määrä. TST-arkkitehtuurin hyvänä puolena on se, että risti-kytkimen koko voidaan kulloinkin mitoittaa tarvittavalle kytkentäkapasiteetille niin, että laiteratkaisu on edulli-20 sempi kuin muilla arkkitehtuureilla (esim. S-T-S jne).
Perinteisissä TST-ristikytkennän arkkitehtuureissa ristikytkentä on kokonaisuudessaan kahdennettu, jolloin estottoman kytkennän laskemiseen on edullisemmat mahdollisuudet. Samal-.'25 la kahdennuksen avulla on voitu toteuttaa kytkentämatriisin virheetön vaihto. Tällainen tilanne on esitetty kuvassa 1 (tekniikan taso). Virheetöntä vaihtomahdollisuutta varten on järjestetty kaksi erillistä, lähes täydellistä ristikytkin-tä DXC, joista toinen on toiminnassa eli aktiivina ja toinen : 30 valmiustilassa. Ristikytkimille liitetään tulolinjat, esim.
N kpl. STM-1 signaaleja, rinnakkain. Lähtöpuolella ristikyt-kimet on kytketty multipleksoreihin Mux. Multipleksoreilla valitaan kulloinkin se ristikytkin DXC, josta Mux:n lähtö-linjalle kytkettävät signaalit otetaan. Keskeisellä ohjauk-35 sella pidetään koko ajan päivitetty kytkentämatriisi valmiina kumpaakin DXC-kytkintä varten.
I: 3 90706
Vaihtoehtona kuvan 1 ratkaisulle tunnetaan puskuroinnin järjestäminen tulolinjoille. SDH-järjestelmien nopeuksilla ja niiden suuren kehysrakenteen johdosta puskurointi vaatisi suuren muistimäärän, joka käytännössä ei vaikuta järkevältä 5 toteutukselta. Näin on kuitenkin menetelty esim. puhelinkeskuksissa, joissa ristikytkimeen liitetään 2 Mbit/s-linjoja ja joissa tarkoituksena on nopeasti luoda ja purkaa kanavakohtaisia kytkentöjä 2 Mbit/s-linjojen välillä. Tällainen nopeus on alhainen verrattuna esim. SDH-nopeuksiin, joissa 10 etäisyydet kehikoiden ja telineiden välillä aiheuttavat huomattavia aikaviiveitä siirrettyihin signaaleihin. Keskuksen TST-kytkimen tapauksessa on aikarajoitusten sallimissa rajoissa etsittävä vapaa reitti kytkimen läpi, jolloin myös esto voidaan hyväksyä, vaikka kytkimessä olisikin vapaata 15 kapasiteettia, koska esto kohdistuu vain yhteen kanavaan kerrallaan. Lisäksi keskuksessa on käytetty synkronissa toimivia laitteita, jolloin tahdistus aikaansaadaan tulolinjo-jen puskuroinnilla. Tulopuolen aikakytkimeen tuotaessa jokaisen tulolinjan kehyksen alkukohta on ajallisesti samassa 20 kohdassa. Tällä taataan tilakytkimen oikea toiminta. Keskusohjauksella pidetään koko ajan päivitettyä kytkentämat-riisia valmiina kumpaakin kytkintä varten. Ristikytkimen vaihdon yhteydessä, esim. vian esiintyessä jossain kyt-kinelementissä, käytössä ollut matriisi merkitään varalla "..25 olevaksi ja aiemmin varalla ollut aktiiviksi. Kytkennän vaihto voidaan synkronoinnin johdosta tehdä lähes milloin vain.
Keskusten kaltaista toimintaa ei voida hyväksyä siirtoteiden 30 käsittelyssä SDH-ristikytkimissä, joissa kytkimeen tulevat linjat toimivat yli 155 Mbit/s nopeudella. Siirtoteiden yh-teysajat ovat pitkiä, eivätkä yhteydet muutu nopeasti. Lisäksi siirtoteitä kytkettäessä perusehtona on siirtoteiden ja myös ristikytkimen kapasiteetin tehokas hyötykäyttö, toi-35 sin kuin puhelinkeskuksissa, joissa estotilanteiden torjumiseksi voidaan myös käyttää ylimitoitettua kapasiteettia. Suuresta toimintanopeudesta johtuen SDH-ristikytkimen kyt-kentämatriisin vaihdossa on otettava huomioon myös muuttuvat 4 90706 etäisyydet, koska siirtoetäisyys vaikuttaa tavujen samanaikaisuuteen, ts. niiden paikka voi siirtyä ajallisesti kun linja kytketään toisessa telineessä olevaan tilakytkimeen.
5 Keksinnön tehtävänä on nyt osoittaa sellainen tapa ristikyt-kentämatriisin virheetöntä vaihtamista varten, jolla voidaan välttää tekniikan tason haitat, s.o. kahdentamisen aiheuttama suuri komponenttien määrä ja tilantarve.
10 Keksinnön taustalla on havainto, jonka mukaan ristikytkimes-sä tulopuolen ja lähtöpuolen aikakytkimiä ei sinänsä välttämättä tarvitse kahdentaa, koska jokainen aikakytkin palvelee yhtä siirtolinjaa. Luotettavuuden takaamiseksi voidaan kuitenkin järjestää jokin N+l -tyyppinen varmennus, esim. niin 15 että viittä kytkintä varten on yksi yhteinen varakytkin.
Tilakytkin on kuitenkin luotettavuussyistä kahdennettava, koska se on keskeinen elin ja yhteinen koko ristikytkimelle. Toisena huomiona on se, että SDH-spesifikaatioiden mukaisesti signaalien paikat kehyksessä on merkitty hallintalohkojen 20 osoittimilla (pointer).
Tehtävässä asetettu ongelma voidaan tiivistää niin, että kytkentämatriisin vaihtokäsky on voitava ohjata kaikille ristikytkimen moduuleille niin, että varmistetaan ristikyt- 25 kimen tahdissa pysyminen virheetöntä vaihtoa varten, eli kytkentämatriisin oikea-aikainen vaihtaminen jokaisessa kytkimessä.
Annettu tehtävä ratkaistaan patenttivaatimuksen 1 tunnusmer-30 kein. Oleellisena edellytyksenä on se, että koko ristikyt- kentä eli kaikki ristikytkinmoduulit - aika- ja tilakytkimet - aina on tahdistettu johonkin määrättyyn referenssitahtiin, esim. jollakin linjalla vastaanotetun ylikehyksen tahtiin. Kaikki loogiset kytkennät tehdään tämän aikareferenssin no-35 jalla. Toisena oleellisena piirteenä on se, että keksinnön mukaisesti varsinainen kytkentämatriisin toteutuskäsky lähetetään kytkettävän signaalivuon mukana. Tällä varmistetaan kaikkien moduulien oikea-aikainen toiminta. Toteutuskäsky I. .
5 90706
Hipaistaan erityisellä tahdistuspulssilla, joka välitetään jokaisessa tulolinjassa olevalle tahdistuspiirille, jolloin tämä tahdistuspiiri lähettää toteutuskäskyn signaalikehyksen ennalta osoitetussa kohdassa. Signaalivuon mukana kulkeva 5 toteutuskäsky varmistaa sen, että ensin tulopuolen aikakyt-kimet, sitten tilakytkin ja lopuksi lähtöpuolen aikakytkimet kulloinkin vaihtavat uuden kytkentämatriisin käyttöönsä.
Näin toiminta voi jatkua jokaisella kytkimellä virheettömästi. Keksinnön edullisia toteutusmuotoja on esitetty epäitse-10 näisissä patenttivaatimuksissa.
Keksinnön mukaisessa ristikytkentäarkkitehtuurissa on yhteinen tahdistus valitusta referenssitahdista ristikytkimen kaikille kytkimille. Lisäksi tahdistusväylälle voidaan kyt-15 keä erityinen vaihtopulssi, joka liipaisee kytkentämatriisin vaihtotoimet.
Keksintöä selitetään seuraavassa esimerkkien avulla oheisiin kuviin viitaten.
20
Kuvassa 1 esitetään kaaviollisesti tunnetun ratkaisun mukainen ristikytkimen kahdennus.
Kuvassa 2 on aika-tila-aika-ristikytkennän periaate kaavioi-: ' 25 lisesti.
Kuva 3 on havaintokuva keksinnön mukaisen ristikytkimen toteutuksesta.
30 Kuvassa 4 on keksinnön mukaisen ristikytkimen yksityiskohtaisempi lohkokaavio.
Kuva 5 esittää STM-N kehysrakenteen aluevalvontalohkojen sisällön ja erityisesti kytkentämatriisin vaihtotavun vali-. 35 tun paikan.
6 90706
Kuva 6 esittää kytkentämatriisin vaihtotavun sisällön, jolloin kuvassa 6a on vaihtokäsky ja kuvassa 6b tilanne ilman vaihtokäskyä.
5 Kuvassa 7 on esitetty tahdistusväylän tahdistussignaalit, jolloin kuvassa 7a on normaali ylikehyksen tahdistussignaa-li, johon kuvassa 7b on lisätty keksinnön mukainen matriisin vaihtokäsky.
10 Kuvassa 2 kuvataan periaatteellisesti myös keksinnössä käytetyn aika-tila-aika-ristikytkimen rakennetta ja toimintaa. Vasemmalla ovat tulevat signaalit II...In (tässä STM-1 signaaleja) ja oikealla lähtevät signaalit 01...On. Jokaista linjaa kohti on oma aikakytkin. Tulo- ja lähtöpuolen aika-15 kytkimet Til...Tin ja vastaavasti Toi...Ton vaihtavat aikavälien eli tavujen paikkaa (kehyksen puitteissa) signaalin sisällä. Keskeinen tilakytkin S siirtää aikakytkimeltä tulevan signaalin tavun toiselle aikakytkimelle menevään signaaliin. Aikaväli eli tavu muodostaa 64 kbit/s kanavan. Peri-20 aatteessa aikakytkimet ovat muistielementtejä ja tilakytkin muodostuu kytkinelementeistä. Yleensä ristikytkentä toteutetaan moduulirakenteisesti ja kaksisuuntaisena. Kuvassa 2 olevan ristikytkimen ohjausprosessori (ei esitetty) pystyy synkronisesti toteuttamaan tulo- ja lähtöpuolen aikakytkimi-25 en ja tilakytkimen kytkentämatriisin (CM, Connection Matrix) vaihtamisen siten, että kytkentäkonfiguraation muutostilanteessa voidaan aika- ja tilakytkimet kokonaan uudelleen konfiguroida vastaamaan uutta kytkentäkonfiguraatiota. Prosessorissa on siis kulloinkin käytössä oleva aktiivinen kyt-30 kentämatriisi ja varalla/käsittelyn alla oleva varakytkentä-matriisi, jolloin matriisit ovat esim. prosessorin määrättyjä muistilohkoja. Lähtötietoina konfigurointilaskimella on kanavajako tuloissa ja haluttu lähtölinja kanaville. Risti-kytkentää ohjaavan prosessorin konfigurointilaskin muodostaa 35 määrätyllä konfigurointimenetelmällä uuden konfiguraation, joka talletetaan varakytkentämatriisiin, jolla kytkentäkon-figuraation päivitys toteutetaan. Konfiguroinnissa käytetään edullisesti hyväksi signaalikehyksen jakamista aikajaksoik- si, esim. vastaten TU-12 -kontainereita, ja valitaan kytken- täreitit aikavälipohjaisesti.
7 90706
Keksinnön mukainen ristikytkin on symbolisesti esitetty ku-5 vassa 3.
Kuvassa 4 on esitetty ristikytkentäarkkitehtuuri, jossa on huomoitu keksinnön vaatimat tahdistukset. Tässä on samalla tavalla kuin kuvassa 2, aikakytkimet (T switch) ja tilakyt-10 kin (S switch). Tilakytkin on tässä esimerkissä yhteensä 16 tulevaa STM-1 linjaa 16:een lähtöön kytkevä tilakytkin. Ennen tulopuolen aikakytkimiä jokaiseen 16:een linjaan on kytketty liitäntämoduuli eli tahdistuspiiri AU/TU (AU/TU pointer proc.), johon tuodaan siirtoyhteydeltä liitäntäyksiköi-15 den (ei esitetty) kautta kytketty STM-1 signaali AU-4 muodossa, jossa on 4 kehystä. Tahdistuspiireihin AU/TU ja tila-kytkimeen S on kytketty valintaelimen SEL kautta ristikytki-men kello (CLOCK) W, joka toimii 38,8 MHz taajuudella. Tila-kytkin on kahdennettu (ei esitetty). Aikakytkimiä on yksi 20 jokaista linjaa kohti, ja niillä on ryhmittäin yhteisiä va-rakytkimiä (ei esitetty).
Ristikytkennän kehystahdistus tuodaan väylällä DXC Sync AU/TU-piireihin, jotka samoin kuin aika- ja tilakytkimetkin 25 edullisesti on toteutettu ASIC-piireinä. Keksinnön mukaisesti DXC Sync väylällä siirretään myös kytkentämatriisin vaih-tosignaali "special", jota seuraavassa selitetään tarkemmin .·;·. kuvan 7 yhteydessä. Ristikytkimen tahdistusreferenssi voi daan edullisesti ottaa jostakin valitusta piiristä AU/TU ja . 30 jakaa se edelleen kaikille muille AU/TU-piireille niitä yhdistävän DXC Sync -väylän kautta, jolloin kaikki loogiset kytkennät tehdään tämän aikareferenssin nojalla (kuva 7a) signaalien osoittimia (pointer) manipuloimalla AU/TU-pii-reissä. Kuvassa 7a oleva AU-4 -signaali edustaa synkronoin-35 titahtia, johon ristikytkin lukitaan (AU-4 osoittimen arvo 522). Vaihtoehtoisesti voidaan tahdistukseen käyttää jotain muuta sopivaa kelloa eli referenssilähdettä (ei esitetty).
8 90706
Virheetöntä kytkentämatriisin vaihtoa varten lasketaan ensin uusi vaadittu kytkentämatriisi, kuten edellä on mainittu.
Kun kytkentäkonfiguraatio on valmis, eli kun se on otettava käyttöön, tahdistusväylälle DXC Sync generoidaan erikoinen 5 pulssi "Special", esimerkiksi ylikehyksen kolmannen kehyksen alkuun, kuten kuvassa 7b on esitetty. Tämä 'erikois'-signaali on yksi ainoa pulssi, joka lähetetään vain silloin, kun halutaan osoittaa kytkentämatriisin vaihtoa, ja joka tässä tapauksessa liipaisee varsinaisen kytkentämatriisin vaihdon 10 toteutuskäskyjen lähettämisen jokaisesta AU/TU-piiristä.
’Erikois'-pulssi liipaisee jokaisessa AU/TU-piirissä muistisivun vaihdon toteutusta, eli kytkentämatriisin vaihtoa ilmaisevan tavun CM asettamisen valittuun tilaan AU-4 -sig-15 naalin aluevalvontalohkossa (SOH, Section OverHead). Tässä esimerkissä valittu tavu CM (CM, Change Memory) sijaitsee MSOH-lohkossa, ylikehyksen jokaisen kehyksen yhdeksännellä rivillä, yhdeksäs tavu, kuten kuvassa 5 on esitetty. Kuva 6 esittää tavun CM tiloja. Kuvassa 6a on yhdistelmä 20 '10101010', joka on sama kuin kytkentämatriisin vaihtokäsky.
Kuvassa 6b on normaalin toiminnan yhdistelmä '00000000', joka ei vaadi muistisivun vaihtamista. Kaikki aikakytkimet ja tilakytkimet valvovat jatkuvasti tämän tavun tilaa. Vaih-tokäskyn havaitessaan kulloinenkin aikakytkin/tilakytkin 25 välittömästi siirtyy käyttämään uutta kytkentämatriisia.
Tämä keksinnön mukainen kytkentämatriisin vaihto voidaan jakaa periaatteessa kahteen vaiheeseen: 1) lähetetään kaikille AU/TU-tahdistuspiireille vaihtoa val-. 30 misteleva signaali 'special'; ja 2) lähetetään AU/TU-piireistä signaalivuon mukana kehyksen jossakin määritellyssä tavussa vaihtokäskyn ilmaiseva data-j ono.
35 Tarkemmin kuvaa 7b katsoen havaitaan, että 'special'-signaali ja kytkentämatriisin vaihtokäsky CM=10101010 lähetetään samassa kehyksessä, kolmannen kehyksen aikana.
I: .
9 90706
Edellä olevaa voidaan täsmentää siten, että kytkentämatrii-sin vaihtamiseksi CM=10101010 -tavun perusteella, ristikyt-kimen prosessorin on ensin kirjoitettava eli kopioitava uusi kytkentämatriisi kaikille aika- ja tilakytkimille, ts. nii-5 den ohjausmuisteihin. Tämän jälkeen ohjaava prosessori lähettää referenssikellolle, esim. 'master'-AU/TU-piirille käskyn, jonka perusteella tämä AU/TU-piiri lähettää samanaikaisesti kaikille AU/TU-piireille 'special'-pulssin DXC Sync -väylän kautta. Tämän perusteella AU/TU-piirit lähettävät 10 ristikytkennän läpi kehyksen hyötydatan ja sen mukana alue-valvontalohkossa muistisivun vaihtotavun CM=10101010, joka kulloisessakin vastaanottavassa kytkimessä toteuttaa muistisivun eli kytkentämatriisin vaihdon aluevalvontalohkon aikana.
15
Keksinnön mukaisella menetelmällä voidaan taata virheetön kytkentämatriisin vaihto. Esitetyllä tavalla hoidettu tahdistus tarjoaa mahdollisuuden signaalien loogisen tahdin tunnistamiseen, eikä erillistä koko kehyksen/ylikehyksen 20 mittaista viivästystä tarvita ristikytkimen tulopuolella.
Tässä selityksessä ristikytkimen tahdistusta on selitetty yksinkertaistaen. Käytännössä varma tahdistus saattaa vaatia kytkinelimien välisten aikaviiveiden huomioonottamisen loo-25 gisessa kytkennässä, joka voidaan tehdä sopivin menetelmin ristikytkintä käyttöön otettaessa. Siirtomatkojen keskinäiset viive-erot on huomioitava jollakin tavalla, esim. järjestämällä tilakytkimeen jokin lyhyt puskuri tulolinjoille, jolloin puskurin pituus riittää esim. .+ 4 kellojakson vii-30 ve-eron korjaamiseen.
Edellä olevan selityksen perusteella alan ammattilainen ymmärtää, että keksinnön mukaista menetelmää voidaan soveltaa eri muunnelmina. Näin ollen keksinnön mukainen periaate on - 35 sovellettavissa erilaisille ristikytkettäville signaaleille, joista edellä on esimerkkinä mainittu STM-1. Periaate soveltuu käytettäväksi myös muissa monitasoisissa ristikytken-nöissä, joista esimerkkinä S-T-S. Ristikytkennän koko voi 10 90706 olla mielivaltainen. Muistinvaihtotavu voidaan sijoittaa johonkin muuhun vapaaseen tavun paikkaan, esim. aluevalvon-talohkoon (SOH, RSOH, MSOH), tai tievalvontalohkoon (PÖH, Path OverHead).
Claims (10)
1. Menetelmä ristikytkentämatriisin virheetöntä vaihtamista varten ristikytkentätarpeen muutostilanteissa, jolloin digitaalisten siirtolinjojen ristikytkin käsittää yhdistävän 5 väylän kautta aika- ja tilakytkimiä ohjaavan ohjauslogiikan, joka kulloinkin laskee uuden kytkentämatriisin, ja jolloin loogisen kehysrakenteen (AU-4) sisältävät tulevat signaali-vuot (AU4 #1...#16) liitetään ristikytkimeen liitäntämoduu-lien (AU/TU) kautta, tunnettu siitä, että 10 - ristikytkimen liitäntämoduulit (AU/TU) tahdistetaan loogi sesti referenssitahdin (DXC Sync) avulla, jonka perusteella loogiset kytkennät tehdään, - kytkentämatriisin vaihdon valmisteluna ohjauslogiikka jakaa uudet kytkentämatriisit kytkinelimille (T, S) ja lähet- 15 tää tahdistusväylän (DXC Sync) kautta valmistelevan tahdis-tuspulssin (DXC Sync 'special') kun uusi kytkentämatriisi on valmiiksi laskettu, ja että - tämän tahdistuspulssin ('special') Hipaisemana liitäntämoduulit (AU/TU) liittävät kytkentämatriisin vaihtokäskyn 20 (CM) liitäntämoduulista (AU/TU) lähtevän signaalivuon (AU4) ennalta määrättyyn kohtaan, jolloin - vaihtokäsky (CM) etenee signaalin (AU-4) mukana aika- (T) ja tilakytkimien (S) läpi, joissa vaihtokäsky (CM) kulloinkin aiheuttaa kytkentämatriisin vaihtamisen signaalin (AU-4) 25 kehysrakenteeseen tahdistetusti.
2. Patenttivaatimuksen 1 mukainen menetelmä, tunnettu siitä, että tuleva signaalivuo käsittää ylikehysrakenteen, jolloin ohjauslogiikka lähettää mainitun tahdistuspulssin 30 ('special') ylikehysrakenteen ennalta määrätyn kehyksen alussa.
3. Patenttivaatimuksen 2 mukainen menetelmä, tunnettu siitä, että ohjauslogiikka lähettää mainitun tahdistuspulssin 35 ('special') neljä kehystä käsittävän ylikehyksen kolmannen kehyksen alussa. 12 90 706
4. Patenttivaatimuksen 3 mukainen menetelmä, tunnettu siitä, että liitäntämoduulit (AU/TU) tahdistetaan mainitun tah-distusväylän (DXC Sync) kautta referenssilähteestä (AU/TU-'master') annetulla referenssitahdilla, joka vastaa 5 ylikehyksen ensimmäisen kehyksen alkua.
5. Jonkin edellisen patenttivaatimuksen mukainen menetelmä, tunnettu siitä, että vaihtokäsky (CM) lähetetään kehyksen valvontalohkon ennalta määrätyssä vapaassa tavussa. 10
6. Jonkin edellisen patenttivaatimuksen mukainen menetelmä, tunnettu siitä, että sitä käytetään monitasoisessa, mielivaltaisen kokoisessa ristikytkennässä.
7. Ristikytkentäarkkitehtuuri ristikytkentämatriisin vir heetöntä vaihtamista varten ristikytkentätarpeen muutostilanteissa, jolloin digitaalisten siirtolinjojen ristikytkin käsittää aika- (T) ja tilakytkimiä (S) yhdistävän väylän kautta aika- ja tilakytkimiä ohjaavan ohjauslogiikan, joka 20 kulloinkin laskee uuden kytkentämatriisin, ja jolloin loogisen kehysrakenteen (AU-4) sisältävät tulevat signaalivuot (AU4 #1...#16) liitetään ristikytkimeen liitäntämoduulien (AU/TU) kautta, tunnettu siitä, että - ristikytkimen liitäntämoduuleille (AU/TU) on kytketty yli-25 kehyksen referenssitahti (DXC Sync), jonka perusteella lii- täntämoduuli (AU/TU) laskee signaalien (AU-4) osoitinarvot, - ohjauslogiikassa on muisti, johon ohjauslogiikan laskemat kytkentämatriisit talletetaan, ja josta ne ennen kytkentämatriisin vaihtoa väylän kautta siirretään kytkinelimille, .30 - ohjauslogiikassa on elimet, jotka lähettävät tahdistus- väylän (DXC Sync) kautta valmistelevan tahdistuspulssin (DXC Sync 'special' ) määrätyn kehyksen alussa kun uusi kytkentä-matriisi on valmiiksi laskettu, ja että - jokaisessa liitäntämoduulissa (AU/TU) on algoritmin ohjaa-35 mat elimet, jotka mainitun tahdistuspulssin ('special') Hipaisemana liittävät kytkentämatriisin vaihtotavun (CM) lii-täntämoduulista (AU/TU) lähtevän signaalivuon (AU4) kehyksen ennalta määrättyyn kohtaan, jolloin lii 13 90706 - vaihtokäsky (CM) etenee signaalin (AU-4) mukana aika- (T) ja tilakytkimien (S) läpi, joissa vaihtokäsky (CM) kulloinkin aiheuttaa kytkentämatriisin vaihtamisen signaalin (AU-4) kehysrakenteeseen tahdistetusti. 5
8. Patenttivaatimuksen 7 mukainen ristikytkentäarkkiteh-tuuri, tunnettu siitä, että tahdistusväylällä (DXC Sync) siirretään taajuudella 2 kHz ylikehystahdistuksena pulssi jokaisen ylikehyksen (AU-4) alussa ja vaihdon liipaiseva 10 pulssi (DXC Sync ' special') ylikehyksen kolmannen kehyksen alussa.
9. Patenttivaatimuksen 7 tai 8 mukainen ristikytkentäark-kitehtuuri, tunnettu siitä, että tahdistuksen referenssiläh- 15 teenä on ennalta valittu liitäntämoduuli (AU/TU-'master'), jonka tulevasta signaalivuosta (AU4 #1...#16) vastaanottama ylikehystahti jaetaan tahdistusväylän (DXC Sync) kautta muille liitäntämoduuleille (AU/TU).
10. Jonkin edellisen patenttivaatimuksen 6-8 mukainen ristikytkentäarkkitehtuuri, tunnettu siitä, että ristikytkin käsittää aika-tila-aika-ristikytkimen (T - S - T), ja että liitettävät signaalivuot (AU4 #1...#16) edullisesti ovat synkronisen digitaalisen hierarkian mukaisia signaaleja ··"’: 25 (AU-4). 14 90 706
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI921823A FI90706C (fi) | 1992-04-23 | 1992-04-23 | Menetelmä ristikytkentämatriisin virheetöntä vaihtamista varten |
AU39554/93A AU3955493A (en) | 1992-04-23 | 1993-04-23 | A method and a cross-connection architecture for error-free change-over of a cross-connection matrix |
PCT/FI1993/000172 WO1993022886A1 (en) | 1992-04-23 | 1993-04-23 | A method and a cross-connection architecture for error-free change-over of a cross-connection matrix |
EP93908979A EP0638223B1 (en) | 1992-04-23 | 1993-04-23 | A method and a cross-connection architecture for error-free change-over of a cross-connection matrix |
DE69326894T DE69326894T2 (de) | 1992-04-23 | 1993-04-23 | Verfahren und querverbindungsarchitektur für eine fehlerfreie umschaltung einerquerverbindungskoppelmatrix |
DK93908979T DK0638223T3 (da) | 1992-04-23 | 1993-04-23 | Fremgangsmåde og krydskoblingsarkitektur til fejlfri omstilling af en krydskoblingsmatrix |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI921823 | 1992-04-23 | ||
FI921823A FI90706C (fi) | 1992-04-23 | 1992-04-23 | Menetelmä ristikytkentämatriisin virheetöntä vaihtamista varten |
Publications (3)
Publication Number | Publication Date |
---|---|
FI921823A0 FI921823A0 (fi) | 1992-04-23 |
FI90706B true FI90706B (fi) | 1993-11-30 |
FI90706C FI90706C (fi) | 1994-03-10 |
Family
ID=8535171
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FI921823A FI90706C (fi) | 1992-04-23 | 1992-04-23 | Menetelmä ristikytkentämatriisin virheetöntä vaihtamista varten |
Country Status (6)
Country | Link |
---|---|
EP (1) | EP0638223B1 (fi) |
AU (1) | AU3955493A (fi) |
DE (1) | DE69326894T2 (fi) |
DK (1) | DK0638223T3 (fi) |
FI (1) | FI90706C (fi) |
WO (1) | WO1993022886A1 (fi) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FI90707C (fi) * | 1992-04-24 | 1994-03-10 | Nokia Telecommunications Oy | Menetelmä ristikytkimen kytkentäreittien muodostamiseksi |
FI97845C (fi) * | 1994-05-25 | 1997-02-25 | Nokia Telecommunications Oy | Estoton kytkentäverkko |
CN101394335B (zh) * | 2007-09-20 | 2011-01-19 | 中兴通讯股份有限公司 | 一种同步数字交叉连接的自路由的方法及系统 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4804956A (en) * | 1986-03-31 | 1989-02-14 | General Signal Corporation | Rearrangeable digital signal space division switching system |
US4998242A (en) * | 1988-12-09 | 1991-03-05 | Transwitch Corp. | Virtual tributary cross connect switch and switch network utilizing the same |
-
1992
- 1992-04-23 FI FI921823A patent/FI90706C/fi active
-
1993
- 1993-04-23 WO PCT/FI1993/000172 patent/WO1993022886A1/en active IP Right Grant
- 1993-04-23 DK DK93908979T patent/DK0638223T3/da active
- 1993-04-23 EP EP93908979A patent/EP0638223B1/en not_active Expired - Lifetime
- 1993-04-23 AU AU39554/93A patent/AU3955493A/en not_active Abandoned
- 1993-04-23 DE DE69326894T patent/DE69326894T2/de not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
WO1993022886A1 (en) | 1993-11-11 |
FI90706C (fi) | 1994-03-10 |
DK0638223T3 (da) | 2000-04-25 |
FI921823A0 (fi) | 1992-04-23 |
AU3955493A (en) | 1993-11-29 |
EP0638223B1 (en) | 1999-10-27 |
DE69326894D1 (de) | 1999-12-02 |
DE69326894T2 (de) | 2000-05-31 |
EP0638223A1 (en) | 1995-02-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5526359A (en) | Integrated multi-fabric digital cross-connect timing architecture | |
CA2076844C (en) | 1:n ring-type signal protection apparatus | |
US7154884B2 (en) | Stackplane architecture | |
JPH0897841A (ja) | パス切替伝送装置の制御方法及びパス切替伝送装置 | |
FI95854C (fi) | Menetelmä sekä digitaalinen ristikytkentäarkkitehtuuri SDH-signaalien ristikytkentää varten | |
US4804956A (en) | Rearrangeable digital signal space division switching system | |
EP0125604B1 (en) | Switching system having remote switching capability | |
US5287513A (en) | Multiplex data ring transmission | |
FI97845C (fi) | Estoton kytkentäverkko | |
US20020006128A1 (en) | Rearrangement of data streams | |
FI90707B (fi) | Menetelmä ristikytkimen kytkentäreittien muodostamiseksi | |
FI90706B (fi) | Menetelmä ristikytkentämatriisin virheetöntä vaihtamista varten | |
FI95981C (fi) | SDH-signaalien synkronointi | |
US5768265A (en) | Duplex signal multiplexing system | |
US7139291B2 (en) | Hitless reconfiguration of a switching network | |
JPH11177633A (ja) | ポート回路に対する複数のタイミング経路を提供する交換網 | |
US7978736B2 (en) | Efficient provisioning of a VT/TU cross-connect | |
US7184662B2 (en) | Switching network | |
JPH01263566A (ja) | 伝送遅延差測定方式 | |
JP4231598B2 (ja) | Vcパス無瞬断切替方法とその装置 | |
KR0183135B1 (ko) | 동기램과 비동기램을 이용한 시간 스위칭 장치 | |
KR19980037108A (ko) | 종속신호(tu)12 및 11이 혼재된 종속신호를 스위칭할 수 있는 전/후단 겸용 시간 스위칭 장치 | |
JPH06216922A (ja) | 同期・非同期転送モード対応型セルフヒーリング・リング方式 | |
JP2001237793A (ja) | 伝送装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
HC | Name/ company changed in application |
Owner name: NOKIA TELECOMMUNICATIONS OY |
|
BB | Publication of examined application |