FI90706C - Menetelmä ristikytkentämatriisin virheetöntä vaihtamista varten - Google Patents
Menetelmä ristikytkentämatriisin virheetöntä vaihtamista varten Download PDFInfo
- Publication number
- FI90706C FI90706C FI921823A FI921823A FI90706C FI 90706 C FI90706 C FI 90706C FI 921823 A FI921823 A FI 921823A FI 921823 A FI921823 A FI 921823A FI 90706 C FI90706 C FI 90706C
- Authority
- FI
- Finland
- Prior art keywords
- cross
- switching
- frame
- synchronization
- matrix
- Prior art date
Links
- 239000011159 matrix material Substances 0.000 title claims description 52
- 238000000034 method Methods 0.000 title claims description 13
- 230000005540 biological transmission Effects 0.000 claims description 13
- 230000015654 memory Effects 0.000 claims description 11
- 230000001360 synchronised effect Effects 0.000 claims description 8
- 238000012544 monitoring process Methods 0.000 claims description 5
- 238000006880 cross-coupling reaction Methods 0.000 claims 9
- 230000008878 coupling Effects 0.000 claims 5
- 238000010168 coupling process Methods 0.000 claims 5
- 238000005859 coupling reaction Methods 0.000 claims 5
- 241001494479 Pecora Species 0.000 claims 2
- 230000003213 activating effect Effects 0.000 claims 1
- 238000012423 maintenance Methods 0.000 claims 1
- 230000000903 blocking effect Effects 0.000 description 4
- 230000003139 buffering effect Effects 0.000 description 3
- 238000012546 transfer Methods 0.000 description 3
- 230000001934 delay Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 230000002457 bidirectional effect Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/06—Time-space-time switching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0602—Systems characterised by the synchronising information used
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J2203/00—Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
- H04J2203/0001—Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
- H04J2203/0051—Network Node Interface, e.g. tandem connections, transit switching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J2203/00—Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
- H04J2203/0001—Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
- H04J2203/0057—Operations, administration and maintenance [OAM]
- H04J2203/006—Fault tolerance and recovery
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
- Time-Division Multiplex Systems (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Description
1 90706
Menetelma ristikytkentamatriisin virheetttnta vaihtamista vårten - FOrfarande fOr att felfritt byta korskopplingsmatris 5
KeksintO koskee patenttivaatimuksen 1 johdannon mukaista menetelmaa digitaalisten siirtolinjojen ristikytkimen vir-heetdnta kytkentamatriisin vaihtamista vårten, jolloin kyt-kentamatriisi sisaitaa reititystiedot ristikytkimen lapi.
10 Jos kytkentamatriisia vaihdetaan asynkronisesti, syntyy ris-tikytkennassa virheita, joita ei voida sallia.
Synkroninen digitaalinen hierarkia (SDH) kasittaa varsin laajan ja pitkaile kehitettavan kokonaisuuden aikajakoisten 15 signaalien siirtamiseksi televerkossa, jonka runkosiirto- verkko on kehittymassa erillisista PCM-koodatuista linkeista kohti kauko-ohjattua ristikytkentaverkkoa. Suositus CCITT G.707 maarittelee SDH-signaalien ensimmaisen tason synkronisen kuljetusmoduulin (STM-1, Synchronous Transport Module) 20 signaalit, joiden siirtonopeus on 155.520 Mbit/s. STM-1 pe-ruskehys muodostuu tavuista (8 bit), joita valvontalohkot mukaanlukien on 2430; tailOin STM-1 kehyksessa siirretaan esim. 63 alijarjestelman kontaineria (esim. TU-1, Tributary Unit, joka voi sisaitaa tavallisen 30-kanavaisen PCM-jarjes-' / 25 telman 2 Mbit/s signaalin). STM-1 kehykset toistetaan 8000 kertaa sekunnissa, joka on sama kuin alijarjestelmassa; jo-kainen kehyksen tavu muodostaa tailOin 64 kbit/s kanavan. SDH-signaalit eli kuljetusmoduulit muodostetaan alijarjes-telmien signaaleista tavuja lomittamalla. Kehykset liitetaan 30 ylikehyksiksi.
SDH DXC voi vaiittaa liikennetta eri SDH-tasojen vaiilia, seka kytkea liikennetta eri signaalien vaiilia. Tyypillinen ylemman tason ristikytkin (DXC, Digital Cross Connect, CCITT 35 suositusluonnokset G. sdcx-1. . .-3 ) on ns. 4/1-ristikytkin, jossa tulo- ja lahtOporttien vaiilia kytketaan 2 Mbit/s-ka-navia. Ristikytkimen tarkeana tavoitteena on siirtoverkon kapasiteetin kayttOasteen optimoiminen. Lisaksi silia on 2 90706 voitava hoitaa verkon joustava rekonfigurointi, eli yhteyk-sien uudelleen reititys, ja taattava varayhteyksien nopea kayttOOnotto verkon vikatilanteissa. Mainitut CCITT:n SDH-suositukset pyrkivat maarittelemaan loogisen toiminnan, 5 ts. laitteiden toiminnallisen rakenteen, mutta vaittavat laitteiden yksityiskohtaisen rakennekuvauksen.
Digitaalista ristikytkentaa on paljon tutkittu optimaaliset ehdot tayttavan arkkitehtuurin ldytamlseksl. Kapasiteetin, 10 estottomuuden ja toteutettavuuden ehdot hyvin tayttava ra-kenne on TST-rakenne (Time-Space-Time), ell aika-tila-aika -rlstikytkenta, jonka kaavlollinen esitys on kuvassa 1. TST-kytkentarakenteessa estottoman kytkennan lttytaminen on paljon laskentaa vaativa tehtava, valkka TST-kytkin periaat-15 teessa onkln estoton. Osatekija suureen laskentatarpeeseen on esim. STM-N slgnaallen sisaitama suurl tavu- ell kanava-maara. TST-arkkitehtuurin hyvana puolena on se, etta risti-kytkimen koko voidaan kulloinkin mitoittaa tarvittavalle kytkentakapasiteetille niin, etté laiteratkalsu on edulli-20 sempi kuin muilla arkkitehtuureilla (esim. S-T-S jne).
Perinteisissa TST-ristikytkennan arkkitehtuureissa ristikyt-kenta on kokonaisuudessaan kahdennettu, jolloin estottoman kytkennan laskemiseen on edullisemmat mahdollisuudet. Samal-.'25 la kahdennuksen avulla on voitu toteuttaa kytkentamatrlisin virheetdn vaihto. Tailainen tilanne on esitetty kuvassa 1 (tekniikan taso). Virheetttnta vaihtomahdollisuutta vårten on jarjestetty kaksi erillista, lahes taydellista ristikytkin-ta DXC, joista toinen on toiminnassa eli aktiivina ja toinen : 30 valmiustilassa. Ristikytkimille liitetaan tulolinjat, esim.
N kpl. STM-1 signaaleja, rinnakkain. Lahtdpuolella ristikyt-kimet on kytketty multipleksoreihin Mux. Multipleksoreilla valitaan kulloinkin se ristikytkin DXC, josta Mux:n lahtd-linjalle kytkettavat signaalit otetaan. Keskeiselia ohjauk-35 sella pidetaan koko ajan paivitetty kytkentamatriisi valmii-na kumpaakin DXC-kytkinta vårten.
I: 3 90706
Vaihtoehtona kuvan 1 ratkaisulle tunnetaan puskuroinnin jar-jestaminen tulolinjoille. SDH-jarjestelmien nopeuksilla ja niiden suuren kehysrakenteen johdosta puskurointi vaatisi suuren muistimaaran, joka kaytannOssa ei vaikuta jarkevaita 5 toteutukselta. Nain on kuitenkin menetelty esim. puhelinkes-kuksissa, joissa ristikytkimeen liitetaan 2 Mbit/s-linjoja ja joissa tarkoituksena on nopeasti luoda ja purkaa kanava-kohtaisia kytkentttja 2 Mbit/s-linjojen vaiilia. Tailainen nopeus on alhalnen verrattuna esim. SDH-nopeuksiin, joissa 10 etaisyydet kehikoiden ja telineiden vaiilia aiheuttavat huo-mattavia aikaviiveita siirrettyihin signaaleihin. Keskuksen TST-kytkimen tapauksessa on aikarajoitusten sallimissa ra-joissa etsittava vapaa reitti kytkimen lapi, jolloin myOs esto voidaan hyvaksya, vaikka kytkimessa olisikin vapaata 15 kapasiteettia, koska esto kohdistuu vain yhteen kanavaan kerrallaan. Lis&ksi keskuksessa on kaytetty synkronissa toi-mivia laitteita, jolloin tahdistus aikaansaadaan tulolinjo-jen puskuroinnilla. Tulopuolen aikakytkimeen tuotaessa jo-kaisen tulolinjan kehyksen alkukohta on ajallisesti samassa 20 kohdassa. Taiia taataan tilakytkimen oikea toiminta. Kes-kusohjauksella pidetaan koko ajan paivitettya kytkentamat-riisia valmiina kumpaakin kytkinta vårten. Ristikytkimen vaihdon yhteydessa, esim. vian esiintyessa jossain kyt-kinelementissa, kaytOssa ollut matriisi merkitaan varalla "..25 olevaksi ja aiemmin varalla ollut aktiiviksi. Kytkennan vaihto voidaan synkronoinnin johdosta tehda lahes milloin vain.
Keskusten kaltaista toimintaa ei voida hyvaksya siirtoteiden 30 kasittelyssa SDH-ristikytkimissa, joissa kytkimeen tulevat linjat toimivat yli 155 Mbit/s nopeudella. Siirtoteiden yh-teysajat ovat pitkia, eivatka yhteydet muutu nopeasti. Li-saksi siirtoteita kytkettaessa perusehtona on siirtoteiden ja myds ristikytkimen kapasiteetin tehokas hydtykayttd, toi-35 sin kuin puhelinkeskuksissa, joissa estotilanteiden torjumi-seksi voidaan myOs kayttaa ylimitoitettua kapasiteettia. Suuresta toimintanopeudesta johtuen SDH-ristikytkimen kyt-kentamatriisin vaihdossa on otettava huomioon myOs muuttuvat 4 90706 etaisyydet, koska siirtoetaisyys vaikuttaa tavujen samanai-kaisuuteen, ts. niiden paikka voi siirtya ajallisesti kun linja kytketaan toisessa telineessa olevaan tilakytkimeen.
5 KeksinnOn tehtavana on nyt osoittaa sellainen tapa ristikyt-kentamatriisin virheetOnta vaihtamista vårten, jolla voidaan vaittaa tekniikan tason haitat, s.o. kahdentamisen aiheutta-ma suuri komponenttien maara ja tilantarve.
10 KeksinnOn taustalla on havainto, jonka mukaan ristikytkimes-sa tulopuolen ja lahtOpuolen aikakytkimia ei sindnsa vaitta-matta tarvitse kahdentaa, koska jokainen aikakytkin palvelee yhta siirtolinjaa. Luotettavuuden takaamiseksi voidaan kui-tenkin jarjestaa jokin N+l -tyyppinen varmennus, esim. niin 15 etta viitta kytkinta vårten on yksi yhteinen varakytkin.
Tilakytkin on kuitenkin luotettavuussyista kahdennettava, koska se on keskeinen elin ja yhteinen koko ristikytkimelle. Toisena huomiona on se, etta SDH-spesifikaatioiden mukaises-ti signaalien paikat kehyksessa on merkitty hallintalohkojen 20 osoittimilla (pointer).
Tehtavassa asetettu ongelma voidaan tiivistaa niin, etta kytkentamatriisin vaihtokasky on voitava ohjata kaikille ristikytkimen moduuleille niin, etta varmistetaan ristikyt- 25 kimen tahdissa pysyminen virheetOnta vaihtoa vårten, eli kytkentamatriisin oikea-aikainen vaihtaminen jokaisessa kyt-kimessa.
Annettu tehtava ratkaistaan patenttivaatimuksen 1 tunnusmer-30 kein. Oleellisena edellytyksena on se, etta koko ristikyt- kenta eli kaikki ristikytkinmoduulit - aika- ja tilakytkimet - aina on tahdistettu johonkin maarattyyn referenssitahtiin, esim. jollakin linjalla vastaanotetun ylikehyksen tahtiin. Kaikki loogiset kytkennat tehdaan taman aikareferenssin no-35 jalla. Toisena oleellisena piirteena on se, etta keksinnOn mukaisesti varsinainen kytkentamatriisin toteutuskasky lahe-tetaan kytkettavan signaalivuon mukana. Talla varmistetaan kaikkien moduulien oikea-aikainen toiminta. Toteutuskasky I. .
5 90706 liipaistaan erityiselia tahdistuspulssilla, joka vaiitetaan jokaisessa tulolinjassa olevalle tahdistuspiirille, jolloin tSma tahdistuspiiri lahettaa toteutuskaskyn signaalikehyksen ennalta osoitetussa kohdassa. Signaalivuon mukana kulkeva 5 toteutuskasky varmistaa sen, etta ensin tulopuolen aikakyt-kimet, sitten tilakytkin ja lopuksi lahtOpuolen aikakytkimet kulloinkin vaihtavat uuden kytkentamatriisin kayttOfinsa.
Nain toiminta voi jatkua jokaisella kytkimelia virheettOmas-ti. Keksinnttn edullisia toteutusmuotoja on esitetty epaitse-10 naisissa patenttivaatimuksissa.
KeksinnOn mukalsessa ristikytkentaarkkitehtuurissa on yhtei-nen tahdistus valltusta referenssitahdista ristikytkimen kaikille kytkimille. Lisaksi tahdistusvayiaile voidaan kyt-15 kea erityinen vaihtopulssi, joka liipaisee kytkentamatriisin vaihtotoimet.
Keksintoa selitetaan seuraavassa esimerkkien avulla oheisiin kuviin viitaten.
20
Kuvassa 1 esitetaan kaaviollisesti tunnetun ratkaisun mukai-nen ristikytkimen kahdennus.
Kuvassa 2 on aika-tila-aika-ristikytkennan periaate kaaviol-: ' 25 lisesti.
Kuva 3 on havaintokuva keksinnOn mukaisen ristikytkimen to-teutuksesta.
30 Kuvassa 4 on keksinndn mukaisen ristikytkimen yksityiskoh-taisempi lohkokaavio.
Kuva 5 esittaa STM-N kehysrakenteen aluevalvontalohkojen sisailOn ja erityisesti kytkentamatriisin vaihtotavun vali-. 35 tun paikan.
6 90706
Kuva 6 esittåå kytkentamatriisin vaihtotavun sisålldn, jol-loin kuvassa 6a on vaihtokasky ja kuvassa 6b tilanne ilman vaihtokaskya.
5 Kuvassa 7 on esitetty tahdistusvayian tahdistussignaalit, jolloin kuvassa 7a on normaali ylikehyksen tahdistussignaa-li, johon kuvassa 7b on lisåtty keksinndn mukainen matriisin vaihtokasky.
10 Kuvassa 2 kuvataan periaatteellisesti myOs keksinnOsså kåy-tetyn aika-tila-aika-ristikytkimen rakennetta ja toimintaa. Vasenunalla ovat tulevat signaalit II...In (tassa STM-1 sig-naaleja) ja oikealla låhtevåt signaalit 01...On. Jokaista linjaa kohti on oma aikakytkin. Tulo- ja låhtttpuolen aika-15 kytkimet Til...Tin ja vastaavasti Tol...Ton vaihtavat aika-vaiien eli tavujen paikkaa (kehyksen puitteissa) signaalin sisållå. Keskeinen tilakytkin S siirtåå aikakytkimeltå tule-van signaalin tavun toiselle aikakytkimelle menevåån signaa-liin. Aikavåli eli tavu muodostaa 64 kbit/s kanavan. Peri-20 aatteessa aikakytkimet ovat muistielementtejå ja tilakytkin muodostuu kytkinelementeistå. Yleenså ristikytkentå toteute-taan moduulirakenteisesti ja kaksisuuntaisena. Kuvassa 2 olevan ristikytkimen ohjausprosessori (ei esitetty) pystyy synkronisesti toteuttamaan tulo- ja låhtttpuolen aikakytkimi-25 en ja tilakytkimen kytkentåmatriisin (CM, Connection Matrix) vaihtamisen siten, ettå kytkentåkonfiguraation muutostilan-teessa voidaan aika- ja tilakytkimet kokonaan uudelleen kon-figuroida vastaamaan uutta kytkentåkonfiguraatiota. Proses-sorissa on siis kulloinkin kåytOsså oleva aktiivinen kyt-30 kentåmatriisi ja varalla/kåsittelyn alla oleva varakytkentå-matriisi, jolloin matriisit ovat esim. prosessorin mååråtty-jå muistilohkoja. LåhtOtietoina konfigurointilaskimella on kanavajako tuloissa ja haluttu låhtdlinja kanaville. Risti-kytkentåå ohjaavan prosessorin konfigurointilaskin muodostaa 35 mååråtyllå konfigurointimenetelmållå uuden konfiguraation, joka talletetaan varakytkentåmatriisiin, jolla kytkentåkon-figuraation påivitys toteutetaan. Konfiguroinnissa kåytetåån edullisesti hyvåksi signaalikehyksen jakamista aikajaksoik- 7 90706 si, esim. vastaten TU-12 -kontainereita, ja valitaan kytken-tSreitit aikavalipohjaisesti.
KeksinnOn mukainen ristikytkin on symbolisesti esitetty ku-5 vassa 3.
Kuvassa 4 on esitetty ristikytkentSarkkitehtuuri, jossa on huomoitu keksinnOn vaatimat tahdistukset. Tdssa on samalla tavalla kuin kuvassa 2, aikakytkimet (T switch) ja tilakyt-10 kin (S switch). Tilakytkin on tassa esimerkissa yhteenså 16 tulevaa STM-1 linjaa 16:een lahtOOn kytkeva tilakytkin. En-nen tulopuolen aikakytkimia jokaiseen 16:een linjaan on kyt-ketty liitSntamoduuli eli tahdistuspiiri AU/TU (AU/TU pointer proc.), johon tuodaan siirtoyhteydelta liitantayksikOi-15 den (ei esitetty) kautta kytketty STM-1 signaali AU-4 muo- dossa, jossa on 4 kehysta. Tahdistuspiireihin AU/TU ja tila-kytkimeen S on kytketty valintaelimen SEL kautta ristikytki-men kello (CLOCK) W, joka toimii 38,8 MHz taajuudella. Tilakytkin on kahdennettu (ei esitetty). Aikakytkimia on yksi 20 jokaista linjaa kohti, ja niilia on ryhmittain yhteisia va-rakytkimia (ei esitetty).
Ristikytkennan kehystahdistus tuodaan vayiaiia DXC Sync AU/TU-piireihin, jotka samoin kuin aika- ja tilakytkimetkin :/ 25 edullisesti on toteutettu ASIC-piireina. KeksinnOn mukaises- ti DXC Sync vayiaiia siirretaan myOs kytkentamatriisin vaih-tosignaali "special", jota seuraavassa selitetdMn tarkemmin kuvan 7 yhteydessa. Ristikytkimen tahdistusreferenssi voi-daan edullisesti ottaa jostakin valitusta piirista AU/TU ja . 30 jakaa se edelleen kaikille muille AU/TU-piireille niita yh-distSvån DXC Sync -vSyian kautta, jolloin kaikki loogiset kytkennSt tehdaan taman aikareferenssin nojalia (kuva 7a) signaalien osoittimia (pointer) manipuloimalla AU/TU-pii-reissa. Kuvassa 7a oleva AU-4 -signaali edustaa synkronoin-35 titahtia, johon ristikytkin lukitaan (AU-4 osoittimen arvo 522). Vaihtoehtoisesti voidaan tahdistukseen kayttaa jotain muuta sopivaa kelloa eli referenssilahdetta (ei esitetty).
8 90706
VirheetOnta kytkentamatriisin vaihtoa vårten lasketaan ensin uusi vaadittu kytkentamatriisi, kuten edelia on mainittu.
Kun kytkentakonfiguraatio on valmis, eli kun se on otettava kayttttOn, tahdistusvayiaile DXC Syne generoidaan erikoinen 5 pulssi "special", esimerkiksi ylikehyksen kolmannen kehyksen alkuun, kuten kuvassa 7b on esitetty. Tama 'erikois'-signaa-li on yksi ainoa pulssi, joka lahetetaan vain silloin, kun halutaan osoittaa kytkentamatriisin vaihtoa, ja joka tassa tapauksessa liipaisee varsinaisen kytkentamatriisin vaihdon 10 toteutuskaskyjen lahettamisen jokaisesta AU/TU-piirista.
’Erikois'-pulssi liipaisee jokaisessa AU/TU-piirissa muis-tisivun vaihdon toteutusta, eli kytkentamatriisin vaihtoa ilmaisevan tavun CM asettamisen valittuun tilaan AU-4 -sig-15 naalin aluevalvontalohkossa (SOH, Section OverHead). Tassa esimerkissa valittu tavu CM (CM, Change Memory) sijaitsee MSOH-lohkossa, ylikehyksen jokaisen kehyksen yhdeksannelia rivilla, yhdeksas tavu, kuten kuvassa 5 on esitetty. Kuva 6 esittaa tavun CM tiloja. Kuvassa 6a on yhdistelma 20 '10101010', joka on sama kuin kytkentamatriisin vaihtokasky.
Kuvassa 6b on normaalin toiminnan yhdistelma '00000000', joka ei vaadi muistisivun vaihtamista. Kaikki aikakytkimet ja tilakytkimet valvovat jatkuvasti taman tavun tilaa. Vaih-tokaskyn havaitessaan kulloinenkin aikakytkin/tilakytkin 25 valittOmasti siirtyy kayttamaan uutta kytkentamatriisia.
Tama keksinntin mukainen kytkentamatriisin vaihto voidaan jakaa periaatteessa kahteen vaiheeseen: 1) lahetetaan kaikille AU/TU-tahdistuspiireille vaihtoa val-. 30 misteleva signaali 'special'; ja 2) lahetetaan AU/TU-piireista signaalivuon mukana kehyksen jossakin maaritellyssa tavussa vaihtokaskyn ilmaiseva data-j ono.
35 Tarkemmin kuvaa 7b katsoen havaitaan, etta 'special'-signaali ja kytkentamatriisin vaihtokasky CM=10101010 lahetetaan samassa kehyksessa, kolmannen kehyksen aikana.
i .
9 90706
Edelia olevaa voidaan tasmentaa siten, etta kytkentamatrii-sin vaihtamiseksi CM=10101010 -tavun perusteella, ristikyt-kimen prosessorin on ensin kirjoitettava eli kopioitava uusi kytkentamatriisi kaikille aika- ja tilakytkimille, ts. nii-5 den ohjausmuisteihin. Tanrån jaikeen ohjaava prosessori ia-hettaa referenssikellolle, esim. 'master'-AU/TU-piirille kaskyn, jonka perusteella tama AU/TU-piiri lahettaa samanai-kaisesti kaikille AU/TU-piireille 'special'-pulssin DXC Syne -vayian kautta. Taman perusteella AU/TU-piirit lahettavat 10 ristikytkennan lapi kehyksen hytttydatan ja sen mukana alue-valvontalohkossa muistisivun vaihtotavun CM=10101010, joka kulloisessakin vastaanottavassa kytkimessa toteuttaa muistisivun eli kytkentamatriisin vaihdon aluevalvontalohkon aikana.
15
KeksinnOn mukaisella menetelmaiia voidaan taata virheeton kytkentamatriisin vaihto. Esitetylia tavalla hoidettu tah-distus tarjoaa mahdollisuuden signaalien loogisen tahdin tunnistamiseen, eika erillista koko kehyksen/ylikehyksen 20 mittaista viivastysta tarvita ristikytkimen tulopuolella.
Tassa selityksessa ristikytkimen tahdistusta on selitetty yksinkertaistaen. KaytannOssa varma tahdistus saattaa vaatia kytkinelimien vaiisten aikaviiveiden huomioonottamisen loo-25 gisessa kytkennassa, joka voidaan tehda sopivin menetelmin ristikytkinta kayttOOn otettaessa. Siirtomatkojen keskinai-set viive-erot on huomioitava jollakin tavalla, esim. jar-jestamana tilakytkimeen jokin lyhyt puskuri tulolinjoille, jolloin puskurin pituus riittaa esim. +. 4 kellojakson vii-30 ve-eron korjaamiseen.
Edelia olevan selityksen perusteella alan ammattilainen ym-martaa, etta keksinnOn mukaista menetelmaa voidaan soveltaa eri muunnelmina. Nain olien keksinnOn mukainen periaate on - 35 sovellettavissa erilaisille ristikytkettaville signaaleille, joista edelia on esimerkkina mainittu STM-1. Periaate sovel-tuu kaytettavaksi myOs muissa monitasoisissa ristikytken-nOissa, joista esimerkkina S-T-S. Ristikytkennan koko voi 10 90706 olla mielivaltainen. Muistinvaihtotavu voidaan sijoittaa johonkin muuhua vapaaseen tavun paikkaan, esim. aluevalvon-talohkoon (SOH, RSOH, MSOH), tai tievalvontalohkoon (POH, Path OverHead).
Claims (10)
1. Menetelma ristikytkentamatriisin virheetttnta vaihtamis-ta vårten ristikytkentatarpeen muutostilanteissa, jolloin digitaalisten siirtolinjojen ristikytkin kasittaa yhdistavan 5 vMyian kautta aika- ja tilakytkimia ohjaavan ohjauslogiikan, joka kulloinkin laskee uuden kytkentamatriisin, ja jolloin loogisen kehysrakenteen (AU-4) sisaitavat tulevat signaali-vuot (AU4 #1...#16) liitetaan ristikytkimeen liitantamoduu-lien (AU/TU) kautta, tunnettu siita, etta 10 - ristikytkimen liitantamoduulit (AU/TU) tahdistetaan loogi- sesti referenssitahdin (DXC Sync) avulla, jonka perusteella loogiset kytkennat tehdaan, - kytkentamatriisin vaihdon valmisteluna ohjauslogiikka ja-kaa uudet kytkentamatriisit kytkinelimille (T, S) ja lahet- 15 taa tahdistusvayian (DXC Sync) kautta valmistelevan tahdis-tuspulssin (DXC Sync 'special') kun uusi kytkentamatriisi on valmiiksi laskettu, ja etta - taman tahdistuspulssin ('special') liipaisemana liitantamoduulit (AU/TU) liittavat kytkentamatriisin vaihtokaskyn 20 (CM) liitantamoduulista (AU/TU) lahtevan signaalivuon (AU4) ennalta maarattyyn kohtaan, jolloin - vaihtokasky (CM) etenee signaalin (AU-4) mukana aika- (T) ja tilakytkimien (S) lapi, joissa vaihtokasky (CM) kulloinkin aiheuttaa kytkentamatriisin vaihtamisen signaalin (AU-4) 25 kehysrakenteeseen tahdistetusti.
2. Patenttivaatimuksen 1 mukainen menetelma, tunnettu siita, etta tuleva signaalivuo kasittaa ylikehysrakenteen, jolloin ohjauslogiikka lahettaa mainitun tahdistuspulssin 30 ('special') ylikehysrakenteen ennalta maaratyn kehyksen alussa.
3. Patenttivaatimuksen 2 mukainen menetelma, tunnettu siita, etta ohjauslogiikka lahettaa mainitun tahdistuspulssin 35 ('special') nelja kehysta kasittavan ylikehyksen kolmannen kehyksen alussa. 12 90 706
4. Patenttivaatimuksen 3 mukainen menetelma, tunnettu siita, etta liitantamoduulit (AU/TU) tahdistetaan mainitun tah-distusvayian (DXC Sync) kautta referenssilahteesta (AU/TU-'master') annetulla referenssitahdilla, joka vastaa 5 ylikehyksen ensimmaisen kehyksen alkua.
5. Jonkin edellisen patenttivaatimuksen mukainen menetel-ma, tunnettu siita, etta vaihtokasky (CM) lahetetaan kehyksen valvontalohkon ennalta maaratyssa vapaassa tavussa. 10
6. Jonkin edellisen patenttivaatimuksen mukainen menetelma, tunnettu siita, etta sita kaytetaan monitasoisessa, mie-livaltaisen kokoisessa ristikytkennassa.
7. Ristikytkentaarkkitehtuuri ristikytkentamatriisin vir- heetdnta vaihtamista vårten ristikytkentatarpeen muutosti-lanteissa, jolloin digitaalisten siirtolinjojen ristikytkin kasittaa aika- (T) ja tilakytkimia (S) yhdistavan vayian kautta aika- ja tilakytkimia ohjaavan ohjauslogiikan, joka 20 kulloinkin laskee uuden kytkentamatriisin, ja jolloin loogi-sen kehysrakenteen (AU-4) sisaitavat tulevat signaalivuot (AU4 #1...#16) liitetaan ristikytkimeen liitantamoduulien (AU/TU) kautta, tunnettu siita, etta - ristikytkimen liitantamoduuleille (AU/TU) on kytketty yli-25 kehyksen referenssitahti (DXC Sync), jonka perusteella lii- tantamoduuli (AU/TU) laskee signaalien (AU-4) osoitinarvot, - ohjauslogiikassa on muisti, johon ohjauslogiikan laskemat kytkentamatriisit talletetaan, ja josta ne ennen kytkentamatriisin vaihtoa vayian kautta siirretaan kytkinelimille, 30. ohjauslogiikassa on elimet, jotka lahettavat tahdistus- vayian (DXC Sync) kautta valmistelevan tahdistuspulssin (DXC Sync 'special') maaratyn kehyksen alussa kun uusi kytkenta-matriisi on valmiiksi laskettu, ja etta - jokaisessa liitantamoduulissa (AU/TU) on algoritmin ohjaa-35 mat elimet, jotka mainitun tahdistuspulssin ('special') lii- paisemana liittavat kytkentamatriisin vaihtotavun (CM) lii-tantamoduulista (AU/TU) lahtevan signaalivuon (AU4) kehyksen ennalta maarattyyn kohtaan, jolloin in 13 90706 - vaihtokasky (CM) etenee signaalin (AU-4) mukana aika- (T) ja tilakytkimien (S) lapi, joissa vaihtokasky (CM) kulloin-kin aiheuttaa kytkentSmatriisin vaihtamisen signaalin (AU-4) kehysrakenteeseen tahdistetusti. 5
8. Patenttivaatimuksen 7 mukainen ristikytkentaarkkiteh-tuuri, tunnettu siita, etta tahdistusvayiaiia (DXC Sync) siirretaan taajuudella 2 kHz ylikehystahdistuksena pulssi jokaisen ylikehyksen (AU-4) alussa ja vaihdon liipaiseva 10 pulssi (DXC Sync ' special') ylikehyksen kolmannen kehyksen alussa.
9. Patenttivaatimuksen 7 tai 8 mukainen ristikytkentaark-kitehtuuri, tunnettu siita, etta tahdistuksen referenssiiah- 15 teena on ennalta valittu liitantamoduuli (AU/TU-'master'), jonka tulevasta signaalivuosta (AU4 #1...#16) vastaanottama ylikehystahti jaetaan tahdistusvayian (DXC Sync) kautta muille liitantamoduuleille (AU/TU).
10. Jonkin edellisen patenttivaatimuksen 6-8 mukainen ristikytkentaarkkitehtuuri, tunnettu siita, etta ristikytkin kasittaa aika-tila-aika-ristikytkimen (T - S - T), ja etta liitettavat signaalivuot (AU4 #1...#16) edullisesti ovat synkronisen digitaalisen hierarkian mukaisia signaaleja ··/': 25 (AU-4). 14 90 706
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI921823A FI90706C (fi) | 1992-04-23 | 1992-04-23 | Menetelmä ristikytkentämatriisin virheetöntä vaihtamista varten |
AU39554/93A AU3955493A (en) | 1992-04-23 | 1993-04-23 | A method and a cross-connection architecture for error-free change-over of a cross-connection matrix |
EP93908979A EP0638223B1 (en) | 1992-04-23 | 1993-04-23 | A method and a cross-connection architecture for error-free change-over of a cross-connection matrix |
DK93908979T DK0638223T3 (da) | 1992-04-23 | 1993-04-23 | Fremgangsmåde og krydskoblingsarkitektur til fejlfri omstilling af en krydskoblingsmatrix |
PCT/FI1993/000172 WO1993022886A1 (en) | 1992-04-23 | 1993-04-23 | A method and a cross-connection architecture for error-free change-over of a cross-connection matrix |
DE69326894T DE69326894T2 (de) | 1992-04-23 | 1993-04-23 | Verfahren und querverbindungsarchitektur für eine fehlerfreie umschaltung einerquerverbindungskoppelmatrix |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI921823 | 1992-04-23 | ||
FI921823A FI90706C (fi) | 1992-04-23 | 1992-04-23 | Menetelmä ristikytkentämatriisin virheetöntä vaihtamista varten |
Publications (3)
Publication Number | Publication Date |
---|---|
FI921823A0 FI921823A0 (fi) | 1992-04-23 |
FI90706B FI90706B (fi) | 1993-11-30 |
FI90706C true FI90706C (fi) | 1994-03-10 |
Family
ID=8535171
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FI921823A FI90706C (fi) | 1992-04-23 | 1992-04-23 | Menetelmä ristikytkentämatriisin virheetöntä vaihtamista varten |
Country Status (6)
Country | Link |
---|---|
EP (1) | EP0638223B1 (fi) |
AU (1) | AU3955493A (fi) |
DE (1) | DE69326894T2 (fi) |
DK (1) | DK0638223T3 (fi) |
FI (1) | FI90706C (fi) |
WO (1) | WO1993022886A1 (fi) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FI90707C (fi) * | 1992-04-24 | 1994-03-10 | Nokia Telecommunications Oy | Menetelmä ristikytkimen kytkentäreittien muodostamiseksi |
FI97845C (fi) * | 1994-05-25 | 1997-02-25 | Nokia Telecommunications Oy | Estoton kytkentäverkko |
CN101394335B (zh) * | 2007-09-20 | 2011-01-19 | 中兴通讯股份有限公司 | 一种同步数字交叉连接的自路由的方法及系统 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4804956A (en) * | 1986-03-31 | 1989-02-14 | General Signal Corporation | Rearrangeable digital signal space division switching system |
US4998242A (en) * | 1988-12-09 | 1991-03-05 | Transwitch Corp. | Virtual tributary cross connect switch and switch network utilizing the same |
-
1992
- 1992-04-23 FI FI921823A patent/FI90706C/fi active
-
1993
- 1993-04-23 EP EP93908979A patent/EP0638223B1/en not_active Expired - Lifetime
- 1993-04-23 AU AU39554/93A patent/AU3955493A/en not_active Abandoned
- 1993-04-23 WO PCT/FI1993/000172 patent/WO1993022886A1/en active IP Right Grant
- 1993-04-23 DE DE69326894T patent/DE69326894T2/de not_active Expired - Lifetime
- 1993-04-23 DK DK93908979T patent/DK0638223T3/da active
Also Published As
Publication number | Publication date |
---|---|
FI921823A0 (fi) | 1992-04-23 |
AU3955493A (en) | 1993-11-29 |
DK0638223T3 (da) | 2000-04-25 |
EP0638223A1 (en) | 1995-02-15 |
FI90706B (fi) | 1993-11-30 |
DE69326894D1 (de) | 1999-12-02 |
DE69326894T2 (de) | 2000-05-31 |
EP0638223B1 (en) | 1999-10-27 |
WO1993022886A1 (en) | 1993-11-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4583218A (en) | Control communication in a switching system having clustered remote switching modules | |
CA2076844C (en) | 1:n ring-type signal protection apparatus | |
EP0125605B1 (en) | Channel selection in a switching system having clustered remote switching modules | |
US20060120360A1 (en) | Stackplane architecture | |
US4558444A (en) | Switching system having selectively interconnected remote switching modules | |
FI95854B (fi) | Menetelmä sekä digitaalinen ristikytkentäarkkitehtuuri SDH-signaalien ristikytkentää varten | |
EP0125604B1 (en) | Switching system having remote switching capability | |
US8018927B2 (en) | Network element with multistage lower order switching matrix | |
US7184432B2 (en) | Switch fabric architecture and techniques for implementing rapid hitless switchover | |
US7023848B2 (en) | Rearrangement of data streams | |
FI97845C (fi) | Estoton kytkentäverkko | |
CA1210841A (en) | Time-space-time switching network using a closed-loop link | |
FI90707B (fi) | Menetelmä ristikytkimen kytkentäreittien muodostamiseksi | |
FI90706C (fi) | Menetelmä ristikytkentämatriisin virheetöntä vaihtamista varten | |
FI95981B (fi) | SDH-signaalien synkronointi | |
US6385165B1 (en) | Add-drop multiplexer of duplicated configuration having increased transport capacity | |
US5768265A (en) | Duplex signal multiplexing system | |
US4402077A (en) | Dual rail time and control unit for a duplex T-S-T-digital switching system | |
JPH11177633A (ja) | ポート回路に対する複数のタイミング経路を提供する交換網 | |
US7978736B2 (en) | Efficient provisioning of a VT/TU cross-connect | |
JP4231598B2 (ja) | Vcパス無瞬断切替方法とその装置 | |
KR100194629B1 (ko) | Atm 다중채널 스위치를 이용한 atm 크로스 커넥트 시스템 | |
JPH06216922A (ja) | 同期・非同期転送モード対応型セルフヒーリング・リング方式 | |
JPH11177634A (ja) | ビットスライスデジタル交差接続交換システム | |
JP2001237793A (ja) | 伝送装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
HC | Name/ company changed in application |
Owner name: NOKIA TELECOMMUNICATIONS OY |
|
BB | Publication of examined application |