FI81226B - Anordning foer mottagning av hoeghastighetsdata i paketform. - Google Patents
Anordning foer mottagning av hoeghastighetsdata i paketform. Download PDFInfo
- Publication number
- FI81226B FI81226B FI842550A FI842550A FI81226B FI 81226 B FI81226 B FI 81226B FI 842550 A FI842550 A FI 842550A FI 842550 A FI842550 A FI 842550A FI 81226 B FI81226 B FI 81226B
- Authority
- FI
- Finland
- Prior art keywords
- joka
- shift register
- data
- signaalin
- laite
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/06—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
- H04L25/068—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection by sampling faster than the nominal bit rate
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
- Communication Control (AREA)
- Optical Communication System (AREA)
- Small-Scale Networks (AREA)
Description
1 81226
Anordning för mottagning av höghastighetsdata i paketform
Tekniskt omräde
Uppfinningen hänför sig tili en anordning för asynkron 5 mottagning av höghastighetsdata i paketform i ett telekom-munikationssystem där överföring av information sker över en buss.
Teknikens standpunkt
Ett telekommunikationssystem med hög dataöverförings-10 hastighet och paketsändning av data med vissa tidsintervall mellan paketen, exempelvis ett system som arbetar med optiska signaler, nödvändiggör speciella ätgärder för att kunna upp-fatta och igenkänna om en että eller en nolla har mottagits. Vid ett optiskt telekommunikationssystem exempelvis det som 15 beskrivs i rapporten COST 202 Seminar, September 1981 är överföringshastigheten 100 Mbit/s innebärande att pulslängden är 10 ns. Konventionella metoder i mottagning av paket med höga hastigheter vilka inkommer med vissa intervall kräver klockövervakning, vilket förutsätter speciell kodning och en 20 tillhörande bandbreddförlust.
Redogörelse för uppfinningen
Uppfinningens grundtanke är att ästadkomma en anordning som möjliggör att höghastighetspaket kan avkännas och lagras för efterföljande rekonstruktion genom en majori-25 tetsbeslutsprocess. Uppfinningen definieras som framgär av patentkraven.
Figurbeskrivning
Uppfinningen beskrivs närmare härnedan med hjälp av ett utföringsexempel under hänvisning tili bifogad ritning 30 pä vilken figur 1 visar ett blockschema över ett digitalt telekommunikationssystem, figur 2 är ett signalschema som visar signalernas form vid signalering mellan sändare och mottagare och figur 3 visar en koppiingsanordning enligt uppfinningen.
2 81226 Föredraqen utföringsform
Figur 1 visar schematiskt ett optiskt telekommuni-kationssystem med ett antal, exempelvis 100 terminaler, vilka vardera är försedd med en sändare 1 och en mottagare 2. Samtli-5 ga sändare och mottagare star i förbindelse med en gemensam bussledning 3 över anslutningskretsar 4 respektive 5 vilka omvandlar optiska signaler till elektriska och omvänt respektive optiska signaler till elektriska. Med 6 betecknas en synkgenerator som sänder synkroniseringssignaler över den 10 gemensamma bussen, sä att de är tillgängliga för samtliga sändare och mottagare. överföringen pä bussen sker med en hastighet av 100 Mbit/s och ramen bildas av 100 tidluckor vilka vardera motsvarar en mottagare och markeras av synkro-niseringsbitarna. Varje mottagare öppnas med hjälp av sin 15 klocka i sitt referensläge vilket är ett visst intervall före synkroniseringsbiten för att ta emot datainformation och sändaren väljer tidluckan som svarar mot den önskade mottagaren. Under denna tidlucka som är 32 bitar läng sänder ett datapaket pä 16 bitar i mitten av tidluckan. Varje tid-20 lucka börjar med en synkroniseringsbit och i fall en sändare sänder information den tili tidluckan hörande mottagaren följer datapaketet 8 bitar senare. I motsatt fall följer inget datapaket. Signaleringsschemat visas i figur 2. Det ovannämnda telekommunikationssystemet är beskrivet i konfe-25 rensprotokollet COST 202 Seminar, September 1981 och utgör inte föremäl för uppfinningen.
Vid ett telekommunikationssystem av nämnda typ är det svärt att med konventionella anordningar avkänna data-signaler. Dels mäste mottagaren avkänna att synkroniserings-30 signalen har inkommit dels mäste den kunna identifiera data-paketets innehäll beträffande ettor och nollor. Detta kan ske medelst en anordning enligt uppfinningen som visas i figur 3. Med 7 betecknas en fördröjningsledning tili vilken de över bussledningen inkommande signalerna mätäs och som 35 enligt exemplet har 10 avtappningar. Omvandlingen av de optiska signalerna tili elektriska signaler sker pä känt 3 81226 sätt, varför här förklaras endast behandlingen av de mottag-na och till elektriska signaler omvandlade signalerna. Tids-avständet mellan signalerna som tas ut över tvä intill var-andra belägna avtappningar är enligt exemplet 1 ns. De tio 5 utsignalerna frän fördröjningsledningen 7 mätäs tili var sin D-vippa 8 vilka styrs av en gemensam klocka vars fas är oberoende av inkommande data. Vippornas utsignal mätäs tili vardera ett tili respektive vippa hörande skiftregister 9 med hjälp av samma klocka. Klocksignalen stegar fram infor-10 mationen i skiftregistret som exempelvis bestär av 30 steg och framstegningen stoppas när informationen har nätt ett bestämt steg enligt exemplet det tjugonde genom att 1-sig-nalen frän skiftregistrets sista steg stoppar klocksignaler-na tili skiftregistren genom en logisk krets 10. När fram-15 matningen i samtliga skiftregister har stoppats utläses värdena frän skiftregistrens sista steg med lägre hastighet än inmatningen har skett, exempelvis 10 MHz med hjälp av en avkänningsanordning 11 som stegar fram en räknare 12 för varje utläst että. Om man ställer som villkor att en mot-20 tagen signal skall betraktas som en että om 6 av de 10 frän fördröjningsledningen erhällna signalerna är en että, är talet 6 inskrivet i ett register 13. Värdena i räknaren 12 och i registret 13 jämförs i en komparator 14 och vid överensstämmelse erhälls en utsignal frän komparatorn som 25 tecken pä att en että har mottagits. Förfarandet upprepas ett antai gänger motsvarande antalet bitar i paketet, alter-nativt utnyttjas synkroniseringsbitens rekonstruktion vid lägre hastighet för rätt klockfas och tili fasen hörande register.
Claims (1)
- 4 81226 Anordning för asynkron mottagning av höghastighets-data i paketform i mottagare hos ett telekommunikations-5 system, där sändare och mottagare över en gemensam buss stSr i förbindelse med varandra i valda tidluckor, känne-t e c k n a d därav, att anordningen omfattar en fördröj-ningsledning (7) som mottar den inkommande signalen och har ett antal avtappningar vilka matar signalen till var sitt 10 skiftregister (9), en läskrets (10) som stannar frammatningen i skiftregistren när den första ettan i dessa har kömmit till en bestämd position , räkneorgan (12) som avkänner nämnda bestämda position i 15 varje skiftregister och adderar de avkända ettorna och en jämförelsekrets (14) som jämför denna summa med ett värde som utgör kriteriet för att antalet avkända ettor represen-terar en mottagen etta. 5 81226 Patenttivaatimus : Laite pakettimuotoisen suurinopeuksisen datan asynkroniseksi vastaanottamiseksi teleliikennejärjestelmän vastaan-5 ottimissa, jossa lähettimet ja vastaanottimet yhteisen väylän kautta ovat yhteydessä toisiinsa valittuina aikaväleinä, tunnettu siitä, että laite käsittää viivelinjan (7), joka vastaanottaa sisääntulevan signaalin ja jolla on joukko väliottoja, jotka syöttävät signaalin kukin siirtorekis-10 teriinsä (9), lukituspiirin (10), joka pysäyttää eteenpäinsyötön siirto-rekisterissä kun ensimmäinen ykkönen on niissä tullut tiettyyn paikkaan, laskurin (12), joka tunnustelee mainittua määrättyä paikkaa 15 jokaisessa siirtorekisterissä ja summaa havaitut ykköset ja vertailupiirin (14), joka vertaa tätä summaa arvoon, joka muodostaa kriteerin sille, että havaittujen ykkösten määrä edustaa vastaanotettua ykköstä.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE8206387 | 1982-11-10 | ||
SE8206387A SE434449B (sv) | 1982-11-10 | 1982-11-10 | Anordning for mottagning av hoghastighetsdata i paketform |
SE8300383 | 1983-01-26 | ||
PCT/SE1983/000383 WO1984002045A1 (en) | 1982-11-10 | 1983-11-08 | Apparatus for receiving high-speed data in packet form |
Publications (4)
Publication Number | Publication Date |
---|---|
FI842550A FI842550A (fi) | 1984-06-25 |
FI842550A0 FI842550A0 (fi) | 1984-06-25 |
FI81226B true FI81226B (fi) | 1990-05-31 |
FI81226C FI81226C (sv) | 1990-09-10 |
Family
ID=20348527
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FI842550A FI81226C (sv) | 1982-11-10 | 1984-06-25 | Anordning för mottagning av höghastighetsdata i paketform |
Country Status (11)
Country | Link |
---|---|
US (1) | US4771421A (sv) |
EP (1) | EP0124576B1 (sv) |
JP (1) | JPS59502009A (sv) |
AU (1) | AU564314B2 (sv) |
CA (1) | CA1205586A (sv) |
DE (1) | DE3373169D1 (sv) |
DK (1) | DK161286C (sv) |
FI (1) | FI81226C (sv) |
IT (1) | IT1169665B (sv) |
SE (1) | SE434449B (sv) |
WO (1) | WO1984002045A1 (sv) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4876699A (en) * | 1988-05-06 | 1989-10-24 | Rockwell International Corporation | High speed sampled data digital phase detector apparatus |
US5581228A (en) * | 1992-04-02 | 1996-12-03 | Applied Digital Access, Inc. | Digital signal comparison circuit in a performance monitoring and test system |
US8601903B1 (en) * | 1999-09-14 | 2013-12-10 | Huf Hülsbeck & Fürst Gmbh & Co. Kg | Closing system, especially for motor vehicles |
GB2375274A (en) * | 2001-03-27 | 2002-11-06 | Acuid Corp Ltd | Receiver with automatic skew compensation |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3783250A (en) * | 1972-02-25 | 1974-01-01 | Nasa | Adaptive voting computer system |
SE375424B (sv) * | 1973-08-10 | 1975-04-14 | Ellemtel Utvecklings Ab | |
FR2333393A1 (fr) * | 1975-11-28 | 1977-06-24 | Ibm France | Procede et disposition de detection de porteuse |
DE2740840A1 (de) * | 1977-08-09 | 1979-02-22 | Bbc Brown Boveri & Cie | Anlage zur ueberwachung der aussagekraft von auf einer anzahl n funktionell parallelgeschalteter datenkanaelen aufgebrachter elektrischer daten sowie deren verwendung |
-
1982
- 1982-11-10 SE SE8206387A patent/SE434449B/sv not_active IP Right Cessation
-
1983
- 1983-11-04 IT IT23586/83A patent/IT1169665B/it active
- 1983-11-08 CA CA000440718A patent/CA1205586A/en not_active Expired
- 1983-11-08 AU AU22079/83A patent/AU564314B2/en not_active Ceased
- 1983-11-08 DE DE8383903612T patent/DE3373169D1/de not_active Expired
- 1983-11-08 JP JP58503593A patent/JPS59502009A/ja active Granted
- 1983-11-08 EP EP83903612A patent/EP0124576B1/en not_active Expired
- 1983-11-08 WO PCT/SE1983/000383 patent/WO1984002045A1/en active IP Right Grant
-
1984
- 1984-06-25 FI FI842550A patent/FI81226C/sv not_active IP Right Cessation
- 1984-07-09 DK DK336784A patent/DK161286C/da not_active IP Right Cessation
-
1986
- 1986-07-09 US US06/883,549 patent/US4771421A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
DK161286C (da) | 1991-12-02 |
DE3373169D1 (en) | 1987-09-24 |
FI842550A (fi) | 1984-06-25 |
FI81226C (sv) | 1990-09-10 |
EP0124576B1 (en) | 1987-08-19 |
DK336784D0 (da) | 1984-07-09 |
SE8206387L (sv) | 1984-05-11 |
US4771421A (en) | 1988-09-13 |
IT1169665B (it) | 1987-06-03 |
DK336784A (da) | 1984-07-09 |
JPS59502009A (ja) | 1984-11-29 |
DK161286B (da) | 1991-06-17 |
JPH0425743B2 (sv) | 1992-05-01 |
SE8206387D0 (sv) | 1982-11-10 |
EP0124576A1 (en) | 1984-11-14 |
AU564314B2 (en) | 1987-08-06 |
SE434449B (sv) | 1984-07-23 |
WO1984002045A1 (en) | 1984-05-24 |
FI842550A0 (fi) | 1984-06-25 |
AU2207983A (en) | 1984-06-04 |
CA1205586A (en) | 1986-06-03 |
IT8323586A0 (it) | 1983-11-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4495617A (en) | Signal generation and synchronizing circuit for a decentralized ring network | |
CA1105586A (en) | Digital data transmission arrangement | |
EP0333122A2 (en) | Method and apparatus for frame synchronization | |
US6983403B2 (en) | Detecting bit errors in a communications system | |
JP4855157B2 (ja) | ビット速度判定装置 | |
CA1165475A (en) | Method and device for multiplexing a data signal and several secondary signals, demultiplexing method and device associated therewith, and interface transmitter receiver using the same | |
US4631721A (en) | Bidirectional communication system of a two-wire bus comprising an active terminator | |
FI81226B (fi) | Anordning foer mottagning av hoeghastighetsdata i paketform. | |
US4841549A (en) | Simple, high performance digital data transmission system and method | |
US5138634A (en) | Altered-length messages in interrupted-clock transmission systems | |
US5046074A (en) | Synchronization method and synchronization recovery devices for half-duplex communication | |
US7116739B1 (en) | Auto baud system and method and single pin communication interface | |
GB1588184A (en) | System for linking data transmitting and receiving devices | |
JP2000286922A (ja) | 伝送速度検出回路 | |
US3022375A (en) | Synchronizing start-stop digital transmission system | |
JP2004221952A (ja) | 伝送方法及びその装置 | |
EP0476968A2 (en) | Clock recovery circuit | |
US3627945A (en) | Transmission of asynchronous telegraphic signals | |
CN117879743A (zh) | 一种基于fpga的光通信测距方法及系统 | |
JP3039135B2 (ja) | データ中継装置 | |
US2769030A (en) | Electrical signalling systems | |
NO165370B (no) | Apparat for mottagelse av hoeyhastighetsdata i pakkeform. | |
SU548938A2 (ru) | Система передачи синхронных двоичных сигналов по кабельным лини м св зи | |
JPS60132448A (ja) | デ−タ速度自動検出方式 | |
JPH0630497B2 (ja) | 終端装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM | Patent lapsed |
Owner name: OY L M ERICSSON AB |