ES2966651T3 - Dispositivo de comunicación y procedimiento de comunicación - Google Patents

Dispositivo de comunicación y procedimiento de comunicación Download PDF

Info

Publication number
ES2966651T3
ES2966651T3 ES20209507T ES20209507T ES2966651T3 ES 2966651 T3 ES2966651 T3 ES 2966651T3 ES 20209507 T ES20209507 T ES 20209507T ES 20209507 T ES20209507 T ES 20209507T ES 2966651 T3 ES2966651 T3 ES 2966651T3
Authority
ES
Spain
Prior art keywords
communication
phase vector
phase
frame
communication channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES20209507T
Other languages
English (en)
Inventor
Hisao Koga
Shigekiyo Nosaka
Koji Ikeda
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Intellectual Property Management Co Ltd
Original Assignee
Panasonic Intellectual Property Management Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Intellectual Property Management Co Ltd filed Critical Panasonic Intellectual Property Management Co Ltd
Application granted granted Critical
Publication of ES2966651T3 publication Critical patent/ES2966651T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2614Peak power aspects
    • H04L27/2621Reduction thereof using phase offsets between subcarriers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0078Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
    • H04L1/0083Formatting with frames or packets; Protocol or part of protocol for error control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/08Arrangements for detecting or preventing errors in the information received by repeating transmission, e.g. Verdan system

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

Se proporciona un aparato de comunicación capaz de mejorar el rendimiento de reducción de un PAPR en un lado receptor incluso cuando el estado de una línea de transmisión es defectuoso. Un aparato de comunicación realiza una comunicación utilizando una trama de comunicación correspondiente a un ancho de banda de frecuencia predeterminado que incluye un primer ancho de banda de frecuencia y un segundo ancho de banda de frecuencia. La trama de comunicación incluye un primer canal de comunicación que corresponde al primer ancho de banda de frecuencia y que tiene una pluralidad de subportadoras y un segundo canal de comunicación que corresponde al segundo ancho de banda de frecuencia y que tiene una pluralidad de subportadoras. El aparato de comunicación establece un primer vector de fase con respecto al primer canal de comunicación, establece un segundo vector de fase con respecto al segundo canal de comunicación, genera datos de comunicación ajustando una fase de datos de símbolos usando el primer vector de fase y el segundo vector de fase, y transmite los datos de comunicación utilizando la trama de comunicación. (Traducción automática con Google Translate, sin valor legal)

Description

DESCRIPCIÓN
Dispositivo de comunicación y procedimiento de comunicación
Campo técnico
La presente divulgación se refiere a un aparato de comunicación y a un procedimiento de comunicación.
Técnica antecedente
Un procedimiento de transmisión de datos en un sistema de WLAN de acuerdo con el documento US 2012/224570 A1 usando una banda de frecuencia de transmisión que incluye una pluralidad de bloques de frecuencia incluye generar un campo de información de transmisión, que incluye al menos una de información para adquisición de temporización de una trama, información de estimación de canal, e información para desmodulación y decodificación de los datos, generar una pluralidad de campos de información de transmisión transformados multiplicando los campos de información de transmisión por una secuencia de transformada, y transmitir la pluralidad de campos de información de transmisión transformados a través de la pluralidad de bloques de frecuencia respectivos. La secuencia de transformada comprende una pluralidad de valores de transformada, y la pluralidad de campos de información de transmisión transformados se genera multiplicando el campo de información de transmisión por cada uno de una pluralidad de valores de transformada.
En el documento US 2009/310699 A1 se proporciona un aparato de comunicación para transmitir datos de transmisión que contienen un preámbulo y un postámbulo. El aparato de comunicación incluye: una unidad de asignación de vector de fase que asigna un primer vector de fase a una pluralidad de subportadores relacionados con el preámbulo y asigna un segundo vector de fase a una pluralidad de subportadores relacionados con el postámbulo, siendo el primer vector de fase diferente del segundo vector de fase.
En el documento US 2014/153507 A1 se divulgan procedimientos, dispositivos, y productos de programas de ordenador para tramas duplicadas giratorias de fase óptimamente en transmisiones de LAN inalámbrica. En un aspecto, se pueden elegir secuencias de rotación de fase con el fin de minimizar una relación de potencia pico a promedio (PAPR) de una trama o unidad de datos, o de una porción de una trama o unidad de datos, donde la trama contiene una pluralidad de segmentos de frecuencia idénticos, tales como una trama duplicada. El procedimiento involucra seleccionar un ancho de banda de trama, y luego seleccionar una secuencia de rotación de fase basada en el ancho de banda de trama. El procedimiento incluye además generar una trama que incluye un número de segmentos de frecuencia idénticos de 1 MHz, y girar algunos de esos segmentos en relación con otros segmentos, en base a la secuencia de rotación de fase seleccionada. El procedimiento incluye además transmitir la trama.
Una pluralidad de subportadores modulados por diferentes datos se superponen entre sí en la comunicación de OFDM (multiplexación por división de frecuencia ortogonal). Por esta razón, una relación de potencia pico a promedio (PAPR) tiene una tendencia a aumentar.
Se propone un procedimiento de ajuste de fase con el fin de reducir una PAPR. El procedimiento de ajuste de fase incluye un procedimiento de mapeo seleccionado (SLM). En el procedimiento de SLM, un bloque de datos que constituye un símbolo de OFDM se multiplica por U (U>1) vectores de fase disponibles. El vector de fase disponible tiene N elementos de fase, y cada elemento de fase corresponde a uno de N subportadores individualmente.
Es decir, se conoce que cuando un aparato de comunicación que realiza una comunicación de acuerdo con OFDM establece un vector de fase con respecto a los datos que van a ser transmitidos, se selecciona un vector de fase que tiene una PAPR más baja desde una pluralidad de vectores de fase (véase, por ejemplo, literatura de patentes 1).
Lista de citas
Literatura de patente
[Literatura de patente 1] JP-A-2007-124656
Sumario de invención
Problema técnico
En una técnica divulgada en el documento JP-A-2007-124656, cuando se produce distorsión en una trayectoria de transmisión, es insuficiente una reducción en PAPR en un aparato receptor.
La presente divulgación se idea en vista de tales circunstancias, y un objeto de la presente divulgación es proporcionar un aparato de comunicación y un procedimiento de comunicación que son capaces de mejorar el rendimiento de reducción de una PAPR en un aparato receptor incluso cuando se deteriora un estado de una trayectoria de transmisión.
Solución al problema
La invención está definida por las reivindicaciones independientes. Realizaciones preferentes de la invención se definen en las reivindicaciones dependientes.
Efectos ventajosos de invención
De acuerdo con la presente divulgación, es posible mejorar el rendimiento de reducción de una PAPR en un aparato receptor incluso cuando se deteriora el estado de una trayectoria de transmisión.
Breve descripción de dibujos
La figura 1 es un diagrama de bloques que ilustra un ejemplo de configuración de un sistema de comunicación en una primera realización.
La figura 2 es un diagrama esquemático que ilustra un ejemplo de configuración de hardware de un aparato de PLC.
La figura 3 es un diagrama esquemático que ilustra un ejemplo de frecuencias de comunicación y canales de comunicación que se usa por el aparato de PLC.
La figura 4 es un diagrama esquemático que ilustra una trama de comunicación en un modo normal. La figura 5 es un diagrama esquemático que ilustra una trama de comunicación en un modo de DOF 1. La figura 6 es un diagrama esquemático que ilustra una trama de comunicación en un modo de DOF 2. La figura 7 es un diagrama esquemático que ilustra una trama de comunicación en un modo de DOF 3. La figura 8 es un diagrama esquemático que ilustra una trama de comunicación en un modo de DOF 4. La figura 9 es un diagrama esquemático que ilustra una trama de comunicación en un modo de DOF 5. La figura 10 es un diagrama esquemático que ilustra una trama de comunicación en un modo de DOF 6.
La figura 11 es un diagrama esquemático que ilustra una trama de comunicación en un modo de DOF 7.
La figura 12 es un diagrama esquemático que ilustra una trama de comunicación en un modo de DOF 8.
La figura 13 es un diagrama esquemático que ilustra una trama de comunicación de un ejemplo comparativo.
La figura 14 es un diagrama esquemático en el cual se compila un ejemplo de un sistema de comunicación para cada ítem.
La figura 15 es un diagrama esquemático que ilustra una relación entre cada elemento de un vector de fase y la cantidad de rotación de fase.
La figura 16 es un diagrama esquemático que ilustra un ejemplo de función de un bloque PHY de PLC para transmisión del aparato de PLC.
La figura 17 es un diagrama esquemático que ilustra un ejemplo de función de un bloque PHY de PLC para recepción del aparato de PLC.
La figura 18 es un diagrama de forma de onda que ilustra un ejemplo de una relación entre un tiempo y un voltaje de señal en el aparato de transmisión y una relación entre un tiempo y un voltaje de señal en el aparato receptor, cuando el estado de una línea de potencia se deteriora, en la primera realización.
La figura 19 es un diagrama de forma de onda que ilustra una relación entre un tiempo y un voltaje de señal en un aparato de transmisión y una relación entre un tiempo y un voltaje de señal en un aparato receptor, cuando se deteriora el estado de una línea de potencia en la técnica relacionada.
Descripción de realizaciones
De aquí en adelante, realizaciones se describirán en detalle con referencia a los dibujos adjuntos según corresponda.
Sin embargo, no se podrá dar una descripción más detallada de la necesaria. Por ejemplo, no se dará una descripción detallada de cuestiones ya bien conocidas ni una descripción redundante de sustancialmente los mismos componentes que los establecidos previamente. Esto está previsto para evitar que la siguiente descripción sea innecesariamente larga y facilitar el entendimiento por los expertos en la técnica. Mientras tanto, los dibujos adjuntos y la siguiente descripción se proporcionan con el fin de permitir que los expertos en la técnica entiendan de manera suficiente la presente divulgación, y no están previstos para restringir la materia objeto descrita en las reivindicaciones.
(Antecedentes de un aspecto de la presente divulgación)
Un aparato de transmisión y un aparato receptor comunican datos a través de una trayectoria de transmisión. Cuando se mejora un estado de la trayectoria de transmisión, se produce poco deterioro en una señal de comunicación. Por lo tanto, cuando un vector de fase que tiene una PAPR más baja es seleccionado por el aparato de transmisión, la PAPR también se vuelve más baja en el aparato receptor.
Por otra parte, incluso cuando se selecciona el vector de fase que tiene una PAPR más baja que se establece en el aparato de transmisión en un caso donde se deteriora el estado de la trayectoria de transmisión, la PAPR se deteriora en el aparato receptor.
La figura 19 es un diagrama de forma de onda que ilustra una relación entre un tiempo y un voltaje de señal en un aparato de transmisión (TX) y una relación entre un tiempo y un voltaje de señal en un aparato receptor (RX) cuando se deteriora el estado de una trayectoria de transmisión de la técnica relacionada.
Como se muestra en la figura 19, el nivel de señal de una señal recibida en el aparato receptor se vuelve más bajo que el del aparato de transmisión. Además, en particular, en comparación con el aparato de transmisión, una posición temporal que tiene un voltaje de señal alto y una posición temporal que tiene un voltaje de señal bajo se repiten alternativamente en un preámbulo de una señal recibida en el aparato receptor, y la PAPR en el aparato receptor se vuelve más alta.
Un intervalo dinámico se establece de acuerdo con un ancho del valor máximo y el valor mínimo de un voltaje de señal mostrado en la figura 19. Por esta razón, cuando la PAPR en el aparato receptor se vuelve más alta, es difícil utilizar efectivamente el intervalo dinámico de un ADC (convertidor de analógico a digital) del aparato receptor, y se deteriora la relación de S/N (relación de señal a ruido) de una trama de comunicación. Por ejemplo, es difícil reproducir suficientemente una señal en una posición temporal que tiene un voltaje de señal bajo. Además, se requiere que el aparato receptor incluya un amplificador que tenga un amplio intervalo dinámico con el fin de utilizar efectivamente el intervalo dinámico del ADC del aparato receptor. Por lo tanto, cuando se deteriora el estado de una trayectoria de transmisión, es difícil reducir la PAPR en el aparato receptor.
De aquí en adelante, se dará una descripción de un aparato de comunicación y un procedimiento de comunicación que son capaces de mejorar el rendimiento de reducción de la PAPR en el aparato receptor incluso cuando se deteriora el estado de la trayectoria de transmisión.
(Primera realización)
[Configuraciones y similares]
La figura 1 es un diagrama esquemático que ilustra un ejemplo de configuración de un sistema 1000 de comunicación en una primera realización. En el sistema 1000 de comunicación, una pluralidad de aparatos 10 de PLC (Comunicación por línea de potencia) están conectados a una línea 1A de potencia. El aparato 10 de PLC realiza una comunicación por línea de potencia, por ejemplo, en conformidad con el estándar IEEE (El Instituto de Ingenieros Eléctricos y Electrónicos) 1901.
El aparato 10 de PLC puede ser, por ejemplo, un módem de PLC o un instrumento eléctrico que tiene un módem de PLC incorporado. Este instrumento eléctrico incluye, por ejemplo, aparatos electrodomésticos tales como un televisor, un teléfono, una grabadora de vídeo de casete, y un descodificador, o instrumentos de oficina tales como un ordenador personal, un fax, y una impresora. Además, el aparato 10 de PLC incluye instrumentos de infraestructura tales como un medidor inteligente, o instrumentos de IoT (Internet de las Cosas) tales como una cámara de seguridad y un instrumento sensor.
La figura 2 es un diagrama de bloques que ilustra un ejemplo de configuración de hardware del aparato 10 de PLC. El aparato 10 de PLC incluye un módulo 30 de circuito y una alimentación 20 eléctrica de conmutación.
La alimentación 20 eléctrica de conmutación suministra diversos tipos de voltaje (por ejemplo, 1,2 V, 3,3 V, y 12 V) al módulo 30 de circuito, e incluye, por ejemplo, un transformador de conmutación y un convertidor de DC-DC (ambos no se muestran en el dibujo). La potencia a la alimentación 20 eléctrica de conmutación se suministra desde un conector 21 de alimentación eléctrica a través de un circuito 27 superior de impedancia y un convertidor 24 de AC-DC. El conector 21 de alimentación eléctrica se proporciona, por ejemplo, en la superficie posterior de un alojamiento 100 incluido en el aparato 10 de PLC.
El módulo 30 de circuito incluye un IC (circuito integrado) 11 principal y un IC de AFE (circuito integrado de extremo frontal analógico) 12. Además, el módulo 30 de circuito incluye un filtro de paso bajo (LPF) 13, un IC 15 de accionador, un acoplador 16, un filtro de paso de banda (BPF) 17, y una memoria 18. Además, el módulo 30 de circuito incluye un IC PHY (circuito integrado de capa física) 19 de Ethernet (marca registrada) y un detector 60 de ciclo AC.
El acoplador 16 está conectado al conector 21 de alimentación eléctrica, y además está conectado a la línea 1A de potencia a través de un cable 1B de alimentación eléctrica, un enchufe 25 de alimentación eléctrica, y un receptáculo 2. Un LED 23 opera como una unidad de visualización, y está conectado al IC 11 principal. Un cable 26 de LAN para la conexión a diversos tipos de dispositivo (por ejemplo, un ordenador personal) está conectado a un conector 22 modular. El conector 22 modular está provisto, por ejemplo, en la superficie posterior del alojamiento 100. El LED 23 está provisto, por ejemplo, en la superficie frontal del alojamiento 100.
El IC 11 principal incluye una CPU (Unidad Central de Procesamiento) 11A y bloques 11C1 y 11C2 de MAC de PLC (capa de control de acceso a medios de comunicación por línea de potencia). Además, el IC 11 principal incluye los bloques 11B1 y 11B2 PHY de PLC (capa física de comunicación por línea de potencia).
La CPU 11A tiene un procesador de RISC (ordenador con conjunto de instrucciones reducido) de 32 bits montado en la misma. El bloque 11C2 de MAC de PLC gestiona una capa de MAC (capa de control de acceso a medios) de una señal de transmisión, y el bloque 11C1 de MAC de PLC gestiona una capa de MAC de una señal recibida. El bloque 11B2 PHY de PLC gestiona una capa PHY (capa física) de una señal de transmisión, y el bloque 11B1 PHY de PLC gestiona una capa PHY de una señal recibida.
El IC 12 de AFE incluye un convertidor de DA (DAC; convertidor de digital a analógico) 12A, un convertidor de AD (ADC; convertidor de analógico a digital) 12D, y amplificadores de ganancia variable (VGA) 12B y 12C.
El acoplador 16 incluye un transformador 16A de bobina y condensadores 16B y 16C de acoplamiento. Mientras tanto, la CPU 11A controla las operaciones de los bloques 11C1 y 11C2 de MAC de PLC y los bloques 11B1 y 11B2 PHY de PLC usando datos que se almacenan en la memoria 18, y controla la totalidad del aparato 10 de PLC.
En la figura 2, el aparato de PLC incluye los bloques 11C1 y 11C2 de MAC de PLC y los bloques 11B1 y 11B2 PHY de PLC, y se muestra que estos bloques se usan para transmisión y recepción, respectivamente. En lugar de esto, el aparato de PLC puede incluir un bloque 11C de MAC de PLC y un bloque 11B PHY de PLC (que no se muestran), y pueden usarse en común para transmisión y recepción.
Mientras tanto, los bloques 11C1 y 11C2 de MAC de PLC también se denominan simplemente como el bloque 11C de MAC de PLC. Los bloques 11B1 y 11B2 PHY de PLC también se denominan simplemente como el bloque 11B PHY de PLC.
De manera similar a un módem general, el IC 11 principal es, por ejemplo, un circuito eléctrico (LSI; Integración a Gran Escala) que realiza procesamiento de señales que incluye control básico o modulación y desmodulación para comunicación de datos. Por ejemplo, el IC 11 principal modula los datos recibidos que se emiten desde un terminal de comunicación (por ejemplo, un PC) a través del conector 22 modular, y emite los datos modulados como una señal de transmisión (datos) al IC 12 de AFE. Además, el IC 11 principal desmodula una señal que se ingresa desde el lado de línea 1A de potencia a través del IC 12 de AFE, y emite la señal desmodulada como una señal recibida (datos) a un terminal de comunicación (por ejemplo, un PC) a través del conector 22 modular.
El detector 60 de ciclo de AC genera una señal de sincronización que se requiere para que cada uno de los aparatos<10 de PLC realice el control en una temporización común. El detector 60 de ciclo de>A<c incluye un puente 60a de>diodos, resistencias 60b y 60c, una unidad 60e de alimentación eléctrica de DC (corriente continua), y un condensador 60d.
El puente 60a de diodos está conectado a la resistencia 60b. La resistencia 60b está conectada en serie a la resistencia 60c. Las resistencias 60b y 60c están conectadas en paralelo a un terminal del condensador 60d. La unidad 60e de alimentación eléctrica de DC está conectada al otro terminal del condensador 60d.
Específicamente, la generación de la señal de sincronización por el detector 60 de ciclo de AC se realiza como sigue. Es decir, el detector detecta el punto de cruce por cero de un voltaje que tiene una forma de onda de potencia de corriente alterna AC (forma de onda de corriente alterna compuesta por una onda sinusoidal de 50 Hz o 60 Hz) de una alimentación eléctrica comercial que se suministra a la línea 1A de potencia, y genera la señal de sincronización basada en la temporización del punto de cruce por cero. Un ejemplo de la señal de sincronización incluye una onda cuadrada compuesta por una pluralidad de pulsos sincronizados con el punto de cruce por cero de una forma de onda de potencia de corriente alterna.
Mientras tanto, el detector 60 de ciclo de AC no es esencial. En este caso, una señal de sincronización incluida en, por ejemplo, una señal de comunicación se usa en la sincronización entre los aparatos 10 de PLC.
La comunicación mediante el aparato 10 de PLC se realiza esquemáticamente como sigue.
Los datos que se ingresan desde el conector 22 modular se envían al IC 11 principal a través del IC 19 PHY de Ethernet (marca registrada), y se genera una señal digital realizando el procesamiento de señal digital. La señal digital<generada se convierte en una señal analógica mediante el convertidor>12<a de DA del IC 12 de AFE. La señal analógica>convertida se emite a la línea 1A de potencia a través del filtro 13 de paso bajo, el IC 15 de accionador, el acoplador 16, el conector 21 de alimentación eléctrica, el cable 1B de alimentación eléctrica, el enchufe 25 de alimentación eléctrica, y el receptáculo 2.
Además, una señal que se recibe desde la línea 1A de potencia se envía al filtro 17 de paso de banda a través del acoplador 16, y se convierte en una señal digital mediante el convertidor 12D de AD después de que la ganancia del mismo se ajusta por el amplificador 12C de ganancia variable del IC 12 de AFE. La señal digital convertida se envía al IC 11 principal, y se convierte en datos digitales realizando un procesamiento de señal digital. Los datos digitales convertidos se emiten desde el conector 22 modular a través del IC 19 PHY de Ethernet (marca registrada).
[Detalles de sistema de comunicación]
A continuación, se describirán los detalles de un sistema de comunicación que se usa por el sistema 1000 de comunicación.
La figura 3 es un diagrama esquemático que ilustra un ejemplo de frecuencias de comunicación y canales virtuales (también denominados como canales de comunicación) que se usan por el aparato 10 de PLC. En la figura 3, se ilustran de 2 MHz a 12 MHz como el ancho de banda de frecuencias de comunicación. Además, en el ancho de banda de frecuencias de comunicación, un canal CH de comunicación se divide por MHz, y se proporcionan diez canales CH (CH1 a CH10) de comunicación. Cada uno de los canales CH de comunicación tiene, por ejemplo, 32 subportadores. Por lo tanto, diez canales CH1 a CH10 de comunicación tienen 320 subportadores.
Mientras tanto, el ancho de banda de frecuencias de comunicación, la cantidad de canales de comunicación, y el número de subportadores son un ejemplo, y pueden ser distintos de estos. El número de canales de comunicación es dos o más.
Además, una trama FR de comunicación que se comunica mediante el aparato 10 de PLC incluye un preámbulo (PB), un control de trama (FC), y un cuerpo de trama (Fb). La trama FR de comunicación se forma en cualquier arreglo en un dominio de tiempo y un dominio de frecuencia.
Los datos del preámbulo (PB) son un valor fijo, y todos los datos son, por ejemplo, "1". Los datos de preámbulo se usan con el fin de realizar, por ejemplo, detección, sincronización, o desmodulación de portador. Los datos del control de trama (FC) y del cuerpo de trama (Fb) son un valor no fijo.
En la presente realización, se proporciona un preámbulo para cada ancho de banda de frecuencia predeterminado (por ejemplo, por MHz) en, por ejemplo, la trama FR de comunicación. Por otra parte, en la técnica relacionada, el preámbulo no está dividido para cada canal de comunicación, y se forma un preámbulo en común para todos los canales de comunicación.
Los formatos de trama de la trama FR de comunicación son diferentes entre sí dependiendo del modo de trama (modo de trama) del aparato 10 de PLC. El modo de trama incluye un modo de DOF (OFDM de Diversidad para cuerpo de trama) y un modo normal. Por ejemplo, el modo de trama se establece mediante el bloque 11B2 PHY de PLC, y la información del modo de trama establecido se almacena en la memoria 18.
El modo de DOF es un modo en el cual se forma una pluralidad de cuerpos de trama idénticos en la trama FR de comunicación en consideración de la diversidad. El modo de DOF incluye, por ejemplo, un modo de DOF 1 a un modo de DOF 8 que se describen más adelante. Por otra parte, el modo normal es un modo en el cual se forma un Fb en la trama FR de comunicación sin considerar la diversidad.
Las figuras 4 a 12 son diagramas esquemáticos que ilustran un ejemplo de la trama FR de comunicación en cada modo de trama. Cada trama FR de comunicación incluye el mismo PB y FC para cada canal de comunicación. En cada trama FR de comunicación, los formatos relacionados con el Fb son diferentes entre sí.
La figura 4 ilustra una trama FRN de comunicación en el modo normal. La trama FRN de comunicación incluye un Fb en un total de diez canales de comunicación. Es decir, no se considera la diversidad.
La figura 5 ilustra una trama FR1 de comunicación en el modo de DOF 1. En la trama FR1 de comunicación, el Fb se divide en dos partes en una dirección de frecuencia. Por lo tanto, la trama FR1 de comunicación tiene dos cuerpos de trama idénticos (una copia (Cp)).
La figura 6 ilustra una trama FR2 de comunicación en el modo de DOF 2. En la trama FR2 de comunicación, el Fb se divide en dos partes en una dirección de frecuencia, y el Fb se divide en dos partes en una dirección de tiempo. Por lo tanto, la trama FR2 de comunicación tiene cuatro cuerpos de trama idénticos (tres
La figura 7 ilustra una trama FR3 de comunicación en el modo de DOF 3. En la trama FR3 de comunicación, el Fb se divide en cinco partes en la dirección de frecuencia. Por lo tanto, la trama FR3 de comunicación tiene cinco cuerpos de trama idénticos (cuatro
La figura 8 ilustra una trama FR4 de comunicación en el modo de DOF 4. En la trama FR4 de comunicación, el Fb se divide en cinco partes en la dirección de frecuencia, y el Fb se divide en dos partes en la dirección de tiempo. Por lo tanto, la trama FR2 de comunicación tiene diez cuerpos de trama idénticos (nueve
La figura 9 ilustra una trama FR5 de comunicación en el modo de DOF 5. En la trama FR5 de comunicación, el Fb se divide en diez partes en la dirección de frecuencia. Por lo tanto, la trama FR5 de comunicación tiene diez cuerpos de trama idénticos (nueve copias).
La figura 10 ilustra una trama FR6 de comunicación en el modo de DOF 6. En la trama FR6 de comunicación, el Fb se divide en diez partes en la dirección de frecuencia, y el Fb se divide en dos partes en la dirección de tiempo. Por lo tanto, la trama f R2 de comunicación tiene veinte cuerpos de trama idénticos (diecinueve
La figura 11 ilustra una trama FR7 de comunicación en el modo de DOF 7. En la trama FR7 de comunicación, el Fb se divide en diez partes en la dirección de frecuencia, y el Fb se divide en cuatro partes en la dirección de tiempo. Por lo tanto, la trama FR7 de comunicación tiene cuarenta cuerpos de trama idénticos (treinta y nueve
La figura 12 ilustra una trama FR8 de comunicación en el modo de DOF 8. En la trama FR8 de comunicación, el Fb se divide en diez partes en la dirección de frecuencia, y el Fb se divide en ocho partes en la dirección de tiempo. Por lo tanto, la trama FR8 de comunicación tiene ochenta cuerpos de trama idénticos (setenta y nueve copias).
Mientras tanto, la figura 13 ilustra una trama FRC de comunicación de un ejemplo comparativo. En la trama FRC de comunicación, PR no se divide en la dirección de frecuencia, y se forma un PR. Además, el FC y el Fb se dividen en cuatro partes en la dirección de frecuencia. La trama FRC de comunicación se adopta en, por ejemplo, una conformación de un formato de trama de la técnica relacionada.
Los formatos de trama de la trama de comunicación mostrados en las figuras 4 a 12 son un ejemplo, y se pueden adoptar otros formatos de trama.
Mientras tanto, la trama FR de comunicación se vuelve más larga en los modos de DOF 7 y 8 en la dirección de tiempo que en otros modos de DOF, pero la longitud de la trama FR de comunicación es arbitraria en cada uno de los modos de DOF. Por lo tanto, la trama FR de comunicación en, por ejemplo, el modo de DOF 1 o el modo normal puede ser más larga en la dirección de tiempo que la trama FR de comunicación en los modos de DOF 7 y 8.
La clase del modo de DOF, es decir, el formato de trama de las tramas FR1 a FR8 de comunicación, se puede seleccionar arbitrariamente. Por ejemplo, el bloque 11B PHY de PLC selecciona y establece el formato de trama de cualquiera de las tramas FR1 a FR8 de comunicación con la adición del punto de vista de robustez y una tasa de transmisión, y mantiene información de configuración en la memoria 18.
En este caso, el bloque 11B PHY de PLC estima, por ejemplo, el estado de la línea 1A de potencia como la trayectoria de transmisión, y calcula una tasa de transmisión, una tasa de error o similar. El bloque 11B PHY de PLC selecciona un formato de trama que satisface una referencia de comunicación predeterminada mantenida en la memoria 18, de acuerdo con el resultado de estimación del estado de la línea 1A de potencia.
Por ejemplo, a medida que se vuelve mayor el número de cuerpos de trama (el número de copias del Fb), la robustez mejora y la tasa de transmisión se deteriora. Por otro lado, a medida que se vuelve menor el número de cuerpos de trama (el número de copias del Fb), la robustez disminuye, y la tasa de transmisión mejora. El Fb se divide en al menos una de la dirección de frecuencia y la dirección de tiempo como en las tramas FR1 a FR8 de comunicación.
Además, el bloque 11B PHY de PLC puede determinarse de acuerdo con la prioridad de datos transmitidos. Por ejemplo, los datos que tienen una prioridad relativamente alta (por ejemplo, datos que tienen un tiempo real alto) aumentan el número de copias del Fb. Por otro lado, los datos que tienen una prioridad relativamente baja (por ejemplo, datos que tienen tiempo real bajo) reducen el número de copias del Fb. La información de la clase de datos (prioridad de datos o similar) se almacena en, por ejemplo, el FC en la trama de comunicación.
Por lo tanto, cuando la información de la clase de datos se almacena en el FC mediante el bloque 11B2 PHY de PLC del aparato 10 de PLC en el lado de transmisión, el bloque 11B1 PHY de PLC del aparato 10 de PLC en el lado receptor confirma el FC en el lado receptor, y de este modo es posible reconocer la clase de datos recibidos, y reconocer el formato de trama. Mientras tanto, cuando se enfoca principalmente la función de transmisión del aparato
10 de PLC, el dispositivo también se denomina como un "aparato 10A de PLC". Cuando se enfoca principalmente la función de recepción del aparato 10 de PLC, el dispositivo también se denomina como un "aparato 10B de PLC".
La figura 14 es un diagrama esquemático en el cual se compila para cada ítem un ejemplo de un sistema de comunicación que incluye un modo de trama. La figura 14 ilustra el tipo de datos de datos que van a ser comunicados, el número de símbolos, un sistema de modulación, un modo de FEC, un modo de trama, y una tasa PHY máxima.
El tipo de datos incluye, por ejemplo, PB, FC, y Fb. El sistema de modulación incluye, por ejemplo, PAM (Modulación de Amplitud de Pulso). El modo de FEC (corrección de errores de reenvío) incluye, por ejemplo, CC (código concatenado), CC-RS (código Reed Solomon), y LDPC (código de verificación de paridad de baja densidad). El modo de trama incluye información del formato de trama de la trama de comunicación. Mientras tanto, el modo de trama incluye los modos DPF 1 a 8 y el modo normal que se describen anteriormente.
Como se describió anteriormente, en los modos de DOF 1 a 8, se pueden usar de dos a ochenta cuerpos de trama idénticos. De esa manera, el aparato 10 de PLC puede mejorar la robustez.
En la figura 14, el número de símbolos es, por ejemplo, 8, 10, o 30 en el FC. El sistema de modulación es, por ejemplo, 2 PAM. El modo de FEC es, por ejemplo, C<c>(1/2), o RS (50, 34) -CC (1/2). El modo de trama es, por ejemplo, FM (4, 1), FM (10, 4), o FM (10, 12).
Mientras tanto, un valor entre paréntesis junto a "CC" indica una tasa de codificación. En RS (x, y), x indica el número total de símbolos, e y indica el número de símbolos redundantes. En FM (a, b), a indica el número de particiones en la dirección de frecuencia, y b indica el número de particiones en la dirección de tiempo.
En el Fb en el modo de DOF, el número de símbolos es variable. El sistema de modulación es, por ejemplo, 2 PAM. El modo de FEC es, por ejemplo, CC (1/2), RS (56, 40)-CC (1/2), o LDPC (1/2). El modo de trama es, por ejemplo, FM (2, 1), FM (2, 2), FM (4, 1), FM (5, 1), FM (5, 2), FM (10, 1), FM (10, 2), FM (10, 4), y FM (10, 8). Mientras tanto, un valor entre paréntesis junto al "LDPC" indica una tasa de codificación.
Mientras tanto, FM (2, 1) es equivalente al modo de DOF 1, y la tasa PHY máxima es 4,9 (Mbps). FM (2, 2) es equivalente al modo de DOF 2, y la tasa PHY máxima es 2,4 (Mbps). En FM (4, 1), la tasa PHY máxima es 1,8 (Mbps).<f>M (5, 1) es equivalente al modo de DOF 3, y la tasa PHY máxima es 2 (Mbps). FM (5, 2) es equivalente al modo de DOF 4, y la tasa PHY máxima es 1 (Mbps). FM (10, 1) es equivalente al modo de DOF 5, y la tasa PHY máxima es 1 (Mbps). FM (10, 2) es equivalente al modo de d Of 6, y la tasa PHY máxima es 0,5 (Mbps). FM (10, 4) es equivalente al modo de Do F 7, y la tasa PHY máxima es 0,2 (Mbps). FM (10, 8) es equivalente al modo de DOF 8, y la tasa PHY máxima es 0,1 (Mbps).
En el Fb en el modo normal, el número de símbolos es variable. El sistema de modulación es, por ejemplo, 2 PAM a 32 PAM. El modo de FEC es, por ejemplo, RS (255, 239), RS-CC (1/2 a 7/8), o LDPC (1/2 a 4/5). Dado que el modo de trama es un modo normal, el número de cuerpos de trama es uno (sin diversidad). En el modo normal, la tasa PHY máxima es 93 (Mbps).
[Generación y selección de vector de fase]
El aparato 10 de PLC ajusta la fase de datos (por ejemplo, datos del PB) incluidos en la trama FR de comunicación usando el vector de fase, y realiza la comunicación usando la trama FR de comunicación. Aquí, se describirá la generación y selección del vector de fase que se usa por el aparato 10 de PLC.
La generación y selección del vector de fase puede realizarse mediante el propio aparato 10 de PLC, y puede realizarse mediante otros dispositivos. Aquí, se ilustra que la generación y selección del vector de fase se realizan mediante un PC (ordenador personal) (no se muestra) como otros dispositivos. Mientras tanto, el PC incluye un procesador, una memoria, un monitor, una interfaz de comunicación, y similares.
El PC reproduce virtualmente, por ejemplo, el estado de una trayectoria de transmisión asumida como el estado de la línea 1A de potencia a la cual está conectado el aparato 10 de PLC antes de la comunicación del aparato 10 de PLC, y realiza la generación y selección del vector de fase. El aparato 10 de PLC adquiere un vector de fase generado a partir del PC y almacena el vector de fase en la memoria 18 antes de la comunicación con otro aparato 10 de PLC. La información del vector de fase se comparte entre el aparato 10A de PLC y el aparato 10B de PLC. En la presente realización, el vector de fase compartido no se cambia en la comunicación.
El vector de fase se indica, por ejemplo, mediante secuencia M. La secuencia M es, por ejemplo, una secuencia de longitud 2n-1. El vector de fase se genera para cada canal de comunicación. Cada elemento del vector de fase se usa en la rotación de la fase de datos de símbolos que corresponden a un subportador, y tiene un valor de, por ejemplo, "1" o "-1". Mientras tanto, "n" determina la longitud de la secuencia M.
La figura 15 es un diagrama esquemático que ilustra un ejemplo de una relación entre cada elemento del vector de fase y la cantidad de rotación de fase. Por ejemplo, la conversión como la cantidad de rotación de fase 0=0 (rad) se realiza cuando el elemento del vector de fase es "1", y la conversión como la cantidad de rotación de fase 0 = n (rad) se realiza cuando el elemento del vector de fase es "-1". Mientras tanto, en el vector de fase, la cuota de "1" y la cuota de "-1" son sustancialmente los mismos números.
Por ejemplo, cuando están presentes 32 subportadores en un canal de comunicación, se genera un vector de fase que tiene 32 elementos. Mientras tanto, dos subportadores uno al lado del otro se establecen en un par de portadores, y el vector de fase puede generarse en unidades de pares de portadores. Por ejemplo, cuando están presentes 16 pares de portadores en un canal de comunicación, se genera un vector de fase que tiene 16 elementos. Es decir, el valor de cada elemento del vector de fase se establece de antemano para cada subportador. El par de portadores se usa cuando el aparato 10 de PLC realiza una transformada de ondícula.
El PC multiplica datos de símbolos predeterminados (por ejemplo, el PB completo de "1"), por ejemplo, por un primer vector de fase que se genera, y genera una señal de multiportador del canal CH1 de comunicación. El PC pasa virtualmente la señal de multiportador generada del canal CH1 de comunicación a través de la línea 1A de potencia, y calcula la PAPR de la señal de multiportador del canal CH1 de comunicación en el aparato receptor. En la presente realización, el PC selecciona un parámetro equivalente al estado de la trayectoria de transmisión de la línea 1A de potencia que es inferior, y realiza la simulación.
El PC realiza un desplazamiento a la izquierda o un desplazamiento a la derecha en cada elemento del vector de fase generado, y genera un nuevo vector de fase. Por ejemplo, cuando el número de elementos del vector de fase es 32, es posible generar 32 tipos de vectores de fase diferentes. Mientras tanto, cuando se usa la transformada de ondícula, los elementos uno al lado del otro tienen el mismo valor. Por lo tanto, el número de elementos del vector de fase se establece en 16, y se pueden generar 16 tipos de vectores de fase diferentes. Aquí, como ejemplo, se supone que se usa la transformada de ondícula, y que se usan 16 tipos de vectores de fase.
De manera similar al procedimiento mencionado anteriormente, el PC genera 16 tipos de señales de multiportador del canal CH1 de comunicación usando 16 tipos de vectores de fase. El PC pasa virtualmente las señales a través de la línea 1A de potencia, y calcula 16 tipos de PAPRs de las señales de multiportadores en el aparato receptor.
Además, dado que los respectivos subportadores en el canal CH1 de comunicación son diferentes entre sí en frecuencia, el cambio del vector de fase al desplazar cada elemento del vector de fase provoca un cambio en el nivel de señal de la señal de multiportador del canal CH1 de comunicación incluso cuando se apunta a los mismos datos de símbolos. El PC selecciona un vector de fase que tiene una PAPR igual a o menor que un valor predeterminado<th1 entre una pluralidad de (por ejemplo, 16) PAPRs, y mantiene el vector de fase en la memoria del>P<c>.
De manera similar, el PC repite la selección de un vector de fase para cada canal CH de comunicación. Por ejemplo, cuando el número de canales CH de comunicación es diez, el PC selecciona un vector de fase que tiene una PAPR igual a o menor que el valor predeterminado (por ejemplo, mínimo) con respecto a cada uno de los canales CH1 a CH10 de comunicación, y mantiene el vector de fase en la memoria del PC.
De esta manera, el PC selecciona un vector de fase óptimo individual para cada canal CH de comunicación. Como el vector de fase óptimo individual, se seleccionan cinco patrones más o menos en los cuales la PAPR en el aparato receptor es igual a o menor que el valor predeterminado th1, por ejemplo, para cada canal CH de comunicación.
El PC selecciona un vector de fase desde el vector de fase óptimo individual seleccionado para cada canal CH de comunicación. El PC compone señales de multiportador para cada canal CH de comunicación usando vectores de fase de una combinación seleccionada, y genera una señal de multiportador de la trama FR de comunicación. Dado que los anchos de banda de frecuencia de los respectivos canales CH de comunicación son diferentes entre sí cuando la señal de multiportador de los respectivos canales CH de comunicación se combina, se genera nuevamente una posición temporal en la cual un nivel de señal se establece en un pico. Por esta razón, el PC pasa virtualmente la señal de multiportador de la trama FR de comunicación a través de la línea 1A de potencia, y calcula la PAPR de la señal de multiportador de la trama FR de comunicación en el aparato receptor.
El PC selecciona otro vector de fase desde el vector de fase óptimo individual seleccionado para cada canal CH de comunicación, y cambia una combinación de los vectores de fase para cada canal CH de comunicación. Las señales de multiportador para cada canal CH de comunicación se combinan usando los vectores de fase de la combinación cambiada, y se genera una señal de multiportador de la trama FR de comunicación. El PC pasa virtualmente la señal de multiportador de la trama FR de comunicación a través de la línea 1A de potencia, y calcula la PAPR de la señal de multiportador de la trama FR de comunicación en el aparato receptor.
De esta manera, el PC cambia y selecciona secuencialmente una combinación de los vectores de fase para cada canal CH de comunicación. Por lo tanto, se obtienen diversos valores como la PAPR de la señal de multiportador de la trama FR de comunicación en el aparato receptor. El PC selecciona un vector de fase en el cual la PAPR de la señal de multiportador de la trama FR de comunicación en el aparato receptor es igual a o menor que un valor predeterminado th2, y mantiene el vector de fase en la memoria del PC. Mientras tanto, el valor predeterminado th2 puede ser igual como o diferente del valor predeterminado th1.
De esta manera, el PC selecciona una combinación de vectores de fase óptimos (óptimos globales) como la trama FR de comunicación completa, entre la combinación de los vectores de fase óptimos individuales para cada canal CH de comunicación. De esa manera, el PC puede seleccionar vectores de fase óptimos globales capaces de suprimir el deterioro en la PAPR en el aparato receptor incluso cuando el estado de la línea 1A de potencia se deteriora.
Mientras tanto, solo se pueden seleccionar uno o una pluralidad de vectores de fase óptimos globales. Cuando se selecciona una pluralidad de vectores de fase óptimos globales, la selección de los mismos se puede realizar de acuerdo con una situación de comunicación a través de la línea 1A de potencia real por el aparato 10 de PLC.
Mientras tanto, se prepara una pluralidad de parámetros que indican el estado de la trayectoria de transmisión de la línea 1A de potencia usada en la simulación, y el PC puede calcular el vector de fase óptimo global para cada estado de la trayectoria de transmisión que se supone. En este caso, en el aparato 10 de PLC, el bloque 11B1 PHY de PLC estima el estado de la línea 1A de potencia, y puede seleccionar y usar un vector de fase de acuerdo con el resultado de estimación.
Cada uno de los aparatos 10 de PLC conectados a la línea 1A de potencia adquiere información de los vectores de fase óptimos globales seleccionados por el PC. Cada uno de los aparatos 10 de PLC, por ejemplo, puede adquirir la información de los vectores de fase usando comunicación desde el PC a través de la línea 1A de potencia, y puede adquirir la información a través de un medio de grabación externo. Cada uno de los aparatos 10 de PLC mantiene la información adquirida de los vectores de fase en la memoria 18, y se refiere apropiadamente a la información durante la comunicación.
[Operaciones y similares]
A continuación, se describirán las operaciones del aparato 10A de PLC durante la transmisión usando el vector de fase seleccionado. La figura 16 es un diagrama esquemático que ilustra un ejemplo de operación del bloque 11B2<PHY de PLC. En la figura 16, se supone que el aparato 10A de p>L<c transmite OFDM usando transformada de ondícula.>
El bloque 11B2 PHY de PLC ingresa datos de bits de PR, FC, y Fb incluidos en la trama FR de comunicación en orden (T11).
El bloque 11B2 PHY de PLC realiza mapeo de símbolos (por ejemplo, modulación PAM) en los datos de bits de entrada, y obtiene datos de símbolos seriales (T12). Mientras tanto, se pueden usar sistemas de modulación distintos<de la>P<a>M.
El bloque 11B2 PHY de PLC ingresa los datos de símbolos seriales mapeados, y convierte los datos de símbolos seriales de entrada en datos de símbolos paralelos (T13). Cada pieza de los datos de símbolos se asigna a un subportador correspondiente. Aquí, el subportador se indica como 0, 1,2, ..., (M/2-1), (M/2), ..., (M-3), (M-2), y (M -1).
Mientras tanto, en la figura 16, un par de portadores está formado por dos subportadores uno al lado del otro. En la figura 16, el número de pares de portadores es 16 para cada canal CH de comunicación, y el número de subportadores es 32. Además, en la figura 16, aunque se muestra un subportador de un canal CH de comunicación, los canales CH de comunicación que tienen un número incluido en la trama FR de comunicación están presentes en realidad, pero no se muestran.
El bloque 11B2 PHY de PLC multiplica los datos de símbolos asignados a cada subportador por cada elemento del vector de fase mantenido en la memoria 18 (T14). Es decir, el bloque 11B2 PHY de PLC gira o no gira la fase de los datos de símbolos para cada subportador, y ajusta la fase. Este vector de fase es por ejemplo, el vector de fase óptimo global seleccionado por el PC, como se describió anteriormente. Los datos de símbolos ajustados en fase son un ejemplo de datos de comunicación.
El bloque 11B2 PHY de PLC realiza transformada de ondícula discreta inversa (IDWT) en datos de símbolos paralelos que se multiplican por el vector de fase, y genera datos en un eje de tiempo (T15). Es decir, el bloque 11B2 PHY de PLC genera un valor de muestreo de una forma de onda de eje de tiempo, y genera una secuencia de valores de muestreo que indica un símbolo de transmisión.
El bloque 11B2 PHY de PLC realiza un proceso de rampa en los datos generados en un eje de tiempo. El proceso de rampa es, por ejemplo, un proceso de suavizar un aumento en una forma de onda de señal en un eje de tiempo en la cabeza de la trama de comunicación de tal manera que una señal no sea distorsionada por un proceso de amplificación realizado por el amplificador 12B de ganancia variable. En el proceso de rampa, por ejemplo, un valor entre 0 y 1 se multiplica por los datos en un eje de tiempo. Los datos sobre los cuales se realiza el proceso de rampa se envían al convertidor 12A de DA de un IC 12 de AFE.
De esta manera, el aparato 10A de PLC ajusta la fase de los datos de símbolos usando el vector de fase seleccionado suponiendo una trayectoria de transmisión inferior, y de este modo es posible mejorar el rendimiento de reducción de la PAPR en el aparato receptor en cada uno de los canales CH de comunicación y la trama FR de comunicación. Además, el aparato 10A de PLC mejora el rendimiento de reducción de la PAPR, y de este modo es posible acelerar la velocidad de convergencia del amplificador 12B de ganancia variable en el aparato receptor, y utilizar efectivamente el intervalo dinámico del convertidor AD 12D.
A continuación, de acuerdo con la presente invención, se describirán las operaciones del aparato 10B de PLC durante la recepción usando el vector de fase seleccionado. La figura 17 es un diagrama esquemático que ilustra un ejemplo<de operación del bloque 11B1 PHY de PLC. En la figura 17, se supone que el aparato 10B de PLC transmite>OFD<m>usando transformada de ondícula.
El IC 12 de AFE detecta y recibe datos analógicos a través de detección de portador. El convertidor 12D de AD convierte los datos analógicos en datos digitales. El bloque 11B1 PHY de PLC realiza transformada de ondícula discreta (DWT) en los datos digitales convertidos (T21).
Los datos de símbolos paralelos asignados a cada subportador se obtienen mediante la transformada de ondícula discreta. Aquí, el subportador se indica mediante 0, 1, 2, ..., (M/2-1), (M/2), ..., (M-3), (M-2), y (M -1).
Mientras tanto, en la figura 17, un par de portadores está formado por dos subportadores uno al lado del otro. En la figura 17, el número de pares de portadores es 16 para cada canal CH de comunicación, y el número de subportadores es 32. Además, en la figura 17, aunque se muestra un subportador de un canal CH de comunicación, los canales CH de comunicación que tienen un número incluido en la trama FR de comunicación están presentes en realidad, pero no se muestran.
El bloque 11B1 PHY de PLC multiplica datos de símbolos paralelos asignados a cada subportador por cada elemento del vector de fase mantenido en la memoria 18 (T22). Es decir, el bloque 11B1 PHY de PLC gira o no gira la fase de los datos de símbolos para cada subportador, y ajusta (restaura, en la presente memoria) la fase. Este vector de fase es por ejemplo, el vector de fase óptimo global seleccionado por el PC, como se describió anteriormente.
El bloque 11B1 PHY de PLC convierte los datos de símbolos paralelos asignados a cada uno de los subportadores restaurados en fase en datos de símbolos seriales (T23).
El bloque 11B1 PHY de PLC realiza un desmapeo de símbolos (por ejemplo, desmodulación PAM) en los datos de símbolos seriales, y obtiene datos de bits (T24). El bloque 11B1<p>H<y>de PLC emite los datos de bits (por ejemplo, PB, FC, y Fb) con el propósito de un proceso subsecuente (T25).
De esta manera, el aparato 10B de PLC ajusta (restaura) la fase de los datos de símbolos usando el vector de fase seleccionado suponiendo una trayectoria de transmisión inferior, y de este modo es posible mejorar el rendimiento de reducción de la PAPR en cada uno de los canales CH de comunicación y la trama FR de comunicación. Además, el aparato 10B de PLC mejora el rendimiento de reducción de la PAPR, y de este modo es posible acelerar la velocidad de convergencia del amplificador 12B de ganancia variable, y utilizar efectivamente el intervalo dinámico del convertidor 12D de AD.
Mientras tanto, dado que el aparato de PLC usa el mismo vector de fase durante la transmisión y recepción, y los componentes del vector de fase se desplazan y eliminan.
[Efectos y similares]
El aparato 10A de PLC y el aparato 10B de PLC comunican datos a través de la línea 1A de potencia como la trayectoria de transmisión. Cuando se mejora el estado de la línea 1A de potencia, se produce poco deterioro en una señal de comunicación. Por lo tanto, cuando un vector de fase que tiene una PAPR baja se selecciona por el aparato 10A de PLC, la PAPR también se vuelve más baja en el aparato 10B de PLC.
Además, incluso cuando el estado de la línea 1A de potencia se deteriora, los vectores de fase óptimos individuales y óptimos globales seleccionados por el PC o similar se establecen en el aparato 10 de PLC, y de este modo el aparato 10 de PLC puede suprimir el deterioro en PAPR en el aparato receptor.
Por ejemplo, se supone que el aparato 10 de PLC establece el mismo PB (por ejemplo, "1" completamente) para cada canal CH de comunicación. Incluso en este caso, el aparato 10 de PLC ajusta la fase de los datos de símbolos usando un vector de fase diferente para cada canal CH de comunicación, y de este modo es posible evitar que el voltaje de señal de la onda compuesta del PB se vuelva excesivo para cada canal CH de comunicación, y para evitar que el voltaje de señal de la onda compuesta del PB se vuelva excesivo en la totalidad de la trama FR de comunicación. De este modo, se suprime el deterioro en PAPR en el aparato receptor.
La figura 18 es un diagrama de forma de onda que ilustra un ejemplo de una relación entre un tiempo y un voltaje de señal en el aparato 10A de PLC y una relación entre un tiempo y un voltaje de señal en el aparato 10B de PLC, cuando se deteriora el estado de la línea 1A de potencia de la presente realización.
Como se muestra en la figura 18, en un preámbulo de una señal recibida en el aparato 10B de PLC (RX), una diferencia entre una posición temporal que tiene un voltaje de señal alto y una posición temporal que tiene un voltaje de señal bajo se vuelve más pequeña, es decir, una diferencia (PAPR) entre potencia pico y potencia promedio de la señal recibida se vuelve más pequeña.
El intervalo dinámico del convertidor 12D de AD se establece de acuerdo con los anchos del valor máximo y el valor mínimo de un voltaje de señal mostrado en la figura 18. Por esta razón, cuando la PAPR en el aparato 10B de PLC se vuelve más baja, es posible mejorar la posibilidad de uso del intervalo dinámico del convertidor 12D de AD del aparato 10B de PLC, y evitar que se deteriore la relación de S/N de la trama de comunicación. De este modo, no es necesario incluir un amplificador que tenga un amplio intervalo dinámico como el convertidor 12D de AD.
Por lo tanto, incluso cuando el estado de una trayectoria de transmisión se deteriora, el aparato 10 de PLC puede mejorar el rendimiento de reducción de la PAPR en el aparato receptor. Además, el aparato 10 de PLC puede mejorar el rendimiento de reducción de la PAPR de la señal recibida, y de este modo es posible evitar que se deteriore la precisión de la decodificación realizada por el aparato 10B de PLC, y mejorar la reproducibilidad de una señal.
Además, un vector de fase en el cual la PAPR para cada uno de los canales CH de comunicación se establece para ser igual a o menor que el valor predeterminado th1 se establece como el vector de fase de cada uno de los canales CH de comunicación. Además, un vector de fase en el cual la PAPR para la trama FR de comunicación se establece para ser igual a o menor que el valor predeterminado th2 se establece como el vector de fase de toda la trama FR de comunicación en la cual se combina cada uno de los canales CH de comunicación. Es decir, los vectores de fase óptimos individuales y óptimos globales se establecen en cada uno de los aparatos 10 de PLC.
De este modo, el aparato 10 de PLC ajusta una fase usando el vector de fase seleccionado suponiendo el estado de una trayectoria de transmisión inferior para cada canal CH de comunicación y en toda la trama FR de comunicación, y de este modo es posible reducir la PAPR en el aparato receptor. De esa manera, el aparato 10 de PLC puede utilizar efectivamente el intervalo dinámico del convertidor 12D de Ad , y de este modo es posible evitar que se deteriore la relación de S/N de la trama de comunicación.
(Segunda realización)
En la primera realización, se ha ilustrado un caso en el cual el vector de fase se establece de antemano y no se cambia. En una segunda realización, se supone que una fase se ajusta conmutando el vector de fase. Mientras tanto, en la presente realización, no se describirán a continuación los mismos detalles que aquellos en la primera realización.
En la presente realización, la misma información de vectores de fase que la información de los vectores de fase en la primera realización se almacena en la memoria 18. La información de vectores de fase (vectores de fase convencionales) usada en caso de que la trama FR de comunicación sea la trama FRC de comunicación también se almacena en la memoria 18. El bloque 11B PHY de PLC del aparato 10 de PLC establece cualquiera de los vectores de fase en la memoria 18 como vectores de fase usados en la comunicación de acuerdo con el número de los preámbulos incluidos en la trama FR de comunicación. Además, el bloque 11B PHY de PLC cambia los vectores de fase que se establecen, cuando el número de los preámbulos incluidos en la trama FR de comunicación ha cambiado. La información de configuración de los vectores de fase se almacena en la memoria 18.
En la presente realización, el aparato 10B de PLC recibe las tramas FRN y FR1 a FR8 de comunicación o la trama FRC de comunicación del ejemplo comparativo que se describe en la primera realización.
En las tramas FRN y FR1 a FR8 de comunicación y en la trama FRC de comunicación, los números de preámbulos son diferentes entre sí. Por ejemplo, el número de preámbulos es diez en las tramas FRN y FR1 a FR8 de comunicación, y el número de preámbulos es uno en la trama FRC de comunicación. Por esta razón, el aparato 10B de PLC presta atención al número de preámbulos, y de este modo puede distinguir entre las tramas FR1 a 8 de comunicación de la primera realización y la trama FRC de comunicación del ejemplo comparativo.
Cuando la trama de comunicación es detectada por detección de portador, el bloque 11B1 PHY de PLC del aparato 10B de PLC determina el formato del preámbulo incluido en la trama de comunicación. Cuando se determina que el preámbulo incluido en la trama de comunicación se establece para cada ancho de banda de frecuencia (para cada canal de comunicación), el bloque 11B1 PHY de PLC determina si la trama FR de comunicación recibida es cualquiera de las tramas FRN y FR1 a FR8 de comunicación. Es decir, se determina que la trama de comunicación recibida es una trama FR de comunicación a la cual se aplica la primera realización.
Por otro lado, cuando se determina que un preámbulo incluido en la trama FR de comunicación está establecido en todo el ancho de banda de frecuencia (canal de comunicación completo), el bloque 11B1 PHY de PLC determina que la trama FR de comunicación recibida es la trama FRC de comunicación. Es decir, se determina que la trama de comunicación recibida es la trama FRC de comunicación del ejemplo comparativo.
El bloque 11B1 PHY de PLC adquiere información del vector de fase en base a la trama FR de comunicación determinada desde la memoria 18, y restaura la fase de los datos de símbolos usando el vector de fase adquirido. Por lo tanto, incluso cuando están presentes varios tipos de tramas FR de comunicación recibidas, el aparato 10B de PLC puede decodificar la trama FR de comunicación.
De esta manera, el aparato 10B de PLC determina el número de preámbulos de la trama FR de comunicación, y de este modo el aparato 10A de PLC puede determinar si es un aparato de PLC que maneja la trama FRC de comunicación del ejemplo comparativo o un aparato de PLC que maneja las tramas FRN y FR1 a FR8 de comunicación. El aparato 10B de PLC cambia el vector de fase de acuerdo con la forma del preámbulo.
Por lo tanto, en el sistema 1000 de comunicación, incluso cuando se mezclan el aparato de PLC (por ejemplo, aparato de PLC de la técnica relacionada) que maneja la trama FRC de comunicación del ejemplo comparativo y el aparato 10 de PLC capaz de aplicar la primera realización, y se deteriora el estado de una trayectoria de transmisión, el aparato 10B de PLC puede comunicarse con el aparato 10A de PLC reduciendo la PAPR.
(Otras realizaciones)
Como se estableció anteriormente, la primera y segunda realizaciones se han descrito como un ejemplo de una técnica en la presente divulgación. Sin embargo, la técnica en la presente divulgación no se limita a eso, y también se puede aplicar a realizaciones en las cuales se realizan cambios, sustituciones, adiciones, omisiones y similares. Además, se pueden combinar las respectivas realizaciones.
En la primera y segunda realizaciones, se ha ilustrado un ejemplo en el cual, cuando el PC o similar genera vectores de fase, se genera una pluralidad de vectores de fase diferentes generando un vector de fase y luego desplazando cada elemento. No hay ninguna limitación a eso, y, por ejemplo, el PC o similar puede establecer arbitrariamente el valor de cada elemento, y generar una pluralidad de vectores de fase diferentes.
En la primera y segunda realizaciones, se ha ilustrado un ejemplo en el cual el sistema 1000 de comunicación es un sistema de comunicación por línea de potencia que realiza comunicación de acuerdo con el sistema de comunicación por línea de potencia. Mientras tanto, el sistema 1000 de comunicación puede ser un sistema de comunicación que realiza comunicación de acuerdo con otro sistema de comunicación (por ejemplo, sistema de LAN inalámbrico).
En la primera y segunda realizaciones, se ha ilustrado un ejemplo en el cual los datos en el eje de tiempo y datos en el eje de frecuencia se convierten mediante transformada de ondícula, pero se pueden realizar otras conversiones (por ejemplo, FFT (Transformada Rápida de Fourier)). En este caso, se usa un elemento de un vector de fase diferente para cada subportador.
En la primera y segunda realizaciones, considerando el óptimo global, una pluralidad de canales CH de comunicación a los cuales se asigna el mismo vector de fase pueden estar presentes entre todos los canales CH de comunicación (por ejemplo, diez canales de comunicación). Incluso en este caso, la PAPR de todo el canal de comunicación puede satisfacer una referencia predeterminada.
En la primera realización, un procesador puede configurarse físicamente de cualquier forma. Además, cuando se usa un procesador programable, los contenidos de procedimiento se pueden cambiar cambiando un programa, y de este modo es posible aumentar el grado de libertad de un diseño del procesador. El procesador puede estar constituido por un chip semiconductor, y puede estar constituido físicamente por una pluralidad de chips semiconductores. Cuando el procesador está constituido por una pluralidad de chips semiconductores, cada control en la primera y segunda realizaciones puede realizarse mediante un chip semiconductor separado. En este caso, se puede considerar que un procesador está constituido por la pluralidad de chips semiconductores. Además, el procesador puede estar constituido por un miembro (tal como un condensador) que tiene una función separada de la del chip semiconductor. Además, se puede configurar un chip semiconductor para realizar la función del procesador y otras funciones.
(Esquema de un aspecto de la presente divulgación)
Un aparato de comunicación de un aspecto de la presente divulgación realiza una comunicación usando una trama FR de comunicación que corresponde a un ancho de banda de frecuencia predeterminado que incluye un primer ancho de banda de frecuencia y un segundo ancho de banda de frecuencia. El aparato de comunicación incluye un procesador y un dispositivo de comunicación. La trama FR de comunicación incluye un primer canal de comunicación que corresponde al primer ancho de banda de frecuencia y que tiene una pluralidad de subportadores y un segundo canal de comunicación que corresponde al segundo ancho de banda de frecuencia y que tiene una pluralidad de subportadores. El procesador establece un primer vector de fase con respecto al primer canal de comunicación, establece un segundo vector de fase diferente del primer vector de fase con respecto al segundo canal de comunicación, y genera datos de comunicación ajustando una fase de datos de símbolos usando el primer vector de fase y el segundo vector de fase. El dispositivo de comunicación transmite los datos de comunicación usando la trama FR de comunicación.
El aparato de comunicación es, por ejemplo, el aparato 10 de PLC. El procesador es, por ejemplo, el IC 11 principal. El dispositivo de comunicación es, por ejemplo, un dispositivo, incluido el IC 12 de AFE, que está dispuesto más cerca del lado de enchufe 25 de alimentación eléctrica que el IC 12 de AFE. El primer canal de comunicación es, por ejemplo, el canal CH1 de comunicación. El segundo canal de comunicación es, por ejemplo, el canal CH2 de comunicación.
De esa manera, el aparato de comunicación ajusta una fase usando un vector de fase que se selecciona de antemano para cada canal de comunicación y se selecciona en toda la trama de comunicación, y de este modo es posible suprimir el deterioro en PAPR en el aparato receptor incluso cuando se deteriora el estado de la trayectoria de transmisión. Por lo tanto, el aparato de comunicación puede mejorar la posibilidad de uso del intervalo dinámico del convertidor de AD en el aparato receptor, y de este modo es posible evitar que se deteriore la relación de S/N de la trama de comunicación.
Además, en este aparato de comunicación, se puede establecer como el primer vector de fase un vector de fase en el cual una primera relación de potencia pico a promedio (PAPR) relevante para la recepción en el primer canal de comunicación es igual a o menor que un valor predeterminado. Un vector de fase en el cual una segunda PAPR relevante para la recepción en el segundo canal de comunicación es igual a o menor que un valor predeterminado se puede establecer como el segundo vector de fase. Un vector de fase en el cual una tercera PAPR relevante para la recepción en la trama FR de comunicación que incluye el primer canal de comunicación y el segundo canal de comunicación es igual a o menor que un valor predeterminado se puede establecer como cada uno del primer vector de fase y el segundo vector de fase.
De esa manera, incluso cuando el estado de una trayectoria de transmisión es inferior, el aparato de comunicación puede ajustar una fase usando un vector de fase adaptado a cada canal de comunicación y la trama de comunicación, y de este modo es posible mejorar el rendimiento de recepción.
Además, en este aparato de comunicación, los datos que se transmiten en el primer canal de comunicación y el segundo canal de comunicación pueden incluir datos de una pluralidad de preámbulos que tienen un valor idéntico.
De esa manera, el aparato de comunicación puede reducir un nivel de señal de una señal compuesta de un subportador relevante para los datos de un preámbulo que tiene una tendencia a aumentar un voltaje de señal, a través de ajuste de fase, y de este modo es posible mejorar el rendimiento de reducción de la PAPR en el aparato receptor.
Además, en este aparato de comunicación, el procesador puede cambiar el primer vector de fase y el segundo vector de fase cuando cambia el número de datos de preámbulo transmitidos en la trama FR de comunicación.
De esa manera, incluso cuando toda la trama FR de comunicación está provista de datos de un preámbulo sin considerar el canal de comunicación, el aparato de comunicación puede decodificar los datos de un preámbulo en el aparato receptor. Es decir, el aparato de comunicación no se limita a la comunicación con el aparato de comunicación descrito en la realización anterior, y también puede comunicarse con otro aparato de comunicación usando el vector de fase de la técnica relacionada.
Además, en este aparato de comunicación, el dispositivo de comunicación puede realizar comunicación usando la trama FR de comunicación a través de la línea 1A de potencia.
De esa manera, incluso cuando el estado de la línea 1A de potencia se deteriora, el aparato de comunicación puede realizar comunicación por línea de potencia reduciendo la PAPR en el aparato receptor.
Además, un procedimiento de comunicación de un aspecto de la presente divulgación es un procedimiento de comunicación para realizar una comunicación usando una trama FR de comunicación que corresponde a un ancho de banda de frecuencia predeterminado que incluye el primer ancho de banda de frecuencia y el segundo ancho de banda de frecuencia. La trama FR de comunicación incluye el primer canal de comunicación que corresponde al primer ancho de banda de frecuencia y que tiene una pluralidad de subportadores y el segundo canal de comunicación que corresponde al segundo ancho de banda de frecuencia y que tiene una pluralidad de subportadores. El procedimiento incluye establecer un primer vector de fase con respecto al primer canal de comunicación, establecer un segundo vector de fase diferente del primer vector de fase con respecto al segundo canal de comunicación, y transmitir datos de comunicación usando la trama FR de comunicación ajustando una fase de datos de símbolos usando el primer vector de fase y el segundo vector de fase.
De esa manera, el aparato de comunicación ajusta una fase usando un vector de fase que se selecciona de antemano para cada canal de comunicación y se selecciona en toda la trama de comunicación, y de este modo es posible suprimir el deterioro en PAPR en el aparato receptor incluso cuando se deteriora el estado de la trayectoria de transmisión. Por lo tanto, el aparato de comunicación puede mejorar la posibilidad de uso del intervalo dinámico del convertidor de AD en el aparato receptor, y de este modo es posible evitar que se deteriore la relación de S/N de la trama de comunicación.
Además, en este procedimiento de comunicación, se puede establecer como el primer vector de fase un vector de fase en el cual una primera relación de potencia pico a promedio (PAPR) relevante para la recepción en el primer canal de comunicación es igual a o menor que un valor predeterminado. Un vector de fase en el cual una segunda PAPR relevante para la recepción en el segundo canal de comunicación es igual a o menor que un valor predeterminado se puede establecer como el segundo vector de fase. Un vector de fase en el cual una tercera PAPR relevante para la recepción en la trama FR de comunicación que incluye el primer canal de comunicación y el segundo canal de comunicación es igual a o menor que un valor predeterminado se puede establecer como cada uno del primer vector de fase y el segundo vector de fase.
De esa manera, incluso cuando el estado de una trayectoria de transmisión es inferior, el aparato de comunicación puede ajustar una fase usando un vector de fase adaptado a cada canal de comunicación y la trama de comunicación, y de este modo es posible mejorar el rendimiento de recepción.
Además, en este procedimiento de comunicación, los datos que se transmiten en el primer canal de comunicación y el segundo canal de comunicación pueden incluir datos de una pluralidad de preámbulos que tienen un valor idéntico.
De esa manera, el aparato de comunicación puede reducir un nivel de señal de una señal compuesta de un subportador relevante para los datos de un preámbulo que tiene una tendencia a aumentar un voltaje de señal, a través de ajuste de fase, y de este modo es posible mejorar el rendimiento de reducción de la PAPR en el aparato receptor.
Además, en este procedimiento de comunicación, el procesador puede cambiar el primer vector de fase y el segundo vector de fase cuando cambia el número de datos de preámbulo transmitidos en la trama FR de comunicación.
De esa manera, incluso cuando toda la trama FR de comunicación está provista de datos de un preámbulo sin considerar el canal de comunicación, el aparato de comunicación puede decodificar los datos de un preámbulo en el aparato receptor. Es decir, el aparato de comunicación no se limita a comunicación con el aparato de comunicación descrito en la realización anterior, y también puede comunicarse con otro aparato de comunicación usando el vector de fase de la técnica relacionada.
Además, en este procedimiento de comunicación, el dispositivo de comunicación puede realizar comunicación usando la trama FR de comunicación a través de la línea 1A de potencia.
De esa manera, incluso cuando el estado de la línea 1A de potencia se deteriora, el aparato de comunicación puede realizar comunicación por línea de potencia reduciendo la<p>A<p>R en el aparato receptor.
La presente divulgación se basa en una solicitud de patente provisional de los Estados Unidos No. 62/083810 presentada el 24 de noviembre de 2014.
Aplicabilidad industrial
La presente divulgación es útil en un aparato de comunicación, un procedimiento de comunicación y similares que son capaces de mejorar el rendimiento de reducción de una PAPR en el aparato receptor incluso cuando se deteriora el estado de una trayectoria de transmisión.
Lista de signos de referencia
1A línea de potencia
1B cable de alimentación eléctrica
2 receptáculo
10, 10A, 10B dispositivo de PLC
11 IC principal
11ACPU
11B1, 11B2 bloque PHY de PLC
11C1, 11C2 bloque de MAC de PLC
12 IC de AFE
12A convertidor de DA (DAC)
12B, 12C amplificador de ganancia variable (VGA)
12D convertidor de AD (ADC)
13 filtro de paso bajo
15 IC de accionador
16 acoplador
16A transformador de bobina
16B, 16C condensador de acoplamiento
17 filtro de paso de banda
18 memoria
19 IC PHY de Ethernet (marca registrada)
20 alimentación eléctrica de conmutación
21 conector de alimentación eléctrica
22 conector modular
23 LED
24 convertidor de AC-DC
25 enchufe de alimentación eléctrica
26 cables de LAN
27 impedancia superior
27A, 27B bobina
30 módulo de circuito
60 detector de ciclo de AC
100 alojamiento
1000 sistema de comunicación
CH1 a CH8 canal de comunicación
FR1 a 8, FRN trama de comunicación

Claims (8)

REIVINDICACIONES
1. Un aparato (10, 10A, 10B) de comunicación que realiza una comunicación usando un ancho de banda de frecuencia predeterminado que incluye una pluralidad de subportadores, comprendiendo el aparato (10, 10A, 10B) de comunicación:
un procesador (11); y
una memoria (18) que almacena un primer vector de fase, un segundo vector de fase, y un tercer vector de fase, en el que el procesador (11) está configurado para establecer el aparato (10, 10A, 10B) de comunicación en un primer modo en el que el procesador (11) está configurado para establecer el primer vector de fase con respecto a un primer canal (CH1-CH10) de comunicación incluido en el ancho de banda predeterminado, para establecer el segundo vector de fase diferente del primer vector de fase con respecto a un segundo canal (CH1-CH10) de comunicación incluido en el ancho de banda predeterminado, y el procesador (11) está configurado para desmodular datos de símbolos en una trama (FR1-FR8, FRN) transmitida desde un aparato (10, 10A, 10B) de comunicación que transmite una trama (FR1-FR8) de comunicación en el primer canal (CH1-CH10) de comunicación en base al primer vector de fase, en el que cada elemento del primer vector de fase se usa en la rotación de la fase de datos de símbolos que corresponden a un subportador del primer canal de comunicación; o (ii) para desmodular datos de símbolos en una trama (FR1-FR8, FRN) transmitida desde un aparato (10, 10A, 10B) de comunicación que transmite en el segundo canal (CH1-CH10) de comunicación en base al segundo vector de fase, en el que cada elemento del segundo vector de fase se usa en la rotación de la fase de datos de símbolos que corresponden a un subportador del segundo canal de comunicación;
y el procesador (11) está configurado para establecer el aparato (10, 10A, 10B) de comunicación en un segundo modo en el que el procesador (11) está configurado para establecer el tercer vector de fase diferente del primer y segundo vector de fase con respecto a un tercer canal de comunicación que incluye el primer y el segundo canal (CH1-CH10) de comunicación, y el procesador (11) está configurado para desmodular datos de símbolos en una trama (FRC) transmitida desde un aparato (10, 10A, 10B) de comunicación que transmite una trama (FRC) de comunicación en el tercer canal de comunicación en base al tercer vector de fase, en el que cada elemento del tercer vector de fase se usa en la rotación de la fase de datos de símbolos que corresponden a un subportador del tercer canal de comunicación;
en el que el primer vector de fase define una cantidad de rotación de fase para cada subportador en el primer canal (CH1-CH10) de comunicación de tal manera que una primera relación de potencia pico a promedio (PAPR) en el primer canal (CH1-CH10) de comunicación sea igual a o menor que un primer valor predeterminado,
el segundo vector de fase define una cantidad de rotación de fase para cada subportador en el segundo canal (CH1-CH10) de comunicación de tal manera que una segunda relación de potencia pico a promedio (PAPR) en el segundo canal (CH1-CH10) de comunicación sea igual a o menor que el primer valor predeterminado, y
el tercer vector de fase define una cantidad de rotación de fase para cada subportador en el tercer canal (CH1-CH10) de comunicación de tal manera que una tercera relación de potencia pico a promedio (PAPR) en el tercer canal (CH1-CH10) de comunicación sea igual a o menor que un segundo valor predeterminado.
2. El aparato de comunicación de acuerdo con la reivindicación 1,
en el que los datos que se transmiten en el primer canal (CH1-CH10) de comunicación y el segundo canal (CH1-CH10) de comunicación incluyen datos de una pluralidad de preámbulos (PC) que tienen un valor idéntico.
3. El aparato (10, 10A, 10B) de comunicación de acuerdo con una cualquiera de la reivindicación 1 o 2,
en el que el procesador (12) está configurado para cambiar el primer vector de fase y el segundo vector de fase cuando cambia el número de datos de preámbulo transmitidos en la trama de comunicación desde el primer aparato (10, 10A, 10B) de comunicación.
4. El aparato (10, 10A, 10B) de comunicación de acuerdo con una cualquiera de las reivindicaciones 1 a 3,
en el que el dispositivo (12) de comunicación está configurado para recibir la trama (FR1-FR8, FRN, FRC) de comunicación a través de una línea (1A) de potencia.
5. Un procedimiento de comunicación para realizar una comunicación usando un ancho de banda de frecuencia predeterminado que incluye una pluralidad de subportadores,
el procedimiento de comunicación que comprende:
establecer un primer modo o un segundo modo,
en el que, en el primer modo, un primer vector de fase, almacenado en una memoria (18), se establece con respecto a un primer canal (CH1-CH10) de comunicación incluido en el ancho de banda predeterminado; un segundo vector de fase, almacenado en la memoria (18) y diferente del primer vector de fase, se establece con respecto a un segundo canal (CH1-CH10) de comunicación incluido en el ancho de banda predeterminado; y los datos de símbolos en una trama (FR1-FR8, FRN) recibida se desmodulan usando el primer vector de fase o el segundo vector de fase, en el que cada elemento del primer vector de fase o del segundo vector de fase se usa en la rotación de la fase de datos de símbolos que corresponden a un subportador del primer o segundo canal de comunicación, respectivamente;
en el que, en el segundo modo, un tercer vector de fase, almacenado en una memoria (18), se establece con respecto a un tercer canal (CH1-CH10) de comunicación que incluye el primer y el segundo canal (CH1-CH10) de comunicación, y los datos de símbolos en una trama (FR1-FR8, FRN) recibida se desmodulan usando el tercer vector de fase, en el que cada elemento del tercer vector de fase se usa en la rotación de la fase de datos de símbolos que corresponden a un subportador del tercer canal de comunicación;
en el que
el primer vector de fase define una cantidad de rotación de fase para cada subportador en el primer canal (CH1-CH10) de comunicación de tal manera que una primera relación de potencia pico a promedio (PAPR) en el primer canal (CH1-CH10) de comunicación sea igual a o menor que un primer valor predeterminado, el segundo vector de fase define una cantidad de rotación de fase para cada subportador en el segundo canal (CH1-CH10) de comunicación de tal manera que una segunda relación de potencia pico a promedio (PAPR) en el segundo canal (CH1-CH10) de comunicación sea igual a o menor que el primer valor predeterminado, y el tercer vector de fase define una cantidad de rotación de fase para cada subportador en el tercer canal (CH1-CH10) de comunicación de tal manera que una tercera relación de potencia pico a promedio (PAPR) en el tercer canal (CH1-CH10) de comunicación sea igual a o menor que un segundo valor predeterminado.
6. El procedimiento de comunicación de acuerdo con la reivindicación 5,
en el que los datos que se transmiten en el primer canal (CH1-CH10) de comunicación y el segundo canal (CH1-CH10) de comunicación incluyen datos de una pluralidad de preámbulos (PR) que tienen un valor idéntico.
7. El procedimiento de comunicación de acuerdo con una cualquiera de las reivindicaciones 5 o 6,
en el que, en el primer modo, el primer vector de fase y el segundo vector de fase se cambian cuando cambia el número de datos de preámbulo transmitidos en la trama de comunicación.
8. El procedimiento de comunicación de acuerdo con una cualquiera de las reivindicaciones 5 a 7,
en el que la comunicación usando la trama (FR1-FR8, FRN, FRC) de comunicación se realiza a través de una línea (1A) de potencia.
ES20209507T 2014-11-24 2015-09-30 Dispositivo de comunicación y procedimiento de comunicación Active ES2966651T3 (es)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US201462083810P 2014-11-24 2014-11-24

Publications (1)

Publication Number Publication Date
ES2966651T3 true ES2966651T3 (es) 2024-04-23

Family

ID=56073896

Family Applications (1)

Application Number Title Priority Date Filing Date
ES20209507T Active ES2966651T3 (es) 2014-11-24 2015-09-30 Dispositivo de comunicación y procedimiento de comunicación

Country Status (5)

Country Link
EP (3) EP3226429B1 (es)
JP (2) JPWO2016084297A1 (es)
CN (2) CN107005328B (es)
ES (1) ES2966651T3 (es)
WO (2) WO2016084297A1 (es)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7217420B2 (ja) * 2018-02-26 2023-02-03 パナソニックIpマネジメント株式会社 通信装置及び通信信号生成方法
CN112202697B (zh) * 2020-09-30 2023-03-21 浙江三维通信科技有限公司 一种信号的处理方法、装置、存储介质以及电子装置

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040081089A1 (en) * 2002-09-26 2004-04-29 Sharp Laboratories Of America, Inc. Transmitting data on scheduled channels in a centralized network
CN100516908C (zh) * 2003-05-14 2009-07-22 高通股份有限公司 Ofdm系统中的功率控制和调度
JP4490425B2 (ja) * 2003-09-19 2010-06-23 パナソニック株式会社 マルチキャリア通信方法、システム及び装置
US7804763B2 (en) * 2005-04-04 2010-09-28 Current Technologies, Llc Power line communication device and method
DE602005009214D1 (de) 2005-10-25 2008-10-02 Fujitsu Ltd Kommunikationssysteme und -verfahren mit Selected Mapping (SLM)-Technik für OFDM Signale
CN1937435A (zh) * 2006-09-30 2007-03-28 东南大学 电力线通信系统的数字信号处理方法
EP2179524B1 (en) * 2007-08-14 2018-04-04 LG Electronics Inc. Peak to average power ratio reduction
JP5197073B2 (ja) * 2008-03-05 2013-05-15 株式会社東芝 無線通信装置
US8111765B2 (en) * 2008-06-12 2012-02-07 Panasonic Corporation Communication apparatus, communication method, and integrated circuit
GB0810855D0 (en) * 2008-06-13 2008-07-23 Gigle Semiconductors Ltd Method system and computer program for improving a communication system
JP5206316B2 (ja) * 2008-10-28 2013-06-12 富士通セミコンダクター株式会社 通信装置及び通信システム
KR20110036485A (ko) * 2009-10-01 2011-04-07 엘지전자 주식회사 무선랜 시스템에서의 데이터 전송방법 및 장치
US8718115B2 (en) * 2010-10-08 2014-05-06 Texas Instruments Incorporated Building, transmitting, and receiving frame structures in power line communications
US8670458B2 (en) * 2011-03-15 2014-03-11 Texas Instruments Incorporated Slotted channel access techniques in network communications
EP2730034B1 (en) * 2011-07-05 2018-09-12 Sony Corporation Power line communication modem, power line communication system and power line communication method
JP5912026B2 (ja) * 2011-10-20 2016-04-27 株式会社メガチップス 通信装置および通信システム
US9258163B2 (en) * 2012-11-30 2016-02-09 Qualcomm Incorporated Systems and methods for phase rotating duplicate frames in wireless LAN transmission
CN103139135A (zh) * 2013-03-18 2013-06-05 苏州五希通信科技有限公司 基于数字电力载波通讯的调制方法

Also Published As

Publication number Publication date
EP3226429A4 (en) 2017-10-04
CN107005323A (zh) 2017-08-01
WO2016084296A1 (ja) 2016-06-02
WO2016084297A1 (ja) 2016-06-02
EP3852278A1 (en) 2021-07-21
EP3226428A4 (en) 2017-10-04
EP3226428A1 (en) 2017-10-04
EP3226429B1 (en) 2020-11-25
EP3852278B1 (en) 2023-09-06
JP6643683B2 (ja) 2020-02-12
CN107005328A (zh) 2017-08-01
JPWO2016084296A1 (ja) 2017-08-31
JPWO2016084297A1 (ja) 2017-08-31
CN107005328B (zh) 2019-04-19
EP3226429A1 (en) 2017-10-04

Similar Documents

Publication Publication Date Title
US8121202B2 (en) Power-line communication method, power-line communication device, and power-line communication system
ES2346378T3 (es) Procedimiento y aparato para comunicacion sobre una linea de distribucion de energia.
ES2820457T3 (es) Acuses de recibo retardados para comunicación de baja sobrecarga en una red
TWI596914B (zh) 電力線載波發射裝置及通信系統
JP5559799B2 (ja) ケーブル伝送システムにおいてプリアンブルを生成する方法および装置
CN103931132B (zh) 通信系统以及在通信系统中使用的比特加载方法
JP5158958B2 (ja) Ofdmシンボル検出方法、ofdm受信装置、集積回路および回路モジュール
US8422517B2 (en) Balanced bit loading for communication networks subject to burst interference
BRPI0818565A2 (pt) aparelho de comunicação, método de comunicação, módulo de circuito e circuito integrado
ES2966651T3 (es) Dispositivo de comunicación y procedimiento de comunicación
CN110166122B (zh) 调光控制的方法及装置
US9705721B2 (en) Communication apparatus and communication method
WO2011024478A1 (ja) 通信装置
JP2005020453A (ja) 送信装置
JP2010288287A (ja) 電力線通信装置、集積回路、及び電力線通信方法
TW201937865A (zh) 無線傳送裝置、無線接收裝置及無線通訊系統