ES2806349T3 - Sistema de amplificación de señales de telecomunicación - Google Patents

Sistema de amplificación de señales de telecomunicación Download PDF

Info

Publication number
ES2806349T3
ES2806349T3 ES17174392T ES17174392T ES2806349T3 ES 2806349 T3 ES2806349 T3 ES 2806349T3 ES 17174392 T ES17174392 T ES 17174392T ES 17174392 T ES17174392 T ES 17174392T ES 2806349 T3 ES2806349 T3 ES 2806349T3
Authority
ES
Spain
Prior art keywords
amplification
module
mode
bypass
block
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES17174392T
Other languages
English (en)
Inventor
Pérez Ana María Peláez
Fernández Jesús Ricart
Arca Gumersindo López
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Televes SA
Original Assignee
Televes SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Televes SA filed Critical Televes SA
Application granted granted Critical
Publication of ES2806349T3 publication Critical patent/ES2806349T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/193High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0277Selecting one or more amplifiers from a plurality of amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/72Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G1/00Details of arrangements for controlling amplification
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G1/00Details of arrangements for controlling amplification
    • H03G1/0005Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal
    • H03G1/0088Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal using discontinuously variable devices, e.g. switch-operated
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/294Indexing scheme relating to amplifiers the amplifier being a low noise amplifier [LNA]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/72Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • H03F2203/7221Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal the gated amplifier being switched on or off by a switch at the output of the amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/72Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • H03F2203/7236Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal the gated amplifier being switched on or off by putting into parallel or not, by choosing between amplifiers by (a ) switch(es)
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3052Automatic control in amplifiers having semiconductor devices in bandpass amplifiers (H.F. or I.F.) or in frequency-changers used in a (super)heterodyne receiver

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

Sistema de amplificación de señales de telecomunicación (SA), en particular para la amplificación de señales de radio, televisión y/o datos, que comprende - Una entrada (IN) de señal de telecomunicación del sistema de amplificación de señales de televisión, - Una salida (OUT) de señal de telecomunicación del sistema de amplificación de señales de televisión, - Un módulo de amplificación (1) con una entrada del módulo de amplificación (1I) y una salida del módulo de amplificación (1O), configurado de tal manera que dispone de dos modos de funcionamiento, un primer modo denominado modo amplificación del módulo de amplificación y un segundo modo denominado modo corte del módulo de amplificación, - Un módulo de conmutación (2) con una entrada del módulo de conmutación (2I) y una salida del módulo de conmutación (2O), configurado de tal manera que dispone de dos modos de funcionamiento, un primer modo denominado modo paso de señal del módulo de conmutación y un segundo modo denominado modo aislamiento del módulo de conmutación, - Un módulo de bypass (3) con una entrada del módulo de bypass (3I) y una salida del módulo de bypass (3O), configurado de tal manera que dispone de dos modos de funcionamiento, un primer modo denominado modo paso de señal del módulo de bypass y un segundo modo denominado modo aislamiento del módulo de bypass, - Una tensión de entrada (Vp), - Una red de polarización (4) que genera a partir de la tensión de entrada (Vp) al menos un valor de tensión de control (Vc1,⋯, Vcs) donde - el módulo de amplificación (1) en modo amplificación del módulo de amplificación sitúa a la salida (1O) del módulo de amplificación (1) la señal presente a la entrada (1I) del módulo de amplificación (1) amplificada - el módulo de amplificación (1) en modo corte del módulo de amplificación aísla la salida (1O) del módulo de amplificación (1) de la entrada (1I) del módulo de amplificación (1), - el módulo de conmutación (2) en modo paso de señal del módulo de conmutación conecta la salida (2O) del módulo de conmutación (2) a la entrada (2I) del módulo de conmutación (2), - el módulo de conmutación (2) en modo aislamiento del módulo de conmutación aísla la salida (2O) del módulo de conmutación (2) de la entrada (2I) del módulo de conmutación (2), - el módulo de bypass (3) en modo paso del módulo de bypass conecta la salida (3O) del módulo de bypass (3) a la entrada (3I) del módulo de bypass (3), - el módulo de bypass (3) en modo aislamiento del módulo de bypass aísla la salida (3O) del módulo de bypass (3) de la entrada (3I) del módulo de bypass (3), - la entrada (1I) del módulo de amplificación (1) está conectada a la entrada (3I) del módulo de bypass (3), constituyendo la entrada (IN) del sistema para la amplificación de señales de telecomunicación (SA), - la salida (1O) del módulo de amplificación (1) está conectada a la entrada (2I) del módulo de conmutación (2), - la salida (2O) del módulo de conmutación (2) está conectada a la salida (3O) del módulo de bypass (3), constituyendo la salida (OUT) del sistema para la amplificación de señales de telecomunicación (SA), - el sistema de amplificación (SA) dispone de un primer modo de funcionamiento y de un segundo modo de funcionamiento seleccionables en función del valor de la al menos una tensión de control (Vc1,⋯Vcs) donde - en el primer modo de funcionamiento del sistema de amplificación (SA), denominado modo amplificación del sistema de amplificación, el módulo de amplificación (1) se encuentra en modo amplificación del módulo de amplificación, el módulo de conmutación (2) se encuentra en modo paso de señal del módulo de conmutación y el módulo de bypass (3) se encuentra en modo de aislamiento del módulo de bypass, y las señales a la entrada (IN) del sistema de amplificación (SA) son amplificadas a través del módulo de amplificación (1) y situadas a la salida (OUT) del sistema amplificador (SA) y - en el segundo modo de funcionamiento del sistema de amplificación, denominado modo paso de señal del sistema de amplificación (SA), el módulo de bypass (3) se encuentra en modo paso de señal del módulo de bypass, el módulo de amplificación (1) se encuentra en modo corte del módulo de amplificación y el módulo de conmutación (2) se encuentra en modo de aislamiento del módulo de conmutación, y las señales a la entrada (IN) del sistema de amplificación (SA) no son amplificadas y son puestas a la salida (OUT) del sistema de amplificación (SA) a través del módulo de bypass (3) - el sistema de amplificación (SA) se encuentra en modo paso de señal en el caso de que el valor de la al menos una tensión de la al menos una tensión de control (Vc1, ⋯, Vcs) sea cero Voltios, de modo que el sistema de amplificación es un sistema pasivo que no necesita de una fuente de alimentación externa, - el módulo de bypass (3) contiene al menos un bloque de bypass que dispone de una entrada del al menos un bloque de bypass y de una salida del al menos un bloque de bypass, configurado de tal modo que dispone de un primer modo de funcionamiento del al menos un bloque de bypass y de un segundo modo de funcionamiento del al menos un bloque de bypass cuyo funcionamiento está controlado por al menos una tensión de control (Vc1,⋯, Vcs), donde - en el primer modo de operación del al menos un bloque de bypass, denominado modo paso de señal del al menos un bloque de bypass se establece una conexión entre la salida de el al menos un bloque de bypass y la entrada de el al menos un bloque de bypass, - en el segundo modo de operación del al menos un bloque de bypass, denominado modo corte del al menos un bloque de bypass se aísla la salida de el al menos un bloque de bypass de la entrada de el al menos un bloque de bypass, - el módulo de amplificación (1) comprende al menos un bloque de amplificación donde el al menos un bloque de amplificación contiene un primer bloque de amplificación (BA1) donde el primer bloque de amplificación (BA1) contiene al menos un transistor donde - si el sistema de amplificación se encuentra en modo amplificación del sistema de amplificación (SA), el al menos un transistor está configurado de tal modo que amplifica la señal de telecomunicación presente a la entrada (IN) del sistema de amplificación de señales de telecomunicación (SA) presente a la entrada del al menos un transistor, - si el sistema de amplificación se encuentra en modo paso de señal del sistema de amplificación (SA), el al menos un transistor está en corte y la señal de telecomunicación presente a la entrada (IN) del sistema de amplificación de señales de telecomunicación (SA) está presente a la entrada del al menos un transistor.

Description

DESCRIPCIÓN
Sistema de amplificación de señales de telecomunicación
SECTOR DE LA TÉCNICA
La presente invención se refiere a un sistema para la amplificación de señales de telecomunicación, en particular para la amplificación de señales de radio, televisión y/o datos según la reivindicación número 1.
ANTECEDENTES DE LA INVENCIÓN
Un amplificador de bajo ruido (también llamado LNA, “Low Noise Amplifier") es un elemento crítico en cualquier sistema de recepción de comunicaciones, ya que es el primer elemento activo del sistema después de la antena. Por consiguiente, para aumentar la sensibilidad del receptor y reducir la contribución del LNA al ruido total del sistema, es necesario que disponga de una baja figura de ruido y una ganancia elevada. Sin embargo, en entornos donde la señal de entrada al receptor es fuerte no es necesario disponer de una ganancia tan alta y son admisibles niveles de ruido más elevados. Incluso es deseable no disponer de ganancia alguna para no provocar efectos de saturación en el resto de elementos del sistema, lo que puede degradar la señal como consecuencia de la intermodulación originada en el dispositivo activo.
En esté último caso es deseable que el LNA disponga de un sistema de conmutación que permita el paso de la señal de entrada a la salida sin ser amplificada. Este elemento se denomina circuito de bypass.
Son conocidas numerosas configuraciones de LNA con Bypass. Sin embargo una de las principales desventajas que presentan es el hecho de que el circuito de Bypass consume potencia cuando está activado, como ocurre en el circuito descrito en el documento US 6,977,552. Otra desventaja es que, como ocurre en el circuito descrito en el documento US 6,930,546, si bien el circuito de bypass no consume potencia, necesita igualmente un voltaje de polarización/control para ser activado. Esto es una desventaja ya que implica que en el modo Bypass, que es un modo pasivo, se necesita de un elemento externo adicional para controlar el dispositivo.
Aunque se han propuesto soluciones para solventar las desventajas anteriores como la descrita en el documento EP 1199771, en las que el principal inconveniente reside en la limitada ganancia que se puede obtener a la salida del amplificador. Este hecho se debe a que la ganancia máxima del LNA se encuentra limitada por el aislamiento entre la entrada y la salida del amplificador que es posible obtener del circuito de Bypass, esto hace que la mayoría de realizaciones de LNA con circuito de Bypass se limiten a amplificadores de una etapa o de ganancia moderada.
El documento US2005/0186919 describe en su figura 6 un transmisor en el cual la amplificación de la señal de entrada (RFin) se realiza mediante un transistor 21 polarizado por la red 24, y por consiguiente en cualquier caso se requiere consumo de energía.
El documento WO2001052855 incluye un circuito LNA con líneas de adaptación de A/4. Esta solución es sólo aplicable a un ancho de banda limitado, y por consiguiente no es válida parta señales de banda ancha.
El documento EP 2485393 describe un módulo de amplificación 11 que comprende una parte de ganancia fija G0 y otra de ganancia conmutable. Un primer switch 15 se sitúa en paralelo con la parte de ganancia conmutable 14, es decir, entre la entrada de la parte de ganancia conmutable 14 y la salida de la parte de ganancia conmutable 14.
El documento US 2016/0056774 describe un LNA en el cual el modo de operación del módulo LNA 100 puede ser seleccionado proporcionando una señal de control digital al switch lógico 101 a través de un bus de control CTL, el cual controla el estado de de los switches 110,112,114,116,118 y 122, así como el estado del condensador variable 130. El documento US 2005/0083117 describe un control de potencia basado en la adaptación de impedancias mediante componentes pasivos, siendo siempre necesaria una tensión de polarización para configurar el sistema en cualquier modo de funcionamiento.
EXPLICACIÓN DE LA INVENCIÓN
El objetivo de la presente invención es un sistema para la amplificación de señales de telecomunicación, en particular para la amplificación de señales de radio, televisión y/o datos, con una entrada y una salida, que dispone de dos modos de funcionamiento: un primer modo en el que dicha señal, tras ser amplificada, pasa a la salida y un segundo modo que permite el paso de una señal presente en la entrada hacia la salida sin ser amplificada.
Este objetivo se consigue con un sistema como el descrito en las reivindicaciones.
Este sistema para la amplificación de señales de telecomunicación, en particular para la amplificación de señales de radio, televisión y/o datos posee una pluralidad de ventajas.
El sistema para la amplificación de señales de telecomunicación en particular para la amplificación de señales de radio, televisión y/o datos, comprende una entrada, una salida, un módulo de amplificación configurado de tal manera que dispone de dos modos de funcionamiento, un primer modo denominado modo amplificación y un segundo modo denominado modo corte; un módulo de conmutación que dispone de dos modos de funcionamiento, un primer modo denominado modo paso de señal y un segundo modo denominado modo aislamiento; un módulo de bypass que dispone de dos modos de funcionamiento, un primer modo denominado modo paso de señal y un segundo modo denominado modo aislamiento y una red de polarización que genera a partir de una tensión de entrada diferentes valores de tensión de control.
El sistema de amplificación de señales de telecomunicación dispone de dos modos de funcionamiento que son seleccionables en función de alguno de los valores de tensión de control. En el primer modo de funcionamiento, denominado modo amplificación, el (los) valor(es) de tensión de control son tales que el módulo de amplificación se encuentra en modo amplificación, el módulo de conmutación se encuentra en modo paso de señal y el módulo de bypass 3 se encuentra en modo de aislamiento, y las señales presentes a la entrada del sistema de amplificación son amplificadas a través del módulo de amplificación y puestas a la salida del sistema de amplificación. En el segundo modo de funcionamiento, denominado modo paso de señal, el (los) valor(es) de tensión de control son tales que el módulo de bypass se encuentra en modo paso de señal, el módulo de conmutación se encuentra en modo de aislamiento y las señales a la entrada del sistema de amplificación no son amplificadas y son puestas a la salida del sistema de amplificación a través del módulo de bypass.
Estos dos modos de funcionamiento son independientes entre si, amplificación y paso, seleccionables mediante tensiones de control sin necesidad de actuar físicamente sobre el sistema (por ejemplo con un interruptor). Esta disposición de los diferentes módulos permite que en el modo amplificación se puedan obtener altos valores de ganancia, gracias al rechazo obtenido por el módulo de bypass que evita los efectos de oscilación debidos a la realimentación de la salida hacia la entada, al mismo tiempo que permite obtener muy bajos valores de atenuación en el modo paso de señal al tener un módulo de conmutación que, en el modo paso, proporciona una conexión entre la salida del módulo amplificador y la salida del sistema y, en el modo aislamiento, aísla la salida del módulo amplificador de la salida del sistema.
En otro ejemplo según la invención, el sistema de amplificación se encuentra en modo paso de señal cuando alguno de el (los) valor(es) de tensión de control es de cero voltios.
Este ejemplo presenta la ventaja de necesitar menor número de tensiones de control en el segundo modo de funcionamiento, con lo que mejora su rendimiento energético.
El sistema de amplificación se encuentra en modo paso de señal cuando el o todos los valor(es) de tensión de control es (son) cero voltios.
Esto presenta la ventaja de que en el segundo modo de funcionamiento, el consumo de energía es cero y las tensiones de control son iguales a cero Voltios, convirtiéndolo en un sistema pasivo que no necesita de una fuente de alimentación externa y adicionalmente tampoco necesita variar la red de polarización.
Al menos uno de los módulos que componen el sistema de amplificación, esto es, el módulo de amplificación y/o el módulo de conmutación y/o el módulo de bypass, están constituidos por bloques, denominados bloques de amplificación, bloques de conmutación y bloques de bypass respectivamente.
Esto presenta la ventaja de flexibilizar el diseño de los distintos módulos amplificador, conmutación y bypass, de cara al cumplimiento de distintos requisitos globales del sistema amplificador (como pueden ser ganancia, aislamiento entre entrada y salida o impedancia de salida) simplemente con variar el número de bloques de amplificación y/o conmutación y/o bypass.
Los bloques de amplificación tienen dos modos de funcionamiento, un primer modo de funcionamiento denominado modo amplificación en el cual se amplifica la señal a la entrada del bloque y un segundo modo de funcionamiento denominado modo corte en el que no se permite el paso de la señal a la entrada del bloque hacia su salida.
Esto presenta la ventaja de que permite la posibilidad de adecuar la repuesta de cada uno de los bloques de amplificación (y consecuentemente del módulo de amplificación) a los distintos modos de funcionamiento del sistema amplificador, mejorando el rendimiento global del sistema.
Los bloques de conmutación son de un primer tipo denominado bloque de conmutación serie o de un segundo tipo denominado bloque de conmutación paralelo, ambos con un primer modo de funcionamiento denominado modo paso y un segundo modo de funcionamiento denominado modo corte.
Este ejemplo presenta la ventaja de que, el disponer de dos tipos de bloque serie y paralelo permite una mayor flexibilidad en el diseño para ajustar las propiedades eléctricas (pérdidas de inserción y aislamiento respectivamente) del módulo de conmutación a los requisitos que se establezcan.
En una realización preferente según la invención, al menos el último bloque de conmutación del módulo de conmutación es un bloque de conmutación de tipo serie.
Este ejemplo presenta la ventaja de incrementar el aislamiento entre la salida del módulo de bypass de y la salida del módulo de conmutación cuando este se encuentra en modo aislamiento, mejorando el rendimiento del sistema de amplificación en su modo paso.
En una realización preferente según la invención, los bloques de bypass son de un primer tipo denominado bloque de bypass serie o de un segundo tipo denominado bloque de bypass paralelo, ambos con un primer modo de funcionamiento denominado modo paso y un segundo modo de funcionamiento denominado modo corte.
Esta realización presenta la ventaja de que, en el modo paso de señal del sistema de amplificación, se dispone de una conexión entre la entrada y la salida del sistema amplificador, mientras que en el modo aislamiento se aísla la entrada del sistema amplificador de la salida del sistema amplificador de manera que toda señal presente en la entrada del sistema amplificador se canaliza hacia la entrada del módulo amplificador, sin pérdidas de rendimiento.
Además, el disponer de dos tipos de bloque (serie y paralelo) presenta la ventaja de que permite una mayor flexibilidad en el diseño para ajustar las propiedades eléctricas (pérdidas de inserción y aislamiento respectivamente) del módulo de bypass a los requisitos que se establezcan.
En una realización preferente según la invención, el módulo de bypass contiene al menos tres bloques de bypass. De ellos, al menos el primero y el último bloque de bypass son de tipo serie, y al menos otro bloque situado entre ambos es de tipo paralelo.
Esta realización presenta la ventaja de disponer de un módulo de bypass que en modo paso de señal proporciona una conexión de bajas pérdidas de inserción entre la entrada y la salida del sistema amplificador. Además, el módulo de bypass en modo aislamiento proporciona un aislamiento elevado entre la entrada y la salida del sistema amplificador que evita efectos indeseados de realimentación cuando el sistema de amplificación se encuentra en modo amplificación. En una realización preferente según la invención, cada bloque de amplificación contiene un transistor en tecnología PHEMT ("Pseudomorphic High electrón mobility transistor”) y uno o dos condensadores, cuyo funcionamiento está controlado por tres tensiones de control generadas por la red de polarización.
Esta realización presenta la ventaja de que el modo de funcionamiento de cada bloque de amplificación se puede controlar a través de la polarización del transistor que contiene sin necesidad tensiones de control adicionales, lo que mejora la eficiencia del conjunto al usar la misma tensión para el control y la polarización de los transistores.
En otro ejemplo según la invención, cada bloque de conmutación serie contiene tres resistencias y un transistor en tecnología PHEMT ("Pseudomorphic High electron mobility transistor”), cuyo funcionamiento está controlado por dos tensiones de control generadas por la red de polarización. En el caso de un bloque de bypass paralelo, cada bloque contiene una resistencia, un transistor en tecnología PHEMT ("Pseudomorphic High electron mobility transistor”) y un condensador, cuyo funcionamiento está controlado por una tensión de control generada por la red de polarización. Este ejemplo presenta la ventaja de que el modo de funcionamiento de cada bloque de conmutación se puede controlar a través de la polarización del transistor que contiene sin necesidad tensiones de control adicionales, lo que mejora la eficiencia del conjunto al usar la misma tensión para el control y la polarización de los transistores.
En otro ejemplo según la invención, los terminales de drenador y surtidor del transistor del bloque de conmutación se pueden intercambiar.
Esto presenta la ventaja de disponer de mayor flexibilidad en el diseño del bloque de conmutación.
En otro ejemplo según la invención, cada bloque de bypass serie contiene dos resistencias y un transistor en tecnología PHEMT ("Pseudomorphic High electron mobility transistor”), cuyo funcionamiento está controlado por dos tensiones de control generadas por la red de polarización. En el caso de un bloque de bypass paralelo, cada bloque contiene una resistencia, un transistor en tecnología PHEMT ("Pseudomorphic High electron mobility transistor”) y un condensador, cuyo funcionamiento está controlado por una tensión de control generada por la red de polarización.
Este ejemplo presenta la ventaja de que el modo de funcionamiento de cada bloque de bypass se puede controlar a través de la polarización del transistor que contiene sin necesidad tensiones de control adicionales, lo que mejora la eficiencia del conjunto al usar la misma tensión para el control y la polarización de los transistores.
En otro ejemplo según la invención, los terminales de drenador y surtidor del transistor del bloque de bypass se pueden intercambiar.
Esto presenta la ventaja de disponer de mayor flexibilidad en el diseño del bloque de bypass.
En otro ejemplo según la invención, los transistores PHEMT pueden ser de tipo enhacement o depletion, de modo que en el caso de que si el tipo de transistor de los bloques de conmutación serie debe ser del mismo tipo que el de los bloques de bypass paralelo, y el tipo de transistor de los bloques de conmutación paralelo debe ser del mismo tipo que el de los bloques de bypass serie.
Este ejemplo presenta la ventaja de que es posible utilizar indistintamente diferentes tipos de transistores de tecnología PHEMT.
En otro ejemplo según la invención, el sistema de amplificación está formado por
- un bloque de adaptación de entrada del módulo de amplificación, consistente en una inductancia,
- un módulo de amplificación que contiene exactamente dos bloques de amplificación
- un bloque de adaptación de salida que es una línea de conexión
- un módulo de conmutación que contiene exactamente un bloque de conmutación serie,
- un bloque de desacoplo de entrada del módulo de bypass que es un condensador de desacoplo
- un módulo de bypass que contiene tres bloques de bypass, el primero y el tercero de tipo serie y el segundo de tipo paralelo y
- un bloque de desacoplo de salida del módulo de bypass que es un condensador de desacoplo.
Esta realización presenta la ventaja de obtener una elevada ganancia en el modo amplificación y unas bajas pérdidas de inserción en el modo paso de señal. Todo ello con el mínimo número de bloques de amplificación, conmutación y bypass, además de un número reducido de tensiones de control.
Para complementar la descripción de la invención y con objeto de ayudar a una mejor comprensión de las características y ventajas, se acompaña como parte integrante de dicha descripción un juego de dibujos en donde con carácter ilustrativo y no limitativo, se ha representado lo siguiente:
Figura 1.- Diagrama de bloques general del sistema de amplificación SA según la invención
Figura 2.- Diagrama de bloques del sistema de amplificación SA según la invención con identificación de los bloques que constituyen cada módulo
Figura 3.- Ejemplo de módulo de conmutación 2 según la invención
Figura 4.- Ejemplo de módulo de bypass 3 según la invención
Figura 5.- Ejemplo de bloque de amplificación BAi según la invención
Figura 6.- Ejemplo de bloque de conmutación BCjS de tipo serie según la invención
Figura 7.- Ejemplo de bloque de conmutación BCjP de tipo paralelo según la invención
Figura 8.- Ejemplo de bloque de bypass BBkS de tipo serie según la invención
Figura 9.- Ejemplo de bloque de bypass BBkP de tipo paralelo según la invención
Figura 10.- Ejemplo de realización según la invención
Figura 11.- Gráfica de respuesta de la realización del sistema amplificación según cláusula 24
REALIZACION PREFERENTE DE LA INVENCION
A la vista de las mencionadas figuras, y de acuerdo con la numeración adoptada, se puede observar en ellas un ejemplo de realización preferente de la invención, la cual comprende las partes y elementos que se indican y describen en detalle a continuación. La invención está definida por las reivindicaciones anexas.
Así, y como se muestra en la Fig. 1, una posible realización preferente del sistema para la amplificación de señales de telecomunicación SA, en particular para la amplificación de señales de radio, televisión y/o datos, comprende esencialmente, los siguientes elementos y características funcionales:
- Una entrada IN
- Una salida OUT,
- Un módulo de amplificación 1, con una entrada 1I y una salida 1O, que está configurado de tal manera que dispone de dos modos de funcionamiento, un primer modo denominado modo amplificación y un segundo modo denominado modo corte.
- Cuando funciona en modo amplificación, el módulo de amplificación 1 sitúa a la salida 1O la señal presente a la entrada 1I amplificada.
- Cuando funciona en modo corte, el módulo de amplificación 1 aísla la salida 1O del módulo de amplificación 1 de la entrada 1I del módulo de amplificación 1.
- Un módulo de conmutación 2 con una entrada 2I y una salida 2O, que está configurado de tal manera que dispone de dos modos de funcionamiento, un primer modo denominado modo paso de señal y un segundo modo denominado modo aislamiento.
- Cuando funciona en modo paso de señal, el módulo de conmutación 2 conecta la salida 2O del módulo de conmutación 2 a la entrada 2 i del módulo de conmutación 2.
- Cuando funciona en modo aislamiento, el módulo de conmutación 2 aísla la salida 2O del módulo de conmutación 2 de la entrada 2I del módulo de conmutación 2.
- Un módulo de bypass 3 con una entrada 3I y una salida 3O, y que dispone de dos modos de funcionamiento, un primer modo denominado modo paso de señal y un segundo modo denominado modo aislamiento
- Cuando funciona en modo paso, el módulo de bypass 3 conecta la salida 3O del módulo de bypass 3 de la entrada 3I del módulo de bypass 3
- Cuando funciona en modo aislamiento, el módulo de bypass 3 aísla la salida 3O del módulo de bypass 3 de la entrada 3I del módulo de bypass 3
- Una red de polarización 4 que genera a partir de una tensión de entrada Vp entre uno y un número entero s de valores de tensión de control Vc1,..., Vcs. Como posible valor de estas tensiones se incluye el de 0 voltios, considerándose por tanto la conexión a tierra como una posible tensión generada por la red de polarización 4. En esta realización preferente, el sistema de amplificación de señales de telecomunicación SA dispone de dos modos de funcionamiento que son seleccionables en función de alguno de los valores de tensión de control Vc1,..., Vcs generados por la red de polarización 4.
En el primer modo de funcionamiento de esta primera realización preferente, denominado modo amplificación, el (los) valor(es) de tensión de control Vc1,..., Vcs son tales que el módulo de amplificación 1 se encuentra en modo amplificación, el módulo de conmutación 2 se encuentra en modo paso de señal y el módulo de bypass 3 se encuentra en modo de aislamiento, y las señales presentes a la entrada IN del sistema de amplificación SA son amplificadas a través del módulo de amplificación 1 y puestas a la salida OUT del sistema de amplificación SA.
En el segundo modo de funcionamiento de esta primera realización preferente, denominado modo paso de señal, el (los) valor(es) de tensión de control Vc1,..., Vcs son tales que el módulo de bypass 3 se encuentra en modo paso de señal, el módulo de conmutación 2 se encuentra en modo de aislamiento y las señales a la entrada IN) del sistema de amplificación SA no son amplificadas y son puestas a la salida OUT del sistema de amplificación SA a través del módulo de bypass 3.
Según la invención, el sistema de amplificación SA se encuentra en modo paso de señal cuando alguno de el (los) valor(es) de tensión de control V c1,., Vcs es cero voltios.
El sistema de amplificación SA se encuentra en modo paso de señal cuando el o todos los valor(es) de tensión de control V c1,., Vcs es (son) cero voltios.
Otras posibles realizaciones son las que muestra la Figura 2. En ellas, al menos uno de los módulos que componen el sistema de amplificación SA, esto es, el módulo de amplificación 1 y/o el módulo de conmutación 2 y/o el módulo de bypass 3, están constituidos por bloques.
Un módulo de amplificación 1 constituido por bloques según la figura 2 comprende
- un bloque de adaptación de entrada BAIA del módulo de amplificación 1 que dispone de una entrada BAIAI y una salida BAIAO. Este bloque corresponder, desde simplemente a una inductancia hasta un circuito complejo de adaptación.
- un bloque de adaptación de salida BAOA del módulo de amplificación 2 que dispone de una entrada BAOAI y una salida BAOAO, constituyendo la salida BAOAO la salida 1O del módulo de amplificación 1. Este bloque puede corresponder, por ejemplo, desde una línea de conexión hasta un circuito complejo de adaptación. - un número entero de entre uno y n de bloques de amplificación BA1,..., BAn, cada uno de los cuales dispone de una entrada BA1I,...,BAnI y de una salida BA1O,..., BAnO respectivamente, y cuyo funcionamiento está controlado por una o más tensiones de control Vc1,..., Vcs generadas por la red de polarización 4.
En este módulo de amplificación 1 según la figura 2
- la entrada BAIAI del bloque de adaptación de entrada BAIA del módulo de amplificación 1 constituye la entrada 1I del módulo de amplificación 1,
- la entrada BAI1 del primer bloque de amplificación BA1 está conectada a la salida BAIAO del bloque de adaptación de entrada BAIA del módulo de amplificación 1,
- la salida BAiO del bloque de amplificación i-ésimo (BAi) está conectada a la entrada BAi+1I del bloque de amplificación i+1-ésimo BAi+1 para todo valor entero de i comprendido entre 1 y n-1,
- la salida BAnO del bloque de amplificación n-ésimo BAnO está conectada a la entrada BAOAI del bloque de adaptación de salida BAOA del módulo de amplificación 1,
- la salida BAOAO del bloque de adaptación de salida BAOA del módulo de amplificación 1 constituye la salida 1O del módulo de amplificación 1,
Un módulo de conmutación 2 constituido por bloques según la figura 2 comprende un número entero de entre 1 y m bloques de conmutación BC1,...,BCm, cada uno de los cuales dispone de una entrada BC1I,...,BCmI y de una salida BC1O,...,BCmO respectivamente, y cuyo funcionamiento está controlado por una o más tensiones de control Vc1,..., Vcs generadas por la red de polarización 4.
En este módulo de conmutación 2 según la figura 2
- la entrada BC11 del primer bloque de conmutación BC1 constituye la entrada 2I del módulo de conmutación 2, - la salida BCjO del bloque de conmutación j-ésimo BCj está conectada a la entrada (BCj+1I) del bloque de conmutación j+1-ésimo BCj+1 para todo valor entero de j comprendido entre 1 y m-1, y
- la salida BCmO del último bloque de conmutación BCm constituye la salida 2O del módulo de conmutación 2. Un módulo de bypass 3 constituido por bloques según la figura 2 comprende
- un bloque de desacoplo de entrada BDIB del módulo de bypass 3 que dispone de una entrada BDIBI y una salida BDIBO. Este bloque de desacoplo de entrada puede consistir simplemente en un condensador o bien en un circuito de desacoplo complejo,
- un número entero de entre 1 y r bloques de bypass BB1,...,BBr que disponen de una entrada BB1I,...,BBrI y de una salida BB1O,...,BBrO respectivamente, y cuyo funcionamiento está controlado por una o más tensiones de control V c1,., Vcs generadas por la red de polarización 4,
- un bloque de desacoplo de salida BDOB del módulo de bypass 3 que dispone de una entrada BDOBI y una salida BDOBO. Este bloque de desacoplo de entrada puede consistir simplemente en un condensador o bien en un circuito de desacoplo complejo.
En este módulo de bypass 3 según la figura 2
- la entrada BDIBI del bloque de desacoplo de entrada BDIB del módulo de bypass 3 constituye la entrada 3I del módulo de bypass 3,
- la entrada BBI1 del primer bloque de bypass BB1 está conectada a la salida BDIBO del bloque de desacoplo de entrada BDIB del módulo de bypass 3,
- la salida BBkO del bloque de bypass k-ésimo BBk está conectada a la entrada BBk+1I del bloque de bypass k+1-ésimo BBk+1 para todo valor entero de k comprendido entre 1 y r-1. Entre estos bloques, es necesario introducir un condensador en el caso en el que las tensiones de control sean diferentes
- la salida BBrO del último bloque de bypass BBr está conectada a la entrada BDOBI del bloque de desacoplo de salida BDOB del módulo de bypass 3, y
- la salida BDOBO del bloque de desacoplo de salida BDOB del módulo de bypass 3 constituye la salida 3O del módulo de bypass 3
En otra realización de la invención recogida según la Figura 2, el i-esimo bloque de amplificación BBi, para todo número entero i comprendido entre 1 y n tiene dos modos de funcionamiento, un primer modo de funcionamiento denominado modo amplificación y un segundo modo de funcionamiento denominado modo corte.
- en el modo amplificación, el i-ésimo bloque de amplificación BAi e sitúa a su salida (BAiO) la señal presente a la entrada BAiI amplificada, y
- en el modo corte, el i-ésimo bloque de amplificación BAi sitúa a su salida BAiO la señal presente a la entrada BAiI amplificada, no permitiendo el paso la de señal presente en la entrada BAiI a la salida BAiO
De este modo, y según otra realización que recoge la Figura 2, para que el módulo de amplificación 1 se encuentre en modo de funcionamiento de amplificación, todos y cada uno de los bloques de amplificación BA1,..., BAn se deben encontrar en modo amplificación. Alternativamente, para que el módulo de amplificación 1 se encuentre en modo de funcionamiento de corte del módulo de amplificación 1, bastará con que el primer bloque de amplificación BA1 de los bloques de amplificación BA1, ..., BAn se encuentre en modo corte.
En otra realización de la invención que también muestra la figura 2, el j-ésimo bloque de conmutación BCj, para todo valor entero de j comprendido entre 1 y m, es de un primer tipo denominado bloque de conmutación serie BCjS, con una entrada BCjSI y una salida BCjSO, o de un segundo tipo denominado bloque de conmutación paralelo BCjP, con una entrada BCjPI y una salida BCjSO.
Un bloque de conmutación de tipo serie BCS, con una entrada BCSI y una salida BCSO, tiene dos modos de funcionamiento: un primer modo de funcionamiento denominado modo paso y un segundo modo de funcionamiento denominado modo corte.
En un bloque de conmutación de tipo serie BCS en modo paso, se establece una conexión entre su salida BCSO y su entrada BCSI. Por conexión en este caso se entiende el habilitar un camino de baja impedancia, de modo que favorece el paso de la señal directa entre la entrada BCSI y la salida BCSO respecto a cualquier camino alternativo.
En un bloque de conmutación de tipo serie BCS en modo corte, se aísla la salida BCSO de la entrada BCSI. Se entiende como aislar el hecho de impedir que la señal presente a la entrada BCSI pase a la salida BCSO.
Un bloque conmutación de tipo paralelo BCP tiene dos modos de funcionamiento: un primer modo de funcionamiento denominado modo paso y un segundo modo de funcionamiento denominado modo corte.
En un bloque conmutación de tipo paralelo BCP en el modo paso, se habilita un camino a tierra para la señal presente a la entrada BCPI. Habilitar un camino a tierra se entiende en este contexto como establecer una conexión de muy baja impedancia entre la entrada BCPI y la tierra, favoreciendo el paso de la señal con respecto a cualquier otro camino alternativo.
En un bloque conmutación de tipo paralelo BCP en el modo corte, se establece una conexión entre la salida BCPO y la entrada BCPI. Por conexión en este caso se entiende el habilitar un camino de baja impedancia, de modo que favorece el paso de la señal directa entre la entrada BCSI y la salida BCSO respecto a cualquier camino alternativo.
De acuerdo con la figura 2, al menos el último bloque de conmutación BCm del módulo de conmutación 3, entendiendo el último bloque de conmutación como aquel cuya salida BCmO constituye la salida 3O del módulo de conmutación 3 está conectada, es un bloque de conmutación de tipo serie BCS.
De acuerdo con la figura 2, para que el módulo de conmutación 2 se encuentre en modo paso de señal, todos los bloques de conmutación de tipo serie BC1S, ...,BCmS se deben encontrar en modo paso, y todos los bloques de conmutación de tipo paralelo BC1P, ...,BCm-1P se deben encontrar en modo corte. En otro caso, para que el módulo de conmutación 2 se encuentre en modo aislamiento, al menos un bloque de conmutación serie BClS, ...,BCmS que se encuentra más próximo a la salida del módulo de conmutación 2O que el bloque de conmutación de tipo paralelo BC1P, ...,BCm-1P más próximo a la salida del módulo de conmutación (2O) y que se encuentra en modo paso, se encuentra en modo corte.
Esto se ilustra mediante un ejemplo como el mostrado en la Figura 3, en la que se muestra un módulo de conmutación 2 como el descrito más arriba formado por tres bloques de conmutación, dos bloques de tipo serie BC1S y BC3S, y uno de tipo paralelo BC2S.
Para que el módulo de conmutación 2 se encuentre en modo paso de señal, es estrictamente necesario que los bloques de conmutación serie BC1S y BC3S se encuentren en modo paso y que los bloques de conmutación paralelo BC2P se encuentren en modo corte.
Por otro lado, el módulo de conmutación 2, se encuentra en modo aislamiento en los siguientes supuestos:
1. Si el bloque de conmutación paralelo BC2P se encuentra en modo paso y el bloque de conmutación serie BC3S se encuentra en modo corte.
2. Si el bloque de conmutación paralelo BC2P se encuentra en modo corte y al menos uno de los bloques de conmutación serie BC1S, BC3 se encuentra en modo corte.
Según la figura 2, el k-ésimo bloque de bypass BBk, para todo valor entero de k comprendido entre 1 y r, es de un primer tipo denominado bloque de conmutación serie BBkS, con una entrada BBkSI y una salida BBkSO, o de un segundo tipo denominado bloque de conmutación paralelo BBkP, con una entrada BBkPI y una salida BBkSO.
Un bloque de bypass de tipo serie BBS, con una entrada BBSI y una salida BBSO, tiene dos modos de funcionamiento: un primer modo de funcionamiento denominado modo paso y un segundo modo de funcionamiento denominado modo corte.
En un bloque de bypass de tipo serie BBS en modo paso, se establece una conexión entre su salida BBSO y su entrada BBSI. Por conexión en este caso se entiende el habilitar un camino de baja impedancia, de modo que favorece el paso de la señal directa entre la entrada BBSI y la salida BBSO respecto a cualquier camino alternativo.
En un bloque de bypass de tipo serie BBS en modo corte, se aísla la salida BBSO de la entrada BBSI. Se entiende como aislar el hecho de impedir que la señal presente a la entrada BBSI pase a la salida BBSO.
Un bloque de bypass de tipo paralelo BBP tiene dos modos de funcionamiento: un primer modo de funcionamiento denominado modo paso y un segundo modo de funcionamiento denominado modo corte.
En un bloque de bypass de tipo paralelo BBP en modo paso, se habilita un camino a tierra para la señal presente a la entrada b Bp I. Habilitar un camino a tierra se entiende en este contexto como establecer una conexión de muy baja impedancia entre la entrada BBPI y la tierra, favoreciendo el paso de la señal con respecto a cualquier otro camino alternativo.
En un bloque de bypass de tipo paralelo BBP en modo corte, se establece una conexión entre la salida BBPO y la entrada BBPI. Por conexión en este caso se entiende el habilitar un camino de baja impedancia, de modo que favorece el paso de la señal directa entre la entrada BBPI y la salida BBPO respecto a cualquier camino alternativo.
Según la figura 2, el módulo de bypass 3 contiene al menos tres bloques de bypass. De ellos, al menos el primer bloque de bypass BB1 y al menos el último bloque de bypass BBr son del primer tipo de bloque de bypass denominado bloque de bypass serie BBS, y al menos un bloque de bypass BBk situado entre el primer bloque de bypass BB1 y el último bloque de bypass BBr es del segundo tipo denominado bloque de bypass paralelo BBP Se entiende como primer bloque de bypass BB1 aquel cuya entrada BB1I está conectada a la salida del bloque de desacoplo de entrada BDIBI del módulo de bypass BDIB, y se entiende como último bloque de bypass BBr aquel cuya salida se encuentra conectada a la entrada BDOBI del bloque de desacoplo de salida del módulo de bypass BDOB.
De este modo, según la figura 2, para que el módulo de bypass 3 se encuentre en modo paso de señal, todos los bloques de bypass de tipo serie BB1s , ...,BBrS deben encontrarse en modo paso, y todos los bloques de bypass de tipo paralelo BB2P, ...,BBr-1P deben encontrarse en modo corte.
En otro caso, para que el módulo de bypass 3 se encuentre en modo aislamiento, se debe cumplir que
- al menos un bloque de bypass de tipo paralelo BB2P, ...,BBr-1P se encuentra en modo paso,
- al menos un bloque de bypass serie BB1S, ...,BBrS que se encuentre más próximo a la entrada del módulo de bypass 3I que el bloque de bypass de tipo paralelo BB1P, ...,BBr-1P más próximo a la entrada del módulo de bypass 3I y que se encuentra en modo paso, se encuentra en modo corte, y que
- al menos un bloque de bypass serie BB1S, ...,BBrS que se encuentra más próximo a la salida del módulo de bypass 3O que el bloque de bypass de tipo paralelo BB1P, ...,BBr-1P más próximo a la salida del módulo de bypass 3O y que se encuentra en modo paso, se encuentra en modo corte.
Esto se ilustra mediante un ejemplo como el mostrado en la Figura 4, en la que se muestra un módulo de bypass 3 como el descrito más arriba formado por un bloque de desacoplo de entrada de bypass BDIB, cuatro módulos de bypass de tipo serie BB1S, BB2S, BB4S y BB6S, dos bloques de bypass de tipo paralelo BB3P y BB5P, y un bloque de desacoplo de salida de bypass BDOB.
En este caso, para que el módulo de bypass 3 se encuentre en modo paso de señal, es estrictamente necesario que los bloques de bypass serie BB1S, BB2S, BB4S y BB6S se encuentren en modo paso y que los bloques de bypass paralelo BB3P y BB5P se encuentren en modo corte.
Por otro lado, para que el módulo de bypass 3 se encuentre en modo aislamiento, deben dar las siguientes condiciones:
1. Si BB3P se encuentra en modo paso y BB5P se encuentra en modo corte, al menos BB1S o BB2S debe(n) estar en modo corte y al menos BB4S o BB6S debe(n) estar en corte.
2. Si BB3P se encuentra en modo corte y el bloque de bypass BB5P se encuentra en modo paso, al menos BB1S o BB2S o BB4S debe(n) estar en modo corte y BB6S debe estar en corte.
3. Si tanto BB3P como BB5P se encuentran en modo paso, al menos BB1S o BB2S debe(n) estar en modo corte y BB6S debe estar en corte.
La figura 5 muestra un ejemplo no limitativo del bloque de amplificación i-esimo BAi, siendo i un número entero comprendido entre 1 y n. Este bloque contiene
- una entrada BAil
- una salida BAiO
- un transistor TRBAi de tecnología PHEMT cuya zona de funcionamiento está controlada por una primera tensión de control Vcai1, una segunda tensión de control Vcai2 y una tercera tensión de control Vcai3 y que dispone de un terminal de puerta GTRBAi, de un terminal de drenador DTRBAi y de un terminal de surtidor STRBAi
- un condensador de drenador CBADi conectado por uno de sus terminales al terminal de drenador DTRBAi del transistor TRBAi
- un condensador de surtidor CBASi conectado por uno de sus terminales al terminal de surtidor STRBAi del transistor TRBAi, y por otro terminal a tierra.
En este bloque de amplificación i-esimo según la figura 5
- la entrada BAil es el terminal de puerta del transistor GTRBAi
- la salida BAiO es un terminal del condensador de drenador CBADi no conectado al terminal de drenador DTRBAi del transistor TRBAi
- la primera tensión de control Vcai1, la segunda tensión de control Vcai2 y la tercera tensión de control Vcai3 son tensiones de control Vc1,..., Vcs generadas por la red de polarización 4,
- la primera tensión de control Vcai1 se aplica al terminal de puerta GTRBAi del transistor TRBAi,
- la segunda tensión de control Vcai2 se aplica al terminal de drenador DTRBAi del transistor TRBAi, y
- la tercera tensión de control Vcai3 se aplica al terminal de surtidor STRBAi del transistor TRBAi.
Para esta realización concreta del i-ésimo bloque de amplificación BAi, en el modo denominado amplificación, el valor de la primera tensión de control Vcai1, el valor de la segunda tensión de control Vcai2 y el valor de la tercera tensión de control Vca3 son tales que el transistor TRBAi del i-ésimo bloque de amplificación BAi se encuentra polarizado en zona activa.
En el modo corte, el valor de la primera tensión de control Vcai1, el valor de la segunda tensión de control Vcai2 y el valor de la tercera tensión de control Vca3 son tales que el transistor TRBAi del i-ésimo bloque de amplificación BAi se encuentra polarizado en zona de corte.
A modo de ejemplos no limitativos de posibles valores de tensión aplicados:
- para valores de tensión Vcai1= 1,7V, Vca2=4V y Vca3=1V, el transistor TRBAi se encuentra en zona de funcionamiento activa y el bloque de amplificación BAi se encuentra en modo amplificación.
- para valores de tensión Vcai1= 0 V, Vca2=1V y Vca3=1V, el transistor TRBAi se encuentra en zona de funcionamiento de corte y el bloque de amplificación BAi se encuentra en modo corte.
- para valores de tensión Vcai1= 0 V, Vca2=0V y Vca3=0V, el transistor TRBAi se encuentra en zona de funcionamiento de corte, y el bloque de amplificación BAi se encuentra en modo corte.
En el caso de que el valor de Vca3 sea de cero Voltios, es posible prescindir del condensador CBAiS.
La figura 6 muestra un ejemplo no limitativo del j-ésimo bloque de conmutación serie (BCjS), siendo j un número entero comprendido entre 1 y m. Este bloque contiene
- una entrada BCjSI,
- una salida BCjSO,
- un transistor TRBCjS de tecnología PHEMT cuya zona de funcionamiento está controlada por una primera tensión de control Vccjs1 y por una segunda tensión de control Vccjs2, y que dispone de un terminal de puerta GTRBCjS, de un terminal A ATRBCjS y de un terminal B BTRBCjS,
- una resistencia denominada de puerta RBCjSG conectada por uno de sus terminales al terminal de puerta GTRBCjS del transistor TRBCjS,
- una resistencia denominada A RBCjSA conectada por uno de sus terminales al terminal A ATRBCjS del transistor TRBCjS, y
- una resistencia denominada B RBCjSB conectada por uno de sus terminales al terminal B BTRBCjS del transistor TRBCjS
En este j-esimo bloque de conmutación serie según la figura 6
- la entrada BCjSI del j-ésimo bloque de conmutación serie BCjS es el terminal A del amplificador ATRBCjS
- la salida BCSjO del bloque de conmutación serie BCjS es el terminal B del amplificador BTRBCjS
- la primera tensión de control Vccjsl y la segunda tensión de control Vccjs2 son tensiones de control Vc1,..., Vcs generadas por la red de polarización 4 ,
- la primera tensión de control Vccjsl se aplica a un terminal de la resistencia denominada de puerta RBCjSG no conectado al terminal de puerta GTRBCjS del transistor TRBCjS, y
- la segunda tensión de control Vccjs2 se aplica a un terminal de la resistencia denominada A (RBCjSA) no conectado al terminal A ATRBCjS del transistor TRBCjS y a un terminal de la resistencia denominada B RBCSjB no conectado al terminal B BTRBCjS del transistor TRBCjS.
Para esta realización concreta del j-ésimo bloque de conmutación serie (BCjS), en el modo paso el valor de la primera tensión de control Vccjsl y el valor de la segunda tensión de control Vccjs2 son tales que el transistor TRBCjS se encuentra polarizado en zona lineal.
En el modo corte, el valor de la primera tensión de control Vccjsl y el valor de la segunda tensión de control Vccjs2 son tales que el transistor TRBCjS del j-ésimo bloque de conmutación, de tipo serie BCjS, se encuentra polarizado en zona de corte.
A modo de ejemplos no limitativos de posibles valores de tensión aplicados:
- para valores de tensión Vccjs1= 2V y Vccjs2=1V el transistor TRBCjS se encuentra en zona de funcionamiento lineal y el bloque de conmutación serie BCjS se encuentra en modo paso.
- para valores de tensión Vccjs1= 0V y Vccjs2=1V el transistor TRBCjS se encuentra en zona de funcionamiento de corte y el bloque de conmutación serie BCjS se encuentra en modo corte.
- para valores de tensión Vccjs1= 0 V, Vccjs2=0 V el transistor TRBCjS se encuentra en zona de funcionamiento corte y el bloque de conmutación serie BCjS se encuentra en modo corte.
El terminal A ATRBCjS del transistor TRBCjS puede corresponderse bien con el terminal de drenador del transistor o bien con el terminal de surtidor del transistor, en cuyo caso el terminal B BTRBCjS se corresponderá, respectivamente, con el terminal de surtidor del transistor o bien con el terminal de drenador del transistor TRBCjS.
La figura 7 muestra un ejemplo no limitativo del j-ésimo bloque de conmutación paralelo BCjP, siendo j un número entero comprendido entre 1 y m. Este bloque contiene:
- una entrada BCjPI,
- una salida BCjPO,
- un transistor TRBCP de tecnología PHEMT cuya zona de funcionamiento está controlada por una tensión de control Vccjp1, y que dispone de un terminal de puerta GTRBCjP, de un terminal A ATRBCjP, y de un terminal B BTRBCjP conectado a tierra,
- una resistencia denominada de puerta RBCjPG conectada por uno de sus terminales al terminal de puerta del transistor GTRBCjP y
- un condensador CBCjP conectado por uno de sus terminales al terminal A ATRBCjP del transistor TRBCjP
En este j-esimo bloque de conmutación paralelo según la figura 7
- la entrada BCjPI y la salida BCjPO del bloque de conmutación paralelo BCjP son un terminal del condensador CBCjP no conectado al terminal A ATRBCjP del transistor TRBCjP
- la tensión de control Vccjpl es una de las tensiones de control Vc1,..., Vcs generadas por la red de polarización 4 ,y
- la tensión de control Vccjpl se aplica a un terminal de la resistencia denominada de puerta (RBCjPG) no conectado al terminal de puerta GTRBCjP del transistor TRBCjP
Para esta realización concreta del j-ésimo bloque de conmutación paralelo BCjP, en el modo paso el valor la tensión de control Vccjpl es tal que el transistor TRBCjP se encuentra polarizado en zona lineal.
En el modo corte del, el valor de la tensión de control Vccjpl es tal que el transistor TRBCjP del j-ésimo bloque de conmutación, de tipo paralelo BCjP, se encuentra polarizado en zona de corte.
A modo de ejemplos no limitativos de posibles valores de tensión aplicados:
- para valores de tensión Vccjp1= -2V el transistor TRBCjP se encuentra en zona de funcionamiento lineal y el bloque de conmutación paralelo BCjP se encuentra en modo corte.
- para valores de tensión Vccjp1= 0V el transistor TRBCjP se encuentra en zona de funcionamiento de corte y el bloque de conmutación paralelo BCjP se encuentra en modo paso.
El terminal A ATRBCjP del transistor TRBCjP puede corresponderse bien con el terminal de drenador del transistor o bien con el terminal de surtidor del transistor, en cuyo caso el terminal B BTRBCjP se corresponderá, respectivamente, con el terminal de surtidor del transistor o bien con el terminal de drenador del transistor TRBCjP.
La figura 8 muestra un ejemplo no limitativo del k-esimo bloque de bypass serie BBkS, siendo k un número entero comprendido entre 1 y r. Este bloque contiene
- una entrada BBkSI,
- una salida BBkSO,
- un transistor TRBBkS de tecnología PHEMT cuya zona de funcionamiento está controlada por una primera tensión de control Vcbksl y por una segunda tensión de control Vcbks2, y que dispone de un terminal de puerta (GTRBBkS), de un terminal A (ATRBBkS) y de un terminal B (BTRBBkS) ,
- una resistencia denominada de puerta (RBBSkG) conectada por uno de sus terminales al terminal de puerta GTRBBkS del transistor TRBBkS y
- una resistencia denominada AB RBBkSAB conectada por uno de sus terminales al terminal A ATRBBkS del transistor TRBBkS y por otro al terminal B BTRBBkS del transistor TRBBkS
En este k-esimo bloque de conmutación serie según la figura 8
- la entrada BBkSI es el terminal A ATRBBkS del transistor TRBBkS,
- la salida BBkSO es el terminal B BTRBBkS del transistor TRBBkS ,
- la primera tensión de control Vcbksl y la segunda tensión de control Vcbks2 son tensiones de control Vc1,..., Vcs generadas por la red de polarización 4,
- la primera tensión de control Vcbks1 se aplica a un terminal de la resistencia denominada de puerta RBBkSG no conectado por uno de sus terminales al terminal de puerta GTRBBkS del transistor TRBBkS, y
- la segunda tensión de control (Vcbks2) se aplica al terminal B BTRBBkS del transistor TRBBkS
Para esta realización concreta del k-ésimo bloque de bypass serie BBkS, en el modo paso el valor de la primera tensión de control Vcbksl y el valor de la segunda tensión de control Vcbks2 son tales que el transistor TRBBkS se encuentra polarizado en zona lineal.
En el modo corte, el valor de la primera tensión de control Vcbksl y el valor de la segunda tensión de control Vcbks2 son tales que el transistor TRBBkS se encuentra polarizado en zona de corte.
A modo de ejemplos no limitativos de posibles valores de tensión aplicados:
- para valores de tensión Vcbks1= 2V y Vcbks2= 1V el transistor TRBBkS se encuentra en zona de funcionamiento lineal y el bloque de bypass serie BBkS se encuentra en modo paso.
- para valores de tensión Vcbks1= 0V y Vcbks2=0V el transistor TRBBkS se encuentra en zona de funcionamiento corte y el bloque de bypass serie BBkS se encuentra en paso.
- para valores de tensión Vcbks1= 0V y Vcbks2=3V el transistor TRBBkS se encuentra en zona de funcionamiento de corte y el bloque de bypass serie BBkS se encuentra en modo corte.
El terminal A ATRBBkS del transistor TRBBkS puede corresponderse bien con el terminal de drenador del transistor o bien con el terminal de surtidor del transistor, en cuyo caso el terminal B BTRBBkS se corresponderá, respectivamente, con el terminal de surtidor del transistor o bien con el terminal de drenador del transistor TRBBkS.
La figura 9 muestra un ejemplo no limitativo del k-ésimo bloque de bypass paralelo BBkP, siendo k un número entero comprendido entre 1 y r. Este bloque contiene:
- una entrada BBkPI,
- una salida BBkPO,
- un transistor TRBBkP de tecnología PHEMT cuya zona de funcionamiento está controlada por una tensión de control Vcbkp1, y que dispone de un terminal de puerta GTRBBkP, de un terminal A ATRBBkP, y de un terminal B BTRBBkP conectado a tierra,
- una resistencia de puerta RBBkPG conectada por uno de sus terminales al terminal de puerta GTRBBk del transistor TRBBk y
- un condensador CBBkP conectado por uno de sus terminales al terminal A ATRBBkP del transistor TRBBkP En este k-esimo bloque de conmutación paralelo según la figura 9
- la entrada BBkPI y la salida BBkPO del bloque de bypass paralelo BBkP son un terminal del condensador CBBkP no conectado al terminal A ATRBBkP del transistor TRBBkP
- la tensión de control Vcbkpl es una tensión de control Vc1,..., Vcs generada por la red de polarización 4 y - la tensión de control Vcbkpl se aplica a un terminal de la resistencia denominada de puerta RBBkPG no conectado al terminal de puerta GTRBBkP del transistor TRBBkP.
Para esta realización concreta del k-ésimo bloque de bypass paralelo BBkP, en el modo paso el valor la tensión de control Vcbkpl es tal que el transistor TRBBkP se encuentra polarizado en zona lineal.
En el modo corte el valor de la primera tensión de control Vcbkpl es tal que el transistor TRBBkP se encuentra polarizado en zona de corte.
A modo de ejemplos no limitativos de posibles valores de tensión aplicados:
- para valores de tensión Vcbkp1= 1V el transistor TRBBkP se encuentra en zona de funcionamiento lineal y el bloque de bypass paralelo BBkP se encuentra en modo paso.
- para valores de tensión Vcbkp1= 0V el transistor TRBBkP se encuentra en zona de funcionamiento de corte y el bloque de bypass paralelo BBkP se encuentra en modo corte.
El terminal A ATRBBkP del transistor TRBBkP puede corresponderse bien con el terminal de drenador del transistor o bien con el terminal de surtidor del transistor, en cuyo caso el terminal B BTRBBkP se corresponderá, respectivamente, con el terminal de surtidor del transistor o bien con el terminal de drenador del transistor TRBBkP.
En otra realización del sistema de amplificación SA, el transistor TRBCjS del j-ésimo bloque de conmutación de tipo serie BCjS mostrado en la Figura 6 es de tipo enhacement para todo valor entero de j comprendido entre 1 y m, el transistor TRBCjP del j-ésimo bloque de conmutación de tipo paralelo BCjP mostrado en la figura 7 es de tipo depletion para todo valor entero de j comprendido entre 1 y m, el transistor TRBBkS del k-ésimo bloque de bypass de tipo serie BBkS mostrado en la figura 8 es de tipo depletion para todo valor entero de k comprendido entre 1 y r, y el transistor TRBBkS del k-ésimo bloque de conmutación de tipo paralelo BBkP mostrado en la figura 9 es de tipo enhacement, para todo valor entero de k comprendido entre 1 y r.
En otra realización del sistema de amplificación SA según la figura 10
- el bloque de adaptación de entrada del módulo de amplificación BAIA es una inductancia LA1, siendo la entrada BAIAI del bloque de adaptación de entrada del módulo de amplificación BAIA uno de los terminales de la inductancia LA1, y la salida BAIAO del bloque de adaptación de entrada del módulo de amplificación BAIA otro de los terminales de la inductancia LA1,
- el módulo de amplificación 1 contiene exactamente dos bloques de amplificación BA1 y BA2,
- el bloque de adaptación de salida del módulo de amplificación BAOA es una línea de conexión
- el módulo de conmutación 2 contiene exactamente un bloque de conmutación BC1 del primer tipo de bloque de conmutación denominado bloque de conmutación serie BC1S, dentro del cual se suprime la resistencia del terminal B RBC1SG,
- el bloque de desacoplo de entrada del módulo de bypass BDIB es un condensador de desacoplo de entrada CBI, siendo la entrada BDIBI del bloque de desacoplo de entrada del módulo de bypass BDIB uno de los terminales del condensador de desacoplo de entrada CBI, y la salida BDIBO de el bloque de desacoplo de entrada del módulo de bypass BDIB otro de los terminales del condensador de desacoplo de entrada CBI - el módulo de bypass 3 contiene un primer bloque de bypass BB1, un segundo bloque de bypass BB2 y un tercer bloque de bypass BB3, siendo el primer bloque BB1 y el tercer bloque BB3 del primer tipo de bloque de bypass denominado bloque de bypass serie BB1S y BB3S, y siendo el segundo bloque BB2 del segundo tipo de bloque de bypass denominado bloque de bypass paralelo BB2P
- y
- el bloque de desacoplo de salida del módulo de bypass BDOB es un condensador de desacoplo de salida CBO, siendo la entrada BDOBI de el bloque de desacoplo de salida del módulo de bypass BDOB uno de los terminales del condensador de desacoplo de salida CBO, y la salida BDOBO del bloque de desacoplo de salida del módulo de bypass BDOB otro de los terminales del condensador de desacoplo de salida CBO.
La figura 11 muestra la respuesta de la realización del sistema amplificación según esta realización. Como se puede observar, el modo amplificación se consigue una ganancia superior a 30 dBs al mismo tiempo que en modo paso de señal se consigue que las pérdidas de inserción sean inferiores a 2 dBs.
Estas características de ganancia / pérdidas de inserción pueden adaptarse a requisitos concretos simplemente mediante la inclusión de bloques adicionales en los módulos de amplificación y/o conmutación y/o bypass.
LISTA DE REFERENCIAS
SA Sistema amplificador
IN Entrada del sistema amplificador
OUT Salida de sistema amplificador
1 Módulo de amplificación
1I Entrada del módulo de amplificación
1O Salida del módulo de amplificación
2 Módulo de conmutación
2I Entrada del módulo de conmutación
2O Salida del módulo de conmutación
3 Módulo de bypass
3I Entrada del módulo de bypass
3O Salida del módulo de bypass
4 Red de polarización
Vcc Tensión de entrada
Vc1,..., Vcs Tensión de control
BAIA Bloque de adaptación de entrada del módulo de amplificación
BAIAI Entrada del bloque de adaptación de entrada del módulo de amplificación BAIAO Salida del bloque de adaptación de entrada del módulo de amplificación LA1 Inductancia de módulo de amplificación
BAOA Bloque de adaptación de salida del módulo de amplificación
BAOAI Entrada del bloque de adaptación de salida del módulo de amplificación BAOAO Salida del bloque de adaptación de salida del módulo de amplificación BA1,..., BAn Bloque de amplificación 1,...,n
BA1I, ..., BAnI Entrada del bloque de amplificación 1 , . , n
BA1O,..., BAnO Salida del bloque de amplificación 1 , . , n
BAi i-ésimo bloque de amplificación
BAiI Entrada del i-ésimo bloque de amplificación
BAiO Salida del i-ésimo bloque de amplificación
TRBAi Transistor del i-ésimo bloque de amplificación
GTRBAi Terminal de puerta del transistor del i-ésimo bloque de amplificación DTRBAi Terminal de drenador del transistor del i-ésimo bloque de amplificación STRBAi Terminal de surtidor del transistor del i-ésimo bloque de amplificación CBADi Condensador de drenador del i-ésimo bloque de amplificación
CBASi Condensador de surtidor del i-ésimo bloque de amplificación
Vcai1, Vcai2, Vcai3 Tensiones de control de la zona de funcionamiento del transistor TRBAi del i-ésimo bloque de amplificación
BDIB Bloque de desacoplo de entrada del módulo de bypass
BDIBI Entrada del bloque de desacoplo de entrada del módulo de bypass BDIBO Salida del bloque de desacoplo de entrada del módulo de bypass CBI Condensador de desacoplo de entrada del módulo de bypass
BDOB Bloque de desacoplo de salida del módulo de bypass
BDOBI Entrada del bloque de desacoplo de salida del módulo de bypass BDOBO Salida del bloque de desacoplo de salida del módulo de bypass
CBO Condensador de desacoplo de salida del módulo de bypass
BC1,...,BCm Bloque de conmutación 1,...,m
BC1I,...,BCmI Entrada del bloque de conmutación 1,...,m
BC1O,...,BCmO Salida del bloque de conmutación 1,...,m
BCj Bloque de control j-ésimo
BCjI Entrada del bloque de control j-ésimo
BCjO Salida del Bloque de control j-ésimo
BCS Bloque genérico de conmutación de tipo serie
BCSI Entrada de bloque genérico de conmutación de tipo serie
BCSO Salida de bloque genérico de conmutación de tipo serie
BCjS j-ésimo bloque de conmutación, de tipo serie
BCjSI Entrada del j-ésimo bloque de conmutación, de tipo serie
BCjSO Salida del j-ésimo bloque de conmutación, de tipo serie
TRBCjS Transistor del j-ésimo bloque de conmutación, de tipo serie
GTRBCjS Terminal de puerta del transistor del j-ésimo bloque de conmutación, de tipo serie
ATRBCjS Terminal A del transistor del j-ésimo bloque de conmutación, de tipo serie BTRBCjS Terminal B del transistor del j-ésimo bloque de conmutación, de tipo serie RBCjSG Resistencia de puerta del j-ésimo bloque de conmutación, de tipo serie RBCjSA Resistencia de terminal A del j-ésimo bloque de conmutación, de tipo serie RBCjSB Resistencia de terminal B del j-ésimo bloque de conmutación, de tipo serie Vccjsl, Vccjs2, Vccjs3 Tensiones de control de la zona de funcionamiento del transistor TRBCjS del j-ésimo bloque de conmutación, de tipo serie
BCP Bloque genérico de conmutación, de tipo paralelo
BCPI Entrada de bloque de conmutación, de tipo paralelo
BCPO Salida de bloque de conmutación, de tipo paralelo
BCjP j-ésimo bloque de conmutación, de tipo paralelo
BCjPI Entrada del j-ésimo bloque de conmutación, de tipo paralelo
BCjPO Salida del j-ésimo bloque de conmutación, de tipo paralelo
TRBCjP Transistor del j-ésimo bloque de conmutación, de tipo paralelo GTRBCjP Terminal de puerta del transistor del j-ésimo bloque de conmutación, de tipo paralelo
ATRBCjP Terminal A del transistor del j-ésimo bloque de conmutación, de tipo paralelo BTRBCjP Terminal B del transistor del j-ésimo bloque de conmutación, de tipo paralelo
RBCjPG Resistencia de puerta del j-ésimo bloque de conmutación, de tipo paralelo CBCjP Condensador del j-ésimo bloque de conmutación, de tipo paralelo Vccjpl Tensión de control de la zona de funcionamiento del transistor TRBCjP del jésimo bloque de conmutación, de tipo paralelo
BB1,...,BBr Bloque de bypass 1,...,r
BB1I,...,BBrI Entrada del bloque de bypass 1,...,r
BB1O,...,BBrO Salida del bloque de bypass 1,...,r
BBk Bloque de bypass k-ésimo
BBkI Entrada del bloque de bypass k-ésimo
BBkO Salida del Bloque de bypass k-ésimo
BBkS k-ésimo bloque de bypass, de tipo serie
BBkSI Entrada del k-ésimo bloque de bypass, de tipo serie
BBkSO Salida del k-ésimo bloque de bypass, de tipo serie
TRBBkS Transistor del k-ésimo bloque de bypass, de tipo serie
GTRBBkS Terminal de puerta del transistor del k-ésimo bloque de bypass, de tipo serie ATRBBkS Terminal A del transistor del k-ésimo bloque de bypass, de tipo serie BTRBBkS Terminal B del transistor del k-ésimo bloque de bypass, de tipo serie RBBkSG Resistencia de puerta del k-ésimo bloque de bypass, de tipo serie RBBSkSAB Resistencia A-B del k-ésimo bloque de bypass, de tipo serie
BBkP k-ésimo bloque de bypass, de tipo paralelo
BBkPI Entrada del k-ésimo bloque de bypass, de tipo paralelo
BBkPO Salida del k-ésimo bloque de bypass, de tipo paralelo
TRBBkP Transistor del k-ésimo bloque de bypass, de tipo paralelo
GTRBBkP Puerta del transistor de bloque de bypass paralelo
ATRBBkP Terminal A del transistor del k-ésimo bloque de bypass, de tipo paralelo BTRBBkP Terminal B del transistor del k-ésimo bloque de bypass, de tipo paralelo RBBkPG Resistencia de puerta del k-ésimo bloque de bypass, de tipo paralelo CBBkP Condensador del k-ésimo bloque de bypass, de tipo paralelo

Claims (5)

REIVINDICACIONES
1. Sistema de amplificación de señales de telecomunicación (SA), en particular para la amplificación de señales de radio, televisión y/o datos, que comprende
- Una entrada (IN) de señal de telecomunicación del sistema de amplificación de señales de televisión, - Una salida (OUT) de señal de telecomunicación del sistema de amplificación de señales de televisión, - Un módulo de amplificación (1) con una entrada del módulo de amplificación (1I) y una salida del módulo de amplificación (1O), configurado de tal manera que dispone de dos modos de funcionamiento, un primer modo denominado modo amplificación del módulo de amplificación y un segundo modo denominado modo corte del módulo de amplificación,
- Un módulo de conmutación (2) con una entrada del módulo de conmutación (2I) y una salida del módulo de conmutación (2O), configurado de tal manera que dispone de dos modos de funcionamiento, un primer modo denominado modo paso de señal del módulo de conmutación y un segundo modo denominado modo aislamiento del módulo de conmutación,
- Un módulo de bypass (3) con una entrada del módulo de bypass (3I) y una salida del módulo de bypass (3O), configurado de tal manera que dispone de dos modos de funcionamiento, un primer modo denominado modo paso de señal del módulo de bypass y un segundo modo denominado modo aislamiento del módulo de bypass,
- Una tensión de entrada (Vp),
- Una red de polarización (4) que genera a partir de la tensión de entrada (Vp) al menos un valor de tensión de control (Vc1,..., Vcs)
donde
- el módulo de amplificación (1) en modo amplificación del módulo de amplificación sitúa a la salida (1O) del módulo de amplificación (1) la señal presente a la entrada (1I) del módulo de amplificación (1) amplificada - el módulo de amplificación (1) en modo corte del módulo de amplificación aísla la salida (1O) del módulo de amplificación (1) de la entrada (1I) del módulo de amplificación (1),
- el módulo de conmutación (2) en modo paso de señal del módulo de conmutación conecta la salida (2O) del módulo de conmutación (2) a la entrada (2I) del módulo de conmutación (2),
- el módulo de conmutación (2) en modo aislamiento del módulo de conmutación aísla la salida (2O) del módulo de conmutación (2) de la entrada (2I) del módulo de conmutación (2),
- el módulo de bypass (3) en modo paso del módulo de bypass conecta la salida (3O) del módulo de bypass (3) a la entrada (3I) del módulo de bypass (3),
- el módulo de bypass (3) en modo aislamiento del módulo de bypass aísla la salida (3O) del módulo de bypass (3) de la entrada (3I) del módulo de bypass (3),
- la entrada (1I) del módulo de amplificación (1) está conectada a la entrada (3I) del módulo de bypass (3), constituyendo la entrada (IN) del sistema para la amplificación de señales de telecomunicación (SA), - la salida (1O) del módulo de amplificación (1) está conectada a la entrada (2I) del módulo de conmutación (2),
- la salida (2O) del módulo de conmutación (2) está conectada a la salida (3O) del módulo de bypass (3), constituyendo la salida (OUT) del sistema para la amplificación de señales de telecomunicación (SA), - el sistema de amplificación (SA) dispone de un primer modo de funcionamiento y de un segundo modo de funcionamiento seleccionables en función del valor de la al menos una tensión de control (Vc1,...Vcs)
donde
- en el primer modo de funcionamiento del sistema de amplificación (SA), denominado modo amplificación del sistema de amplificación, el módulo de amplificación (1) se encuentra en modo amplificación del módulo de amplificación, el módulo de conmutación (2) se encuentra en modo paso de señal del módulo de conmutación y el módulo de bypass (3) se encuentra en modo de aislamiento del módulo de bypass, y las señales a la entrada (IN) del sistema de amplificación (SA) son amplificadas a través del módulo de amplificación (1) y situadas a la salida (OUT) del sistema amplificador (SA) y
- en el segundo modo de funcionamiento del sistema de amplificación, denominado modo paso de señal del sistema de amplificación (SA), el módulo de bypass (3) se encuentra en modo paso de señal del módulo de bypass, el módulo de amplificación (1) se encuentra en modo corte del módulo de amplificación y el módulo de conmutación (2) se encuentra en modo de aislamiento del módulo de conmutación, y las señales a la entrada (IN) del sistema de amplificación (SA) no son amplificadas y son puestas a la salida (OUT) del sistema de amplificación (SA) a través del módulo de bypass (3)
- el sistema de amplificación (SA) se encuentra en modo paso de señal en el caso de que el valor de la al menos una tensión de la al menos una tensión de control (Vc1, ..., Vcs) sea cero Voltios, de modo que el sistema de amplificación es un sistema pasivo que no necesita de una fuente de alimentación externa, - el módulo de bypass (3) contiene al menos un bloque de bypass que dispone de una entrada del al menos un bloque de bypass y de una salida del al menos un bloque de bypass, configurado de tal modo que dispone de un primer modo de funcionamiento del al menos un bloque de bypass y de un segundo modo de funcionamiento del al menos un bloque de bypass cuyo funcionamiento está controlado por al menos una tensión de control (Vc1,..., Vcs),
donde
- en el primer modo de operación del al menos un bloque de bypass, denominado modo paso de señal del al menos un bloque de bypass se establece una conexión entre la salida de el al menos un bloque de bypass y la entrada de el al menos un bloque de bypass,
- en el segundo modo de operación del al menos un bloque de bypass, denominado modo corte del al menos un bloque de bypass se aísla la salida de el al menos un bloque de bypass de la entrada de el al menos un bloque de bypass,
- el módulo de amplificación (1) comprende al menos un bloque de amplificación donde el al menos un bloque de amplificación contiene un primer bloque de amplificación (BA1) donde el primer bloque de amplificación (BA1) contiene al menos un transistor
donde
- si el sistema de amplificación se encuentra en modo amplificación del sistema de amplificación (SA), el al menos un transistor está configurado de tal modo que amplifica la señal de telecomunicación presente a la entrada (IN) del sistema de amplificación de señales de telecomunicación (SA) presente a la entrada del al menos un transistor,
- si el sistema de amplificación se encuentra en modo paso de señal del sistema de amplificación (SA), el al menos un transistor está en corte y la señal de telecomunicación presente a la entrada (IN) del sistema de amplificación de señales de telecomunicación (SA) está presente a la entrada del al menos un transistor.
2. Sistema según la reivindicación número 1 caracterizado por
- que en el modo paso de señal del módulo de bypass (3), todos los bloques del al menos un bloque de bypass se encuentran en modo paso de señal de el al menos un bloque de bypass y
- que en el modo aislamiento de módulo de bypass (3), al menos un bloque de bypass del al menos un bloque de bypass se encuentra en modo corte del al menos un bloque de bypass
3. Sistema según las reivindicaciones anteriores caracterizado por
- que al menos un bloque de amplificación que dispone de una entrada y una salida, donde el al menos un bloque de amplificación está configurado de tal modo que dispone de un primer modo de funcionamiento y de un segundo modo de funcionamiento, donde el primer modo de funcionamiento y el segundo modo de funcionamiento están controlados por la al menos una tensión de control (Vc1,..., Vcs)
donde
- en el primer modo de funcionamiento del al menos un bloque de amplificación, denominado modo amplificación del al menos un bloque de amplificación, el al menos un bloque de amplificación está configurado de tal modo que amplifica la señal presente a la entrada del al menos un bloque de amplificación y sitúa la señal amplificada a la salida del al menos un bloque de amplificación, - en el segundo modo de funcionamiento del al menos un bloque de amplificación, denominado modo corte del al menos un bloque de amplificación, el al menos un bloque de amplificación está configurado de tal modo que aísla la salida del al menos un bloque de amplificación de la entrada del al menos un bloque de amplificación
- que el módulo de conmutación (2) contiene al menos un bloque de conmutación que dispone de una entrada y una salida donde el al menos un bloque de conmutación está configurado de tal modo que dispone de un primer modo de funcionamiento y un segundo modo de funcionamiento, donde el primero modo de funcionamiento y el segundo modo de funcionamiento están controlados por la al menos una tensión de control (Vc1,..., Vcs)
donde
- en el primer modo de funcionamiento del al menos un bloque de conmutación, denominado modo paso de señal del al menos un bloque de conmutación, se establece una conexión entre la salida del al menos un bloque de conmutación y la entrada del al menos un bloque de conmutación,
- en el segundo modo de funcionamiento del al menos un bloque de conmutación, denominado modo corte del al menos un bloque de conmutación, se aísla la salida del al menos un bloque de conmutación de la entrada del al menos un bloque de conmutación
4. Sistema según reivindicación número 3 caracterizado por
- que en el modo amplificación del módulo de amplificación (1), todos los bloques de amplificación de el al menos un bloque de amplificación se encuentran en modo amplificación,
y
- que en el modo corte del módulo de amplificación (1), al menos el primer bloque de amplificación (BA1) de el al menos un bloque de amplificación (BA1, ..., BAn) se encuentra en modo corte.
5. Sistema según reivindicaciones 3 y 4 caracterizado por
- que en el modo paso de señal del módulo de conmutación (2), todos los bloques de conmutación de el al menos un bloque de conmutación se encuentran en modo paso de señal,
y
- que en el modo aislamiento del módulo de conmutación (2), al menos un bloque de conmutación de el al menos un bloque de conmutación se encuentra en modo corte.
ES17174392T 2016-06-03 2017-06-02 Sistema de amplificación de señales de telecomunicación Active ES2806349T3 (es)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
ES201600474A ES2645521B2 (es) 2016-06-03 2016-06-03 Sistema de amplificación de señales de telecomunicación

Publications (1)

Publication Number Publication Date
ES2806349T3 true ES2806349T3 (es) 2021-02-17

Family

ID=59053925

Family Applications (2)

Application Number Title Priority Date Filing Date
ES201600474A Active ES2645521B2 (es) 2016-06-03 2016-06-03 Sistema de amplificación de señales de telecomunicación
ES17174392T Active ES2806349T3 (es) 2016-06-03 2017-06-02 Sistema de amplificación de señales de telecomunicación

Family Applications Before (1)

Application Number Title Priority Date Filing Date
ES201600474A Active ES2645521B2 (es) 2016-06-03 2016-06-03 Sistema de amplificación de señales de telecomunicación

Country Status (4)

Country Link
EP (1) EP3252948B1 (es)
ES (2) ES2645521B2 (es)
PL (1) PL3252948T3 (es)
PT (1) PT3252948T (es)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2361298C (en) * 2000-11-08 2004-10-12 Research In Motion Limited Impedance matching low noise amplifier having a bypass switch
US7161422B2 (en) * 2003-01-03 2007-01-09 Junghyun Kim Multiple power mode amplifier with bias modulation option and without bypass switches
JP4137814B2 (ja) * 2004-02-19 2008-08-20 ソニー・エリクソン・モバイルコミュニケーションズ株式会社 スイッチ装置、スイッチ付電力増幅装置及び携帯通信端末装置
US7675359B2 (en) * 2008-05-28 2010-03-09 Avago Technologies Wireless Ip (Singapore) Pte. Ltd. Switch-around low noise amplifier
WO2011052855A1 (ko) * 2009-10-28 2011-05-05 (주)에이스테크놀로지 저잡음 증폭기 및 저잡음 증폭기 집적회로 장치
EP2485393B1 (en) * 2011-02-08 2014-05-14 ST-Ericsson SA Amplifier for a wireless receiver
US9479126B2 (en) * 2014-08-19 2016-10-25 Infineon Technologies Ag System and method for a low noise amplifier

Also Published As

Publication number Publication date
PL3252948T3 (pl) 2021-01-25
ES2645521A1 (es) 2017-12-05
EP3252948A1 (en) 2017-12-06
PT3252948T (pt) 2020-07-29
EP3252948B1 (en) 2020-05-06
ES2645521B2 (es) 2018-03-28

Similar Documents

Publication Publication Date Title
US8405936B2 (en) Power diverter having a MEMS switch and a MEMS protection switch
US10819543B2 (en) Common mode transient immunity circuit for opto-isolator emulation
US7847613B1 (en) Variable transconductance mixer system
US3636385A (en) Protection circuit
KR20150139452A (ko) 무선 주파수 스위치에 대한 시스템 및 방법
US9461643B2 (en) High freuency semiconductor switch and wireless device
US6130811A (en) Device and method for protecting an integrated circuit during an ESD event
US20180083609A1 (en) Semiconductor switch
KR20110059516A (ko) 고전력 튜너블 캐패시터
US20180047720A1 (en) Cross-domain esd protection
US20070069798A1 (en) Switch circuit for high-frequency-signal switching
US11095256B2 (en) Semiconductor device
US20100002345A1 (en) Radio frequency switch electrostatic discharge protection circuit
JP2549741B2 (ja) Cmos集積回路用の静電放電気からの保護回路
ES2320200T3 (es) Circuito integrado de alta frecuencia para influir sobre la amplitud de señales.
ES2806349T3 (es) Sistema de amplificación de señales de telecomunicación
ES2294518T3 (es) Circuito para amplificador diferencial mejorado y otras aplicaciones.
US5021747A (en) Symmetrical variable impedance apparatus employing MOS transistors
CA2868110A1 (en) Matrix ferrite driver circuit
US10469121B2 (en) Non-linear shunt circuit for third order harmonic reduction in RF switches
US10411690B2 (en) Low side output driver reverse current protection circuit
US20230344217A1 (en) Wired transceiver with overvoltage protections
US11005173B2 (en) ESD protection for antenna port
KR102117478B1 (ko) 고주파 스위치
US20160006431A1 (en) Protection switching for matrix of ferrite modules with redundant control