ES2711375T3 - Ahorro de energía para la detección de conexión en caliente - Google Patents

Ahorro de energía para la detección de conexión en caliente Download PDF

Info

Publication number
ES2711375T3
ES2711375T3 ES10775953T ES10775953T ES2711375T3 ES 2711375 T3 ES2711375 T3 ES 2711375T3 ES 10775953 T ES10775953 T ES 10775953T ES 10775953 T ES10775953 T ES 10775953T ES 2711375 T3 ES2711375 T3 ES 2711375T3
Authority
ES
Spain
Prior art keywords
signal
hpd
connection
coupled
detection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES10775953T
Other languages
English (en)
Inventor
Cheng Zhong
Nam Dang
Hung Vuong
Xiaohua Kong
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Application granted granted Critical
Publication of ES2711375T3 publication Critical patent/ES2711375T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3278Power saving in modem or I/O interface
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/1613Constructional details or arrangements for portable computers
    • G06F1/1632External expansion units, e.g. docking stations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3281Power saving in PCMCIA card
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2289Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by configuration test
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3041Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is an input/output interface
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3048Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the topology of the computing system or computing system component explicitly influences the monitoring activity, e.g. serial, hierarchical systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3051Monitoring arrangements for monitoring the configuration of the computing system or of the computing system component, e.g. monitoring the presence of processing resources, peripherals, I/O links, software programs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3089Monitoring arrangements determined by the means or processing involved in sensing the monitored data, e.g. interfaces, connectors, sensors, probes, agents
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4081Live connection to bus, e.g. hot-plugging
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Human Computer Interaction (AREA)
  • Power Sources (AREA)
  • Cookers (AREA)
  • Central Heating Systems (AREA)
  • Fixing For Electrophotography (AREA)

Abstract

Un aparato (100; 500), que comprende: medios (121; 564) para suministrar un voltaje de corriente continua (CC); medios (116; 562) para detectar una conexión del aparato a un dispositivo colector (130) acoplado al aparato sin consumir energía de una fuente de voltaje de CC dentro del aparato; medios (114) para recibir una señal de detección (113) de los medios para detectar la conexión en respuesta a la detección del dispositivo colector que está acoplado al aparato; medios (111) para habilitar y deshabilitar de forma selectiva una conexión a los medios para suministrar la fuente de voltaje de CC; medios (114) para detectar una presencia de una señal de detección de conexión en caliente (HPD); caracterizado por: medios (115) para deshabilitar los medios para detectar la conexión cuando se detecta la presencia de la señal de HPD.

Description

DESCRIPCION
Ahorro de energfa para la deteccion de conexion en caliente
I. Campo
[0001] La presente divulgacion esta relacionada, en general, con el ahorro de energfa para la deteccion de conexion en caliente.
II. Descripcion de la tecnica relacionada
[0002] Los avances en la tecnologia han dado como resultado dispositivos informaticos mas pequenos y mas potentes. Por ejemplo, existe actualmente una variedad de dispositivos informaticos personales portatiles, incluyendo dispositivos informaticos inalambricos, tales como telefonos inalambricos portatiles, asistentes digitales personales (PDA) y dispositivos de radiobusqueda que son pequenos, ligeros y que se transportan facilmente por los usuarios. Mas especificamente, los telefonos inalambricos portatiles, tales como telefonos moviles y telefonos de protocolo de Internet (IP), pueden comunicar paquetes de datos y voz a traves de redes inalambricas. Ademas, muchos de dichos telefonos inalambricos incluyen otros tipos de dispositivos que estan incorporados en los mismos. Por ejemplo, un telefono inalambrico tambien puede incluir una camara fotografica digital, una camara de video digital, un grabador digital y un reproductor de archivos de audio. Tambien, dichos telefonos inalambricos pueden procesar instrucciones ejecutables, incluyendo aplicaciones de software, tales como una aplicacion de navegador de web, que se puede usar para acceder a Internet. Como tales, estos telefonos inalambricos pueden incluir capacidades informaticas significativas.
[0003] Los telefonos inalambricos tambien pueden incluir capacidades multimedia como entrada de audio y/o video (A/V) y salida de A/V. Las populares interfaces de A/V para dispositivos independientes, como los reproductores de discos versatiles digitales (DVD) y los reproductores de discos Blu-ray (BD) incluyen una interfaz de video de alta definicion (HDMI) y una interfaz visual digital (DVI). Una consideracion al incorporar estas interfaces en telefonos inalambricos es el consumo de energfa requerido por las interfaces. Por ejemplo, las especificaciones de HDMI y DVI requieren que los dispositivos admitan la deteccion de conexion en caliente (HPD), una caracteristica que permite la deteccion de una conexion a otro dispositivo compatible con HDMI o DVI. Las especificaciones de HDMI y DVI requieren, ademas, que para admitir la HPD, los dispositivos incluyan una fuente de alimentacion de corriente continua (CC) de 5 voltios que permanezca activa. Sin embargo, mantener la fuente de alimentacion de 5V CC puede acortar la vida util de la bateria de los telefonos inalambricos que intentan incorporar HDMI o DVI.
[0004] Un ejemplo de un aparato de la tecnica anterior que suministra un voltaje de CC a un dispositivo externo se describe en la solicitud US 2008/0232209.
III. Sumario
[0005] Se divulgan sistemas y procedimientos de ahorro de energfa para la deteccion de conexion en caliente. Se agregan un circuito de deteccion del receptor y un controlador a un dispositivo de origen (por ejemplo, un telefono inalambrico con capacidad HDMI). Cuando esta habilitado, el circuito de deteccion del receptor detecta una conexion de un dispositivo colector (por ejemplo, un dispositivo de pantalla compatible con HDTV) al dispositivo de origen a traves de un conector (por ejemplo, un cable HDMI) a traves de los pines (por ejemplo, los pines del Reloj HDMI o los pines de datos Rojo, Verde o Azul de HDMI) del conector. Cuando el circuito de deteccion del receptor detecta la conexion, el controlador activa una fuente de voltaje de CC en el dispositivo de origen y recibe una senal de HPD. En respuesta a la recepcion de la senal de HPD, el controlador deshabilita el circuito de deteccion del receptor y habilita la salida multimedia a traves de un controlador de salida del dispositivo de origen. Cuando el conector se desconecta del dispositivo de origen o del dispositivo colector, el controlador detecta la ausencia de la senal de HPD. En respuesta, el controlador deshabilita la fuente de voltaje de CC.
[0006] En un modo de realizacion particular, se divulga un procedimiento que incluye detectar, en un dispositivo de origen conectable a un dispositivo colector, una conexion del dispositivo de origen al dispositivo colector a traves de un conector. El dispositivo de origen incluye una fuente de voltaje de CC y la conexion se detecta sin consumir energfa de la fuente de voltaje de CC.
[0007] En otro modo de realizacion particular, un dispositivo electronico incluye una fuente de voltaje de CC acoplada a una interfaz de CC. El dispositivo electronico tambien incluye un circuito de deteccion del receptor configurado para detectar una conexion del dispositivo electronico a un dispositivo colector a traves de un conector sin consumir energfa de la fuente de voltaje de CC. El dispositivo electronico incluye, ademas, un controlador acoplado a una interfaz de HPD. El controlador esta configurado para recibir una senal de deteccion del circuito de deteccion del receptor. El controlador tambien esta configurado para controlar de forma selectiva un interruptor para habilitar o deshabilitar la fuente de voltaje de CC en base a la senal de deteccion. El controlador esta configurado, ademas, para detectar una senal de HPD en la interfaz de HPD despues de habilitar la fuente de voltaje de CC y deshabilitar el circuito de deteccion del receptor en respuesta a la deteccion de la senal de HPD. El controlador esta configurado para detectar la ausencia de la senal de HPD y para habilitar el circuito de deteccion del receptor en respuesta a la deteccion de la ausencia de la senal de HPD.
[0008] Una ventaja particular proporcionada por al menos uno de los modos de realizacion divulgados es la capacidad de admitir la HPD sin agotar continuamente una bateria debido a una corriente de polarizacion de una fuente de alimentacion de 5V CC. Otra ventaja particular proporcionada por al menos uno de los modos de realizacion divulgados es la eliminacion de una corriente de polarizacion de agotamiento de la bateria en un dispositivo que admite la HPD cuando el dispositivo esta en estado inactivo, en estado de espera, en estado de salida sin alta definicion (HD) u otro estado en el que una interfaz HDMI esta inactiva.
[0009] Otros aspectos, ventajas y caracteristicas de la presente divulgacion resultaran evidentes despues de revisar toda la solicitud, incluyendo las siguientes secciones: Breve descripcion de los dibujos, Descripcion detallada y Reivindicaciones.
IV. Breve descripcion de los dibujos
[0010]
La figura 1 es un diagrama de bloques de un modo de realizacion ilustrativo particular de un sistema de ahorro de energia para HPD;
la figura 2 es un diagrama de circuito de un modo de realizacion ilustrativo particular del circuito de deteccion del receptor del sistema de la figura 1;
la figura 3 es un diagrama de flujo de un modo de realizacion ilustrativo particular de un procedimiento de ahorro de energia para HPD;
la figura 4 es un diagrama para ilustrar un modo de realizacion ilustrativo particular de un diagrama de estado para implementar el ahorro de energia para HPD en un dispositivo de origen;
la figura 5 es un diagrama de bloques de un dispositivo inalambrico que incluye ahorro de energia para HPD; y la figura 6 es un diagrama para ilustrar un modo de realizacion particular de un proceso de fabricacion de dispositivos electronicos.
V. Descripcion detallada
[0011] Haciendo referencia a la figura 1, se divulga un modo de realizacion ilustrativo particular de un sistema de ahorro de energia para la deteccion de conexion en caliente (HPD) y se designa, en general, como 100. El sistema incluye un dispositivo de origen 110 conectado a un dispositivo colector 130 a traves de un conector 120. En un modo de realizacion ilustrativo, el conector 120 es un cable de interfaz multimedia de alta definicion (HDMI) o un cable de interfaz visual digital (DVI).
[0012] El dispositivo de origen 110 incluye una fuente de voltaje de CC 112 acoplada a un pin de suministro de voltaje 121 del conector. En un modo de realizacion particular, la fuente de voltaje de CC 112 produce un voltaje de CC de aproximadamente 5 voltios. Por ejemplo, el conector 120 puede ser un cable HDMI y la fuente de voltaje de CC 112 se puede acoplar al pin dieciocho del cable HDMI (designado como un pin de alimentacion de 5 V segun la especificacion de HDMI). Como otro ejemplo, el conector 120 puede ser un cable DVI y la fuente de voltaje de CC 112 se puede acoplar al pin catorce del cable DVI (designado como un pin de alimentacion de 5 V segun la especificacion de DVI). La especificacion de HDMI se puede encontrar en www.hdmi.org y la especificacion de DVI en www.ddwg.org.
[0013] El dispositivo de origen 110 tambien incluye un controlador 114 acoplado a un pin de HPD 122 del conector 120. Por ejemplo, el conector 120 puede ser un cable HDMI y el controlador 114 puede estar acoplado al pin diecinueve del cable HDMI (designado como un pin de HPD segun la especificacion de HDMI). Como otro ejemplo, el conector 120 puede ser un cable DVI y el controlador puede estar acoplado al pin dieciseis del cable DVI (designado como un pin de HPD segun la especificacion de DVI). El controlador 114 esta configurado para encender y apagar de forma selectiva la fuente de voltaje de CC 112 a traves de una senal 111 de habilitacion de la fuente de voltaje de CC en respuesta a una senal de deteccion 113 recibida desde un circuito de deteccion de receptor (RX) 116. Por ejemplo, el controlador 114 puede controlar un interruptor que habilita o deshabilita una conexion a la fuente de voltaje de CC 112. El controlador tambien esta configurado para habilitar y deshabilitar de forma selectiva el circuito de deteccion de RX 116 a traves de una senal de habilitacion de deteccion de RX 115 en respuesta a una senal de HPD recibida desde el pin de HPD 122. El controlador 114 esta configurado, ademas, para permitir la transferencia de datos desde un controlador de salida 118 del dispositivo de origen 110 a traves de una senal de habilitacion de transferencia de datos 117 en respuesta a la deteccion de la senal de HPD desde el pin de HPD 122.
[0014] El dispositivo de origen 110 incluye, ademas, el circuito de deteccion de RX 116 que esta configurado para detectar una conexion entre el dispositivo de origen 110 y el dispositivo colector 130 a traves del conector 120. El circuito de deteccion de RX 116 detecta la conexion sin consumir energia de la fuente de voltaje de CC 112. En un modo de realizacion particular, el circuito de deteccion de RX 116 detecta la conexion en base a las senales recibidas de un pin de Reloj+ 123 y un pin de Reloj- 124 del conector 120. Por ejemplo, el conector 120 puede ser un cable HDMI y el circuito de deteccion de RX 116 puede detectar la conexion en base a las senales recibidas desde el pin 10 (designado por la especificacion de HDMI como un pin de Reloj+ de senalizacion diferencial de transicion minimizada (TMDS)) y el pin 12 (designado por la especificacion de HDMI como un pin de Reloj- de TMDS). Como otro ejemplo, el conector 120 puede ser un cable DVI y el circuito de deteccion de RX 116 puede detectar la conexion basandose en las senales recibidas desde el pin 23 (designado por la especificacion de DVI como un pin de Reloj+ de TMDS) y el pin 24 (designado por la especificacion de DVI como un pin de Reloj- de TMDS).
[0015] Cabe senalar que aunque el modo de realizacion particular ilustrado en la figura 1 representa el circuito de deteccion de RX 116 acoplado a los pines del reloj 123-124, el circuito de deteccion de RX 116 puede acoplarse alternativamente y detectar la conexion a traves de un pin de Datos+ 125 y un pin de Datos- 126. Por ejemplo, los pines de datos 125-126 pueden ser los pines de Datos+/- Rojo de TMDS (pines 1/3 de un cable HDMI o pines 2/1 o 5/4 de un cable DVI), los pines de Datos+/- Verde de TMDS (pines 4/6 de un cable HDMI o pines 10/9 o 13/12 de un cable DVI), o los pines de Datos+/- Azul de TMDS (pines 7/9 de un cable HDMI o pines 18/17 o 21/20 de un cable DVI).
[0016] El circuito de deteccion de RX 116 esta configurado para transmitir la senal de deteccion 113 al controlador 114, lo que indica si se detecta o no la conexion entre el dispositivo de origen 110 y el dispositivo colector 130 a traves del conector 120. El circuito de deteccion de RX 116 tambien esta configurado para ser habilitado y deshabilitado de forma selectiva por el controlador 114 a traves de la senal de habilitacion de deteccion de RX 115.
[0017] El controlador de salida 118 en el dispositivo de origen 110 puede habilitarse y deshabilitarse de forma selectiva por el controlador 114 a traves de la senal de habilitacion de transferencia de datos 117. En un modo de realizacion ilustrativo, el controlador de salida 118, cuando esta habilitado, emite una senal de video desde el dispositivo de origen 110 al dispositivo colector 130 a traves de los pines de datos (por ejemplo, el pin de Datos+ 125 y el pin de Datos- 126) del conector. Por ejemplo, el controlador de salida 118 puede transmitir video HD al dispositivo colector 130 a traves de los pines de datos 125-126.
[0018] Aunque el conector 120 se ilustra en la figura 1 teniendo solo seis pines 121-126, el conector 120 puede tener cualquier numero de pines. Por ejemplo, cuando el conector 120 es un cable HDMI, el conector 120 puede tener al menos diecinueve pines. Como otro ejemplo, cuando el conector 120 es un cable DVI, el conector 120 puede tener hasta veinticuatro pines digitales y cinco pines analogicos.
[0019] El dispositivo colector 130 incluye una resistencia R 132 y una fuente de alimentacion 134 del dispositivo colector. En un modo de realizacion particular, la resistencia R 132 es una resistencia de 1 kQ que hace un bucle de una senal recibida desde un pin 121 de suministro de voltaje del conector 120 al pin 122 de HPD del conector 120. Por lo tanto, cuando la fuente de voltaje de CC 112 en el dispositivo de origen 110 esta activa, se recibe una senal de 5V en la resistencia R 132 y se transmite de nuevo al controlador 114 a traves del pin 122 de HPD del conector 120 como senal de HPD. Por lo tanto, el dispositivo colector 130 puede incluir un circuito para transmitir la senal de HPD al dispositivo de origen 110 en respuesta a la recepcion de la tension de 5V CC desde el dispositivo de origen 110. En un modo de realizacion particular, la fuente de alimentacion 134 del dispositivo de colector es una fuente de alimentacion de 3,3 V conectada al pin de Reloj+ 123 y al pin de Reloj- 124 del conector 120 a traves de dos resistencias de 50 Q 136 y 138, respectivamente. De este modo, cuando el dispositivo de origen 110 esta conectado al dispositivo colector 130 a traves del conector 120, el circuito de deteccion de RX 116 puede recibir una senal a traves del pin de Reloj+ 123 y el pin de Reloj- 124 del conector 120 incluso cuando la fuente de voltaje de CC 112 esta apagada y no se recibe ninguna senal de HPD en el controlador 114.
[0020] En funcionamiento, el dispositivo de origen 110 puede implementar el ahorro de energia para HPD de la siguiente manera. Inicialmente, el dispositivo de origen 110 y el dispositivo colector 130 pueden estar desconectados, la fuente de voltaje de CC 112 puede estar apagada y el circuito de deteccion de RX 116 puede estar habilitado. Alternativamente, el circuito de deteccion de RX 116 puede estar inicialmente deshabilitado y habilitado de forma selectiva por el controlador 114 en respuesta a una activacion de una aplicacion que utiliza la capacidad de salida de alta definicion del controlador de salida 118 (por ejemplo, una aplicacion HDTV). Una vez que los dispositivos 110, 130 estan conectados a traves del conector 120 (por ejemplo, un cable HDMI o un cable DVI), el circuito de deteccion de RX 116 puede detectar la conexion entre los dispositivos 110, 130 a traves del conector 120 en base a las senales recibidas desde los pines de reloj 123-124 o los pines de datos 125-126 del conector 120. Cabe senalar que cuando el circuito de deteccion de RX 116 detecta la conexion, la fuente de voltaje de CC 112 aun esta apagada. Al detectar la conexion, el circuito de deteccion de RX 116 puede notificar al controlador 114 la conexion detectada a traves de la senal de deteccion 113.
[0021] En respuesta, el controlador 114 puede habilitar la fuente de voltaje de CC 112 acoplada al pin de suministro de voltaje 121 del conector 120 y recibir una senal de HPD del pin de HPD 122 del conector 120. El controlador 114 tambien puede deshabilitar el circuito de deteccion de RX 116 a traves de la senal de habilitacion de deteccion de RX 115 en un esfuerzo por ahorrar energfa, ya que el circuito de deteccion de RX 116 puede no ser necesario una vez que el controlador 114 recibe la senal de HPD. En respuesta a la recepcion de la senal de HPD, el controlador 114 tambien puede habilitar la salida en el controlador de salida 118 a traves de la senal de habilitacion de transferencia de datos 117. El dispositivo de origen 110 (por ejemplo, un telefono inalambrico equipado con HDMI o DVI) puede transmitir entonces senales de A/V al dispositivo colector 130 (por ejemplo, una pantalla HDTV) a traves del conector 120.
[0022] Cuando el dispositivo de origen 110 y el dispositivo colector 130 ya no estan conectados a traves del conector 120 (por ejemplo, debido a que el conector 120 se ha "desconectado" de uno de los dispositivos 110, 130), el controlador 114 ya no recibe la senal de HPD en el pin de HPD 122 del conector 120. En respuesta a la deteccion de la ausencia de la senal de HPD, el controlador 114 puede devolver el dispositivo de origen 110 al estado inicial. Es decir, el controlador 114 puede apagar la fuente de voltaje de CC 112 a traves de la senal 111, deshabilitar el controlador de salida 118 a traves de la senal 117, y volver a habilitar el circuito de deteccion de RX 116 a traves de la senal 115 de manera que el circuito de deteccion de RX 116 pueda detectar una conexion posterior al dispositivo colector 130 o algun otro dispositivo colector.
[0023] Debe observarse que durante el funcionamiento normal del dispositivo de origen 110 (es decir, cuando el controlador de salida 118 emite senales de A/V), el circuito de deteccion de RX 116 se deshabilita. Por lo tanto, el circuito de deteccion de RX 116 puede no consumir energfa durante el funcionamiento normal del dispositivo de origen 110. Una pequena corriente (por ejemplo, aproximadamente 150 pA) puede viajar a traves del circuito de deteccion de RX 116 durante un corto intervalo de tiempo entre la conexion del dispositivo colector 130 y la deshabilitacion por parte del controlador 114 del circuito de deteccion de RX 116 en respuesta a la deteccion de la presencia de la senal de HPD. Tambien se debe tener en cuenta que en un modo de realizacion particular, el controlador 114 puede implementarse como software (por ejemplo, firmware) en el dispositivo de origen 110 configurado para recibir, enviar y procesar senales digitales (por ejemplo, las senales 111, 113, 115, 117, la senal HPD, senales desde los pines del reloj 123-124 y senales desde los pines de datos 125-126).
[0024] Se apreciara que el sistema 100 de la figura 1 puede admitir la HPD segun lo requieren las especificaciones de HDMI y DVI, al tiempo que reduce el consumo de corriente de la fuente de voltaje de CC en el dispositivo de origen. Por lo tanto, el sistema 100 de la figura 1 puede reducir o eliminar la corriente de polarizacion de la fuente de voltaje de CC cuando el dispositivo de origen esta en modo inactivo, modo de espera, modo de salida no HD, estado de ahorro de energfa para conservar la vida util de la baterfa o cualquier combinacion de estos. Se apreciara asf que el sistema 100 de la figura 1 puede permitir ahorros de duracion de la baterfa en dispositivos portatiles como telefonos inalambricos.
[0025] Con referencia a la figura 2, se representa un diagrama de circuito de un modo de realizacion ilustrativo particular del circuito de deteccion de RX 116 de la figura 1 y, en general, se designa como 200. El circuito de deteccion de RX 200 esta acoplado a un circuito 230 de dispositivo colector y recibe dos senales 241-242 desde el circuito 230 del dispositivo colector. En un modo de realizacion ilustrativo, el circuito 230 del dispositivo colector es una parte del dispositivo colector 130 de la figura 1, y las senales 241 -242 se reciben a traves de un conector como el conector 120 de la figura 1.
[0026] El circuito de deteccion de RX 200 recibe una senal 225 de habilitacion de deteccion de RX como una senal de control para un transistor PFET M2214 y para un transistor NFET M3216. En un modo de realizacion ilustrativo, la senal 225 de habilitacion de deteccion de RX es la senal 115 de habilitacion de deteccion de RX de la figura 1 recibida de un controlador tal como el controlador 114 de la figura 1 (por ejemplo, en respuesta a una activacion de una aplicacion HDTV). El circuito de deteccion de RX 200 tambien incluye dos resistencias R1202 y 204 que acoplan las senales 241-242 a una resistencia R2 206. La resistencia R2 206 esta conectada a la entrada de un transistor NFET M1 212 que recibe una senal de control a traves de una resistencia 208 de 1 kQ. Las salidas de los transistores M1 212 y M2214 se aplican a una resistencia R3210 que esta conectada a la entrada de un transistor NFET M3216. El transistor M3216 tambien recibe la senal 225 de habilitacion de deteccion de RX como una senal de control.
[0027] Las salidas de los transistores M1 212 y M2214 tambien se aplican a un circuito de retardo programable 224 y a un transistor NFET M4 220. Un interruptor S1 222 controla la aplicacion de la salida tanto al circuito de retardo programable 224 como al transistor M4220. El interruptor S1 222 esta controlado por una inversa de la senal 225 de habilitacion de deteccion de RX (invertida por un inversor 218). La inversa de la senal 225 de habilitacion de deteccion de RX tambien se aplica como una senal de control al transistor M4220. El circuito de retardo programable 224 emite una senal de deteccion 227 que indica si alguna de las senales 241, 242 esta activa. En un modo de realizacion ilustrativo, la senal de deteccion 227 es la senal de deteccion 113 de la figura 1.
[0028] Cabe senalar que el circuito de retardo programable 224 puede incluir un disparador Schmitt 226. El disparador Schmitt 226 puede activarse despues de un tiempo de estabilizacion inicial del circuito de deteccion de RX 200, de modo que la senal de deteccion 227 cambie de estado despues de que los condensadores 236-238 del dispositivo colector se hayan descargado. Por ejemplo, cuando los condensadores 236-238 del dispositivo colector se acoplan a fuentes de alimentacion de 3,3 V, el disparador Schmitt 226 puede tener un valor de umbral de aproximadamente 2V.
[0029] Se apreciara que el circuito de deteccion de RX 200 de la figura 2 puede permitir que un dispositivo de origen HDMI o DVI detecte una conexion a un dispositivo colector HDMI o DVI sin consumir energia de una fuente de voltaje de CC en el dispositivo de origen. Por ejemplo, el circuito de deteccion de RX 200 de la figura 2 puede detectar una conexion a un dispositivo colector HDMI o DVI basandose en senales (por ejemplo, las senales 241-242) recibidas del dispositivo colector. Se apreciara, ademas, que el circuito de deteccion de RX 200 de la figura 2 puede implementarse agregando algunos transistores, resistencias e inversores a un dispositivo de origen. Se apreciara asi que una penalizacion de area asociada con el circuito de deteccion de RX 200 de la figura 2 puede ser pequeno en relacion con el area ocupada por un dispositivo de origen.
[0030] Con referencia a la figura 3, se representa un diagrama de flujo de un modo de realizacion ilustrativo particular de un procedimiento de ahorro de energia de HPD y, en general, se designa como 300. En un modo de realizacion ilustrativo, el procedimiento 300 puede ser realizado por el dispositivo de origen 110 de la figura 1.
[0031] El procedimiento 300 incluye detectar, en un dispositivo de origen que incluye una fuente de voltaje de CC, una conexion del dispositivo de origen al dispositivo colector a traves de un conector, en 302. La conexion se detecta sin consumir energia de la fuente de voltaje de CC. Por ejemplo, en la figura 1, el circuito de deteccion de RX 116 puede detectar una conexion del dispositivo de origen 110 al dispositivo colector 130 a traves del conector 120 sin consumir energia de la fuente de voltaje de CC 112.
[0032] El procedimiento 300 tambien incluye habilitar una conexion a la fuente de voltaje de CC en respuesta a la deteccion de la conexion, en 304. Por ejemplo, en la figura 1, el controlador 114 puede activar un interruptor acoplado a la fuente de voltaje de CC 112.
[0033] El procedimiento 300 incluye, ademas, recibir una senal de HPD, en 306. Por ejemplo, en la figura 1, el controlador 114 puede recibir una senal de HPD a traves del pin 122 de HPD del conector 120.
[0034] El procedimiento 300 incluye habilitar un controlador de salida en el dispositivo de origen en respuesta a la deteccion de la senal de HPD, en 308. Por ejemplo, en la figura 1, el controlador 114 puede habilitar el controlador de salida 118 a traves de la senal 117 de habilitacion de transferencia de datos.
[0035] Se apreciara asi que el procedimiento 300 de la figura 3 puede permitir que los dispositivos de origen (por ejemplo, los dispositivos de origen HDMI o DVI) detecten una conexion a un dispositivo colector (por ejemplo, los dispositivos colectores HDMI o DVI) sin consumir energia de una fuente de voltaje de CC del dispositivo de origen.
[0036] Haciendo referencia a la figura 4, se representa un modo de realizacion ilustrativo particular de un diagrama de estado para implementar un procedimiento de ahorro de energia para HPD en un dispositivo de origen y se designa, en general, como 400. Se observara que el diagrama de estado 400 es un diagrama de estado ciclico unidireccional.
[0037] En el estado 401, el dispositivo de origen espera una conexion a un dispositivo colector. Cuando el dispositivo de origen esta conectado a un dispositivo colector, un circuito de deteccion de RX en el dispositivo de origen detecta la conexion en los pines de un conector, en el estado 402. Por ejemplo, refiriendose a la figura 1, cuando el dispositivo de origen 110 esta conectado al dispositivo colector 130, el circuito de deteccion de RX 116 puede detectar la conexion a traves de las senales enviadas a traves de los pines 123-124 del conector 120.
[0038] Cuando se detecta la conexion, se habilita una fuente de voltaje de CC en el dispositivo de origen, en el estado 403. Por ejemplo, refiriendose a la figura 1, cuando el circuito de deteccion de RX 116 detecta la conexion, el controlador 114 puede habilitar la fuente de voltaje de CC 112.
[0039] Despues de habilitar la fuente de voltaje de CC, se puede recibir una senal de HPD, en el estado 404. Por ejemplo, refiriendose a la figura 1, despues de que el controlador 114 habilite la fuente de voltaje de CC 112, el controlador 114 puede recibir una senal de HPD a traves del pin 122 de HPD del conector 120.
[0040] Al recibir la senal de HPD, el circuito de deteccion de RX en el dispositivo de origen se puede deshabilitar en el estado 405. Por ejemplo, refiriendose a la figura 1, el controlador 114 puede deshabilitar el circuito de deteccion de RX 116 al recibir la senal de HPD.
[0041] Despues de que se deshabilita el circuito de deteccion de RX, la transmision de datos desde un controlador de salida del dispositivo de origen puede habilitarse, en el estado 406. Por ejemplo, refiriendose a la figura 1, el controlador 114 puede habilitar la transmision de datos desde el controlador de salida 118 despues de recibir la senal de HPD.
[0042] Una vez que el controlador de salida esta activo, el dispositivo de origen entra en un estado 407 y espera la desconexion del dispositivo de origen del dispositivo colector. Cuando el dispositivo de origen se desconecta del dispositivo colector, se detecta la ausencia de la senal HPD en el dispositivo de origen, en el estado 408. Por ejemplo, refiriendose a la figura 1, el controlador 114 puede detectar la ausencia de la senal de HPD en el pin 122 de HPD del conector. En un modo de realizacion ilustrativo, la ausencia de la senal de HPD es detectada por un circuito de descarga del controlador 114 que esta acoplado al pin 122 de HPD.
[0043] Despues de detectar la ausencia de la senal de HPD, la fuente de voltaje de CC en el dispositivo de origen puede deshabilitarse, en el estado 409. Por ejemplo, con referencia a la figura 1, el controlador 114 puede deshabilitar la fuente de voltaje de CC 112.
[0044] El controlador de salida del dispositivo de origen tambien puede estar deshabilitado, en el estado 410. Por ejemplo, refiriendose a la figura 1, el controlador 114 puede deshabilitar la transferencia de datos en el controlador de salida 118.
[0045] Despues de que se deshabilita el controlador de salida, se habilita el circuito de deteccion de RX en el dispositivo de origen, en el estado 411. Por ejemplo, con referencia a la figura 1, el controlador puede habilitar el circuito de deteccion de RX 116. Una vez que se habilita el circuito de deteccion de RX, el dispositivo de origen vuelve al estado 401 y espera otra conexion del dispositivo de origen al dispositivo colector. Alternativamente, el circuito de deteccion de RX en el dispositivo de origen puede permanecer deshabilitado hasta que se active una aplicacion en el dispositivo de origen que utiliza la salida HD.
[0046] Cabe senalar que el diagrama de estado 400 ilustrado en la figura 4 representa un modo de realizacion ilustrativo de un procedimiento de ahorro de energia para HPD. Por lo tanto, el orden de varios estados puede intercambiarse mientras se mantiene el ahorro de energia para la HPD intacto. Por ejemplo, el orden de los estados 405-406 puede intercambiarse. Como otro ejemplo, el orden de los estados 409-411 puede intercambiarse.
[0047] Con referencia a la figura 5, se representa un diagrama de bloques de un modo de realizacion ilustrativo particular de un dispositivo electronico que incluye ahorro de energia para HPD y se designa, en general, como 500. El dispositivo 500 incluye un procesador, tal como el procesador de senales digitales (DSP) 510, acoplado a una memoria 532. La figura 5 tambien muestra un controlador de pantalla 526 que esta acoplado al procesador de senales digitales 510 y a una pantalla 528. Tambien se puede acoplar un codificador/descodificador (CODEC) 534 al procesador de senales digitales 510. Un altavoz 536 y un microfono 538 se pueden acoplar al CODEC 534.
[0048] El dispositivo 500 tambien incluye una fuente de voltaje de 5V CC 550 y un circuito de HDMI 560 acoplado al DSP 510. El circuito de HDMI 560 incluye un controlador 561, un circuito de deteccion de RX 562 y un controlador de salida 563. El circuito de HDMI 560 incluye una interfaz de HDMI que comprende un pin 564 de suministro de voltaje (por ejemplo, una interfaz de CC), un pin 565 de HPD, un pin 566 de Reloj-, un pin 567 de Reloj+, un pin 568 de Datos- y un pin 569 de Datos+. En un modo de realizacion ilustrativo, la fuente de voltaje de 5V CC 550 es la fuente de voltaje de CC 112 de la figura 1, el controlador 561 es el controlador 114 de la figura 1, el circuito de deteccion de RX 562 es el circuito de deteccion de RX 116 de la figura 1, y el controlador de salida 563 es el controlador de salida 118 de la figura 1. En un modo de realizacion particular, el circuito de HDMI 560 se enciende cuando el DSP 510 lanza una aplicacion HD en el dispositivo 500 y se apaga cuando el DSP 510 apaga la aplicacion HD en el dispositivo 500.
[0049] La figura 5 tambien indica que un controlador inalambrico 540 se puede acoplar al procesador de senales digitales 510 y a una antena inalambrica 542. En un modo de realizacion particular, el DSP 510, el controlador de pantalla 526, la memoria 532, el CODEC 534, el controlador inalambrico 540 y la fuente de voltaje de 5V CC 560 y el circuito de HDMI 560 estan incluidos en un dispositivo 522 de sistema en paquete o sistema en chip. En un modo de realizacion particular, un dispositivo de entrada 530 y una fuente de alimentacion 544 estan acoplados al dispositivo 522 de sistema en chip. Ademas, en un modo de realizacion particular, como se ilustra en la figura 5, la pantalla 528, el dispositivo de entrada 530, el altavoz 536, el microfono 538, la antena inalambrica 542 y la fuente de alimentacion 544 son externos con respecto al dispositivo 522 de sistema en chip. Sin embargo, cada uno de la pantalla 528, el dispositivo de entrada 530, el altavoz 536, el microfono 538, la antena inalambrica 542 y la fuente de alimentacion 544 se puede acoplar a un componente del dispositivo 522 de sistema en chip, tal como una interfaz o un controlador.
[0050] La figura 6 representa un modo de realizacion ilustrativo particular de un proceso 600 de fabricacion de dispositivos electronicos. Por ejemplo, el proceso de fabricacion de dispositivos electronicos se puede usar para fabricar elementos de ahorro de energia para la HPD como se describe en el presente documento con referencia a las figuras 1-5 (por ejemplo, componentes del sistema de la figura 1 o el circuito de la figura 2). La informacion 602 del dispositivo fisico se recibe en el proceso 600 de fabricacion, tal como en un ordenador de investigacion 606. La informacion 602 del dispositivo fisico puede incluir informacion de diseno que represente al menos una propiedad fisica de ahorro de energia para la HPD, tal como elementos de ahorro de energia para la HPD como se describe en el presente documento con referencia a las figuras 1-5. Por ejemplo, la informacion 602 del dispositivo fisico puede incluir parametros fisicos, caracteristicas del material e informacion de la estructura que se introduce a traves de una interfaz de usuario 604 acoplada al ordenador de investigacion 606. El ordenador de investigacion 606 incluye un procesador 608, tal como uno o mas nucleos de procesamiento, acoplado a un medio legible por ordenador tal como una memoria 610. La memoria 610 puede almacenar instrucciones legibles por ordenador que son ejecutables para hacer que el procesador 608 transforme la informacion 602 del dispositivo fisico para cumplir con un formato de archivo y generar un archivo de biblioteca 612.
[0051] En un modo de realizacion particular, el archivo de biblioteca 612 incluye al menos un archivo de datos que incluye la informacion de diseno transformada. Por ejemplo, el archivo de biblioteca 612 puede incluir una biblioteca de dispositivos semiconductores que incluye uno o mas componentes del sistema de la figura 1 o el circuito de la figura 2 que se proporciona para su uso con una herramienta 620 de automatizacion de diseno electronico (EDA).
[0052] El archivo de biblioteca 612 se puede usar junto con la herramienta EDA 620 en un ordenador de diseno 614 que incluye un procesador 616, como uno o mas nucleos de procesamiento, acoplado a una memoria 618. La herramienta EDA 620 puede almacenarse como instrucciones ejecutables por procesador en la memoria 618 para permitir que un usuario del ordenador de diseno 614 disene un circuito utilizando uno o mas componentes del sistema de la figura 1 o el circuito de la figura 2, del archivo de la biblioteca 612. Por ejemplo, un usuario del ordenador de diseno 614 puede introducir la informacion 622 de diseno del circuito a traves de una interfaz de usuario 624 acoplada al ordenador de diseno 614. La informacion 622 de diseno de circuito puede incluir informacion de diseno que representa al menos una propiedad fisica de un dispositivo semiconductor, tal como uno o mas componentes del sistema de la figura 1 o el circuito de la figura 2. Para ilustrar, la propiedad de diseno de circuito puede incluir la identificacion de circuitos particulares y las relaciones con otros elementos en un diseno de circuito, informacion de posicionamiento, informacion de tamano de la caracteristica, informacion de interconexion u otra informacion que represente una propiedad fisica de un dispositivo semiconductor.
[0053] El ordenador de diseno 614 puede configurarse para transformar la informacion de diseno que incluye la informacion 622 de diseno de circuito para cumplir con un formato de archivo. Para ilustrar, el formato de archivo puede incluir un formato de archivo binario de base de datos que represente formas geometricas planas, etiquetas de texto y otra informacion sobre una disposicion de circuito en un formato jerarquico, como el formato de archivo del Sistema de datos graficos (GDSII). El ordenador de diseno 614 puede configurarse para generar un archivo de datos que incluye la informacion de diseno transformada, tal como un archivo GDSII 626 que incluye informacion que describe uno o mas componentes del sistema de la figura 1 o el circuito de la figura 2 ademas de otros circuitos o informacion. Para ilustrar, el archivo GDSII 626 puede incluir informacion correspondiente a un sistema en chip (SOC) que incluye uno o mas componentes del sistema de la figura 1 o el circuito de la figura 2 y que tambien incluye circuitos y componentes electronicos adicionales dentro del SOC.
[0054] El archivo GDSII 626 puede recibirse en un proceso de fabricacion 628 para fabricar uno o mas componentes del sistema de la figura 1 o el circuito de la figura 2 segun la informacion transformada en el archivo GDSII 626. Por ejemplo, un proceso de fabricacion de dispositivos puede incluir proporcionar el archivo GDSII 626 a un fabricante de mascaras 630 para crear una o mas mascaras, como mascaras para usar en el procesamiento de fotolitografias, ilustradas como una mascara representativa 632. La mascara 632 se puede usar durante el proceso de fabricacion para generar una o mas obleas 634, que se pueden probar y separar en pastillas, como una pastilla representativa 636. La pastilla 636 incluye un circuito que incluye uno o mas componentes del sistema de la figura 1 o el circuito de la figura 2.
[0055] La pastilla 636 puede proporcionarse a un proceso de empaquetado 638 en el que la pastilla 636 se incorpora en un paquete representativo 640. Por ejemplo, el paquete 640 puede incluir la unica pastilla 636 o multiples pastillas, como una disposicion de sistema en paquete (SiP). El paquete 640 puede configurarse para cumplir con una o mas normas o especificaciones, como las normas del Consejo de Ingenieria de Dispositivos Electronicos Conjuntos (JEDEC).
[0056] La informacion sobre el paquete 640 puede distribuirse a varios disenadores de productos, como a traves de una biblioteca de componentes almacenada en un ordenador 646. El ordenador 646 puede incluir un procesador 648, tal como uno o mas nucleos de procesamiento, acoplados a una memoria 650. Una herramienta de placa de circuito impreso (PCB) puede almacenarse como instrucciones ejecutables por procesador en la memoria 650 para procesar la informacion 642 de diseno de la PCB recibida de un usuario del ordenador 646 a traves de una interfaz 644 de usuario. La informacion 642 de diseno de la PCB puede incluir informacion de posicionamiento fisico de un dispositivo semiconductor empaquetado en una placa de circuito, incluyendo el dispositivo semiconductor empaquetado correspondiente al paquete 640 uno o mas componentes del sistema de la figura 1 o el circuito de la figura 2.
[0057] El ordenador 646 puede configurarse para transformar la informacion 642 de diseno de la PCB para generar un archivo de datos, como un archivo GERBER 652 con datos que incluyen informacion de posicionamiento fisico de un dispositivo semiconductor empaquetado en una placa de circuito, asi como la disposicion de las conexiones electricas como trazas y vias, donde el dispositivo semiconductor empaquetado corresponde al paquete 640 que incluye uno o mas componentes del sistema de la figura 1 o el circuito de la figura 2. En otros modos de realizacion, el archivo de datos generado por la informacion de diseno de la PCB transformada puede tener un formato distinto del formato GERBER.
[0058] El archivo GERBER 652 puede recibirse en un proceso 654 de ensamblaje de la placa y usarse para crear las PCB, como una PCB 656 representativa, fabricada de acuerdo con la informacion de diseno almacenada en el archivo GERBER 652. Por ejemplo, el archivo GERBER 652 puede cargarse en una o mas maquinas para realizar varios pasos de un proceso de produccion de la PCB. La PCB 656 se puede llenar con componentes electronicos que incluyen el paquete 640 para formar un conjunto de circuito impreso (PCA) 658 representativo.
[0059] El PCA 658 puede recibirse en un proceso 660 de fabricacion de producto e integrarse en uno o mas dispositivos electronicos, como un primer dispositivo electronico 662 representativo y un segundo dispositivo electronico 664 representativo. Como ejemplo ilustrativo, no limitativo, el primer dispositivo electronico 662 representativo, el segundo dispositivo electronico 664 representativo, o ambos, pueden seleccionarse del grupo de un descodificador, un reproductor de musica, un reproductor de video, una unidad de entretenimiento, un dispositivo de navegacion, un dispositivo de comunicaciones y un ordenador. Como otro ejemplo ilustrativo, no limitativo, uno o mas de los dispositivos electronicos 662 y 664 pueden ser unidades remotas como telefonos moviles, unidades de sistemas de comunicacion personal portatiles (PCS), unidades de datos portatiles como asistentes de datos personales, dispositivos habilitados para el sistema de posicionamiento global (GPS), dispositivos de navegacion, unidades de datos de ubicacion fija, como equipos de lectura de medidores, o cualquier otro dispositivo que almacene o recupere datos o instrucciones de ordenador, o cualquier combinacion de los mismos.
[0060] Asi, uno o mas componentes del sistema de la figura 1 o el circuito de la figura 2 puede fabricarse, procesarse e incorporarse a un dispositivo electronico, como se describe en el proceso ilustrativo 600. Uno o mas aspectos de los modos de realizacion divulgados con respecto a las figuras 1 -5 puede incluirse en varias etapas de procesamiento, como dentro del archivo de biblioteca 612, el archivo GDSII 626 y el archivo GERBER 652, asi como almacenarse en la memoria 610 del ordenador de investigacion 606, la memoria 618 del ordenador de diseno 614, la memoria 650 del ordenador 646, la memoria de uno o mas ordenadores o procesadores (no mostrados) utilizados en las distintas etapas, como en el proceso de ensamblaje de la placa 654, y tambien incorporados en uno o mas modos de realizacion fisicos, como la mascara 632, la pastilla 636, el paquete 640, el PCA 658, otros productos como circuitos o dispositivos prototipo (no mostrados), o cualquier combinacion de los mismos. Aunque se representan varias etapas representativas de produccion desde el diseno de un dispositivo fisico hasta un producto final. En otros modos de realizacion, pueden usarse menos etapas o pueden incluirse etapas adicionales. De manera similar, el proceso 600 puede ser realizado por una sola entidad o por una o mas entidades que realizan varias etapas del proceso 600.
[0061] Los expertos apreciaran, ademas, que los diversos bloques logicos, configuraciones, modulos, circuitos y etapas de algoritmo ilustrativos descritos en conexion con los modos de realizacion divulgados en el presente documento se pueden implementar como hardware electronico, software informatico o combinaciones de ambos. Para ilustrar claramente esta intercambiabilidad de hardware y software, anteriormente se han descrito diversos componentes, bloques, configuraciones, modulos, circuitos y etapas ilustrativos en general desde el punto de vista de su funcionalidad. Que dicha funcionalidad se implemente como hardware o software depende de la aplicacion particular y de las restricciones de diseno impuestas en el sistema global. Los expertos en la materia pueden implementar la funcionalidad descrita de distintas maneras para cada aplicacion particular, pero no se deberia interpretar que dichas decisiones de implementacion suponen apartarse del alcance de la presente divulgacion.
[0062] Las etapas de un procedimiento o algoritmo descrito en relacion con los modos de realizacion divulgados en el presente documento se pueden realizar directamente en hardware, en un modulo de software ejecutado por un procesador o en una combinacion de los dos. Un modulo de software puede residir en memoria de acceso aleatorio (RAM), memoria flash, memoria de solo lectura (ROM), memoria de solo lectura programable (PROM), memoria de solo lectura programable y borrable (EPROM), memoria de solo lectura programable y borrable electricamente (EEPROM), registros, disco duro, disco extraible, disco compacto con memoria de solo lectura (CD-ROM) o en cualquier otra forma de medio de almacenamiento conocido en la tecnica. Un medio de almacenamiento a modo de ejemplo esta acoplado al procesador de modo que el procesador pueda leer informacion de, y escribir informacion en, el medio de almacenamiento. De forma alternativa, el medio de almacenamiento puede estar integrado en el procesador. El procesador y el medio de almacenamiento pueden residir en un circuito integrado especifico de la aplicacion (ASlC). El ASIC puede residir en un dispositivo informatico o en un terminal de usuario. Como alternativa, el procesador y el medio de almacenamiento pueden residir como componentes discretos en un dispositivo informatico o en un terminal de usuario.

Claims (15)

REIVINDICACIONES
1. Un aparato (100; 500), que comprende:
medios (121; 564) para suministrar un voltaje de corriente continua (CC);
medios (116; 562) para detectar una conexion del aparato a un dispositivo colector (130) acoplado al aparato sin consumir energia de una fuente de voltaje de CC dentro del aparato;
medios (114) para recibir una senal de deteccion (113) de los medios para detectar la conexion en respuesta a la deteccion del dispositivo colector que esta acoplado al aparato;
medios (111) para habilitar y deshabilitar de forma selectiva una conexion a los medios para suministrar la fuente de voltaje de CC;
medios (114) para detectar una presencia de una senal de deteccion de conexion en caliente (HPD); caracterizado por: medios (115) para deshabilitar los medios para detectar la conexion cuando se detecta la presencia de la senal de HPD.
2. El aparato segun la reivindicacion 1, que comprende, ademas:
medios (114) para detectar una ausencia de la senal de HPD en la interfaz de HPD; y
medios para habilitar los medios para detectar la conexion cuando se detecta la ausencia de la senal de HPD.
3. El aparato segun la reivindicacion 1, en el que los medios (121; 564) de suministro de voltaje de CC proporcionan un voltaje de CC de aproximadamente cinco voltios.
4. El aparato segun la reivindicacion 1, que comprende, ademas, unos medios de controlador de salida (118), en el que los medios de control estas configurados, ademas, para permitir la transmision de datos en los medios de controlador de salida en respuesta a la deteccion de la senal de HPD.
5. El aparato segun la reivindicacion 4, en el que los medios para detectar la conexion y los medios de controlador de salida estan acoplados cada uno a los pines del conector (120), y en el que los medios para detectar la conexion detectan que el dispositivo colector (130) esta acoplado al aparato (100; 500) al detectar una senal enviada a traves de los pines.
6. El aparato segun la reivindicacion 1, en el que el dispositivo colector (130) esta acoplado al aparato a traves de una interfaz multimedia de alta definicion (HDMI) o un conector de interfaz visual digital (DVI).
7. El aparato segun la reivindicacion 1, en el que la senal de HPD se recibe desde el dispositivo colector (130) en el aparato a traves de la interfaz de HPD en respuesta a que el aparato (100; 500) proporcione un voltaje de CC desde la fuente de voltaje de CC al dispositivo colector a traves de da interfaz de CC.
8. El aparato segun la reivindicacion 1 integrado en al menos una pastilla semiconductora.
9. Un procedimiento que comprende:
detectar, en un dispositivo de origen (100; 500), una conexion que el dispositivo de origen esta acoplado a un dispositivo colector (130) a traves de un conector (120) en el dispositivo de origen basado al menos en parte en una primera senal recibida desde el receptor colector, en el que la primera senal recibida del dispositivo colector se recibe antes de que el dispositivo de origen se comunique con el dispositivo colector sin consumir energia de una fuente de voltaje de CC (112; 550) del dispositivo de origen;
habilitar una fuente de voltaje de corriente continua (CC) (112; 550) del dispositivo de origen en respuesta a la deteccion de que el dispositivo de origen esta acoplado a la conexion del dispositivo colector; detectar una senal de deteccion de conexion en caliente a traves de un pin de HPD (122; 565) del conector; y
caracterizado por
deshabilitar el receptor (116) de la primera senal en respuesta a la deteccion de la senal de HPD.
10. El procedimiento segun la reivindicacion 9, en el que la conexion a traves de la cual el dispositivo colector (130) esta acoplado al dispositivo de origen (100; 500) se detecta en un circuito de deteccion del receptor (116) acoplado a un controlador de salida (118) del dispositivo de origen, en el que el circuito de deteccion del receptor y el controlador de salida estan acoplados a los pines del conector (120).
11. El procedimiento segun la reivindicacion 10, en el que los pines (123, 124, 125, 126) estan configurados para transmitir y recibir datos de senalizacion diferencial minimizada en transicion (TMDS).
12. El procedimiento segun la reivindicacion 10, en el que un controlador (114) que responde al circuito de deteccion del receptor (116) deshabilita la conexion con la fuente de voltaje de CC (112; 550) a traves del interruptor en respuesta a la deteccion de una ausencia de la senal de HPD.
13. El procedimiento segun la reivindicacion 12, en el que la ausencia de la senal de HPD se produce desconectando el dispositivo de origen (100; 500) y/o el dispositivo colector (130) no estando acoplado desde el conector (120).
14. El procedimiento segun la reivindicacion 9, en el que el dispositivo colector (130) es un dispositivo de pantalla y en el que la senal recibida desde el dispositivo colector es una senal de reloj.
15. El procedimiento segun la reivindicacion 9, en el que el dispositivo de origen (100; 500) es un dispositivo electronico inalambrico alimentado por una bateria y en el que la fuente de voltaje de CC (112; 550) esta en un estado de ahorro de energia para ahorrar la vida de la bateria de la bateria cuando se detecta que el dispositivo colector (130) esta acoplado a la conexion del dispositivo de origen, en el que el estado de ahorro de energia incluye que el dispositivo de origen (100; 500) esta en un estado inactivo, un estado de espera o un estado de salida no de alta definicion.
ES10775953T 2009-10-08 2010-10-07 Ahorro de energía para la detección de conexión en caliente Active ES2711375T3 (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/575,498 US8674679B2 (en) 2009-10-08 2009-10-08 Power saving during a connection detection
PCT/US2010/051863 WO2011044388A1 (en) 2009-10-08 2010-10-07 Power saving for hot plug detect

Publications (1)

Publication Number Publication Date
ES2711375T3 true ES2711375T3 (es) 2019-05-03

Family

ID=43589456

Family Applications (1)

Application Number Title Priority Date Filing Date
ES10775953T Active ES2711375T3 (es) 2009-10-08 2010-10-07 Ahorro de energía para la detección de conexión en caliente

Country Status (10)

Country Link
US (3) US8674679B2 (es)
EP (1) EP2486468B1 (es)
JP (1) JP5628325B2 (es)
KR (1) KR101477532B1 (es)
CN (2) CN105183129B (es)
BR (1) BR112012007906B1 (es)
ES (1) ES2711375T3 (es)
HU (1) HUE041375T2 (es)
TW (1) TWI428734B (es)
WO (1) WO2011044388A1 (es)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100869702B1 (ko) * 2007-01-11 2008-11-21 옵티시스 주식회사 디지털 영상 데이터를 전송하는 디지털 영상 시스템
KR100861769B1 (ko) * 2007-06-07 2008-10-06 옵티시스 주식회사 디지털 영상 데이터를 전송하는 디지털 영상 전송 시스템
US8674679B2 (en) 2009-10-08 2014-03-18 Qualcomm Incorporated Power saving during a connection detection
JP5686523B2 (ja) * 2010-03-24 2015-03-18 キヤノン株式会社 通信装置及び制御方法
CN102403625A (zh) * 2010-09-08 2012-04-04 鸿富锦精密工业(深圳)有限公司 连接器组合
TWI467886B (zh) * 2012-08-20 2015-01-01 Quanta Comp Inc 電子裝置以及電子系統
US20150301972A1 (en) * 2012-11-15 2015-10-22 Abb Technology Ltd Module supporting hot plug, backplane, system and method for determining connection thereof
CN103888556B (zh) * 2012-12-24 2017-07-14 华为终端有限公司 一种家庭终端设备及家庭终端设备的控制方法
US9513662B2 (en) 2013-01-04 2016-12-06 Intel Corporation System and method for power management
US10221322B2 (en) 2013-03-15 2019-03-05 The Sherwin-Williams Company Dirt pick-up resistant composition
US10196537B2 (en) 2013-03-15 2019-02-05 The Sherwin-Williams Company Dirt pick-up resistant composition
CN104103924B (zh) * 2013-04-02 2017-04-26 华为终端有限公司 高清晰多媒体接口hdmi接口单元及多媒体终端
KR101419490B1 (ko) * 2013-10-02 2014-07-14 주식회사 브이디텍 모니터 초기 전력 절감 장치를 이용한 컴퓨터 시스템, 그리고 그에 관한 모니터 초기 전력 절감 방법
CN106463097B (zh) * 2014-06-19 2019-11-05 谷歌有限责任公司 用于向hdmi信源提供电力的系统、方法和介质
CN105786143A (zh) * 2014-12-25 2016-07-20 鸿富锦精密工业(武汉)有限公司 电子设备供电系统
CN106033240A (zh) * 2015-03-18 2016-10-19 鸿富锦精密工业(武汉)有限公司 接口供电电路
EP3276947B1 (en) 2015-03-23 2021-05-26 LG Electronics Inc. Method and device for transmitting/receiving power using hdmi
KR102317897B1 (ko) 2015-06-04 2021-10-28 삼성디스플레이 주식회사 테스트 보드 및 그의 구동방법
WO2017052830A1 (en) * 2015-09-23 2017-03-30 Intel Corporation High definition multimedia interface power management
EP3270584B1 (en) * 2016-07-12 2020-09-02 InterDigital CE Patent Holdings Galvanic isolated device and corresponding method and system
EP3384603B1 (en) * 2016-12-12 2019-04-10 MRS Corporate, Inc. Modular pluggable electronic processing component and distributed processing system formed thereof
KR20180095765A (ko) 2017-02-17 2018-08-28 삼성전자주식회사 스토리지 장치 및 스토리지 장치의 동작 방법
CN107370978A (zh) * 2017-07-12 2017-11-21 广州视源电子科技股份有限公司 一种hdmi输出设备的控制方法、系统及存储介质
US10317973B2 (en) * 2017-08-15 2019-06-11 Dell Products L.P. Peripheral device expansion card system
DE102017011533A1 (de) * 2017-12-13 2019-06-13 Dräger Safety AG & Co. KGaA Wärmebildkamera und Wärmebildkamerasysteme
KR102064730B1 (ko) 2019-03-14 2020-02-11 (주)대한건설이엔지 공동 및 상하수관 굴착주변부 모래지반용 자동 수평다짐장치 및 이를 이용한 수평다짐공법

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100753089B1 (ko) * 1999-12-20 2007-08-31 삼성전자주식회사 다중신호원을 갖는 영상표시기기의 제어방법
JP2003086233A (ja) 2001-09-07 2003-03-20 Mitsubishi Electric Corp 平板型電池およびその製法
JP2007536673A (ja) 2004-05-09 2007-12-13 メンター・グラフィクス・コーポレーション 見込み欠陥位置同定方法、見込み欠陥位置同定ツール
JP2006311223A (ja) 2005-04-28 2006-11-09 Seiko Epson Corp トランシーバ、表示ドライバ及び電子機器
EP1922875A2 (en) * 2005-08-23 2008-05-21 Koninklijke Philips Electronics N.V. Method of controlling power states in a multimedia system
US20090237561A1 (en) 2005-10-26 2009-09-24 Kazuhiko Kobayashi Video and audio output device
JP4872408B2 (ja) 2006-03-30 2012-02-08 パナソニック株式会社 映像出力装置、及び映像入力装置
JP4264839B2 (ja) * 2006-07-12 2009-05-20 ソニー株式会社 撮像装置
US7832513B2 (en) * 2006-07-14 2010-11-16 Gm Global Technology Operations, Inc. Vehicular electrical system and control method therefor
JP2008048370A (ja) * 2006-08-21 2008-02-28 Sony Corp 映像受信装置及び映像受信方法
CN101536518B (zh) * 2006-11-07 2012-06-20 索尼株式会社 电子装置、控制信息传输方法和控制信息接收方法
JP2008158595A (ja) 2006-12-20 2008-07-10 Sony Corp 情報処理装置
JP4618291B2 (ja) * 2007-11-30 2011-01-26 ソニー株式会社 送信装置、受信装置および受信装置における操作情報送信方法
US7921231B2 (en) 2008-01-04 2011-04-05 Silicon Image, Inc. Discovery of electronic devices utilizing a control bus
WO2009110561A1 (ja) * 2008-03-05 2009-09-11 ソニー株式会社 送信装置および受信装置
US8275914B2 (en) 2008-10-16 2012-09-25 Silicon Image, Inc. Discovery of connections utilizing a control bus
US8674679B2 (en) 2009-10-08 2014-03-18 Qualcomm Incorporated Power saving during a connection detection

Also Published As

Publication number Publication date
TW201137597A (en) 2011-11-01
WO2011044388A1 (en) 2011-04-14
US20110084685A1 (en) 2011-04-14
JP5628325B2 (ja) 2014-11-19
CN105183129A (zh) 2015-12-23
KR101477532B1 (ko) 2014-12-30
US8674679B2 (en) 2014-03-18
CN102687095B (zh) 2015-09-02
JP2013507692A (ja) 2013-03-04
CN102687095A (zh) 2012-09-19
EP2486468B1 (en) 2018-11-14
BR112012007906A2 (pt) 2016-03-22
EP2486468A1 (en) 2012-08-15
KR20120081193A (ko) 2012-07-18
US9465424B2 (en) 2016-10-11
US10459512B2 (en) 2019-10-29
CN105183129B (zh) 2018-09-21
BR112012007906B1 (pt) 2020-10-13
US20140149756A1 (en) 2014-05-29
HUE041375T2 (hu) 2019-05-28
TWI428734B (zh) 2014-03-01
US20160378166A1 (en) 2016-12-29

Similar Documents

Publication Publication Date Title
ES2711375T3 (es) Ahorro de energía para la detección de conexión en caliente
ES2974793T3 (es) Modo de apagado para almacenamiento flash universal (ufs)
KR101861772B1 (ko) 시스템온칩, 이의 동작 방법, 및 상기 시스템온칩을 포함하는 모바일 장치
US8977870B2 (en) Apparatus for determining a USB compatible device, and supplying corresponding power thereafter
US10311000B2 (en) Integrated universal serial bus (USB) type-C switching
US10862462B2 (en) Vectored flip-flop
WO2015126559A1 (en) Apparatus, system and method to provide platform support for multiple memory technologies
KR20140109152A (ko) 영상 데이터 구동 장치, 이를 포함하는 디스플레이 장치, 및 영상 데이터 구동 장치의 구동 방법
US20160029318A1 (en) Method for waking a data transceiver through data reception
US20150103609A1 (en) Semiconductor devices
US9148718B2 (en) Grounding circuit for alternate audio plug designs
US20190007764A1 (en) Head-mounted display device and head-mounted display system
US8843668B2 (en) Information processing device, connection method and storage medium
US11138950B1 (en) Image data skipping for transmission to electronic display
US20180014116A1 (en) Audio device including jack detector
US9888320B2 (en) Audio device and multimedia device including audio device
US20210157391A1 (en) True power shedding
CN111801949B (zh) 影像显示装置、影像显示装置的控制方法、以及程序记录介质
TWI759421B (zh) 控制電路、半導體記憶裝置、資訊處理裝置及控制方法
US20230324981A1 (en) Usb-c wireless wide area network dongle
JP5952019B2 (ja) 情報処理装置、半導体装置、及び消費電力抑制方法
US20130207953A1 (en) Computer system