ES2385428T3 - Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal - Google Patents

Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal Download PDF

Info

Publication number
ES2385428T3
ES2385428T3 ES10170663T ES10170663T ES2385428T3 ES 2385428 T3 ES2385428 T3 ES 2385428T3 ES 10170663 T ES10170663 T ES 10170663T ES 10170663 T ES10170663 T ES 10170663T ES 2385428 T3 ES2385428 T3 ES 2385428T3
Authority
ES
Spain
Prior art keywords
plp
signal
bits
symbol
frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES10170663T
Other languages
English (en)
Inventor
Woo Suk Ko
Sang Chul Moon
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Inc
Original Assignee
LG Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=40513397&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=ES2385428(T3) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by LG Electronics Inc filed Critical LG Electronics Inc
Application granted granted Critical
Publication of ES2385428T3 publication Critical patent/ES2385428T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/238Interfacing the downstream path of the transmission network, e.g. adapting the transmission rate of a video stream to network bandwidth; Processing of multiplex streams
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • H04W56/004Synchronisation arrangements compensating for timing error of reception due to propagation delay
    • H04W56/005Synchronisation arrangements compensating for timing error of reception due to propagation delay compensating for timing error by adjustment in the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/2605Symbol extensions, e.g. Zero Tail, Unique Word [UW]
    • H04L27/2607Cyclic extensions
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2657Carrier synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2662Symbol synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/22Arrangements affording multiple use of the transmission path using time-division multiplexing
    • H04L5/26Arrangements affording multiple use of the transmission path using time-division multiplexing combined with the use of different frequencies
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems

Abstract

Un método para recibir una señal de radiodifusión, el método que comprende: recibir (S611) una señal de radiodifusión que incluye una trama de señal y un primer símbolo piloto, P1, en una parte inicial de la trama de señal, en el que la trama de señal incluye un segundo símbolo piloto, P2, que tiene los datos de señalización de la capa 1, L1, para señalizar los símbolos de datos de los datos de la conducción de capa física, PLP, en la trama de señal, y en el que los datos de señalización de L1 incluyen un campo que indica un índice de un canal de radiofrecuencia actual dentro de la trama de señal. desasignar (S617) los símbolos de datos a los bits de PLP para transportar una secuencia de servicio de acuerdo con un método de asignación de símbolos; y descodificar (S617) los bits de PLP para corrección de errores sin canal de retorno, FEC, caracterizado porque los datos de señalización de L1 incluyen una parte configurable que se cambia en unidad de una supertrama y una parte dinámica que se cambia en unidad de la trama de señal, y la parte configurable incluye información de un canal de RF que incluye los datos de PLP en la primera, 1ª, trama de la supertrama, y la parte dinámica incluye información para un identificador que indica un canal de RF inicial de la trama de señal.

Description

Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal.
La presente invención se refiere a un método para transmitir y recibir una señal y a un aparato para transmitir y recibir una señal, y más concretamente, a un método para transmitir y recibir una señal y a un aparato para transmitir y recibir una señal, que son capaces de mejorar la eficacia de transmisión de datos.
Según se ha desarrollado la tecnología de radiodifusión digital, los usuarios han recibido una imagen en movimiento de alta definición (HD). Con el desarrollo continuo de un algoritmo de compresión y un alto rendimiento de los componentes físicos, se proporcionará un mejor entorno a los usuarios en el futuro. Un sistema de televisión digital (DTV) puede recibir una señal de radiodifusión digital y proporcionar una diversidad de servicios complementarios a los usuarios así como una señal de vídeo y una señal de audio.
Con el desarrollo de la tecnología de radiodifusión digital, se aumenta un requisito de un servicio tal como una señal de vídeo y una señal de audio y el tamaño de datos deseado por un usuario o el número de canales de radiodifusión se aumenta gradualmente. El documento “concepto DVB-T2”, BBC, Nokia, Terracom, publ. el 4 de junio de 2007, revela un sistema de extensión del estándar DVB-T2, basado en OFDM, que añade más flexibilidad y corrección de error mejorada.
Un objetivo de la presente invención es proporcionar un método para recibir una señal, el cual es capaz de mejorar la eficiencia de transmisión de datos.
La presente invención propone de esta manera un método para recibir una señal como se expone en la reivindicación 1, el cual obvia considerablemente uno o más problemas debidos a limitaciones y desventajas de la técnica relacionada.
Los dibujos anexos, que se incluyen para proporcionar una comprensión adicional de la invención y se incorporan en y constituyen una parte de, esta solicitud, ilustran una realización(es) de la invención y junto con la descripción sirven para explicar el principio de la invención. En los dibujos:
La FIG. 1 es una vista que muestra una trama de señal para transmitir un servicio;
La FIG. 2 es una vista que muestra la estructura de una primera señal piloto P1 de la trama de señal;
La FIG. 3 es una vista que muestra una ventana de señalización;
La FIG. 4 es una vista esquemática que muestra una realización de un aparato para transmitir una señal;
La FIG. 5 es una vista que muestra un ejemplo de un procesador 110 de entrada;
La FIG. 6 es una vista que muestra una realización de una unidad de codificación y modulación;
La FIG. 7 es una vista que muestra una realización de un formador de tramas;
La FIG. 8 es una vista que muestra un primer ejemplo de una relación de símbolos cuando los asignadores 131a y 131b realizan una asignación de símbolos híbrida;
La FIG. 9 es una vista que muestra un segundo ejemplo de una relación de símbolos cuando los asignadores 131a y 131b realizan una asignación de símbolos híbrida;
La FIG. 10 es una vista que muestra el número de símbolos y el número de bits por palabra de celda de acuerdo un esquema de asignación de símbolos en un modo normal de LDPC;
La FIG. 11 es una vista que muestra otro ejemplo del número de símbolos de acuerdo con un esquema de asignación de símbolos en un modo normal de LDPC;
La FIG. 12 es una vista que muestra otro ejemplo del número de símbolos de acuerdo con un esquema de asignación de símbolos en un modo normal de LDPC;
La FIG. 13 es una vista que muestra el número de símbolos de acuerdo con un esquema de asignación de símbolos en un modo corto de LDPC;
La FIG. 14 es una vista que muestra un ejemplo del número de símbolos de acuerdo con un esquema de asignación de símbolos en un modo corto de LDPC;
La FIG. 15 es una vista que muestra otro ejemplo del número de símbolos de acuerdo con un esquema de asignación de símbolos en un modo corto de LDPC;
La FIG. 16 es una vista que muestra una realización de cada uno de los asignadores de símbolos 131a y 131b mostrados en la FIG. 7;
La FIG. 17 es una vista que muestra otra realización de cada uno de los asignadores de símbolos 131a y 131b; La FIG. 18 es una vista que muestra otra realización del asignador de símbolos; La FIG. 19 es una vista que muestra otra realización de cada uno de los asignadores de símbolos 131a y 131b; La FIG. 20 es una vista que muestra el concepto de intercalado de bits mediante los intercaladores de bits 1312a y
1312b;
La FIG. 21 es una vista que muestra un primer ejemplo del número de filas y columnas de memorias de los intercaladores de bits 1312a y 1312b de acuerdo con los tipos de asignadores de símbolos 1315a y 1315b; La FIG. 22 es una vista que muestra un segundo ejemplo del número de filas y columnas de las memorias de los
intercaladores de bits 1312a y 1312b de acuerdo con los tipos de asignadores de símbolos 1315a y 1315b; La FIG. 23 es un diagrama que muestra el concepto de otra realización de intercalado de un intercalador de bits; La FIG. 24 es una vista que muestra otra realización de intercalado de bits; La FIG. 25 es una vista que muestra otra realización de intercalado de bits; La FIG. 26 es una vista que muestra el concepto de demultiplexación de bits de entrada de los demultiplexores
1313a y 1313b;
La FIG. 27 es una vista que muestra una realización de demultiplexar una secuencia de entrada mediante el demultiplexor; La FIG. 28 es una vista que muestra un ejemplo de un tipo de demultiplexación de acuerdo con un método de
asignación de símbolos;
La FIG. 29 es una vista que muestra una realización de demultiplexar una secuencia de bits de entrada de acuerdo con un tipo de demultiplexación; La FIG. 30 es una vista que muestra un tipo de demultiplexación que se determina de acuerdo con una tasa de
código de una codificación de corrección de errores y un método de asignación de símbolos;
La FIG. 31 es una vista que muestra un ejemplo para expresar el método de demultiplexación mediante una ecuación; La FIG. 32 es una vista que muestra un ejemplo de asignar un símbolo mediante un asignador de símbolos; La FIG. 33 es una vista que muestra un ejemplo de un codificador de señal multitrayecto; La FIG. 34 es una vista que muestra una realización de un modulador; La FIG. 35 es una vista que muestra una realización de un procesador analógico 160; La FIG. 36 es una vista que muestra una realización de un aparato de recepción de señales capaz de recibir una
trama de señal; La FIG. 37 es una vista que muestra una realización de un receptor de señales; La FIG. 38 es una vista que muestra una realización de un demodulador; La FIG. 39 es una vista que muestra un descodificador de señal multitrayecto; La FIG. 40 es una vista que muestra una realización de un analizador sintáctico de tramas; La FIG. 41 es una vista que muestra una realización de cada uno de los desasignadores de símbolos 247a y 247p; La FIG. 42 es una vista que muestra otra realización de cada uno de los desasignadores de símbolos 247a y 247p; La FIG. 43 es una vista que muestra otra realización de cada uno de los desasignadores de símbolos 247a y 247p; La FIG. 44 es una vista que muestra otra realización de cada uno de los desasignadores de símbolos 247a y 247p; La FIG. 45 es una vista que muestra una realización para multiplexar una subsecuencia demultiplexada; La FIG. 46 es una vista que muestra un ejemplo de una unidad de descodificación y demodulación;
La FIG. 47 es una vista que muestra una realización de un procesador de salida;
La FIG. 48 es una vista que muestra otra realización de un aparato de transmisión de señales para transmitir una trama de señal; La FIG. 49 es una vista que muestra otra realización de un aparato de recepción de señales para recibir una trama
de señal; La FIG. 50 es una vista que muestra una realización de la estructura de una primera señal piloto; La FIG. 51 es una vista que muestra una realización para detectar una señal de preámbulo mostrada en la FIG. 50 y
estimar un desfase de temporización y un desfase de frecuencia; La FIG. 52 es una vista que muestra otra realización de la estructura de la primera señal piloto; La FIG. 53 es una vista que muestra una realización para detectar la primera señal piloto mostrada en la FIG. 52 y
medir un desfase de temporización y un desfase de frecuencia;
La FIG. 54 es una vista que muestra una realización para detectar la primera señal piloto y medir un desfase de
temporización y un desfase de frecuencia usando el resultado detectado;
La FIG. 55 es una vista que muestra otra realización de la estructura de la primera señal piloto;
La FIG. 56 es una vista que muestra otra realización para detectar la primera señal piloto;
La FIG. 57 es una vista que muestra otra realización de la estructura de la primera señal piloto;
La FIG. 58 es una vista que muestra una realización de un método para transmitir una señal;
La FIG. 59 es una vista que muestra una realización de un método para recibir una señal; y
La FIG. 60 es un diagrama de secuencia que ilustra una realización para identificar una primera señal piloto y
estimar un desfase en un proceso de demodulación. La FIG. 61 es una vista que muestra la estructura de una trama de señal; La FIG. 62 es una vista que muestra dos modos de una trama de señal; La FIG. 63 es una vista que muestra un ejemplo para planificar las PLP en la unidad de tramas de señal; La FIG. 64 es una vista que muestra la estructura de una trama de señal que usa información de planificación; La FIG. 65 es una vista que muestra información de planificación incluida en una información de capa 1; La FIG. 66 es una vista que muestra una supertrama que incluye una pluralidad de las PLP que usan la información
de planificación mostrada en la FIG. 65; La FIG. 67 es una vista que muestra información de planificación incluida en una capa 1; La FIG. 68 es una vista que muestra una supertrama que incluye una pluralidad de las PLP que usan la información
de planificación mostrada en la FIG. 67; La FIG. 69 es una vista que muestra un ejemplo para obtener las PLP de acuerdo con el método de planificación; La FIG. 70 es una vista que muestra otro ejemplo para obtener las PLP de acuerdo con el método de planificación; La FIG. 71 es una vista que muestra otro ejemplo para obtener las PLP de acuerdo con el método de planificación; La FIG. 72 es una vista que muestra otra realización de un método para transmitir una señal; La FIG. 73 es una vista que muestra otra realización de un método para recibir una señal; La FIG. 74 es una vista que muestra otra realización de un método para transmitir una señal; La FIG. 75 es una vista que muestra otra realización de un método para recibir una señal; La FIG. 76 es una vista que muestra otra realización de un método para transmitir una señal; La FIG. 77 es una vista que muestra otra realización de un método para recibir una señal; La FIG. 78 es una vista que muestra otra realización de un método para transmitir y recibir una señal;
La FIG. 79 es una vista que muestra otra realización de un método para transmitir y recibir una señal;
La FIG. 80 es una vista que muestra otra realización de un método para transmitir y recibir una señal; y
La FIG. 81 es una vista que muestra otra realización de un método para transmitir y recibir una señal.
Ahora se hará referencia en detalle a las realizaciones preferentes de la presente invención, ejemplos de las cuales se ilustran en los dibujos anexos. Siempre que sea posible, se usarán los mismos números de referencia en todos los dibujos para referirse a partes iguales o similares.
En la siguiente descripción, el término "servicio" es indicativo de o bien los contenidos de radiodifusión que pueden ser transmitidos/recibidos por el aparato de transmisión/recepción de señales, o bien el suministro de contenido.
Anterior a la descripción de un aparato para transmitir y recibir una señal de acuerdo con una realización de la presente invención, se describirá una trama de señal que se transmite y recibe por el aparato para transmitir y recibir la señal de acuerdo con la realización de la presente invención.
La FIG. 1 muestra una trama de señal para transmitir un servicio de acuerdo con la presente invención.
La trama de señal mostrada en la FIG. 1 muestra una trama de señal ejemplar para transmitir un servicio de radiodifusión que incluye secuencias de audio/vídeo (A/V). En este caso, un único servicio se multiplexa en canales de tiempo y frecuencia, y se transmite el servicio multiplexado. El esquema de transmisión de señales mencionado anteriormente se denomina un esquema de segmentación de tiempo-frecuencia (TFS). Comparado con el caso en que se transmite un servicio único solamente a una banda de radiofrecuencia (RF), el aparato de transmisión de señal de acuerdo con la presente invención transmite el servicio de señal a través de al menos una banda de RF (posiblemente varias bandas de RF), de manera que puede adquirir una ganancia de multiplexación estática capaz de transmitir muchos más servicios. El aparato de transmisión/recepción de señal transmite/recibe un servicio de señal sobre varios canales de RF, de manera que puede adquirir una ganancia de diversidad de frecuencia.
Los servicios primero a tercero (Servicios 1~3) se transmiten a cuatro bandas de RF (RF1 ~ RF4). Sin embargo, este número de bandas de RF y este número de servicios se han revelado solamente por motivos ilustrativos, de modo que también se pueden usar otros números según sea necesario. Dos señales de referencia (es decir, un primera señal piloto (P1) y una segunda señal piloto (P2)) están ubicadas en la parte de comienzo de la trama de señal. Por ejemplo, en el caso de la banda de RF1, la primera señal piloto (P1) y la segunda señal piloto (P2) están ubicadas en la parte de comienzo de la trama de señal. La banda de RF1 incluye tres franjas asociadas al Servicio 1, dos franjas asociadas con el Servicio 2 y una única franja asociada con el Servicio 3. Las franjas asociadas con otros servicios también pueden estar ubicadas en otras franjas (Franjas 4~17) ubicadas después de la franja única asociada con el Servicio 3.
La banda de RF2 incluye una primera señal piloto (P1), una segunda señal piloto (P2) y otras franjas 13-17. Además, la banda de RF2 incluye tres franjas asociadas con el Servicio 1, dos franjas asociadas con el Servicio 2 y una única franja asociada con el Servicio 3.
Los Servicios 1 ~ 3 se multiplexan, y luego se transmiten a las bandas de RF3 y RF4 de acuerdo con el esquema de segmentación de tiempo-frecuencia (TFS). El esquema de modulación para la transmisión de señales se puede basar en un esquema de multiplexación por división de frecuencia ortogonal (OFDM).
En la trama de señal, los servicios individuales se desplazan hacia las bandas de RF (en el caso de que haya una pluralidad de bandas de RF en la trama de señal) y un eje de tiempo.
Si las tramas de señal iguales a la trama de señal anterior están dispuestas sucesivamente en el tiempo, se puede componer una supertrama de varias tramas de señal. Una trama de extensión futura también puede estar ubicada entre las diversas tramas de señal. Si la trama de extensión futura está ubicada entre las diversas tramas de señal, la supertrama se puede terminar en la trama de extensión futura.
La FIG. 2 muestra una primera señal piloto (P1) contenida en la trama de señal de la FIG. 1 de acuerdo con la presente invención.
La primera señal piloto P1 y la segunda señal piloto P2 están ubicadas en la parte de comienzo de la trama de señal. La primera señal piloto P1 se modula por un modo de FFT de 2K, y se puede transmitir simultáneamente mientras que incluye un intervalo de guarda de 1/4. En la FIG. 2, una banda de 7,61 MHz de la primera señal piloto P1 incluye una banda de 6,82992 MHz. La primera señal piloto usa 256 portadoras de entre 1705 portadoras activas. Se usa una única portadora activa para cada 6 portadoras en media. Los intervalos de portadora de datos se pueden disponer de manera irregular en el orden de 3, 6, y 9. En la FIG. 2, una línea continua indica la ubicación de una portadora usada, una línea discontinua delgada indica la ubicación de una portadora no usada, y una línea encadenada indica una ubicación central de la portadora no usada. En la primera señal piloto, la portadora usada se puede asignar a símbolos mediante una modulación por desplazamiento de fase binaria (BPSK), y se puede modular una secuencia de bits pseudoaleatoria (PRBS). El tamaño de una FFT usada para la segunda señal piloto se puede indicar mediante varias PRBS.
El aparato de recepción de señales detecta una estructura de una señal piloto, y reconoce una segmentación de tiempo-frecuencia (TFS) usando la estructura detectada. El aparato de recepción de señales adquiere el tamaño de FFT de la segunda señal piloto, compensa un desfase de frecuencia tosco de una señal de recepción, y adquiere sincronización temporal.
En la primera señal piloto, se pueden fijar un tipo de transmisión de señal y un parámetro de transmisión.
La segunda señal piloto P2 se puede transmitir con un tamaño de FFT y un intervalo de guarda iguales a aquellos del símbolo de datos. En la segunda señal piloto, se usa una única portadora como una portadora piloto a intervalos de tres portadoras. El aparato de recepción de señales compensa un desfase de sincronización de frecuencia fina usando la segunda señal piloto, y realiza una sincronización temporal fina. La segunda señal piloto transmite información de una primera capa (L1) de entre las capas de la Interconexión de Sistemas Abiertos (OSI). Por ejemplo, la segunda señal piloto puede incluir un parámetro físico e información de construcción de trama. La segunda señal piloto transmite un valor de parámetro mediante el que un receptor puede acceder a una secuencia de servicio de Conducción de Capa Física (PLP).
La información de L1 (Capa 1) contenida en la segunda señal piloto P2 es como sigue.
La Información de Capa 1 (L1) incluye un indicador de longitud que indica la longitud de datos que incluye la información de L1, de modo que pueda usar fácilmente los canales de señalización de las Capas 1 y 2 (L1 y L2). La información de Capa 1 (L1) incluye un indicador de frecuencia, una longitud de intervalo de guarda, un número máximo de bloques de FEC (Corrección de Error sin Canal de Retorno) para cada trama en asociación con canales físicos individuales, y el número de bloques de FEC reales que van a estar contenidos en el almacenador temporal de bloques de FEC asociado con una trama actual/previa en cada canal físico. En este caso, el indicador de frecuencia indica la información de frecuencia que corresponde al canal de RF.
La información de Capa 1 (L1) puede incluir una diversidad de información en asociación con franjas individuales. Por ejemplo, la información de Capa 1 (L1) incluye el número de tramas asociadas con un servicio, una dirección inicial de una franja que tiene la precisión de una portadora de OFDM contenida en un símbolo de OFDM, una longitud de la franja, franjas correspondientes a la portadora de OFDM, el número de bits rellenados en la última portadora de OFDM, información de modulación de servicio, información de tasa de modo de servicio, y la información de esquema de Múltiples Entradas y Múltiples Salidas (MIMO).
La información de Capa 1 (L1) puede incluir un ID de celda, una bandera para un servicio como el servicio de notificación de mensajes (por ejemplo, un mensaje de emergencia), el número de tramas actuales y el número de bits adicionales para su uso futuro. En este caso, el ID de celda indica un área de radiodifusión transmitido por un transmisor de radiodifusión.
La segunda señal piloto P2 está adaptada para realizar una estimación de canal para descodificar un símbolo contenido en la señal P2. La segunda señal piloto P2 se puede usar como un valor inicial para la estimación de canal para el siguiente símbolo de datos. La segunda señal piloto P2 también puede transmitir información de Capa 2 (L2). Por ejemplo, la segunda señal piloto es capaz de describir información asociada con el servicio de transmisión en la información de Capa 2 (L2). El aparato de transmisión de señales descodifica la segunda señal piloto, de modo que pueda adquirir información de servicio contenida en la trama de segmentación de tiempofrecuencia (TFS) y pueda realizar de manera eficaz la exploración de canal. Mientras tanto, esta información de Capa 2 (L2) se puede incluir en una PLP específica de la trama de TFS. De acuerdo con otro ejemplo, se puede incluir información de L2 en una PLP específica, y la información de descripción de servicio también se puede transmitir en la PLP específica.
Por ejemplo, la segunda señal piloto puede incluir dos símbolos de OFDM del modo de FFT de 8k. En general, la segunda señal piloto puede ser cualquiera de un símbolo de OFDM único del modo de FFT de 32K, un símbolo de OFDM único del modo de FFT de 16k, dos símbolos de OFDM del modo de FFT de 8k, cuatro símbolos de OFDM del modo de FFT de 4k, y ocho símbolos de OFDM del modo de FFT de 2k.
En otras palabras, un símbolo de OFDM único que tiene el tamaño de una FFT grande o varios símbolos de OFDM, cada uno de los cuales tiene el tamaño de una FFT pequeña, pueden estar contenidos en la segunda señal piloto P2, de modo que se puede mantener la capacidad capaz de ser transmitida al piloto.
Si la información a ser transmitida a la segunda señal piloto excede la capacidad del símbolo de OFDM de la segunda señal piloto, se pueden usar además los símbolos de OFDM después de la segunda señal piloto. La información de L1 (Capa 1) y L2 (Capa 2) contenida en la segunda señal piloto se codifica por corrección de error y luego se intercala, de modo que se lleve a cabo la recuperación de datos aunque ocurra un ruido impulsivo.
Como se describió anteriormente, también se puede incluir información de L2 en una PLP específica que transporte la información de descripción de servicio.
La FIG. 3 muestra una ventana de señalización de acuerdo con la presente invención. La trama de segmentación de tiempo-frecuencia (TFS) muestra un concepto de desfase de la información de señalización. La información de Capa 1 (L1) contenida en la segunda señal piloto incluye información de construcción de trama e información de capa física requerida por el aparato de recepción de señales que descodifica el símbolo de datos. Por lo tanto, si la información de los siguientes símbolos de datos ubicados después de la segunda señal piloto, está contenida en la segunda señal piloto, y se transmite la segunda señal piloto resultante, el aparato de recepción de señal puede ser incapaz de descodificar inmediatamente los símbolos de datos anteriores debido a un tiempo de descodificación de la segunda señal piloto.
Por lo tanto, como se muestra en la FIG. 3, la información de L1 contenida en la segunda señal piloto (P2) incluye información de un tamaño de trama de segmentación de tiempo-frecuencia (TFS) única, e incluye información contenida en la ventana de señalización en una ubicación separada de la segunda señal piloto por el desfase de la ventana de señalización.
Mientras tanto, para realizar una estimación de canal de un símbolo de datos que construye el servicio, el símbolo de datos puede incluir un piloto disperso y un piloto continuo.
El sistema de transmisión/recepción de señales capaz de transmitir/recibir las tramas de señal mostradas en las FIG. 1 ~ 3 se describirá a continuación. Servicios individuales pueden ser transmitidos y recibidos a través de varios canales de RF. Un camino para transmitir cada uno de los servicios o una secuencia transmitida a través de este camino se denomina una PLP. La PLP puede distribuirse entre las franjas divididas en el tiempo en varios canales de RF o una banda de RF única. Esta trama de señal puede transportar la PLP dividida en el tiempo en al menos un canal de RF. En otras palabras, una única PLP se puede transferir a través de al menos un canal de RF con regiones divididas en el tiempo. A continuación se revelarán los sistemas de transmisión/recepción de señales que transmiten/reciben una trama de señal a través de al menos una banda de RF.
La FIG. 4 es un diagrama en bloques que ilustra un aparato para transmitir una señal de acuerdo con una realización de la presente invención. Con referencia a la FIG. 4, el aparato de transmisión de señales incluye un procesador de entrada 110, una unidad de codificación y modulación 120, un formador de tramas 130, un codificador MIMO/MISO 140, una pluralidad de moduladores (150a, …,150r) del codificador MIMO/MISO 140, y una pluralidad de procesadores analógicos (160a,....160r).
El procesador de entrada 110 recibe secuencias equipadas con varios servicios, genera un número P de tramas en banda base (P es un número natural) que incluye información de modulación y codificación correspondiente a caminos de transmisión de los servicios individuales, y saca el número P de tramas en banda base.
La unidad de codificación y modulación 120 recibe tramas en banda base desde el procesador de entrada 110, realiza la codificación y el intercalado de canal en cada una de las tramas en banda base, y saca el resultado de la codificación y intercalado de canal.
El formador de tramas 130 forma tramas que transmiten tramas en banda base contenidas en un número P de PLP a un número R de canales de RF (donde R es un número natural), divide las tramas formadas, y saca las tramas divididas a los caminos correspondientes al número R de canales de RF. Se pueden multiplexar varios servicios en un único canal de RF en el tiempo. Las tramas de señal generadas a partir del formador de tramas 140 pueden incluir una estructura de segmentación de tiempo-frecuencia (TFS) en la que se multiplexa el servicio en dominios de tiempo y frecuencia.
El codificador MIMO/MISO 140 codifica las señales a ser transmitidas al número R de canales de RF, y saca las señales codificadas a los caminos que corresponden a un número A de antenas (donde A es un número natural). El codificador MIMO/MISO 140 saca la señal codificada en la que un único a ser transmitido a un canal de RF único se codifica al número A de antenas, de modo que una señal se transmite/recibe a/desde una estructura MIMO (múltiples entradas - múltiples salidas) o MISO (múltiples entradas - única salida).
Los moduladores (150a,..., 150r) modulan señales en el dominio de frecuencia introducidas a través del camino correspondiente a cada canal de RF en señales en el dominio del tiempo. Los moduladores (150a, 150r) modulan las señales de entrada de acuerdo con un esquema de multiplexación por división de frecuencia ortogonal (OFDM), y sacan las señales moduladas.
Los procesadores analógicos (160a,.......,160r) convierten las señales de entrada en señales de RF, de modo que las señales de RF se pueden sacar a los canales de RF.
El aparato de transmisión de señales de acuerdo con esta realización puede incluir un número predeterminado de moduladores (150a,...,150r) que corresponde al número de canales de RF y un número predeterminado de procesadores analógicos (160a,.....,160r) que corresponde al número de canales de RF. Sin embargo, en el caso de usar el esquema MIMO, el número de procesadores analógicos debe ser igual al producto de R (es decir, el número de canales de RF) y A (es decir, el número de antenas).
La FIG. 5 es un diagrama en bloques que ilustra un procesador de entrada 110 de acuerdo con la presente invención. Con referencia a la FIG. 5, el procesador de entrada 110 incluye el primer multiplexor de secuencia 111a, el primer divisor de servicios 113a y una pluralidad de primeros formadores de tramas en banda base (BB) (115a,...,115m). El procesador de entrada 110 incluye un segundo multiplexor de secuencia 111b, un segundo divisor de servicios 113b y una pluralidad de segundos formadores de tramas en banda base (BB) (115n,...,115p).
Por ejemplo, el primer multiplexor de secuencia 111a recibe varias secuencias de transporte (TS) de MPEG-2, multiplexa las secuencias TS de MPEG-2 recibidas y saca las secuencias TS de MPEG-2 multiplexadas. El primer divisor de servicios 113a recibe las secuencias multiplexadas, divide las secuencias de entrada de servicios individuales y saca las secuencias divididas. Como se describió anteriormente, a condición de que el servicio transmitido a través de un camino de canal físico se denomine PLP, el primer divisor de servicios 113a divide el servicio a ser transmitido a cada PLP, y saca el servicio dividido.
Los primeros formadores de tramas en BB (115a,...,115m) forman datos contenidos en un servicio a ser transmitido a cada PLP en forma de una trama específica, y saca los datos formateados en tramas específicas. Los primeros formadores de tramas en BB (115a,....,115m) forman una trama que incluye una cabecera y carga útil equipada con datos de servicio. La cabecera de cada trama puede incluir información de modo basada en la modulación y codificación de los datos de servicio, y un valor de contador basado en una velocidad de reloj del modulador para sincronizar las secuencias de entrada.
El segundo multiplexor de secuencia 111b recibe varias secuencias, multiplexa secuencias de entrada, y saca las secuencias multiplexadas. Por ejemplo, el segundo multiplexor de secuencias 111b puede multiplexar secuencias del protocolo de Internet (IP) en lugar de las secuencias TS de MPEG-2. Estas secuencias se pueden encapsular mediante un esquema de encapsulación de secuencias genéricas (GSE). Las secuencias multiplexadas por el segundo multiplexor de secuencias 111b pueden ser cualquiera de las secuencias. Por lo tanto, las secuencias mencionadas anteriormente diferentes de las secuencias TS de MPEG-2 se denominan secuencias genéricas (secuencias GS).
El segundo divisor de servicios 113b recibe las secuencias genéricas multiplexadas, divide las secuencias genéricas recibidas de acuerdo con servicios individuales (es decir, tipos de PLP), y saca las secuencias GS divididas.
Los segundos formadores de tramas en BB (115n,....,115p) forman datos de servicio a ser transmitidos a PLP individuales en forma de una trama específica usada como una unidad de procesamiento de señales, y saca los datos de servicio resultantes. El formato de trama formado por los segundos formadores de tramas en BB (115n,...,115p) puede ser igual a aquel de los primeros formadores de tramas en BB (115a, 115m), según sea necesario. Si se requiere, también se puede proponer otra realización. En otra realización, el formato de trama formado por los segundos formadores de tramas en BB (115n,..., 115p) puede ser diferente de aquel de los primeros formadores de tramas en BB (115a,.....,115m). La cabecera de TS de MPEG-2 incluye además una Palabra de Sincronización de Paquete que no está contenida en la secuencia GS, provocando la aparición de diferentes cabeceras.
La FIG. 6 es un diagrama en bloques que ilustra una unidad de codificación y modulación de acuerdo con la presente invención. La unidad de codificación y modulación incluye un primer intercalador 123, un segundo codificador 125 y un segundo intercalador 127.
El primer codificador 121 actúa como un codificador externo de la trama en banda base de entrada, y es capaz de realizar la codificación de corrección de errores. El primer codificador 121 realiza la codificación de corrección de errores de la trama en banda base de entrada usando un esquema de Bose-Chaudhuri-Hocquenghem (BCH). El primer intercalador 123 realiza un intercalado de los datos codificados, de modo que evita que sea generado un error de ráfaga en una señal de transmisión. El primer intercalador 123 puede no estar contenido en la realización mencionada anteriormente.
El segundo codificador 125 actúa como un codificador interno o bien de los datos de salida del primer codificador 121 o bien de los datos de salida del primer intercalador 123, y es capaz de realizar la codificación de corrección de errores. Se puede usar un esquema de bits de paridad de baja densidad (LDPC) como esquema de codificación de corrección de errores. El segundo intercalador 127 mezcla los datos codificados de corrección de errores generados a partir del segundo codificador 125, y saca los datos mezclados. El primer intercalador 123 y el segundo intercalador 127 son capaces de realizar un intercalado de datos en unidades de un bit.
La unidad de codificación y modulación 120 se refiere a una única secuencia de PLP. La secuencia de PLP se codifica con corrección de errores y se modula mediante la unidad de codificación y modulación 120, y luego se transmite al formador de tramas 130.
La FIG. 7 es un diagrama en bloques que ilustra un formador de tramas de acuerdo con la presente invención. Con referencia a la FIG. 7, el formador de tramas 130 recibe secuencias de varios caminos desde la unidad de codificación y modulación 120, y dispone las secuencias recibidas en una trama de señal única. Por ejemplo, el formador de tramas puede incluir un primer asignador 131a y un primer intercalador 132a temporal en un primer camino, y puede incluir un segundo asignador 131b y un segundo intercalador temporal 132b en un segundo camino. El número de caminos de entrada es igual al número de las PLP para transmisión de servicio o al número de secuencias transmitidas a través de cada PLP.
El primer asignador 131a realiza una asignación de datos contenidos en la secuencia de entrada de acuerdo con el primer esquema de asignación de símbolos. Por ejemplo, el primer asignador 131a puede realizar una asignación de los datos de entrada usando un esquema de QAM (por ejemplo, 16 QAM, 64 QAM y 256 QAM).
Si el primer asignador 131a realiza una asignación del símbolo, los datos de entrada se pueden asignar a varios tipos de símbolos de acuerdo con varios esquemas de asignación de símbolos. Por ejemplo, el primer asignador 131a clasifica los datos de entrada en una unidad de trama en banda base y una subunidad de trama en banda base. Los datos clasificados individuales se pueden asignar por símbolos híbridos mediante al menos dos esquemas de QAM (por ejemplo, 16 QAM y 64 QAM). Por lo tanto, los datos contenidos en un único servicio se pueden asignar a símbolos en base a diferentes esquemas de asignación de símbolos en intervalos individuales.
El primer intercalador temporal 132a recibe una secuencia de símbolos asignada mediante el primer asignador 131a, y es capaz de realizar el intercalado en un dominio temporal. El primer asignador 131a asigna datos, que están contenidos en la unidad de trama con corrección de errores recibida desde la unidad de codificación y modulación 120, en símbolos. El primer intercalador temporal 132a recibe la secuencia de símbolos asignada mediante el primer asignador 131a, e intercala la secuencia de símbolos recibida en unidades de la trama corregida de errores.
De este modo, el asignador 131p de orden p o el intercalador temporal 132p de orden p recibe datos de servicio a ser transmitidos a la PLP de orden p, asigna los datos de servicio en símbolos de acuerdo con el esquema de asignación de símbolos de orden p. Los símbolos asignados se pueden intercalar en un dominio de tiempo. Se debería señalar que este esquema de asignación de símbolos y este esquema de intercalado son iguales a aquellos del primer intercalador temporal 132a y el primer asignador 131a.
El esquema de asignación de símbolos del primer asignador 131a puede ser igual a o diferente de aquel del asignador 131p de orden p. El primer asignador 131a y el asignador 131p de orden p son capaces de asignar datos de entrada a símbolos individuales usando los mismos o diferentes esquemas de asignación híbrida de símbolos.
Los datos de los intercaladores de tiempo ubicados en caminos individuales (es decir, los datos de servicio intercalados por el primer intercalador temporal 132a y los datos de servicio a ser transmitidos al número R de canales de RF por el intercalador temporal 132p de orden p) se entrelazan, de modo que el canal físico permita que los datos anteriores sean entrelazados sobre varios canales de RF.
En asociación con las secuencias recibidas en tantos caminos como el número de las PLP, el formador de tramas de TFS 133 forma la trama de señal de TFS tal como la señal de trama mencionada anteriormente, de modo que el servicio se desplaza en el tiempo de acuerdo con los canales de RF. El formador 133 de tramas de TFS divide los datos de servicio recibidos en uno cualquiera de los caminos, y saca los datos de servicio divididos en datos del número R de bandas de RF según un esquema de planificación de señal.
El formador de tramas de TFS 133 recibe la primera señal piloto y la segunda señal piloto desde la unidad de información de señalización 135 (designada por la señal Ref/PL), dispone las señales piloto primera y segunda en la trama de señal, e inserta la señal de señalización (L1 y L2) de la capa física mencionada anteriormente en la segunda señal piloto. En este caso, las señales piloto primera y segunda se usan como las señales de comienzo de la trama de señal contenida en cada canal de RF de entre la trama de señal de TFS recibida desde la unidad de información de señalización (señal de Ref/PL) 135. Como se muestra en la FIG. 2, la primera señal piloto puede incluir un tipo de transmisión y parámetros de transmisión básicos, y la segunda señal piloto puede incluir un parámetro físico e información de construcción de trama. Además, la segunda señal piloto incluye una señal de señalización de L1 (Capa 1) y una señal de señalización de L2 (Capa 2).
El número R de intercaladores en frecuencia (137a,...., 137r) intercalan datos de servicio, a ser transmitidos a los canales de RF correspondientes de la trama de señal de TFS, en un dominio de frecuencia. Los intercaladores en frecuencia (137a,..., 137r) pueden entrelazar los datos de servicio a un nivel de celdas de datos contenidas en un símbolo de OFDM.
Por lo tanto, los datos a ser transmitidos a cada canal de RF en la trama de señal de TFS se procesan con desvanecimiento selectivo en frecuencia, de modo que no se puedan perder en un dominio de frecuencia específico.
La FIG. 8 es una vista que muestra un primer ejemplo de una relación de símbolos cuando los asignadores 131a y 131b realizan una asignación híbrida de símbolos. Esta Figura muestra el número de bits transmitidos por una subportadora (celda) si la codificación de corrección de errores es realizada por la unidad de codificación y modulación en un modo normal (la longitud del código con codificación de corrección de errores es de 64800 bits) del modo de codificación de corrección de errores de LDPC.
Por ejemplo, si los asignadores 131a y 131b realizan una asignación de símbolos usando 256QAM, se asignan 64800 bits a 8100 símbolos. Si los asignadores 131a y 131b realizan una asignación híbrida de símbolos (Hyb 128-QAM) usando 256QAM y 64QAM con una relación de 3:2, el número de símbolos asignados por 256QAM es de 4860 y el número de símbolos asignados por 64QAM es de 4320. El número de bits transmitidos por cada subportadora (celda) es de 7,0588.
Si se usa un método de asignación de símbolos de 64QAM, los datos de entrada se pueden asignar con 10800 símbolos y se pueden transmitir seis bits por celda. Si los datos se asignan a los símbolos mediante un método de asignación híbrida de símbolos de 64QAM y 16QAM (64QAM:16QAM=3:2, Hyb32-QAM), se pueden transmitir cinco bits por una subportadora (celda).
Si se asignan datos a símbolos por el método 16QAM, los datos se asignan con 16200 símbolos, cada uno de los cuales se usa para transmitir cuatro bits.
De manera similar, si se asignan datos a símbolos mediante un método de asignación híbrida de símbolos de 16QAM y QPSK (16QAM:QPSK=2:3, Hyb8-QAM), se pueden transmitir tres bits mediante una subportadora (celda).
Si se asignan datos a símbolos mediante un método QPSK, los datos se pueden asignar a 32400 símbolos, cada uno de los cuales se usa para transmitir dos bits.
La FIG. 9 muestra métodos de asignación de símbolos de datos con corrección de errores mediante un método de codificación de corrección de errores de LDPC de un modo corta (la longitud del código codificado con corrección de errores es de 16200 bits), que son iguales a los métodos de asignación de símbolos de la FIG. 8, y los números de bits por subportadora de acuerdo con los métodos de asignación de símbolos.
Los números de bits transmitidos por la subportadora son iguales a aquellos del modo normal (64800 bits) de acuerdo con los métodos de asignación de símbolos tales como 256QAM, Hyb 128-QAM, 64-QAM, Hyb 32-QAM, 16QAM, Hyb8-QAM y QPSK, pero los números totales de símbolos transmitidos son diferentes de aquellos del modo normal. Por ejemplo, se transmiten 16200 bits por 2025 símbolos en 256QAM, se transmiten 16200 bits por 1215 símbolos de acuerdo con 256QAM y 1080 símbolos de acuerdo con 64QAM (2295 símbolos totales) en Hyb 128-QAM.
Por consiguiente, se puede ajustar una tasa de transmisión de datos por subportadora (celda) para cada PLP de acuerdo con un método de asignación híbrida de símbolos o un método de asignación de símbolo único.
La FIG. 10 es una vista que muestra el número de símbolos y el número de bits por palabra de celda de acuerdo con un método de asignación de símbolos en un modo normal de LDPC. Si una trama de señal de TFS incluye al menos un canal de RF, se pueden asignar de manera uniforme a canales de RF los símbolos que configuran una PLP específica. Las ubicaciones de los símbolos de PLP asignados a los canales de RF se pueden direccionar más eficazmente. Por consiguiente, cuando el aparato de recepción de señales selecciona los canales de RF, los bits usados para direccionar la PLP específica pueden reducirse.
En este dibujo, un método de asignación de símbolos representado por 256-QAM indica un método de asignación de bits que configuran un único bloque codificado de corrección de errores a símbolos con una relación de 256QAM:64QAM=8:1. De acuerdo con este método de asignación de símbolos, el número de bits en un único bloque codificado de corrección de errores mediante el método 256-QAM es de 57600, el número de bits en un único bloque codificado de corrección de errores mediante el método 256-QAM es de 1200, el número de símbolos totales en el bloque es de 8400, y el número de bits por palabra de celda es de 7,714285714.
Un método de asignación de símbolos representado por Hyb 128-QAM indica un método de asignación de bits que configuran un único bloque codificado de corrección de errores a símbolos con una relación de 256QAM:64QAM=8:7. De acuerdo con el método de asignación de símbolos Hyb 128-QAM, el número de símbolos totales en un único bloque con codificación de corrección de errores es de 9600, y el número de bits por palabra de celda es de 6,75.
De acuerdo con un método de asignación de símbolos representado por 64 QAM, el número de símbolos totales en un único bloque con codificación de corrección de errores es de 10800 y el número de bits por palabra de celda es de 6.
Un método de asignación de símbolos representado por Hyb 32-QAM indica un método de asignación de bits que configura un único bloque codificado de corrección de errores a símbolos con una relación de 64QAM:32QAM=5:4. De acuerdo con el método de asignación de símbolos Hyb 32-QAM, el número de símbolos totales en el bloque codificado de corrección de errores es de 13200, y el número de bits por palabra de celda es de 4,9090909.
Un método de asignación de símbolos representado por 16 QAM indica un método de asignación de bits que configuran un único bloque codificado de corrección de errores a símbolos con una relación de 16QAM:QPSK=1:8. De acuerdo con el método de asignación de símbolos 16 QAM, el número de símbolos totales en un bloque codificado de corrección de errores es de 15600, y el número de bits por palabra de celda es de 4,153846154.
Un método de asignación de símbolos representado por Hyb 8-QAM indica un método de asignación de bits que configura un único bloque codificado de corrección de errores a símbolos con una relación de 16QAM:QPSK=2:1. De acuerdo con el método de asignación de símbolos Hyb 8-QAM, el número de símbolos totales en un bloque codificado de corrección de errores es de 21600, y el número de bits por palabra de celda es de 3.
De acuerdo con un método de asignación de símbolos representado por QPSK, el número de símbolos totales en un bloque codificado de corrección de errores es de 32400 y el número de bits por palabra de celda es de 2.
Cuando los símbolos que configuran la PLP se asignan a los canales de RF, la ganancia de diversidad del dominio de frecuencia se puede maximizar cuando los números de los símbolos asignados a los respectivos canales de RF son iguales. Si se considera un máximo de seis canales de RF, el mínimo común múltiplo de 1 a 6 es 60 y el máximo común divisor de los números de símbolos asignados con un bloque codificado de corrección de errores es de 1200. Por consiguiente, si se asigna el múltiplo entero de 1200/60=20 símbolos a cada uno de los canales de RF, los símbolos se pueden asignar de manera uniforme a todos los canales de RF. En este momento, si se consideran 20 símbolos como un grupo y se direcciona el grupo, puede reducirse la sobrecarga de direccionamiento de log2(20)
≈4,32 bits comparado con el caso en el que se direccionan los símbolos uno por uno.
La FIG. 11 es una vista que muestra otro ejemplo del número de símbolos de acuerdo con un método de asignación de símbolos en un modo normal de LDPC. En el ejemplo de este dibujo, se usaron como el método de asignación de símbolos un método 256-QAM que usa símbolos 256QAM y 64QAM (256QAM:64QAM=4:1), un método Hyb 128-QAM que usa símbolos 256QAM y 64QAM (256QAM:64QAM=8:7), un método 64QAM, un método Hyb 32-QAM que usa símbolos 64QAM y 8QAM (64QAM:8QAM=3:2), un método 16 QAM que usa símbolos 16QAM y QPSK (16QAM:QPSK=1:14), un método Hyb 8-QAM que usa 16QAM:QPSK=2:1 y un método QPSK. El común divisor más grande (GCD) de los números de símbolos totales de un bloque codificado de corrección de errores (modo normal) de acuerdo con los métodos de asignación de símbolos es 720. Por consiguiente, si se asigna el múltiplo entero de 12(=720/60) símbolos a cada uno de los canales de RF, los símbolos se pueden asignar de manera uniforme a todos los canales de RF. En este momento, si se consideran 12 símbolos como un grupo y se direcciona el grupo,
puede reducirse la sobrecarga de direccionamiento de log2(12)≈3,58 bits comparado con el caso en el que se
direccionan los símbolos uno por uno. El aparato de recepción de señales puede recoger los símbolos de PLP asignados mediante el esquema de direccionamiento y obtener una secuencia de servicio de PLP.
La FIG. 12 es una vista que muestra otro ejemplo del número de símbolos de acuerdo con un método de asignación de símbolos en un modo normal de LDPC. En el ejemplo de este dibujo, se usaron como método de asignación de símbolos un esquema 256-QAM, un esquema Hyb 128-QAM, un esquema 64QAM, un esquema Hyb 32-QAM, un esquema 16 QAM, un esquema Hyb 8-QAM y un esquema QPSK. El método de asignación de símbolos 256QAM usa símbolos 256QAM y 64QAM (256QAM: 64QAM=44:1) y el método de asignación de símbolos Hyb 128-QAM usa símbolos 256QAM y 64QAM (256QAM: 64QAM=28:17). El método Hyb 32-QAM usa símbolos 64QAM y 8QAM (64QAM:8QAM=3:2), el método de asignación de símbolos 16QAM usa símbolos 16QAM y QPSK (16QAM: QPSK=1:14) y el método de asignación de símbolos Hyb 8-QAM usa símbolos 16QAM y QPSK (16QAM:QPSK=2:1). El GCD de los números de símbolos totales de un bloque codificado de corrección de errores (modo normal) de acuerdo con los métodos de asignación de símbolos es 240. Por consiguiente, si se asigna el múltiplo entero de 240/60=4 símbolos a cada uno de los canales de RF, los símbolos se pueden asignar de manera uniforme a todos los canales de RF. En este momento, si se consideran cuatro símbolos como un grupo y se
direcciona el grupo, puede reducirse la sobrecarga de direccionamiento de log2(4)≈2 bits comparado con el caso en
el que se direccionan los símbolos uno por uno. Por consiguiente, incluso cuando el número de canales de RF es uno cualquiera de 1 a 6 en la trama de señal, los símbolos de PLP se pueden asignar de manera uniforme a los canales de RF.
La FIG. 13 es una vista que muestra el número de símbolos de acuerdo con un método de asignación de símbolos en un modo corto de LDPC. Como se describió anteriormente, si se realiza una asignación de símbolos de acuerdo con este ejemplo, los símbolos de PLP se pueden asignar de manera uniforme a los canales de RF y se puede reducir la sobrecarga del direccionamiento de símbolos de PLP. Los métodos de asignación de símbolos mostrados en este dibujo son iguales a aquellos mostrados en la FIG. 10. Sin embargo, dado que el número de bits del modo corto de LDPC es diferente al del modo normal, el GCD de los números de símbolos totales de un bloque codificado de corrección de errores (modo corto) de acuerdo con los métodos de asignación de símbolos, es 300, a diferencia de la FIG. 10. Por consiguiente, si se asigna el múltiplo entero de 300/60=5 símbolos a cada uno de los canales de RF, los símbolos se pueden asignar de manera uniforme a todos los canales de RF. En este momento, si se consideran cinco símbolos como un grupo y se direcciona el grupo, se puede reducir la sobrecarga de direccionamiento de log2(5) bits comparado con el caso en el que se direccionan los símbolos uno por uno. Por consiguiente, en esta realización, se ahorran log2(5) bits de los bits de direccionamiento cuando se direccionan los símbolos de PLP divididos.
La FIG. 14 es una vista que muestra un ejemplo del número de símbolos de acuerdo con un método de asignación de símbolos en un modo corto de LDPC. Los métodos de asignación de símbolos de este dibujo son iguales a aquellos mostrados en la FIG. 11. En este ejemplo, el GCD de los números de símbolos totales de un bloque codificado de corrección de errores (modo corto) de acuerdo con los métodos de asignación de símbolos es 180, que se puede usar para la asignación de símbolos de PLP de un canal de RF y el direccionamiento de los símbolos asignados. En esta realización, se ahorran mediante log2(3) bits los bits de direccionamiento.
La FIG. 15 es una vista que muestra otro ejemplo del número de símbolos de acuerdo con un método de asignación de símbolos en un modo corto de LDPC. Los métodos de asignación de símbolos de este dibujo son iguales a aquellos mostrados en la FIG. 12. En este ejemplo, el GCD de los números de símbolos totales de un bloque codificado de corrección de errores (modo corto) de acuerdo con los métodos de asignación de símbolos es 60. En esta realización, se ahorran por log2(1) bits los bits de direccionamiento (es decir, no se ahorra bit de direccionamiento).
La FIG. 16 es una vista que muestra un ejemplo de cada uno de los asignadores de símbolos 131a y 131b mostrados en la FIG. 7. Cada uno de los asignadores de símbolos 131a y 131b incluye un primer asignador de orden 1315a, un segundo asignador de orden 131b, un fusionador de símbolos 1317 y un fusionador de bloque de corrección de errores 1318.
El analizador sintáctico de secuencia de bits 1311 recibe la secuencia de servicio de PLP desde la unidad de codificación y modulación y divide la secuencia de servicio recibida.
El asignador de símbolos de primer orden 1315a asigna los bits de la secuencia de servicio divididos mediante un método de asignación de símbolos de orden superior a símbolos. El asignador de símbolos de segundo orden 1315b asigna los bits de la secuencia de servicio divididos mediante un método de asignación de símbolos de orden inferior a símbolos. Por ejemplo, en el ejemplo anterior, el asignador de símbolos de primer orden 1315a puede asignar la secuencia de bits a símbolos de acuerdo con 256QAM y el asignador de símbolos de segundo orden 1315b puede asignar la secuencia de bits a símbolos de acuerdo con 64QAM.
El fusionador de símbolos 1317 fusiona los símbolos sacados de los asignadores de símbolos 1315a y 1315b a una secuencia de símbolos y saca la secuencia de símbolos. El fusionador de símbolos 1317 puede sacar la secuencia de símbolos incluida en una PLP.
El fusionador de bloque de corrección de errores 1318 puede sacar una secuencia de símbolos fusionada por el fusionador de símbolos 1317 en la unidad de bloque de código codificada de corrección de errores. El fusionador de bloque de corrección de errores 1318 puede sacar un bloque de símbolos de modo que los bloques de código codificados de corrección de errores se asignen de manera uniforme al menos a una banda de RF de la trama de señal de TFS. El fusionador de bloque de corrección de errores 1318 puede sacar el bloque de símbolos de modo que la longitud del bloque de símbolos del bloque codificado de corrección de errores de un modo normal sea igual a aquella del bloque de símbolos del bloque codificado de corrección de errores de un modo corto. Por ejemplo, se pueden fusionar cuatro bloques de símbolos del bloque codificado de corrección de errores del modo corto a un bloque de símbolos.
El fusionador de bloque de corrección de errores 1318 puede dividir la secuencia de símbolos de acuerdo con un múltiplo común del número de bandas de RF de modo que el formador de tramas de señal disponga de manera uniforme los símbolos a las bandas de RF. Si el número máximo de bandas de RF en la trama de señal es 6, el fusionador de bloque de corrección de errores 1318 saca el bloque de símbolos de modo que el número total de símbolos se puede dividir por 60 que es un múltiplo común de 1, 2, 3, 4, 5 y 6.
Los símbolos incluidos en el bloque de símbolos de salida se pueden disponer para ser asignados de manera uniforme a las seis bandas de RF. Por consiguiente, aunque se combinan un modo de corrección de errores de acuerdo con una tasa de código y un método de asignación de símbolos, los símbolos que configuran la PLP se asignan de manera uniforme a las bandas de RF.
La FIG. 17 es una vista que muestra otra realización de cada uno de los asignadores de símbolos 131a y 131b. La realización de este dibujo es similar a la realización de la FIG. 16 excepto porque se incluyen además una unidad de calibración de potencia de primer orden 1316a y una unidad de calibración de potencia de segundo orden 1316b.
La unidad de calibración de potencia de primer orden 1316a calibra la potencia de los símbolos asignados mediante el asignador de símbolos de primer orden 1315a de acuerdo con el tamaño de la constelación y saca los símbolos calibrados. La unidad de calibración de potencia de segundo orden 1316b calibra la potencia de los símbolos asignados mediante el asignador de símbolos de segundo orden 1315b de acuerdo con el tamaño de la constelación y saca los símbolos calibrados. Por consiguiente, aunque el método de asignación de símbolos se cambie en una PLP o se cambie entre una pluralidad de PLP, si la potencia del símbolo mediante el método de asignación de símbolos se ajusta de acuerdo con el tamaño de la constelación, se puede mejorar el rendimiento de recepción de señales de un receptor.
El fusionador de símbolos 1317 fusiona los símbolos calibrados por las unidades de calibración de potencia 1316a y 1316b y saca una secuencia de símbolos.
La FIG. 18 es una vista que muestra otra realización del asignador de símbolos. En la realización de esta Figura, el asignador de símbolos incluye el segundo codificador 125 y el segundo intercalador 127 incluidos en la unidad de codificación y modulación. Es decir, si se usa esta realización, la unidad de codificación y modulación puede incluir solamente el primer codificador 121, el primer intercalador 123 y el segundo codificador 125.
La realización del asignador de símbolos incluye un analizador sintáctico de secuencia de bits 1311, un intercalador de bits de primer orden 1312a, un intercalador de bits de segundo orden 1312b, un demultiplexor de primer orden 1313a, un demultiplexor de segundo orden 1313b, un asignador de símbolos de primer orden 1315a, un asignador de símbolos de segundo orden 1315b y un fusionador de símbolos 1317.
Cuando el segundo codificador 125 realiza una codificación de corrección de errores de LDPC, la longitud del bloque codificado de corrección de errores (por ejemplo, la longitud de 64800 bits y la longitud de 16200 bits) puede variar de acuerdo con un modo de LDPC. Si los bits incluidos en el bloque codificado de corrección de errores se asignan a los símbolos, las capacidades de corrección de errores de los bits incluidos en una palabra de celda que configura el símbolo pueden variar de acuerdo con las ubicaciones de los bits. Por ejemplo, la palabra de celda que es el símbolo se puede determinar según la tasa de código de la codificación de corrección de errores y el método de asignación de símbolos (ya sea que el método de asignación de símbolos es el método de asignación de símbolos de orden superior o el método de asignación de símbolos de orden inferior). Si el código de corrección de errores es el LDPC, las capacidades de corrección de errores de los bits varían de acuerdo con las ubicaciones de los bits en el bloque codificado de corrección de errores. Por ejemplo, las fiabilidades de los bits codificados de acuerdo con las características de la matriz H usada en el método irregular de codificación de corrección de errores de LDPC pueden variar de acuerdo con las ubicaciones de los bits. Por consiguiente, el orden de los bits que configuran la palabra de celda asignada al símbolo se cambia de modo que se ajusten las capacidades de corrección de errores de los bits que son débiles frente a la corrección de errores en el bloque codificado de corrección de errores y se pueda ajustar la robustez frente al error en el nivel de bit.
En primer lugar, el segundo codificador 125, por ejemplo, realiza la codificación de corrección de errores con respecto a la secuencia incluida en una PLP mediante el método de codificación de corrección de errores de LDPC.
El analizador sintáctico de secuencia de bits 1311 recibe la secuencia de servicio de acuerdo con la PLP y divide la secuencia de servicio recibida.
El intercalador de bits de primer orden 1312a intercala los bits incluidos en una primera secuencia de bits de las secuencias de servicio divididas. De manera similar, el intercalador de bits de segundo orden 1312b intercala los bits incluidos en una segunda secuencia de bits de las secuencias de servicio divididas.
El intercalador de bits de primer orden 1312a y el intercalador de bits de segundo orden 1312b pueden corresponder al segundo intercalador 127 usado como intercalador interno. El método de intercalado del intercalador de bits de primer orden 1312a y el intercalador de bits de segundo orden 1312b se describirán más tarde.
El demultiplexor de primer orden 1313a y el demultiplexor de segundo orden 1313b demultiplexan los bits de las secuencias de bits intercaladas por el intercalador de bits de primer orden 1312a y el intercalador de bits de segundo orden 1312b. Los demultiplexores 1313a y 1313b dividen la secuencia de bits de entrada en subsecuencias de bits que se asignarán a un eje real y un eje imaginario de una constelación y sacan las subsecuencias de bits. Los asignadores de símbolos 1315a y 1315b asignan las subsecuencias de bits demultiplexadas mediante los demultiplexores 1313a y 1313b a los símbolos correspondientes.
Los intercaladores de bits 1312a y 1312b y los demultiplexores 1313a y 1313b pueden combinar las características de la palabra de código de LDPC y las características de la fiabilidad de constelación de la asignación de símbolos de acuerdo con la constelación. La realización detallada de los demultiplexores de primer orden 1313a y 1313b se describirá más tarde.
El asignador de símbolos de primer orden 1315a realiza una asignación de símbolos de primer orden, por ejemplo, asignación de símbolos de orden superior, y el asignador de símbolos de segundo orden 1315b realiza una asignación de símbolos de segundo orden, por ejemplo, asignación de símbolos de orden inferior. El asignador de símbolos de primer orden 1315a asigna las subsecuencias de bits sacadas desde el demultiplexor de primer orden 1313 a los símbolos y el asignador de símbolos de segundo orden 1315b asigna las subsecuencias de bits sacadas desde el demultiplexor de segundo orden 1313b a los símbolos.
El fusionador de símbolos 1317 fusiona los símbolos asignados por el asignador de símbolos de primer orden 1315a y el asignador de símbolos de segundo orden 1315b en una secuencia de símbolos y saca la secuencia de símbolos.
Como se describió anteriormente, en el LDPC, las capacidades de corrección de errores de los bits se pueden cambiar de acuerdo con las ubicaciones de los bits en el bloque codificado de corrección de errores. Por consiguiente, si el intercalador de bits y el demultiplexor se controlan de acuerdo con las características del codificador 125 de LDPC para cambiar el orden de los bits que configuran la palabra de celda, la capacidad de corrección de errores en el nivel de bits se puede maximizar.
La FIG. 19 es una vista que muestra otra realización de cada uno de los asignadores de símbolos 131a y 131b. La realización de este dibujo es similar a la realización de la FIG. 18, excepto porque se incluyen además una unidad de calibración de potencia de primer orden 1316a y una unidad de calibración de potencia de segundo orden 1316b.
La unidad de calibración de potencia de primer orden 1316a calibra la potencia de los símbolos asignados por el asignador de símbolos de primer orden 1315a de acuerdo con el tamaño de la constelación y saca los símbolos calibrados. La unidad de calibración de potencia de segundo orden 1316b calibra la potencia de los símbolos asignados por el asignador de símbolos de segundo orden 1315b de acuerdo con el tamaño de la constelación y saca los símbolos calibrados. Por consiguiente, aunque el esquema de asignación de símbolos se cambie en una PLP o se cambie entre una pluralidad de PLP, si la potencia del símbolo se ajusta de acuerdo con el tamaño de la constelación, se puede mejorar el rendimiento de recepción de señales.
El fusionador de símbolos 1317 fusiona los símbolos calibrados por las unidades de calibración de potencia 1316a y 1316b y saca una secuencia de símbolos.
La FIG. 20 es una vista que muestra el concepto del intercalado de bits por los intercaladores de bits 1312a y 1312b de las Figs. 18 y 19.
Por ejemplo, se almacenan bits de entrada en y se leen de una memoria en forma de matriz que tiene un número predeterminado de filas y columnas. Cuando se almacenan los bits de entrada, en primer lugar, se almacenan los bits en una primera columna en dirección de filas, y, si se llena la primera columna, se almacenan los bits en otra columna en dirección de filas. Cuando se leen los bits almacenados, los bits se leen en dirección de columnas y, si se leen todos los bits almacenados en una primera fila, se leen los bits en otra fila en dirección de columnas. En otras palabras, cuando se almacenan los bits, se almacenan los bits en forma de filas de modo que las columnas se llenen en serie. Y cuando se leen los bits almacenados, se leen los bits almacenados en forma de columnas desde la primera fila hasta la última fila en serie. En esta Figura, MSB significa un bit más significativo y LSB significa un bit menos significativo.
Para asignar los bits codificados de corrección de errores de LDPC a los símbolos en la misma longitud de unidad de bloque de corrección de errores a diversas tasas de código, los intercaladores de bits 1312a y 1312b pueden cambiar el número de filas y columnas de la memoria de acuerdo con los tipos de los asignadores de símbolos 1315a y 1315b.
La FIG. 21 es una vista que muestra un ejemplo del número de filas y columnas de memorias de los intercaladores de bits 1312a y 1312b de acuerdo con los tipos de asignadores de símbolos 1315a y 1315b, si el modo de LDPC es el modo normal.
Por ejemplo, si el asignador de símbolos 1315a asigna los bits a símbolos 256QAM, el intercalador de primer orden 1312a intercala los bits mediante una memoria que tiene 8100 filas y 8 columnas. Si los símbolos se asignan mediante 64QAM, el intercalador de primer orden 1312a intercala los bits mediante una memoria que tiene 10800 filas y 6 columnas. Si los símbolos se asignan mediante 16QAM, el intercalador de primer orden 1312a intercala los bits mediante una memoria que tiene 16200 filas y 4 columnas.
Por ejemplo, si los asignadores de símbolos 1315a y 1315b asignan los bits a símbolos Hyb128-QAM, el intercalador de primer orden 1312a intercala los bits usando una memoria que tiene 4860 filas y 8 columnas, y el intercalador de segundo orden 1312b intercala los bits usando una memoria que tiene 4320 filas y 6 columnas.
De manera similar, si los asignadores de símbolos 1315a y 1315b asignan los símbolos mediante Hyb32-QAM, el intercalador de primer orden 1312a intercala los bits usando una memoria que tiene 6480 filas y 6 columnas, y el intercalador de segundo orden 1312b intercala los bits usando una memoria que tiene 6480 filas y 4 columnas.
La FIG. 22 es una vista que muestra un ejemplo del número de filas y columnas de las memorias de los intercaladores de bits 1312a y 1312b de acuerdo con los tipos de los asignadores de símbolos 1315a y 1315b, si el modo de LDPC es el modo corto.
Por ejemplo, si el asignador de símbolos 1315a asigna los bits a símbolos 256QAM, el intercalador de primer orden 1312a intercala los bits mediante una memoria que tiene 2025 filas y 8 columnas. Si los asignadores de símbolos 1315a y 1315b asignan los símbolos mediante Hyb128-QAM, el intercalador de primer orden 1312a intercala los bits usando una memoria que tiene 1215 filas y 8 columnas, y el intercalador de segundo orden 1312b intercala los bits usando una memoria que tiene 1080 filas y 6 columnas.
Si el intercalado de bits se realiza con respecto al bloque codificado de corrección de errores, se pueden cambiar las ubicaciones de los bits en el bloque codificado de corrección de errores.
La FIG. 23 es un diagrama que muestra el concepto de otra realización para el intercalado de un intercalador de bits. En la realización mostrada en este dibujo, cuando se escriben bits en una memoria, los bits se escriben en una dirección de columnas. Cuando se leen los bits escritos, los bits de las ubicaciones desplazadas de manera circular se leen en una dirección de filas. En cada fila, los bits escritos en cada fila se desplazan de manera circular. Si los bits se escriben o se leen mediante un método de desplazamiento circular con respecto a la fila o la columna de la memoria, esto se denomina intercalado trenzado de bits. Esta realización se refiere al método de intercalado trenzado de bits que usa un método de lectura de los bits después de que los bits se desplazan por una columna en la dirección de filas. En vez de desplazar los bits escritos en la memoria, se puede desplazar el punto para leer bits en la memoria o el punto para escribir bits en la memoria.
En esta realización, N designa la longitud del bloque codificado de corrección de errores y C designa la longitud de la columna. Cuando se escriben los bits, los bits se escriben en una primera columna (representada mediante una
sombra) en el orden de 1, 2, 3, 4, … y C y los bits se escriben en una segunda columna en el orden de C+1, C+2,
C+3,....
Los bits escritos se trenzan en la dirección de filas columna por columna.
Si se leen los bits escritos, los bits desplazados se leen en la dirección de filas. Por ejemplo, en esta realización, los bits se leen en una primera fila en el orden de 1, C+1,... y los bits se leen en una segunda fila en el orden de X1, 2, C+2,... (X1 es un bit en la primera columna de la segunda fila). Los bits se leen fila por fila y se leen los bits desplazados de manera circular. Por supuesto, en vez de desplazar los bits escritos en la memoria, se puede desplazar el punto para leer bits escritos en la memoria.
La FIG. 24 es una vista que muestra otra realización de intercalado de bits. En esta realización, N designa la longitud del bloque codificado de corrección de errores y C designa la longitud de la columna. Cuando se escriben los bits, los bits se escriben en una primera columna en el orden de 1, 2, 3, 4,…, C-1, y C y los bits se escriben en una segunda columna en el orden de C+1, C+2, C+3,...
Los bits escritos se trenzan dos veces en la dirección de filas de dos columnas en dos columnas. Si se leen los bits escritos, los bits desplazados de manera circular en dos columnas se leen en la dirección de columna en cada fila. Este método se puede denominar un método de intercalado de bits de trenzado doble.
La FIG. 25 es una vista que muestra otra realización de intercalado de bits. En esta realización, N designa la longitud del bloque codificado de corrección de errores y C designa la longitud de la columna. Los bits se escriben en una primera columna en el orden de 1, 2, 3, 4,…, C-1, y C y los bits se escriben en una segunda columna en el orden de C+1, C+2, C+3,...
Cuando se leen los bits escritos, en una primera región de las filas, los bits se pueden leer mediante el método de intercalado de bits por trenzados.
En una segunda región de las filas, los bits pueden leerse mediante el método de intercalado por trenzado doble.
En una tercera región de las filas, los bits pueden leerse mediante el método de intercalado de bits trenzados.
Si los bits se entrelazan mediante al menos uno del método de intercalado de bits entrelazados y el método de intercalado trenzado doble, los bits en el bloque codificado de corrección de errores se pueden mezclar de manera más aleatoria.
La FIG. 26 es una vista que muestra el concepto de multiplexado de los bits de entrada de los demultiplexores 1313a y 1313b.
Los intercaladores de bits 1312a y 1312b intercalan los bits de entrada x0, x1,…, y xn-1, y sacan los bits intercalados. El método de intercalado ya se ha descrito anteriormente.
Los demultiplexores 1313a y 1313b demultiplexan las secuencias de bits intercaladas. El método de demultiplexación puede variar de acuerdo con la tasa de código del método de codificación de corrección de errores y el método de asignación de símbolos del asignador de símbolos. Si el método de símbolos del asignador de símbolos es QPSK, los bits de entrada, por ejemplo, se intercalan a dos subsecuencias y el asignador de símbolos asigna las dos subsecuencias a los símbolos para corresponder al eje real y al eje imaginario de la constelación. Por ejemplo, un primer bit y0 de la primera subsecuencia demultiplexada corresponde al eje real y un primer bit y1 de la segunda subsecuencia demultiplexada corresponde al eje imaginario.
Si el método de símbolos del asignador de símbolos es 16QAM, los bits de entrada, por ejemplo, se demultiplexan a cuatro subtramas. El asignador de símbolos selecciona los bits incluidos en las cuatro subsecuencias y asigna los bits seleccionados a los símbolos para corresponder al eje real y al eje imaginario de la constelación.
Por ejemplo, los bits y0 e y2 de las subsecuencias demultiplexadas primera y tercera corresponden al eje real y los bits y1 e y3 de las subsecuencias demultiplexadas segunda y cuarta corresponden al eje imaginario.
De manera similar, si el método de símbolos del asignador de símbolos es 64QAM, los bits de entrada se pueden demultiplexar a seis secuencias de bits. El asignador de símbolos asigna las seis subsecuencias a los símbolos para corresponder al eje real y al eje imaginario de la constelación. Por ejemplo, los bits y0, y2 e y4 de las subsecuencias demultiplexadas primera, tercera y quinta corresponden al eje real y los bits y1, y3 e y6 de las subsecuencias demultiplexadas segunda, cuarta y sexta corresponden al eje imaginario.
De manera similar, si el método de símbolos del asignador de símbolos es 256QAM, los bits de entrada se pueden demultiplexar a ocho secuencias de bits. El asignador de símbolos asigna las ocho subsecuencias a los símbolos para corresponder al eje real y al eje imaginario de la constelación. Por ejemplo, en primer lugar, los bits y0, y2, y4 e y6 de las subsecuencias demultiplexadas primera, tercera, quinta y séptima corresponden al eje real y los bits y1, y3, y6 e y7 de las subsecuencias demultiplexadas segunda, cuarta, sexta y octava corresponden al eje imaginario.
Si el asignador de símbolos asigna los símbolos, las subsecuencias demultiplexadas mediante el demultiplexor se pueden asignar a las secuencias de bits del eje real y el eje imaginario de la constelación.
El método de intercalado de bits descrito anteriormente, el método de demultiplexación y el método de asignación de símbolos son ejemplares y se pueden usar diversos métodos como el método para seleccionar los bits en las subsecuencias de modo que las subsecuencias demultiplexadas mediante el demultiplexor puedan corresponder al eje real y al eje imaginario de la constelación.
La palabra de celda asignada a los símbolos puede variar según uno cualquiera de las secuencias de bits con corregidas de errores, de acuerdo con la tasa de código, el método de intercalado de secuencias de bits, el método de demultiplexación y el método de asignación de símbolos. El MSB de la palabra de celda es superior al LSB de la palabra de celda en la fiabilidad de la descodificación de corrección de errores. Aunque la fiabilidad del bit de una ubicación específica del bloque codificado de corrección de errores es baja, la fiabilidad del bit se puede mejorar mediante el proceso de desasignación de símbolos si el bit de la palabra de celda se dispone en el MSB o cerca del MSB.
Por consiguiente, aunque se cambie la fiabilidad del bit codificado según las características de la matriz H usada en el método de codificación de corrección de errores de LDPC irregular, el bit se puede transmitir/recibir de forma robusta mediante el proceso de asignación y desasignación de símbolos y se puede ajustar el rendimiento del sistema.
La FIG. 27 es una vista que muestra una realización para demultiplexar un secuencia de entrada mediante el demultiplexor.
Si el método de asignación de símbolos es QPSK, dos bits se asignan a un símbolo y los dos bits de una unidad de símbolo se demultiplexan en el orden de los índices de bit (índices 0 y 1 de b).
Si el método de asignación de símbolos es 16QAM, 4 bits se asignan a un símbolo y los cuatro bits de una unidad de símbolo se demultiplexan de acuerdo con el resultado de cálculo del módulo-4 de los índices de bit (índices 0, 1, 2 y 3 de b).
Si el método de asignación de símbolos es 64QAM, 6 bits se asignan a un símbolo y los seis bits de una unidad de símbolo se demultiplexan de acuerdo con el resultado de cálculo del módulo-6 de los índices de bit (índices 0, 1, 2, 3, 4 y 5 de b).
Si el método de asignación de símbolos es 256QAM, 8 bits se asignan a un símbolo y los ocho bits de una unidad de símbolo se demultiplexan de acuerdo con el resultado de cálculo del módulo-8 de los índices de bit (índices 0, 1, 2, 3, 4, 5, 6 y 7 de b).
El orden de demultiplexación de las subsecuencias es ejemplar y puede modificarse.
La FIG. 28 es una vista que muestra un ejemplo de un tipo de demultiplexación de acuerdo con un método de asignación de símbolos. El método de asignación de símbolos incluye QPSK, 16QAM, 64QAM y 256QAM, y el tipo de demultiplexación incluye de un primer tipo a un sexto tipo.
El primer tipo es un ejemplo en el que los bits de entrada corresponden secuencialmente a índices de número par (0, 2, 4, 8,...) (o el eje real de la constelación) y corresponden secuencialmente a índices de número impar (1, 3, 5, 7,...) (o el eje imaginario de la constelación). A continuación, la demultiplexación de bits del primer tipo se puede representar mediante un identificador de demultiplexación 10 (un número binario de 1010; la ubicación de 1 es la ubicación del MSB que corresponde al eje real y al eje imaginario de la constelación).
El segundo tipo es un ejemplo en el que la demultiplexación se realiza en orden inverso al del primer tipo, es decir, los LSB de los bits de entrada corresponden secuencialmente a índices de número par (6, 4, 2, 0) (o el eje real de la constelación) e índices de número impar (1, 3, 5, 7,...) (o el eje imaginario de la constelación). A continuación, la demultiplexación de bits del segundo tipo se puede representar mediante un identificador 5 de demultiplexación (un número binario de 0101).
El tercer tipo es un ejemplo en el que los bits de entrada se disponen de modo que los bits de ambos extremos de la palabra de código pasan a ser los MSB. Los bits de entrada se vuelven a disponer para llenar la palabra de código desde ambos extremos de la palabra de código. A continuación, la demultiplexación de bits del tercer tipo se puede representar mediante un identificador 9 de demultiplexación (un número binario de 1001).
El cuarto tipo es un ejemplo en el que los bits de entrada se disponen de modo que un bit central de la palabra de código pasa a ser el MSB. Un bit de los bits de entrada se llena en primer lugar en la ubicación central de la palabra de código y los bits restantes se vuelven a disponer entonces hacia ambos extremos de la palabra de código en el orden de los bits de entrada. A continuación, la demultiplexación de bits del cuarto tipo se puede representar mediante un identificador 6 de demultiplexación (un número binario de 0110).
El quinto tipo es un ejemplo en el que los bits se demultiplexan de modo que un último bit de la palabra de código pasa a ser el MSB y un primer bit de la misma pasa a ser el LSB, y el sexto tipo es un ejemplo en el que los bits se vuelven a disponer de modo que el primer bit de la palabra de código pasa a ser el MSB y el último bit de la misma pasa a ser el LSB. A continuación, la demultiplexación de bits del quinto tipo se puede representar mediante un identificador 3 de demultiplexación (un número binario de 0011), y la demultiplexación de bits del sexto tipo se puede representar mediante un identificador 12 de demultiplexación (un número binario de 1100).
Como se describió anteriormente, el tipo de demultiplexación puede variar de acuerdo con el método de asignación de símbolos o la tasa de código del método de codificación de corrección de errores. Es decir, se puede usar un tipo de demultiplexación diferente si se cambia el método de asignación de símbolos o la tasa de código.
La FIG. 29 es una vista que muestra una realización para demultiplexar una secuencia de bits de entrada de acuerdo con un tipo de demultiplexación. Esta realización puede incluir los intercaladores de bits 1312a y 1312b, los demultiplexores 1313a y 1313b y los asignadores 1315a y 1315b.
Los intercaladores de bits 1312a y 1312b intercalan las secuencias de servicio de PLP codificadas de corrección de errores. Por ejemplo, los intercaladores de bits 1312a y 1312b pueden realizar el intercalado de bits en las unidades de codificación de corrección de errores de acuerdo con el modo de codificación de corrección de errores. El método de intercalado de bits ya se describió anteriormente.
Los demultiplexores 1313a y 1313b pueden incluir demultiplexores 1313a1 y 1313b1,... de primer tipo, y demultiplexores 1313a2 y 1313b2 de tipo de orden n. Aquí, n es un número entero. Los métodos de demultiplexar los bits mediante los n tipos de demultiplexor siguen los tipos mostrados en la FIG. 17. Por ejemplo, los demultiplexores del primer tipo pueden corresponder a la demultiplexación de bits del primer tipo (1100) y los demultiplexores del segundo tipo (no se muestran) pueden corresponder a la demultiplexación de bits del segundo tipo (0011). El demultiplexor 1313b de tipo de orden n demultiplexa la secuencia de bits de entrada de acuerdo con la multiplexación de bits de tipo de orden n (por ejemplo, el identificador de demultiplexación 1100) y saca la secuencia de bits demultiplexada. Los selectores 1313a3 y 1313b3 reciben una señal de selección de demultiplexor del tipo de demultiplexación adecuado para los bits de entrada y emiten la secuencia de bits demultiplexada de acuerdo con cualquiera del primer tipo al tipo de orden n y la señal de selección de demultiplexor. La señal de selección de demultiplexor puede variar de acuerdo con la tasa de código de la codificación de corrección de errores y el método de asignación de símbolos de la constelación. Por consiguiente, el tipo de demultiplexación se puede determinar de acuerdo con la tasa de código del método de codificación de corrección de errores y/o el método de asignación de símbolos de la constelación. El ejemplo detallado de acuerdo con los símbolos asignados a la constelación y/o la tasa de código de la codificación de corrección de errores de acuerdo con la señal de selección de demultiplexor se describirán más tarde.
Los asignadores 1315a y1315b pueden asignar las subsecuencias de bits demultiplexadas a los símbolos de acuerdo con la señal de selección de demultiplexor y sacar los símbolos asignados.
La FIG. 30 es una vista que muestra un tipo de demultiplexación que se determina de acuerdo con una tasa de código de la codificación de corrección de errores y el método de asignación de símbolos.
En el método de asignación de símbolos 4QAM, incluso cuando la tasa de código cr del método de codificación de corrección de errores de LDPC es cualquiera de 1/4, 1/3, 2/5, 1/2, 3/5, 2/3, 3/4, 4/5, 5/6, 8/9 y 9/10, la secuencia de bits se puede demultiplexar de acuerdo con todos los tipos de demultiplexación (designado por todos).
En el método de asignación de símbolos 16QAM, si la tasa de código del método de codificación de corrección de errores de LDPC es 1/4, 1/3, 2/5 y 1/2, los símbolos se pueden asignar sin realizar el intercalado de bits y la demultiplexación de bits (designadas por No-Int y No-Demux). Si la tasa de código de la codificación de corrección de errores es 3/5, el bit se puede demultiplexar de acuerdo con cualquiera de los identificadores 9, 10 y 12 de demultiplexación. Si la tasa de código de la codificación con corrección de errores es 2/3, 3/4, 4/5, 5/6, 8/9 y 9/10, la secuencia de bits de entrada se puede demultiplexar de acuerdo con el identificador de demultiplexación 6.
En el método de asignación de símbolos 64QAM, si la tasa de código de la codificación de corrección de errores de LDPC es 1/4, 1/3, 2/5 y 1/2, los símbolos se pueden asignar sin realizar el intercalado de bits y la demultiplexación de bits. Si la tasa de código es 3/5, los bits se pueden demultiplexar de acuerdo con cualquiera de los identificadores de demultiplexación 9 y 10. Si la tasa de código es 2/3, 3/4, 4/5, 5/6, 8/9 y 9/10, los bits se pueden demultiplexar de acuerdo con el identificador de demultiplexación 6.
En el método de asignación de símbolos 256QAM, si la tasa de código de la codificación de corrección de errores de LDPC es 1/4, 1/3, 2/5 y 1/2, los símbolos se pueden asignar sin realizar el intercalado de bits y la demultiplexación de bits. Si la tasa de código es 3/5, los bits se pueden demultiplexar de acuerdo con el identificador de demultiplexación 9. Si la tasa de código es 2/3, 3/4, 4/5, 5/6, 8/9 y 9/10, los bits se pueden demultiplexar de acuerdo con el identificador de demultiplexación 6.
Como se describió anteriormente, el tipo de demultiplexación de bits puede variar de acuerdo con la tasa de código usada para la codificación de corrección de errores y el método de asignación de símbolos. Por consiguiente, la capacidad de corrección de errores de un bit ubicado en una ubicación específica del bloque codificado de corrección de errores se puede ajustar asignando las subsecuencias demultiplexadas a los símbolos. Por consiguiente, es posible optimizar la robustez en el nivel de bit.
La FIG. 31 es una vista que muestra un ejemplo para expresar el método de demultiplexación mediante una 5 ecuación. Por ejemplo, si el método de asignación de símbolos es QPSK, los bits de entrada (xi, xN/2+i) corresponden
corresponden a los bits demultiplexados y0, y1, y2 e y3.
Si el método de asignación de símbolos es 64QAM, los bits de entrada
corresponden a los bits demultiplexados y0, y1, y2, y3, y4 e y5. Si 10 el método de asignación de símbolos es 256QAM, los bits de entrada
corresponden a los bits demultiplexados y0, y1, y2, y3, y4, y5, y6 e y7.
Aquí, N designa el número de bits asignados con los símbolos con respecto a la entrada del intercalador de bits.
La FIG. 32 es una vista que muestra un ejemplo para asignar un símbolo mediante un asignador de símbolos. Por
15 ejemplo, en el método de asignación de símbolos QPSK, los símbolos en la constelación corresponden al valor del bit y0 de la primera subsecuencia demultiplexada y el valor del bit y1 de la segunda subsecuencia demultiplexada.
En la 16QAM, el eje real de los símbolos en la constelación corresponde a los bits de las subsecuencias demultiplexadas primera y tercera (bits separados de la ubicación del MSB en 0 y 2) y el eje imaginario de la misma corresponde a los bits de las subsecuencias demultiplexadas segunda y cuarta (bits separados de la ubicación del
20 MSB en 1 y 3).
En la 64QAM, el eje real de los símbolos en la constelación corresponde a los bits de las subsecuencias demultiplexadas primera, tercera y quinta (bits separados de la ubicación del MSB por 0, 2 y 4) y el eje imaginario de la misma corresponde a los bits de las subsecuencias demultiplexadas segunda, cuarta y sexta (bits separados de la ubicación del MSB por 1, 3 y 5).
25 Por consiguiente, los bits que configuran el símbolo se pueden asignar con la palabra de celda en el orden de demultiplexación. Si se demultiplexan los bits que configuran la palabra de celda, se cambian el MSB y el LSB de la palabra de celda y se puede ajustar la robustez de los bits aunque las fiabilidades de los bits codificados de corrección de errores de LDPC varíen de acuerdo con las ubicaciones.
La FIG. 33 es un diagrama de bloques que ilustra un codificador MIMO/MISO de acuerdo con la presente invención.
30 El codificador de MIMO/MISO codifica los datos de entrada usando el esquema de codificación MIMO/MISO, y saca los datos codificados a varios caminos. Si un extremo de recepción de señales recibe la señal transmitida a los diversos trayectos desde uno o más caminos, puede adquirir una ganancia (también denominada ganancia de diversidad, una ganancia de carga útil o una ganancia de multiplexación).
El codificador MIMO/MISO 140 codifica datos de servicio de cada camino generado a partir del formador de tramas 35 130, y saca los datos codificados al número A de caminos que corresponden al número de antenas de salida.
La FIG. 34 es un diagrama en bloques que ilustra un modulador de acuerdo con la presente invención. El modulador incluye un primer controlador de potencia (PAPR Reduce1) 151, una unidad de transformación en el dominio del tiempo (IFFT) 153, un segundo controlador de potencia (PAPR Reduce2) 157 y un insertador de intervalo de guarda
159.
40 El primer controlador de potencia 151 reduce una PAPR (Relación de Potencia de Pico a Media) de datos transmitidos al número R de caminos de señal en el dominio de la frecuencia.
La unidad de transformación en el dominio del tiempo (IFFT) 153 convierte las señales recibidas en el dominio de la frecuencia en señales en el dominio del tiempo. Por ejemplo, las señales en el dominio de frecuencia se pueden convertir en las señales en el dominio del tiempo de acuerdo con el algoritmo de IFFT. Por lo tanto, los datos en el
45 dominio de la frecuencia se pueden modular de acuerdo con el esquema de OFDM.
El segundo controlador de potencia (PAPR Reduce2) 157 reduce una PAPR (Relación de Potencia de Pico a Media) de datos de canal transmitidos al número R de caminos de señal en el dominio del tiempo. En este caso, se puede usar un esquema de reserva de tono, y un esquema de extensión de constelación activa (ACE) para extender una constelación de símbolos.
El insertador de intervalo de guarda 159 inserta el intervalo de guarda en el símbolo de OFDM de salida, y saca el resultado insertado. Como se describió anteriormente, la realización mencionada anteriormente puede llevarse a cabo en cada señal del número R de caminos.
La FIG. 35 es un diagrama de bloques que ilustra un procesador analógico 160 de acuerdo con la presente invención. El procesador analógico 160 incluye un convertidor digital a analógico (DAC) 161, una unidad de conversión ascendente 163 y un filtro analógico 165.
El DAC 161 convierte los datos de entrada en una señal analógica, y saca la señal analógica. La unidad de conversión ascendente 163 convierte un dominio de frecuencia de la señal analógica en un área de RF. El filtro analógico 165 filtra la señal de área de RF y saca la señal de RF filtrada.
La FIG. 36 es un diagrama en bloques que ilustra un aparato para recibir una señal de acuerdo con la presente invención. El aparato de recepción de señales incluye un primer receptor 210a de señales, un receptor de señales de orden n 210n, un primer demodulador 220a, un demodulador 220n de orden n, un codificador MIMO/MISO 230, un analizador sintáctico de tramas 240, y un demodulador de descodificación 250, y un procesador de salida 260.
En el caso de una señal de recepción de acuerdo con la estructura de trama de señal de TFS, varios servicios se multiplexan a R canales, y entonces se desplazan en el tiempo, de modo que se transmita el resultado desplazado en el tiempo.
El receptor puede incluir al menos un receptor de señales para recibir un servicio transmitido sobre al menos un canal de RF. La trama de señal de TFS transmitida al número R (donde R es un número natural) de canales de RF se puede transmitir a un multitrayecto a través del número A de antenas. Las A antenas se han usado para los R canales de RF, de modo que un número total de antenas es R x A.
El primer receptor de señales 210a es capaz de recibir datos de servicio transmitidos a través de al menos un camino de entre los datos de servicio globales transmitidos a través de varios canales de RF. Por ejemplo, el primer receptor de señales 210a puede recibir la señal de transmisión procesada mediante el esquema MIMO/MISO a través de varios caminos.
El primer receptor de señales 210a y el receptor de señales 210n de orden n pueden recibir varias unidades de datos de servicio transmitidas sobre n número de canales de RF de entre varios canales de RF, como una única PLP. Concretamente, esta realización muestra el aparato de recepción de señales capaz de recibir simultáneamente datos del número R de canales de RF. Por lo tanto, si esta realización recibe un único canal de RF, solamente se necesita el primer receptor 210a.
El primer demodulador 220a y el demodulador 220n de orden n demodulan señales recibidas en los receptores de señales 210a y 210n primero y de orden n de acuerdo con el esquema de OFDM, y sacan las señales demoduladas.
El descodificador MIMO/MISO 230 descodifica datos de servicio recibidos a través de varios caminos de transmisión de acuerdo con el esquema de descodificación MIMO/MISO, y saca los datos de servicio descodificados a un único camino de transmisión. Si se recibe el número R de servicios transmitidos sobre varios caminos de transmisión, el descodificador MIMO/MISO 230 puede sacar los datos de servicio de la única PLP contenidos en cada uno de los R servicios que corresponden al número R de canales. Si se transmite el número P de servicios a través del número R de canales de RF, y se reciben señales de canales de RF individuales a través del número A de antenas, el receptor descodifica el número P de servicios usando un total de (R x A) antenas de recepción.
El analizador sintáctico de tramas 240 analiza sintácticamente la trama de señal de TFS que incluye varios servicios, y saca los datos de servicio analizados sintácticamente.
El demodulador de descodificación 250 realiza la descodificación de corrección de errores en los datos de servicio contenidos en la trama analizada sintácticamente, desasigna los datos de símbolos descodificados en datos de bits, y saca el resultado procesado desasignando.
El procesador de salida 260 descodifica una secuencia que incluye los datos de bits desasignados, y saca la secuencia descodificada.
En la descripción mencionada anteriormente, cada uno del analizador sintáctico de tramas 240, el demodulador de descodificación 250, y el procesador de salida 260 recibe varias unidades de datos de servicio tantas como el número de las PLP, y realiza un procesamiento de señal en los datos de servicio recibidos.
La FIG. 37 es un diagrama de bloques que ilustra un receptor de señales de acuerdo con la presente invención. El receptor de señales puede incluir un sintonizador 211, un convertidor descendente 213 y un convertidor analógico a digital (ADC) 215.
El sintonizador 211 realiza saltos de algunos canales de RF capaces de transmitir servicios seleccionados por el usuario en todos los canales de RF cuando la PLP se incluye en varios canales de RF, y saca el resultado de los saltos. El sintonizador 211 realiza saltos de canales de RF contenidos en la trama de señal de TFS de acuerdo con las frecuencias centrales de RF de entrada, y al mismo tiempo sintoniza señales de frecuencia correspondientes, de modo que saca las señales sintonizadas. Si una señal se transmite a un número A de multitrayectos, el sintonizador 211 realiza la sintonización a un canal de RF correspondiente, y recibe señales de recepción a través del número A de antenas.
El convertidor descendente 213 realiza una conversión descendente de la frecuencia de RF de la señal sintonizada mediante el sintonizador 211, y saca el resultado de la conversión descendente. El ADC 215 convierte una señal analógica en una señal digital.
La FIG. 38 es un diagrama en bloques que ilustra un demodulador de acuerdo con la presente invención. El demodulador incluye un detector de tramas 221, una unidad de sincronización de tramas 222, un eliminador de intervalo de guarda 223, una unidad de transformación en dominio de la frecuencia (FFT) 224, un estimador de canal 225, un ecualizador de canales 226, y un extractor de información de señalización 227.
Si el demodulador adquiere datos de servicio transmitidos a una única secuencia de PLP, se llevará a cabo la siguiente demodulación de señal. Una descripción detallada de la misma se describirá a continuación.
El detector de tramas 221 identifica un sistema de suministro de una señal de recepción. Por ejemplo, el detector de tramas 221 determina si la señal de recepción es una señal DVB-TS o no. Además, el detector de tramas 221 puede determinar también si una señal de recepción es una trama de señal de TFS o no. La unidad de sincronización de tramas 222 adquiere una sincronización en el dominio del tiempo y de la frecuencia de la trama de señal de TFS.
El controlador de intervalo de guarda 223 elimina un intervalo de seguridad ubicado entre símbolos de OFDM en el dominio del tiempo. El convertidor en el dominio de la frecuencia (FFT) 224 convierte una señal de recepción en una señal en el dominio de la frecuencia usando el algoritmo de FFT, de modo que adquiere datos de símbolos en el dominio de la frecuencia.
El estimador de canal 225 realiza una estimación de canal de un canal de recepción usando un símbolo piloto contenido en datos de símbolo en el dominio de la frecuencia. El ecualizador de canales 226 realiza una ecualización de canales de datos de recepción usando información de canal estimada por el estimador de canal 225.
El extractor de información de señalización 227 puede extraer la información de señalización de una capa física establecida en las señales piloto primera y segunda contenidas en datos de recepción de canales ecualizados.
La FIG. 39 es un diagrama en bloques que ilustra un descodificador MIMO/MISO de acuerdo con la presente invención. El receptor de señales y el demodulador se diseñan para procesar una señal recibida en un único camino. Si el receptor de señales y el demodulador reciben datos de servicio de PLP proporcionando un único servicio a través de varios caminos de varias antenas, y demodulan los datos de servicio de PLP, el descodificador MIMO/MIMO 230 saca la señal recibida en varios caminos como datos de servicio transmitidos a una única PLP. Por lo tanto, el descodificador MIMO/MISO 230 puede adquirir una ganancia de diversidad y una ganancia de multiplexación a partir de datos de servicio recibidos en una PLP correspondiente.
El descodificador MIMO/MISO 230 recibe una señal de transmisión multitrayecto desde varias antenas, y es capaz de descodificar una señal usando un esquema de MIMO capaz de recuperar cada señal de recepción en forma de una única señal. En caso contrario, el descodificador MIMO/MISO 230 es capaz de recuperar una señal usando un esquema de MIMO que recibe la señal de transmisión multitrayecto desde una única antena y recupera la señal de transmisión multitrayecto recibida.
Por lo tanto, si la señal se transmite a través del número R de canales de RF (donde R es un número natural), el descodificador MIMO/MISO 230 puede descodificar señales recibidas a través del número A de antenas de canales de RF individuales. Si el valor de A es igual a "1", las señales se pueden descodificar mediante el esquema de MISO. Si el valor de A es superior a "1", las señales se pueden descodificar mediante el esquema de MIMO.
La FIG. 40 es un diagrama de bloques que ilustra un analizador sintáctico de tramas de acuerdo con la presente invención. El analizador sintáctico de tramas incluye un primer desintercalador de frecuencia 241a, un desintercalador de frecuencia 241r de orden r, un analizador sintáctico de tramas 243, un primer desintercalador temporal 245a, un desintercalador temporal 245p de orden p, un primer desasignador de símbolos 247a, y un desasignador de símbolos de orden p. El valor de "r" se puede decidir mediante el número de canales de RF, y el valor de "p" se puede decidir mediante el número de secuencias que transmiten datos de servicio de PLP generados a partir del analizador sintáctico de tramas 243.
Por lo tanto, si se transmite un número p de servicios a un número p de secuencias de PLP sobre un número R de canales de RF, el analizador sintáctico de tramas incluye el número r de desintercaladores de frecuencia, el número p de desintercaladores de tiempo, y el número p de desasignadores de símbolos.
En asociación con un primer canal de RF, el primer intercalador de frecuencia 241a realiza el desintercalado de los datos de entrada en el dominio de la frecuencia, y saca el resultado del desintercalado.
El analizador sintáctico de tramas 243 analiza sintácticamente la trama de señal de TFS transmitida a varios canales de RF usando información de planificación de la trama de señal de TFS, y analiza sintácticamente los datos de servicio de PLP contenidos en la franja de un canal de RF específico que incluye un servicio deseado. El analizador sintáctico de tramas 243 analiza sintácticamente la trama de señal de TFS para recibir datos de servicio específicos distribuidos a varios canales de RF de acuerdo con la estructura de trama de señal de TFS, y saca datos de servicio de PLP del primer camino.
El primer desintercalador de tiempo 245a realiza el desintercalado de los datos de servicio de PLP del primer camino analizados sintácticamente en el dominio del tiempo. El primer desasignador de símbolos 247a determina los datos de servicio asignados al símbolo para que sean datos de bits, de modo que pueda sacar una secuencia de PLP asociada a los datos de servicio de PLP del primer camino.
A condición de que los datos de símbolos se conviertan en datos de bits, y cada uno de los datos de símbolos incluya símbolos basados en el esquema de asignación híbrido de símbolos, el número p de desasignadores de símbolos, cada uno de los cuales incluye el primer desasignador de símbolos, puede determinar que los datos de símbolos sean datos de bits que usan diferentes esquemas de desasignación de símbolos en intervalos individuales de los datos de símbolos de entrada.
La FIG. 41 es una vista que muestra una realización de cada uno de los desasignadores de símbolos 247a y 247p. Los desasignadores de símbolos reciben las secuencias que corresponden a las PLP desde los intercaladores de tiempo 245a y 245p que corresponden respectivamente a los desasignadores de símbolos.
Cada uno de los desasignadores de símbolos 247a y 247p puede incluir un divisor de bloques de corrección de errores 2471, un divisor de símbolos 2473, un desasignador de primer orden 2475a, un desasignador de segundo orden 2475b y un fusionador 2478 de secuencias de bits.
El divisor de bloques de corrección de errores 2471 puede dividir la secuencia de PLP recibida a partir del correspondiente de los intercaladores temporales 245a y 245p en las unidades de bloque de corrección de errores. El divisor de bloques de corrección de errores 2471 puede dividir la secuencia de servicio en la unidad de bloque de LDPC de modo normal. En este caso, la secuencia de servicio puede dividirse en un estado en el que cuatro bloques, de acuerdo con el modo corto (el bloque que tiene la longitud de 16200 bits), se tratan como el bloque de corrección de errores de un bloque de acuerdo con el modo normal (el bloque que tiene la longitud de 64800 bits).
El divisor de símbolos 2473 puede dividir la secuencia de símbolos en el bloque dividido de corrección de errores de acuerdo con el método de asignación de símbolos de la secuencia de símbolos.
Por ejemplo, el desasignador 2475a de primer orden convierte los símbolos de acuerdo con el método de asignación de símbolos de orden superior en los bits. El desasignador 2475b de segundo orden convierte los símbolos de acuerdo con el método de asignación de símbolos de orden inferior en los bits.
El fusionador de secuencia de bits 2478 puede recibir los bits convertidos y sacar una secuencia de bits.
La FIG. 42 es una vista que muestra otra realización de cada uno de los desasignadores de símbolos 247a y 247p. La realización de este dibujo es similar a la realización de la FIG. 41 excepto que se incluyen además una unidad de calibración de potencia 2474a de primer orden y una unidad de calibración de potencia 2474b de segundo orden.
La unidad de calibración de potencia 2474a de primer orden recibe los símbolos divididos por el divisor de símbolos 2473, calibra la potencia de los símbolos recibidos de acuerdo con los esquemas de asignación de símbolos, y saca los símbolos calibrados. La potencia de los símbolos recibidos puede tener la potencia calibrada de acuerdo con el tamaño de la constelación en base a los métodos de asignación de símbolos. La unidad de calibración de potencia 2474a de primer orden convierte la potencia calibrada en la potencia de símbolos original de la constelación. El desasignador 2475a de primer orden puede desasignar los símbolos, de los cuales se calibra la potencia por la unidad de calibración de potencia de primer orden, a los bits.
De manera similar, la unidad de calibración de potencia 2474b de segundo orden recibe los símbolos divididos por el divisor de símbolos 2473, modifica la potencia calibrada de los símbolos recibidos a la potencia original de acuerdo con el tamaño de la constelación, y saca los símbolos modificados.
La FIG. 43 es una vista que muestra otra realización de cada uno de los desasignadores de símbolos 247a y 247p. Cada uno de los desasignadores de símbolos 247a y 247p puede incluir un divisor de símbolos 2473, un desasignador 2474a de primer orden, un desasignador 2474b de segundo orden, un multiplexor 2475a de primer orden, un multiplexor 2475b de segundo orden, un desintercalador de bits 2476a de primer orden, un desintercalador de bits 2476b de segundo orden y un fusionador de secuencia de bits 2478. Mediante esta realización, la realización de la unidad de descodificación y demodulación de la FIG. 33 incluye un primer descodificador 253, un primer desintercalador 255 y un segundo descodificador 257.
El divisor de símbolos 2473 puede dividir la secuencia de símbolos de la PLP de acuerdo con el método que corresponde al método de asignación de símbolos.
El desasignador 2474a de primer orden y el desasignador 2474b de segundo orden convierten las secuencias de símbolos divididos en bits. Por ejemplo, el desasignador 2474a de primer orden realiza la desasignación de símbolos de QAM de orden superior y el desasignador 2474b de segundo orden realiza la desasignación de símbolos de QAM de orden inferior. Por ejemplo, el desasignador 2474a de primer orden puede realizar la desasignación de símbolos de 256QAM y el desasignador 2474b de segundo orden puede realizar la desasignación de símbolos de 64QAM.
El multiplexor 2475a de primer orden y el multiplexor 2475b de segundo orden multiplexan los bits asignados de símbolos. Los métodos de multiplexación pueden corresponder a los métodos de demultiplexación descritos con referencia a las FIG. 15 a 18. Por consiguiente, las subsecuencias demultiplexados se pueden convertir en una secuencia de bits.
El desintercalador 2476a de bits de primer orden desintercala las secuencias de bits multiplexadas por el multiplexor 2475a de primer orden. El desintercalador 2476b de bits de segundo orden desintercala los bits multiplexados por el multiplexor 2475a de primer orden. El método de desintercalación corresponde al método de intercalado de bits. El método de intercalado de bits se muestra en la FIG. 12.
El fusionador de secuencia de bits 2478 puede fusionar las secuencias de bits desintercaladas por los intercaladores de bits 2476a y 2476b a una secuencia de bits.
El primer descodificador 253 de la unidad de descodificación y demodulación puede descodificar la corrección de errores la secuencia de bits de salida de acuerdo con el modo normal o el modo corto y la tasa de código de acuerdo con los modos.
La FIG. 44 es una vista que muestra otra realización de cada uno de los desasignadores de símbolos 247a y 247p. La realización de este dibujo es similar a la realización de la FIG. 43, excepto que se incluyen además una unidad de calibración de potencia 2474a de primer orden y una unidad de calibración de potencia 2474b de segundo orden. La unidad de calibración de potencia 2474a de primer orden y la unidad de calibración de potencia 2474b de segundo orden modifican las potencias calibradas de los símbolos de acuerdo con los métodos de asignación de símbolos y sacan los símbolos modificados a los desasignadores de símbolos 2475a y 2475b.
La FIG. 45 es una vista que muestra una realización para multiplexar la subsecuencia demultiplexada. En esta realización, los desasignadores 2474a y 2474b deciden las palabras de celda que incluyen los bits. Los multiplexores 2475a y 2475b multiplexan las palabras de celda decididas de acuerdo con la señal de selección del multiplexor. Las palabras de celda demultiplexadas se introducen en cualquiera de los primeros multiplexores 2475a2 y 2475b2, hasta los multiplexores 2475a3 y 2475b3 de orden n.
Los primeros multiplexores 2475a2 y 2475b2 hasta los multiplexores 2475a3 y 2475b3 de orden n, cambian el orden de los bits en las palabras de celda introducidas de acuerdo con la señal de selección del multiplexor. La señal de selección del multiplexor se puede cambiar de acuerdo con la tasa de código de la codificación de corrección de errores o el método de asignación de símbolos. Para generar una secuencia y las secuencias de bits suministradas a los multiplexores, el orden para seleccionar la subsecuencia se puede cambiar de acuerdo con la señal de selección del multiplexor.
Los primeros demultiplexores 2475a1 y 2475b1 sacan las secuencias de bits desasignadas a símbolos a cualquiera de los primeros multiplexores 2475a2 y 2475b2 hasta los multiplexores 2475a3 y 2475b3 de orden n de acuerdo con la señal de selección del multiplexor. Los primeros submultiplexores 2475a1 y 2475b1 pueden recibir las subsecuencias multiplexadas por los primeros multiplexores 2475a2 y 2475b2 a los multiplexores 2475a3 y 2475b3 de orden n y sacar una secuencia, de acuerdo con la señal de selección del multiplexor.
Las palabras de celda que incluyen los bits cambiados se introducen a los intercaladores de bits 2476a y 2476b, y los desintercaladores de bits 2476a y 2476b desintercalan los bits de entrada y sacan los bits desintercalados.
La FIG. 46 es un diagrama de bloques que ilustra un demodulador de descodificación de acuerdo con la presente invención. El demodulador de descodificación puede incluir varios bloques de función que corresponden a la unidad de codificación y modulación. En esta realización, el demodulador de descodificación de la FIG. 16 puede incluir un primer desintercalador 251, un primer descodificador 253, un segundo desintercalador 255, y un segundo descodificador 257. El segundo desintercalador 255 puede estar contenido selectivamente en el demodulador de descodificación.
El primer desintercalador 251 actúa como un desintercalador interno, y es capaz de realizar el desintercalado de la secuencia de PLP de orden p generada a partir del analizador sintáctico de tramas.
El primer descodificador 253 actúa como un descodificador interno, puede realizar una corrección de errores de los datos desintercalados, y puede usar un algoritmo de descodificación con corrección de errores basado en el esquema de LDPC.
El segundo desintercalador 255 actúa como un intercalador externo, y puede realizar el desintercalado de los datos descodificados de corrección de errores.
El segundo descodificador 257 actúa como descodificador externo. Los datos desintercalados por el segundo desintercalador 255 o corregidos de errores por el primer descodificador 253 se corrigen de nuevo de errores, de modo que el segundo descodificador 257 saca los datos vueltos a corregir de errores. El segundo descodificador 257 descodifica datos usando el algoritmo de descodificación de corrección de errores basado en el esquema BCH, de modo que saca los datos descodificados.
El primer desintercalador 251 y el segundo desintercalador 255 son capaces de convertir el error de ráfaga generado en datos contenidos en la secuencia de PLP en un error aleatorio. El primer descodificador 253 y el segundo descodificador 257 pueden corregir errores contenidos en los datos.
El demodulador de descodificación muestra procesos de operación asociados a una única secuencia de PLP. Si existe el número p de secuencias, se necesita el número p de demoduladores de descodificación, o el demodulador de descodificación puede descodificar repetidamente datos de entrada p veces.
La FIG. 47 es un diagrama de bloques que ilustra un procesador de salida de acuerdo con la presente invención. El procesador de salida puede incluir un número p de analizadores sintácticos de tramas en banda base (BB) (251a, ..., 261p), un primer fusionador de servicios 263a, un segundo fusionador de servicios 263b, un primer demultiplexor 265a y un segundo demultiplexor 265b.
Los analizadores sintácticos de tramas en BB (261a,..., 261p) eliminan las cabeceras de trama en BB de las primeras secuencias de PLP a las de orden p de acuerdo con los trayectos de PLP recibidos, y sacan el resultado eliminado. Esta realización muestra que se transmiten datos de servicio a al menos dos secuencias. Una primera secuencia es una secuencia TS MPEG-2, y una segunda secuencia es una secuencia GS.
El primer fusionador de servicios 263a calcula la suma de datos de servicio contenidos en la carga útil de al menos una trama en BB, de modo que saca la suma de datos de servicio como una única secuencia de servicio. El primer demultiplexor 255a puede demultiplexar la secuencia de servicio, y sacar el resultado demultiplexado.
De este modo, el segundo fusionador de servicio 263b calcula la suma de los datos de servicio contenidos en la carga útil de al menos una trama en BB, de modo que pueda sacar otra secuencia de servicio. El segundo demultiplexor 255b puede demultiplexar la secuencia de servicio de formato GS, y sacar la secuencia de servicio demultiplexada.
La FIG. 48 es un diagrama de bloques que ilustra un aparato para transmitir una señal de acuerdo con otra realización de la presente invención. El aparato de transmisión de señales incluye un compositor de servicios 310, un divisor de frecuencia 320 y un transmisor 400. El transmisor 400 codifica o modula una señal que incluye una secuencia de servicio a ser transmitida a cada banda de RF.
El compositor de servicios 310 recibe varias secuencias de servicio, multiplexa varias secuencias de servicio a ser transmitidas a canales de RF individuales, y saca los flujos de servicio multiplexados. El compositor de servicios 310 saca la información de planificación, de modo que controla el transmisor 400 usando la información de planificación, cuando el transmisor 400 transmite la PLP a través de varios canales de RF. Mediante esta información de planificación, el compositor de servicios 310 modula varias tramas de servicio a ser transmitidas a los diversos canales de RF mediante el transmisor 400, y transmite las tramas de servicio moduladas.
El divisor de frecuencia 320 recibe una secuencia de servicio a ser transmitida a cada banda de RF, y divide cada secuencia de servicio en varias subsecuencias, de modo que las bandas de frecuencia RF individuales se puedan asignar a las subsecuencias.
El transmisor 400 procesa las secuencias de servicio a ser transmitida a bandas de frecuencia individuales, y saca las secuencias resultantes procesadas. Por ejemplo, en asociación con una secuencia de servicio específico a ser transmitida al primer canal de RF, el primer asignador 410 asigna los datos de secuencia de servicio de entrada en símbolos. El primer intercalador 420 intercala los símbolos asignados para impedir el error de ráfaga.
El primer insertador de símbolos 430 puede insertar una trama de señal equipada con una señal piloto (por ejemplo, una señal piloto de dispersión o una señal piloto continua) en la señal modulada.
El primer modulador 440 modula los datos intercalados mediante el esquema de modulación de señal. Por ejemplo, el primer modulador 440 puede modular señales usando el esquema de OFDM.
El primer insertador de símbolos piloto 450 inserta la primera señal piloto y la segunda señal piloto en la trama de señal, y es capaz de transmitir la trama de señal de TFS.
Los datos de secuencia de servicio transmitidos al segundo canal de RF se transmiten a la trama de señal de TFS a través de varios bloques 415, 425, 435, 445, y 455 de diferentes trayectos mostrados en el transmisor de la FIG. 18.
El número de trayectos de procesamiento de señales transmitidas desde el transmisor 400 puede ser igual al número de canales de RF contenidos en la trama de señal de TFS.
El primer asignador 410 y el segundo asignador pueden incluir respectivamente los demultiplexores 1313a y 1313b, y permitir que las ubicaciones del MSB y el LSB sean cambiadas en la palabra de celda asignada a símbolos.
La FIG. 49 es un diagrama en bloques que ilustra un aparato para recibir una señal de acuerdo con otra realización de la presente invención. El aparato de recepción de señales puede incluir una unidad de recepción 510, una unidad de sincronización 520, un detector de modo 530, un ecualizador 540, un detector de parámetros 550, un desintercalador 560, un desasignador 570, y un descodificador de servicios 580.
La unidad de recepción 500 es capaz de recibir señales de un primer canal de RF seleccionado por un usuario de entre la trama de señal. Si la trama de señal incluye varios canales de RF, la unidad de recepción 500 realiza saltos de los diversos canales de RF, y al mismo tiempo puede recibir una señal que incluye la trama de servicio seleccionada.
La unidad de sincronización 510 adquiere la sincronización de una señal de recepción, y saca la señal de recepción sincronizada. El demodulador 520 es capaz de demodular la señal adquirida de sincronización. El detector de modo 530 puede adquirir un modo de FFT (por ejemplo, longitud de operación de FFT de 2k, 4k, 8k) de la segunda señal piloto usando la primera señal piloto de la trama de señal.
El demodulador 520 demodula la señal de recepción en el modo de FFT de la segunda señal piloto. El ecualizador 540 realiza una estimación de canal de la señal de recepción, y saca la señal resultante de estimación de canal. El desintercalador 560 desintercala la señal de recepción ecualizada de canal. El desasignador 570 desasigna el símbolo intercalado usando el esquema de desasignación de símbolos que corresponde al esquema de asignación de símbolos de la señal de transmisión (por ejemplo, QAM).
El detector de parámetros 550 adquiere información de parámetros físicos (por ejemplo, información de Capa 1 (L1)) contenida en la segunda señal piloto a partir de la señal de salida del ecualizador 540, y transmite la información de parámetros físicos adquirida a la unidad de recepción 500 y a la unidad de sincronización 510. La unidad de recepción 500 es capaz de cambiar el canal de RF a otro canal usando información de red detectada por el detector de parámetros 550.
El detector de parámetros 550 saca la información asociada al servicio, el descodificador de servicios 580 descodifica los datos de servicio de la señal de recepción de acuerdo con la información asociada al servicio a partir del detector de parámetros 550, y saca los datos de servicio descodificados.
El desasignador 570 puede incluir los multiplexores 2475a y 2475b y saca la secuencia de bits obtenida restaurando el orden de los bits de los cuales las ubicaciones del MSB y el LSB se cambian de acuerdo con la tasa de código de la codificación de corrección de errores y el método de asignación de símbolos.
A continuación, se describirá un método para modular una primera señal piloto de una trama de señal que tiene al menos una banda de RF y un método y aparato para recibir la primera señal piloto modulada.
Los símbolos de PLP intercalados en el tiempo se transmiten a través de regiones, que se dividen temporalmente en la trama de señal. Los símbolos de PLP intercalados en el tiempo se pueden transmitir a través de regiones, que se dividen en el dominio de la frecuencia, si existe una pluralidad de bandas de RF. Por consiguiente, si la PLP se transmite o recibe, se puede obtener una ganancia de diversidad. Un modo de corrección de errores y un método de asignación de símbolos se pueden cambiar de acuerdo con los servicios que corresponden a secuencias de transporte o se pueden cambiar en el servicio.
Una primera señal piloto y una segunda señal piloto se disponen en la ubicación inicial de la trama de señal que tiene tales características, como una señal de preámbulo.
Como se describió anteriormente, la primera señal piloto incluida en la trama de señal puede incluir un identificador para identificar la trama de señal que tiene la estructura descrita anteriormente. La primera señal piloto puede incluir información acerca de la estructura de transmisión que indica si la trama de señal se transmite o no a través de múltiples trayectos e información acerca de un modo de FFT de una señal que sigue a la primera señal piloto. El receptor puede detectar la trama de señal a partir de la primera señal piloto y obtener la información acerca de la estimación integral de desfase de frecuencia portadora e información acerca del modo de FFT del símbolo de datos.
La FIG. 50 es una vista que muestra una realización de la estructura de una primera señal piloto. Una parte designada mediante A es una parte útil de la primera señal piloto. B designa el mismo prefijo cíclico que una primera parte de la parte A en el dominio del tiempo y C designa el mismo sufijo cíclico que una segunda parte de la parte A en la región temporal. La primera parte se puede duplicar a partir de la segunda mitad de la parte A y la segunda parte se puede duplicar a partir de la primera mitad de la parte A.
B y C se pueden obtener respectivamente duplicando la primera parte y la segunda parte y desplazando la frecuencia de las partes duplicadas. Una relación entre B o C y A es la siguiente.
Ecuación 1 En la ecuación anterior, SH designa una unidad de desplazamiento del desplazamiento en frecuencia. Por consiguiente, los valores de desplazamiento en frecuencia de las partes B y C pueden ser inversamente proporcionales a las longitudes de las partes B y C.
Si la primera señal piloto se configura mediante desplazamiento en frecuencia del prefijo cíclico (B) y el sufijo cíclico (C), la probabilidad de que el símbolo de datos se detecte de manera errónea al preámbulo es baja y la probabilidad de que el preámbulo se detecte de manera errónea se reduce, aunque los símbolos de datos que configuran la PLP y los símbolos que configuran el preámbulo se modulan en el mismo modo de FFT.
Si se incluye una interferencia de onda continua (CW) como una señal de TV analógica, se reduce la probabilidad de que el preámbulo se detecte de manera errónea debido a una componente de DC de ruido generada en un proceso de correlación. Además, si el tamaño de la FFT aplicada a los símbolos de datos que configuran la PLP es mayor que aquella de la FFT aplicada al preámbulo, se puede mejorar el rendimiento de detección de preámbulo incluso en un canal de dispersión de retardo que tenga una longitud igual a o mayor que aquella de la parte A de símbolo útil del preámbulo. Dado que tanto el prefijo cíclico (B) como el sufijo cíclico (C) se usan en el preámbulo, el desfase fraccional de frecuencia de portadora se puede estimar mediante el proceso de correlación.
La FIG. 51 es una vista que muestra una realización para detectar una señal de preámbulo mostrada en la FIG. 50 y que estima un desfase de tiempo y un desfase de frecuencia. Esta realización se puede incluir en el detector de tramas 221 o la unidad de sincronización de tramas 222.
Esta realización puede incluir una primera unidad de retardo 601, una unidad de cálculo de conjugada compleja 603, un primer multiplicador 605, un segundo multiplicador 607, un primer filtro 611, una segunda unidad de retardo 615, un tercer multiplicador 609, un segundo filtro 613, un cuarto multiplicador 617, una unidad de búsqueda de picos 619 y una unidad de medición de fase 621.
La primera unidad de retardo 601 puede retardar una señal recibida. Por ejemplo, la primera unidad de retardo 601 puede retardar la señal recibida por la longitud de la parte (A) de símbolo útil de la primera señal piloto.
La unidad de cálculo de conjugada compleja 603 puede calcular la conjugada compleja de la primera señal piloto retardada y sacar la señal calculada.
El primer multiplicador 605 puede multiplicar la salida de señal desde la unidad de cálculo de conjugada compleja 603 por la señal recibida y sacar la señal multiplicada.
Dado que la primera señal piloto incluye las partes B y C obtenidas mediante desplazamiento en frecuencia de la parte A útil, los respectivos valores de correlación se obtienen mediante el desplazamiento de las señales recibidas por las respectivas cantidades de desplazamiento en frecuencia. En la primera señal piloto, la parte B es una parte que se desplaza en frecuencia de manera ascendente o se desplaza en frecuencia de manera descendente desde la parte A, y C es una parte que se desplaza en frecuencia de manera ascendente o se desplaza en frecuencia de manera descendente desde la parte A.
Por ejemplo, si se usa la salida de la unidad de cálculo de conjugada compleja 603, la salida del primer multiplicador 605 puede incluir el resultado de correlación de B (o la conjugada compleja de B) y A (o la conjugada compleja de A).
El segundo multiplicador 607 puede multiplicar la señal sacada desde el primer multiplicador 605 por la cantidad de desplazamiento en frecuencia (designada por ej J fSHt) aplicada a la parte B y saca la señal multiplicada.
El primer filtro 611 realiza un promedio variable durante un periodo predeterminado con respecto a la señal sacada desde el segundo multiplicador 607. La parte de promedio variable puede llegar a ser la longitud del prefijo cíclico
(B) o la longitud del sufijo cíclico (C). En esta realización, el primer filtro 611 puede calcular una media de la señal incluida en la longitud de la parte B. Entonces, en el resultado sacado desde el primer filtro 611, el valor de correlación de las partes A y C incluidas en la parte, de la cual se calcula la media, llega a ser considerablemente cero y el resultado de la correlación de las partes B y A permanece. Dado que la señal de la parte B es multiplicada por el valor de desplazamiento en frecuencia por el segundo multiplicador 607, es igual a la señal obtenida duplicando la segunda mitad de la parte A.
El tercer multiplicador 609 puede multiplicar la señal sacada desde el primer multiplicador 605 por la cantidad de desplazamiento en frecuencia (designada por -ejJ fSHt) aplicada a la parte C y sacar la señal multiplicada.
El segundo filtro 613 realiza un promedio variable durante un periodo predeterminado con respecto a la señal sacada desde el tercer multiplicador 609. La parte de promedio variable puede llegar a ser la longitud del prefijo cíclico (B) o la longitud del sufijo cíclico (C). En esta realización, el segundo filtro 613 puede calcular la media de la señal incluida en la longitud de la parte C. Entonces, en el resultado sacado desde el segundo filtro 613, el valor de correlación de las partes A y B incluidas en la parte, de la cual se calcula la media, llega a ser considerablemente cero y el resultado de correlación de las partes C y A permanece. Dado que la señal de la parte C se multiplica por el valor de desplazamiento en frecuencia mediante el tercer multiplicador 609, es igual a la señal obtenida duplicando la primera mitad de la parte A.
La longitud TB de la parte de la cual el promedio variable se realiza por el primer filtro 611 y el segundo filtro 613 se expresa como sigue.
Ecuación 2
donde, k designa un número entero. En otras palabras, la unidad fSH del desplazamiento en frecuencia usado en las partes B y C se puede decidir por k/TB.
La segunda unidad de retardo 615 puede retardar la señal sacada desde el primer filtro 611. Por ejemplo, la segunda unidad de retardo 615 retarda la señal filtrada por el primer filtro 611 por la longitud de la parte B y saca la señal retardada.
El cuarto multiplicador 617 multiplica la señal retardada por la segunda unidad de retardo 615 por la señal filtrada por el segundo filtro 613 y saca la señal multiplicada.
La unidad de búsqueda de picos 619 busca la ubicación en la que se genera un valor pico a partir de la señal multiplicada sacada desde el cuarto multiplicador 617 y saca la ubicación buscada a la unidad de medición de fase
621. El valor pico y la ubicación se pueden usar para la estimación del desfase de temporización.
La unidad de medición de fase 621 puede medir la fase cambiada usando el valor pico y la ubicación sacada desde la unidad de búsqueda de picos 619, y sacar la fase medida. El valor de fase se puede usar para la estimación del desfase fraccional de frecuencia portadora.
Mientras tanto, un oscilador para generar la frecuencia usada para realizar el desplazamiento en frecuencia mediante el segundo multiplicador 607 y el tercer multiplicador 609 puede generar cualquier error de fase.
Incluso en este caso, el cuarto multiplicador 617 puede eliminar el error de fase del oscilador. Los resultados sacados del primer filtro 611 y el segundo filtro 613 y el resultado sacado desde el cuarto multiplicador 617 se pueden expresar mediante la siguiente ecuación.
Ecuación 3
en la que yMAF1 e yMAF2 designan respectivamente las salidas del primer filtro 611 y del segundo filtro 613, e yProd designa la salida del cuarto multiplicador 617. Además, a1 y a2 designan respectivamente los niveles de los resultados de correlación y Δf y e designan respectivamente el desfase de frecuencia y el error de fase del oscilador.
Por consiguiente, yMAF1 e yMAF2 pueden incluir los errores de fase del oscilador que tienen diferentes signos, pero el error de fase del oscilador se elimina en el resultado del cuarto multiplicador 617. Por consiguiente, el desfase de frecuencia Δf se puede estimar independientemente del error de fase del oscilador del aparato de recepción de señales.
El desfase de frecuencia estimado se puede expresar mediante la siguiente ecuación.
Ecuación 4
en la que el desfase de frecuencia estimado Δf es 0<= Δf<0,5.
La FIG. 52 es una vista que muestra otra realización de la estructura de la primera señal piloto. En la primera señal piloto, el desplazamiento en frecuencia de la primera mitad de la parte A útil es el prefijo cíclico (B) y el desplazamiento en frecuencia del segundo desplazamiento de la parte A útil es el sufijo cíclico (C). Las longitudes de la parte A útil para generar las partes B y C pueden ser, por ejemplo, 1/2 de la longitud de la parte A, y las longitudes de B y C pueden ser diferentes.
La FIG. 53 es una vista que muestra una realización para detectar la primera señal piloto mostrada en la FIG. 52 y medir un desfase de temporización y un desfase de frecuencia usando el resultado detectado. En esta realización, por conveniencia de la descripción, B y C designan respectivamente el prefijo cíclico y el sufijo cíclico obtenidos mediante el desplazamiento en frecuencia de 1/2 de la longitud de la parte A.
Esta realización incluye una primera unidad de retardo 601, una unidad de cálculo de conjugada compleja 603, un primer multiplicador 605, un segundo multiplicador 607, un primer filtro 611, una segunda unidad de retardo 615, un tercer multiplicador 609, un segundo filtro 613, un cuarto multiplicador 617, una unidad de búsqueda de picos 619, y una unidad de medición de fase 621. Es decir, esta realización es igual a la realización de la FIG. 51, pero los rasgos de los componentes se pueden cambiar de acuerdo con la longitud de la parte A mediante la cual se generan las partes B y C. B designa una parte desplazada en frecuencia de manera descendente desde la parte A, y C designa una parte desplazada en frecuencia de manera ascendente desde la parte A.
La primera unidad de retardo 601 puede retardar una señal recibida. Por ejemplo, la primera unidad de retardo 601 puede retardar la señal recibida en 1/2 de la longitud de la parte A de símbolo útil de la primera señal piloto.
La unidad de cálculo de conjugada compleja 603 puede calcular la conjugada compleja de la primera señal piloto retardada y sacar la señal calculada.
El primer multiplicador 605 puede multiplicar la señal sacada desde la unidad de cálculo de conjugada compleja 603 por la señal recibida y sacar la señal multiplicada.
El segundo multiplicador 607 puede multiplicar la señal sacada desde el primer multiplicador 605 por la cantidad de desplazamiento en frecuencia (designada por ej J fSHt) aplicada a la parte B y sacar la señal multiplicada.
El primer filtro 611 realiza un promedio variable durante un periodo predeterminado con respecto a la señal sacada desde el segundo multiplicador 607. La parte de promedio variable puede llegar a ser la longitud del prefijo cíclico (B). En esta realización, el primer filtro 611 puede calcular la media de la señal incluida en la longitud de la parte B. Entonces, en el resultado sacado desde el primer filtro 611, el valor de correlación de las partes A y C incluido en la parte, de la cual se calcula la media, llega a ser considerablemente cero y el resultado de correlación de las partes B y A permanece. Dado que la señal de la parte B se multiplica por el valor de desplazamiento en frecuencia mediante el segundo multiplicador 607, es igual a la señal obtenida duplicando la segunda mitad de la parte A.
El tercer multiplicador 609 puede multiplicar la señal sacada desde el primer multiplicador 605 por la cantidad de desplazamiento en frecuencia (designada por -ejJ fSHt) aplicada a la parte C y sacar la señal multiplicada.
El segundo filtro 613 realiza un promedio variable durante un periodo predeterminado con respecto a la señal emitida sacada desde el tercer multiplicador 609. La parte de promedio variable puede llegar a ser la longitud del sufijo cíclico (C). En esta realización, el segundo filtro 613 puede calcular la media de la señal incluida en la longitud de la parte C. Entonces, en el resultado sacado desde el segundo filtro 613, el valor de correlación de A y B incluido en la parte, de la cual se calcula la media, llega a ser considerablemente cero y el resultado de correlación de las partes C y A permanece. Dado que la señal de la parte C se multiplica por el valor del desplazamiento en frecuencia por el tercer multiplicador 609, es igual a la señal obtenida duplicando la primera mitad de la parte A.
La segunda unidad de retardo 615 puede retardar la señal sacada desde el primer filtro 611. Por ejemplo, la segunda unidad de retardo 615 retarda la señal filtrada por el primer filtro 611 por la longitud de la parte B + 1/2A y saca la señal retardada.
El cuarto multiplicador 617 multiplica la señal retardada por la segunda unidad de retardo 615 por la señal filtrada por el segundo filtro 613 y saca la señal multiplicada.
La unidad de búsqueda de picos 619 busca la ubicación en la que se genera un valor pico a partir de la señal multiplicada sacada desde el cuarto multiplicador 617 y saca la ubicación buscada a la unidad de medición de fase
621. El valor pico y la ubicación se pueden usar para la estimación del desfase de temporización.
La unidad de medición de fase 621 puede medir la fase cambiada usando el valor pico y la ubicación sacada desde la unidad de búsqueda de picos 619 y sacar la fase medida. El valor de fase se puede usar para la estimación fraccional del desfase de frecuencia portadora.
Como se describió anteriormente, un oscilador para generar la frecuencia usada para realizar el desplazamiento en frecuencia por el segundo multiplicador 607 y el tercer multiplicador 609 puede generar cualquier error de fase. Sin embargo, incluso en esta realización, el cuarto multiplicador 617 puede eliminar el error de fase del oscilador.
Los resultados sacados desde el primer filtro 611 y el segundo filtro 613 y el resultado sacado desde el cuarto multiplicador 617 se pueden expresar mediante la siguiente ecuación.
Ecuación 5
en la que, yMAF1 e yMAF2 designan respectivamente las salidas del primer filtro 611 y del segundo filtro 613, e yProd
designa la salida del cuarto multiplicador 617. Además, a1 y a2 designan respectivamente los niveles de los resultados de correlación y , f y e designan respectivamente el desfase de frecuencia y el error de fase del oscilador.
15 Por consiguiente, yMAF1 e yMAF2 pueden incluir los errores de fase del oscilador que tienen diferentes signos, pero el
error de fase del oscilador se elimina en el resultado del cuarto multiplicador 617. Por consiguiente, el desfase de frecuencia , f se puede estimar independientemente del error de fase del oscilador del aparato de recepción de señales.
El desfase de frecuencia estimado se puede expresar mediante la siguiente ecuación.
20 Ecuación 6
en la que, el desfase de frecuencia estimado , f es 0<= , f<1.
Es decir, se puede generar una distorsión por repliegue del espectro fase en un intervalo de 0,5<= , f <1 en el desfase de frecuencia estimado en la [Ecuación 4], pero no se genera distorsión por repliegue del espectro de fase
25 en el desfase de frecuencia estimado en la [Ecuación 6]. Por consiguiente, el desfase de frecuencia se puede medir con más precisión. La estructura de la primera señal piloto se puede usar en el símbolo de datos y la segunda señal de frecuencia. Si se usa tal estructura, se puede mejorar el rendimiento de estimación de desfase tal como la interferencia de CW y se puede mejorar el rendimiento de recepción del receptor.
La FIG. 54 es una vista que muestra una realización para detectar la primera señal piloto y medir un desfase de 30 temporización y un desfase de frecuencia usando el resultado detectado.
Esta realización incluye una primera unidad de retardo 601, una tercera unidad de retardo 602, una primera unidad de cálculo de conjugada compleja 603, una segunda unidad de cálculo de conjugada compleja 604, un primer multiplicador 605, un quinto multiplicador 606, un segundo multiplicador 607, un primer filtro 611, una segunda unidad de retardo 615, un tercer multiplicador 609, un segundo filtro 613, un cuarto multiplicador 617, una unidad de
35 búsqueda de picos 619 y una unidad de medición de fase 621.
En esta realización, la primera unidad de retardo 601 puede retardar una señal recibida. Por ejemplo, la primera unidad de retardo 601 puede retardar la señal recibida en la longitud del sufijo cíclico.
La tercera unidad de retardo 602 puede retardar la señal retardada mediante la primera unidad de retardo 601. Por ejemplo, la tercera unidad de retardo 602 retarda además la señal en una diferencia entre la longitud del prefijo
40 cíclico y la longitud del sufijo cíclico.
La primera unidad de cálculo de conjugada compleja 603 puede calcular la conjugada compleja de la señal retardada mediante la tercera unidad de retardo 602 y sacar la señal calculada. La segunda unidad de cálculo de conjugada compleja 604 puede calcular la conjugada compleja de la señal retardada mediante la primera unidad de retardo 601 y sacar la señal calculada.
El primer multiplicador 605 puede multiplicar la señal sacada desde la primera unidad de cálculo de conjugada compleja 603 por la señal recibida y sacar la señal multiplicada. El quinto multiplicador 606 puede multiplicar la conjugada compleja calculada por la segunda unidad de cálculo de conjugada compleja 604 por la señal recibida y sacar la señal multiplicada.
El segundo multiplicador 607 puede multiplicar la señal sacada desde el primer multiplicador 605 por la cantidad de desplazamiento en frecuencia (designada por ej J fSHt) aplicada a la parte B y sacar la señal multiplicada.
El primer filtro 611 realiza un promedio variable durante un periodo predeterminado con respecto a la señal sacada desde el segundo multiplicador 607. La parte de promedio variable puede llegar a ser la longitud de la parte (A) útil de la primera señal piloto.
El tercer multiplicador 609 puede multiplicar la señal sacada desde el segundo multiplicador 604 por la cantidad de desplazamiento en frecuencia (designada por -ejJ fSHt) aplicada a la parte C y sacar la señal multiplicada.
El segundo filtro 613 realiza un promedio variable durante un periodo predeterminado con respecto a la señal sacada desde el tercer multiplicador 609. La parte de promedio variable puede llegar a ser la longitud de la parte A útil de la primera señal piloto.
La segunda unidad de retardo 615 puede retardar la señal sacada desde el primer filtro 611. Por ejemplo, la segunda unidad de retardo 615 retarda la señal filtrada por el primer filtro 611 en la longitud de la parte (A) útil de la primera señal piloto y saca la señal retardada.
El cuarto multiplicador 617 multiplica la señal retardada por la segunda unidad de retardo 615 por la señal filtrada mediante el segundo filtro 613 y saca la señal multiplicada. El cuarto multiplicador 617 puede eliminar el error de fase del oscilador.
Las operaciones de la unidad de búsqueda de picos 619 y la unidad de medición de fase 621 son iguales a aquellas de la realización descrita anteriormente. La unidad de búsqueda de picos 619 busca la ubicación en la que se genera un valor pico a partir de la señal multiplicada sacada desde el cuarto multiplicador 617 y saca la ubicación buscada a la unidad de medición de fase 621. El valor pico y la ubicación se pueden usar para la estimación del desfase de temporización.
La FIG. 55 es una vista que muestra otra realización de la estructura de la primera señal piloto.
La primera señal piloto tiene una estructura de Conjunto de Secuencia Complementario (CSS). La señal de estructura del CSS tiene un buen rendimiento para la autocorrelación y es altamente eficaz para detectar el preámbulo de la trama de señal usando dos secuencias A y B de esta figura.
El intervalo AB y el intervalo AC son intervalos desplazados en frecuencia desde el intervalo A en la misma cantidad de desplazamiento en frecuencia, respectivamente. Esta estructura de señal hace posible estimar una gama completa de desfase de frecuencia portadora.
La FIG. 56 es una vista que muestra otra realización de la estructura de la primera señal piloto ilustrada en la FIG.
55. El funcionamiento de la realización en esta figura es el mismo que aquel de la realización de la FIG. 51. Sin embargo, la primera unidad de retardo 601 retarda la mitad tanto como la longitud del intervalo A.
En el caso de que se reciban señales de eco que tienen una diferencia de media longitud de TA a través de canales de dos trayectos, el intervalo AB y el intervalo AC de las señales se solapan en un receptor. Si una fase de una primera señal de eco está opuesta a una fase de una segunda señal de eco de las señales, las señales se desvanecen desfasándose entre sí. Por consiguiente, el receptor no puede detectar las dos señales de eco. El siguiente dibujo revela un ejemplo de la primera señal piloto que puede solucionar este problema.
La FIG. 57 es una vista que muestra otra realización de la estructura de la primera señal piloto. En esta realización, el intervalo AC se desplaza en frecuencia desde el intervalo B, no el intervalo A, y la dirección de desplazamiento en frecuencia de B a BC es la opuesta a la dirección de desplazamiento en frecuencia de A a AB. Entonces, la dirección del desplazamiento en frecuencia entre BC y B es la misma que la dirección del desplazamiento en frecuencia entre A y AC de la señal en la FIG. 56 de modo que se pueda detectar la primera señal piloto.
Y aunque un receptor reciba las dos señales de eco a través de dos trayectos, de los cuales los ecos tienen una diferencia tal como una longitud de TA, se puede detectar una señal de las dos señales porque los intervalos AB y BC de las señales recibidas son diferentes.
La FIG. 58 es una vista que muestra una realización de un método para transmitir una señal.
Una secuencia de servicio se modula a una PLP (S110). La PLP se puede generar modulando una secuencia de servicio tal como una secuencia de transporte y un paquete de GSE, en el que se realizan una codificación de corrección de errores y una asignación de símbolos en la secuencia de servicio. El secuencia de servicio modulada se puede distribuir en al menos una trama de señal y se puede transmitir sobre al menos un canal físico como una PLP. Por ejemplo, un proceso de modulación de una secuencia de servicio a una PLP se puede realizar siguiendo los pasos S110a a S110d.
Una secuencia de servicio tal como una secuencia de transporte y un servicio de transferencia de paquetes de GSE se codifica con corrección de errores (S110a). Un esquema de codificación con corrección de errores se puede cambiar de acuerdo con las secuencias de servicio.
Se puede usar un esquema de codificación de corrección de errores de LDPC ya que el esquema de codificación de corrección de errores y la codificación de corrección de errores se pueden realizar a diversas tasas de código. Los bits que se codifican de corrección de errores de acuerdo con una tasa específica de código de corrección de errores se pueden incluir en un bloque codificado de corrección de errores de acuerdo con el modo de codificación de corrección de errores. Si el esquema de codificación de corrección de errores es el LDPC, se pueden usar un modo normal (64800 bits) y un modo corto (16200 bits).
La secuencia de servicio codificada de corrección de errores (S110b). El intercalado se puede realizar diferenciando las direcciones para escritura y lectura de los bits incluidos en el bloque codificado de corrección de errores en y desde una memoria. El número de filas y el número de columnas de la memoria se puede cambiar de acuerdo con el modo de codificación de corrección de errores. El intercalado se puede realizar en la unidad de los bloques codificados de corrección de errores.
Los bits intercalados de la secuencia de servicio se asignan a símbolos (S110c). Un método de asignación de símbolos se puede cambiar de acuerdo con secuencias de servicio o en la secuencia de servicio. Por ejemplo, como el método de asignación de símbolos, se pueden usar un método de asignación de símbolos de orden superior y un método de asignación de símbolos de orden inferior. Cuando los símbolos se asignan, los bits intercalados de la secuencia de servicio se pueden demultiplexar de acuerdo con el método de asignación de símbolos o la tasa de código del código de corrección de errores, y los símbolos se pueden asignar usando los bits incluidos en las subsecuencias demultiplexadas. Entonces, se puede cambiar la secuencia de los bits en la palabra de celda asignados a los símbolos.
Los símbolos asignados (S110d) se intercalan. Los símbolos asignados se pueden intercalar en la unidad de bloques codificados de corrección de errores. Los intercaladores de tiempo 132a y 132b pueden intercalar los símbolos en la unidad de bloques codificados de corrección de errores. Es decir, la secuencia de servicio se intercala de nuevo en el nivel de símbolo.
La PLP modulada como se describió anteriormente se asigna en al menos una trama de señal y un preámbulo que incluye una primera señal piloto se dispone en una parte de comienzo de la trama de señal (S150). La asignación de la PLP se puede describir de la siguiente manera.
Los símbolos intercalados de la secuencia de servicio se dividen, los símbolos divididos se asignan a una trama de señal que tiene al menos una banda de frecuencia y que incluye franjas que se dividen temporalmente en las bandas de frecuencia, y un preámbulo que incluye una primera señal piloto se dispone en una parte inicial de la trama de señal. Los símbolos intercalados de la secuencia de servicio pueden configurar la PLP con respecto a la secuencia de servicio para proporcionar el servicio. Los símbolos que configuran la PLP se pueden dividir y asignar a la trama de señal. La PLP puede asignarse a al menos una trama de señal que tenga al menos una banda de frecuencia. Si se dispone una pluralidad de bandas de frecuencia, los símbolos que configuran la PLP se pueden disponer en las franjas desplazadas entre las bandas de frecuencia. Los bits incluidos en la secuencia de servicio se pueden disponer en la trama de señal en la unidad de bloques intercalados codificados de corrección de errores.
La trama de señal se convierte en un dominio del tiempo de acuerdo con un esquema de OFDM (S160).
El prefijo cíclico obtenido desplazando en frecuencia una primera parte de una parte útil de la primera señal piloto y el sufijo cíclico obtenido desplazando en frecuencia una segunda parte de la parte útil se inserta en la primera señal piloto en el dominio del tiempo (S170). Si el preámbulo no se inserta en el dominio de la frecuencia, el preámbulo que incluye la primera señal piloto y la segunda señal piloto se puede insertar en el dominio del tiempo. La primera señal piloto del dominio del tiempo puede incluir la parte útil, el prefijo cíclico de la primera parte de la parte útil y el sufijo cíclico de la segunda parte de la parte útil. La primera parte puede ser una parte más posterior o la parte más anterior de la parte útil. La segunda parte puede ser la parte más anterior o la parte más posterior de la parte útil.
La trama de señal que incluye la primera señal de trama se transmite sobre al menos un canal de RF (S180).
Dado que la parte útil de la primera señal piloto incluye el prefijo cíclico y el sufijo cíclico desplazados en frecuencia, la trama de señal se puede identificar claramente como la estructura de la primera señal piloto. El desfase de temporización o el desfase de frecuencia se puede estimar y compensar usando la estructura de la primera señal piloto.
La FIG. 59 es una vista que muestra una realización de un método para recibir una señal.
Una señal se recibe desde una banda de frecuencia específica que transfiere tramas de señal (S210). La trama de señal se puede transmitir sobre al menos una banda de frecuencia. La señal se puede recibir desde una banda de frecuencia específica.
A partir de la señal recibida, se identifica una primera señal piloto que incluye un prefijo cíclico obtenido desplazando en frecuencia una primera parte de una parte útil y un sufijo cíclico obtenido desplazando en frecuencia una segunda parte de la parte útil, y la trama de señal que incluye las PLP se demodula mediante el esquema de OFDM usando la primera señal piloto (S220). El proceso de demodulación que usa la primera señal piloto se describirá en detalle más tarde.
La trama de señal identificada se analiza sintácticamente (S230). La trama de señal puede incluir al menos una banda de frecuencia. En la trama de señal, una primera PLP que incluye los bloques codificados de corrección de errores de los símbolos, a los que se asigna la secuencia de servicio, se puede asignar a símbolos de OFDM junto con una segunda PLP que incluye los bloques codificados de corrección de errores de otra secuencia de servicio. Si la trama de señal incluye una pluralidad de bandas de frecuencia, los bloques codificados de corrección de errores de la PLP pueden asignarse a los símbolos de OFDM que están desplazados temporalmente en la pluralidad de bandas de frecuencia.
Se puede obtener un servicio a partir de la PLP de la trama de señal analizada sintácticamente (S240), en la que este proceso se describe en los pasos S240a a S240c.
Los símbolos, a los que se asigna la secuencia de servicio se desintercalan desde la trama de señal analizada sintácticamente (S240a). El desintercalado se puede realizar en el nivel de símbolo al cual se asigna la secuencia de servicio. Por ejemplo, los desintercaladores de tiempo 245a y 245b pueden desintercalar los bloques codificados de corrección de errores incluyendo los símbolos, a los que se asigna la secuencia de servicio.
Luego, los símbolos desintercalados se desasignan para obtener la secuencia de servicio (S240b). Cuando se desasignan los símbolos, se puede sacar una pluralidad de subsecuencias obtenidas desasignando los símbolos, se pueden multiplexar las subsecuencias sacadas, y se puede sacar la secuencia de servicio codificada de corrección de errores. El esquema de multiplexación se puede cambiar de acuerdo con el método de asignación de símbolos y la tasa de código de corrección de errores. El método de desasignación de símbolos se puede cambiar en una secuencia de servicio o de acuerdo con secuencias de servicio.
La secuencia de servicio se desintercala y la secuencia de servicio desintercalada se codifica con corrección de errores (240c).
De acuerdo con un aparato para transmitir y recibir una señal y un método para transmitir y recibir una señal de la presente invención, es posible detectar y restaurar fácilmente una señal transmitida. Además, es posible mejorar el rendimiento de transmisión/recepción de señales del sistema de transmisión/recepción.
La FIG. 60 es un diagrama de flujo que ilustra una realización para identificar una primera señal piloto y estimar un desfase en un proceso de demodulación.
La primera señal piloto incluye el prefijo cíclico obtenido desplazando en frecuencia la primera parte de la parte útil de la misma y el sufijo cíclico obtenido desplazando en frecuencia la segunda parte de la parte útil de la misma. El desfase de temporización y el desfase de frecuencia se pueden calcular usando la primera señal piloto como sigue.
Se retarda (S311) la señal recibida. Por ejemplo, la parte de retardo puede ser la parte útil de la primera señal piloto
o 1/2 de la parte útil. Alternativamente, la parte de retardo puede ser la longitud del prefijo cíclico o la longitud del sufijo cíclico.
Se calcula (S313) la conjugada compleja de la señal retardada.
Se multiplican (S315) la conjugada compleja de la señal recibida y la señal retardada. La señal retardada multiplicada por la conjugada compleja puede ser la señal que tiene la longitud descrita anteriormente. Si la señal de retardo es la longitud del prefijo cíclico o el sufijo cíclico, se puede calcular la conjugada compleja de la señal retardada.
La señal multiplicada por la conjugada compleja se desplaza inversamente de acuerdo con el desplazamiento en frecuencia del prefijo cíclico (S317). Es decir, la señal multiplicada por la conjugada compleja se desplaza en la cantidad de desplazamiento inverso de la cantidad de desplazamiento en frecuencia de la señal de prefijo cíclico. Es decir, una señal que se desplaza en frecuencia de manera ascendente es desplazada en frecuencia de manera descendente (o la señal que se desplaza en frecuencia de manera descendente es desplazada en frecuencia de manera ascendente).
Entonces, se calcula una media con respecto a la señal que se desplaza inversamente de acuerdo con el desplazamiento en frecuencia del prefijo cíclico (S319). La parte de la cual se calcula la media puede llegar a ser la longitud del prefijo cíclico o la longitud de la parte A útil de la primera señal piloto de acuerdo con las realizaciones. Dado que la media se calcula con respecto a la señal que tiene la misma longitud junto con la señal recibida, el valor del promedio variable se puede sacar junto con la señal recibida.
La señal de la cual se calcula la media se retarda (S321). La parte de retardo puede llegar a ser la suma de la longitud del prefijo cíclico y la longitud de 1/2 del periodo útil, la longitud del prefijo cíclico, o la longitud de la parte A útil de la primera señal piloto, de acuerdo con la realización.
La señal multiplicada en el paso S315 se desplaza inversamente de acuerdo con el desplazamiento en frecuencia del sufijo cíclico (S323). La señal multiplicada por la conjugada compleja se desplaza en la cantidad del desplazamiento inverso de la cantidad de desplazamiento en frecuencia de la señal de sufijo cíclico. Es decir, una señal que se desplaza en frecuencia de manera ascendente es desplazada en frecuencia de manera descendente (o la señal que se desplaza en frecuencia de manera descendente es desplazada en frecuencia de manera ascendente).
Se calcula una media con respecto a la señal que se desplaza inversamente de acuerdo con el desplazamiento en frecuencia del sufijo cíclico (S325). El promedio variable se efectúa con respecto a la señal que corresponde a la longitud del sufijo cíclico calculado o a la longitud de la parte útil de la primera señal piloto de acuerdo con las realizaciones.
La señal retardada en la etapa S321 y la señal de la cual se calcula la media en el paso S325 se multiplican (S327).
Se busca una ubicación pico del resultado multiplicado (S329) y se mide la fase de la señal usando el pico (S331). El pico buscado se puede usar para estimar el desfase de temporización y la fase medida se puede usar para estimar el desfase de frecuencia.
En este diagrama de flujo, pueden cambiarse la longitud del sufijo cíclico, la longitud del prefijo cíclico y la cantidad de desplazamiento inverso en frecuencia.
De acuerdo con el aparato para transmitir y recibir la señal y el método para transmitir y recibir la señal de la invención, si el símbolo de datos que configura la PLP y los símbolos que configuran el preámbulo se modulan en el mismo modo de FFT, la probabilidad de que el símbolo de datos se detecte por el preámbulo es baja y la probabilidad de que el preámbulo se detecte erróneamente es reducida. Si se incluye una interferencia de onda continua (CW), como la señal de TV analógica, se reduce la probabilidad de que el preámbulo sea detectado erróneamente por un componente de DC de ruido generado en el momento de la correlación.
De acuerdo con el aparato para transmitir y recibir la señal y el método para transmitir y recibir la señal de la invención, si el tamaño de la FFT aplicada al símbolo de datos que configura la PLP es mayor que el de la FFT aplicada al preámbulo, el rendimiento de detección del preámbulo se puede mejorar incluso en un canal de dispersión de retardo que tiene una longitud igual a o mayor que aquella de la parte A de símbolo útil del preámbulo. Dado que tanto el prefijo cíclico (B) como el sufijo cíclico (C) se usan en el preámbulo, se puede estimar el desfase fraccional de frecuencia portadora.
A continuación, se describirá una realización para planificar una PLP dispuesta en una trama de señal usando información de capa 1 incluida en una primera señal piloto. Para facilitar la descripción de la realización para planificar la PLP, se describirá con más detalle la estructura de la trama de señal descrita anteriormente. La PLP puede ser una PLP para entregar una secuencia de transporte de un servicio de difusión o una PLP de periodo de guarda (GP). La PLP-GP indica una PLP que está ubicada en el borde de cada trama de señal y entrega un servicio específico tal como un servicio complementario durante un tiempo, cuando el aparato de recepción de señales cambia una banda de RF o un servicio.
En primer lugar, la FIG. 61 es una vista que muestra la estructura de una trama de señal. En este dibujo, en un preámbulo de la trama de señal, están ubicadas una primera señal piloto P1 y una segunda señal piloto P2. La trama de señal puede incluir símbolos de datos que incluyen al menos una PLP. La estructura de la primera señal piloto se describió anteriormente. La segunda señal piloto puede incluir información de capa 1. La información de capa 1 puede incluir una señal de señalización previa de L1 y una señal de señalización posterior de L1. La señal de señalización previa de L1 puede incluir información por la que un receptor puede recibir y descodificar la señal de señalización posterior de L1. Puede incluirse información sobre la planificación de PLP en la señal de señalización posterior de L1. La señal de señalización posterior de L1 puede incluir una parte configurable que incluye información que se puede cambiar en la unidad de un intervalo de supertrama y una parte dinámica que incluye información que se puede cambiar en la unidad de una única trama de señal incluida en una supertrama. Es decir, la parte configurable se define con respecto a una supertrama y la parte dinámica se define con respecto a una trama de señal. La señal de señalización posterior de L1 puede incluir además datos de CRC y datos de relleno.
Para explicar la información de planificación de la PLP para entregar la secuencia de servicio tal como la secuencia de transporte, se describirán dos modos de la trama de señal.
La FIG. 62 es una vista que muestra dos modos de una trama de señal. En un modo de TFS mostrado en el lado izquierdo de este dibujo, la PLP se transmite sobre una pluralidad de canales de RF. El modo de TFS es ventajoso en la diversidad de frecuencias y en la diversidad de tiempo, pero es desventajoso porque se aumenta un tiempo de cambio de canal que se genera cuando se cambian las bandas de RF.
La supertrama incluye tres tramas de señal 1, 2 y 3. Por ejemplo, una primera PLP se puede transmitir a través de (RF1, trama 2), (RF2, trama 3) y (RF3, trama 1) y una segunda PLP se puede transmitir a través de (RF1, trama 1), (RF2, trama 2) y (RF3, trama 3). Una tercera PLP se puede transmitir a través de (RF1, trama 3), (RF2, trama 1) y (RF3, trama 2). La PLP-GP puede incluir un servicio que se proporcionará en un tiempo consumido cuando se cambia la banda de RF o el servicio, y la longitud del intercalado de tiempo para la PLP-GP se puede aumentar de acuerdo con el número de RF usadas en el modo de TFS que puede ser igual al número de las sub-PLP de una PLP-GP específica.
En un modo de FF, cada PLP se transmite a través de una banda de RF fija. En el modo de FF mostrada en el lado derecho de este dibujo, una primera PLP se puede transmitir a través de (RF1, trama 1), (RF1, trama 2) y (RF3, trama 3), una segunda PLP se puede transmitir a través de (RF2, trama 1), (RF2, trama 2) y (RF2, trama 3), una tercera PLP se puede transmitir a través de (RF3, trama 1), (RF3, trama 2) y (RF3, trama 3). En el modo de FF no se puede obtener el efecto de la diversidad de frecuencia, pero el tiempo de cambio de canal se puede reducir. En la PLP-GP, el tiempo de cambio de canal se puede ajustarse de acuerdo con el tamaño de la PLP-GP. En el caso de la PLP-GP el tiempo de cambio de canal se puede ajustarse de acuerdo con la longitud del intercalado de tiempo para la PLP-GP.
A continuación, se describirá una realización para planificar las PLP para recibir eficazmente las PLP incluidas en la trama de señal.
La FIG. 63 es una vista que muestra un ejemplo para planificar las PLP en la unidad de tramas de señal. Por ejemplo, la información de capa 1 de la trama de señal puede incluir la información mostrada en este dibujo.
La información de capa 1 incluye un parámetro estático, un parámetro configurable y un parámetro dinámico como se muestra en esta realización.
El parámetro estático de la información de capa 1 es como sigue.
Un CELL_ID (16 bits) indica un identificador de una celda en la que se transmite la trama de señal. Un NETWORK_ID (16 bits) indica un identificador de una red para transmitir la trama de señal, y un NUM_RF (16 bits) indica el número de canales de RF que incluye la trama de señal. Además, una FREQUENCY (32 bits) indica una frecuencia central de cada uno de los canales de RF. Un PILOT_PATTERN (3 bits) indica el patrón de un piloto dispersado incluido en un símbolo de OFDM incluido en la trama de señal. Una FRAME_LENGTH (10 bits) indica la longitud de la trama de señal.
El parámetro configurable de la información de capa 1 es como sigue.
Un NUM_PLP (8 bits) indica el número de las PLP incluidas en la trama de señal. Un RF_SHIFT (8 bits) indica el número de celdas de OFDM que se deberían desplazar en el canal de RF colindante de un canal de RF actual para obtener las sub-PLP que pertenecen a la misma PLP como las sub-PLP recibidas a través del canal de RF actual.
Un PLP_ID (8 bits) indica un identificador de cada una de las PLP incluidas en la trama de señal. Una PLP_CR (3 bits) indica el valor de una tasa de código de codificación de corrección de errores de la PLP.
Un PLP_MOD (4 bits) indica un método de asignación de símbolos usado en la asignación de símbolos de la PLP. Un PLP_FEC_BLOCK (1 bit) indica si la codificación de corrección de errores de la PLP es un modo normal o un modo corto.
Entre las PLP incluidas en la trama de señal, puede haber una PLP que lleva información de Capa 2 (L2) (o señalización de L2) que son comunes a varias PLP en la trama de señal. Esta PLP se denomina PLP común o PLP0. Una PLP0_CR (3 bits) indica una tasa de código usada en un método de codificación de corrección de errores de la PLP0. Un PLP0_MOD (4 bits) indica un método de asignación de símbolos usado en la asignación de símbolos de la PLP0. Un PLP0_FEC_BLOCK (1 bit) indica si la codificación de corrección de errores de la PLP0 es un modo normal o un modo corto.
El parámetro dinámico de la información de capa 1 es como sigue.
Un FRAME_IDX (8 bits) indica el índice de la trama de señal en la supertrama. Una NOTIFICATION (1 bit) indica si la trama de señal incluye o no un mensaje de NOTIFICATION que indica una emergencia o cambio de servicio. Un L2_SIZE (18 bits) indica el tamaño de información de capa 2 incluida en la trama de señal. Un NOTIF_SIZE (18 bits) indica el tamaño del mensaje de NOTIFICATION.
Con respecto a las PLP incluidas en la trama de señal, un PLP_NUM_BLOCKS (8 bits) indica el número de bloques codificados de corrección de errores incluidos en cada una de las PLP. Un PLP_START (20 bits) indica el número de una franja inicial, en la que se inicia cada una de las PLP, de las franjas del dominio del tiempo en una banda de frecuencia.
Para planificar las PLP o las PLP-GP, se puede incluir la siguiente información en el parámetro dinámico con respecto a las PLP o las PLP-GP.
Una SUPER_FRAME_LENGTH (3 bits) indica la longitud de la supertrama que incluye una pluralidad de tramas de señal. Alternativamente, puede incluirse una PLP_LENGTH que indica la longitud de un bloque de intercalado de tiempo de la PLP.
El bloque de intercalado de tiempo indica una unidad en la que una pluralidad de bloques codificados de corrección de errores se intercala cuando una PLP incluye la pluralidad de bloques codificados de corrección de errores. En la realización del aparato de transmisión de señales, el intercalador de tiempo puede sacar un bloque de intercalado de tiempo intercalado temporalmente.
Un PLP_MODE (1 bit) indica si la trama de señal está en el modo de TFS o el modo de FF.
Un RF_ID (3 bits) indica un identificador de una RF que incluye la sub-PLP actual entre las sub-PLP incluidas en las PLP (o las PLP-GP), o un índice de RF actual, que indica un identificador del canal de RF actual, dentro de la trama de señal de TFS.
Un PLP_IDX (3 bits) indica un índice de la sub-PLP que se está recibiendo actualmente. Un GP_PLP_NUM_ BLOCKS (8 bits) indica el número de bloques codificados de corrección de errores de la PLP-GP con respecto a la PLP-GP.
La información de capa 1 ilustrada puede llegar a ser la información de planificación de las PLP o las PLP-GP en la trama de señal.
La FIG. 64 es una vista que muestra la estructura de una trama de señal que usa información de planificación.
En este ejemplo, la supertrama incluye una trama de señal 1 y una trama de señal 2. Cada una de las tramas de señal se puede transmitir a tres canales de RF, RF1, RF2 y RF3 (es decir cada una de las tramas de señal se transmite sobre tres canales de RF, RF1, RF2 y RF3). Las tres PLP incluidas en las tramas se designan mediante PLP1, PLP2 y PLP3. Las tres PLP se asignan respectivamente a los tres canales de RF de acuerdo con el modo de TFS.
El tamaño de una PLP se puede calcular mediante la PLP_MOD (4 bits), el PLP_FEC_BLOCK (1 bit) y el PLP_NUM_BLOCKS (8 bits) (o el GP_PLP_NUM_BLOCKS (8 bits) en el caso de la PLP-GP, que es la misma en la siguiente descripción) en la información de capa 1.
Por ejemplo, el PLP_FEC_BLOCK puede indicar si la longitud del bloque codificado de corrección de errores de la PLP es de 16200 bits o de 64800 bits, la PLP_MOD puede indicar el método de asignación de símbolos de los datos incluidos en el bloque codificado de corrección de errores. Por consiguiente, se puede calcular a cuántos símbolos se asigna cada uno de los bloques codificados de corrección de errores. El PLP_NUM_BLOCKS (8 bits) indica el número de bloques codificados de corrección de errores asignados con los símbolos. Entonces, se puede calcular el tamaño de cada una de las PLP.
La PLP1 mostrada en este dibujo se transmite sobre las RF1 y RF2. Si la PLP1 se obtiene mediante la trama 1, el identificador de RF actual (RF_ID) de la PLP1 es RF1, que es el índice de RF, y el índice (PLP_IDX) de la sub-PLP1 es 0. En este ejemplo, el PLP_NUM_BLOCKS (8 bits) es 3, que se fija arbitrariamente.
La PLP2 mostrada en este dibujo se transmite sobre las RF2 y RF3. Si la PLP2 se obtiene mediante la trama 1, el identificador de RF actual (RF_ID) de la PLP2 es RF2, que es el índice de RF, y el índice (PLP_IDX) de la sub-PLP1 es 0. Por ejemplo, el PLP_NUM_BLOCKS (8 bits) puede ser 3.
La PLP3 mostrada en este dibujo se transmite sobre las RF3 y RF3. Si la PLP3 se obtiene mediante la trama 1, el identificador de RF actual (RF_ID) de la PLP3 es RF3, que es el índice de RF, y el índice (PLP_IDX) de la sub-PLP3 es 0. Por ejemplo, el PLP_NUM_BLOCKS (8 bits) puede ser 3.
El tamaño de bits de la información descrita anteriormente se puede cambiar. De acuerdo con el ejemplo anterior, si se usa el identificador de RF actual (RF_ID) en la trama de TFS de la información de capa 1, se puede determinar en qué canales de RF están ubicadas las PLP (o las sub-PLP) y las PLP se pueden planificar y recibir eficazmente.
Se describirá otra realización para planificar las PLP para recibir eficazmente las PLP incluidas en la trama de señal.
La FIG. 65 es una vista que muestra la información de planificación incluida en la información de capa 1. El parámetro estático, el parámetro configurable y el parámetro dinámico en la información de capa 1 son iguales a aquellos descritos en la realización descrita anteriormente.
El CELL_ID (16 bits), el NETWORK_ID_NUM_RF (16 bits), PILOT_PATTERN (3 bits) y FRAME_LENGTH (10 bits) en el parámetro estático de la información de capa 1 son iguales a aquellos descritos anteriormente.
Además, el NUM_PLP (8 bits), el RF_SHIFT (8 bits), el PLP_ID (8 bits), la PLP_CR (3 bits), la PLP_MOD (4 bits), el PLP_FEC_BLOCK (1 bit), el PLP0_CR (3 bits), el PLP0_MOD (4 bits) y el PLP0_FEC_BLOCK (1 bit) en el parámetro configurable de la información de capa 1 son iguales a aquellos descritos anteriormente.
En esta realización, cada PLP-GP del parámetro configurable puede incluir la siguiente información.
Un GP_PLP_ID (8 bits) indica un identificador de cada PLP-GP.
Una GP_PLP_CR (3 bits) indica una tasa de código de codificación de corrección de errores de cada PLP-GP.
Una GP_PLP_MOD (4 bits) indica un método de asignación de símbolos de cada PLP-GP.
Un GP_PLP_FEC_BLOCK (1 bit) indica un modo de codificación de corrección de errores de cada PLP-GP y puede indicar un modo normal o un modo corto si el código de corrección de errores es, por ejemplo, un LDPC.
Un PLP_RF_INDICATOR (6 bits) indica canales de RF a los que se transmite la PLP (PLP-GP). El valor detallado del PLP_RF_INDICATOR (6 bits) se describirá con detalle más tarde.
Un PLP_START_RF_ID (3 bits) indica un identificador de un canal de RF que incluye una primera sub-PLP de las sub-PLP incluidas en la PLP (o la PLP-GP) en una supertrama de estructura de TFS. Debido a que la PLP se puede transmitir a una pluralidad de tramas de señal en una supertrama, el PLP_START_RF_ID (3 bits) puede representar un identificador de un canal de RF en la trama de señal en la que está ubicada por primera vez la PLP en la supertrama de la estructura de TFS.
Un GP_PLP_NUM_BLOCKS (8 bits) indica el número de bloques codificados de corrección de errores incluidos en la PLP (o la PLP-GP).
El FRAME_IDX (8 bits), la NOTIFICATION (1 bit), el L2_SIZE (18 bits), el NOTIF_SIZE (18 bits), el PLP_ NUM_BLOCKS (8 bits) y la PLP_START (20 bits) en el parámetro dinámico de la información de capa 1 son iguales a aquellos descritos anteriormente.
El parámetro dinámico puede incluir la siguiente información.
Un PLP_IDX (3 bits) indica un índice de una sub-PLP actual de las PLP.
Por consiguiente, si el parámetro configurable de la información de capa 1 incluye el identificador del canal de RF que incluye la primera sub-PLP de las sub-PLP incluidas en la PLP (o la PLP-GP) (el identificador del canal de RF de la trama de señal en la que está ubicada por primera vez la PLP en la supertrama de la estructura de TFS), se puede comprobar en qué canal de RF está ubicada la PLP. Por consiguiente, es posible obtener fácilmente la PLP.
La FIG. 66 es una vista que muestra una supertrama que incluye una pluralidad de las PLP que usan la información de planificación mostrada en la FIG. 65.
En este ejemplo, la supertrama incluye una trama de señal 1, una trama de señal 2, una trama de señal 3 y una trama de señal 4. Cada una de las tramas de señal transmite una pluralidad de PLP sobre tres canales de RF, RF1, RF2 y RF3 de seis canales de RF posibles. Como se describió anteriormente, el PLP_IDX indica el identificador de cada una de las sub-PLP incluidas en cada una de las PLP.
En este ejemplo, la PLP1 incluye sub-PLP que tienen los PLP_IDX de 0, 1, 2 y 3 en la RF 1. Con respecto a la PLP1, un PLP_RF_INDICATOR es un elemento binario {1 0 0 0 0 0}. Los seis elementos binarios incluidos en el PLP_RF_INDICATOR indican los canales de RF usados por la PLP si la trama de señal incluye seis canales de RF. Los elementos binarios del PLP_RF_INDICATOR indican respectivamente {RF1, RF2, RF3, RF4, RF5, RF6} y el identificador del canal de RF que corresponde a la ubicación del elemento binario 1 es el canal de RF en el que está ubicada la sub-PLP.
Esta realización incluye tres canales de RF. Si los tres canales de RF son una parte de los seis canales de RF, dado que la sub-PLP de la PLP1 está ubicada solamente en la RF1, el PLP_RF_INDICATOR pasa a ser {1 0 0 0 0 0}. Se puede considerar que la PLP1 se transmite a la trama de señal del canal de RF1 en el modo de FF.
Un PLP_START_RF_ID de la PLP1 indica el identificador de la RF de la primera sub-PLP de las sub-PLP de la PLP1 en una supertrama de estructura de TFS, es decir, el identificador del canal de RF de la trama de señal en la que está ubicada por primera vez la PLP1.
Dado que la PLP1 se inicia en la RF1, el PLP_START_RF_ID de la PLP1 llega a ser el identificador de la RF1. Aunque el PLP_NUM_BLOCKS de la PLP1 que indica el número de bloques codificados de corrección de errores incluidos en la PLP1 es 4, se puede cambiar de acuerdo con las realizaciones.
La PLP2 incluye una sub-PLP que tiene un PLP_IDX de 0 en RF2 y una sub-PLP que tiene un PLP_IDX de 1 en la RF3. El PLP_RF_INDICATOR de la PLP2 es un elemento binario {0 1 1 0 0 0}. Dado que la PLP2 se transmite sobre al menos dos canales de RF, se puede considerar que la PLP2 se transmite en el modo de TFS.
Un PLP_START_RF_ID de la PLP2 es RF2 que es el identificador de la RF de la trama, en la que está ubicada la sub-PLP inicial de la PLP2, de las sub-PLP incluidas en la PLP2 en la supertrama de la estructura de TFS. El PLP_START_RF_ID indica el identificador del canal de RF de la trama de señal en la que está ubicada por primera vez la PLP2. Por consiguiente, el PLP_START_RF_ID es RF2. Aunque el PLP_NUM_BLOCKS de la PLP2 es 2, se puede cambiar de acuerdo con las realizaciones.
La PLP3 incluye una sub-PLP que tiene un PLP_IDX de 0 en RF3 y una sub-PLP que tiene un PLP_IDX de 1 en la RF2. El PLP_RF_INDICATOR de la PLP3 es un elemento binario {0 1 1 0 0 0}. Dado que la PLP3 se transmite sobre al menos dos canales de RF, se puede considerar que la PLP3 se transmite en el modo de TFS.
Un PLP_START_RF_ID de la PLP3 es RF3 que es el identificador de la RF de la trama, en la que está ubicada la sub-PLP inicial de la PLP3, de las sub-PLP incluidas en la PLP3 en la supertrama de la estructura de TFS. El PLP_START_RF_ID indica el identificador del canal de RF de la trama de señal en la que está ubicada por primera vez la PLP3. Aunque el PLP_NUM_BLOCKS de la PLP3 es 2, se puede cambiar de acuerdo con las realizaciones.
El intercalador temporal del aparato de transmisión de señales puede intercalar los bloques codificados de corrección de errores de las PLP y sacar la pluralidad de bloques codificados de corrección de errores intercalados a al menos un bloque de intercalado temporal. El tamaño del bloque de intercalado temporal incluido en la PLP o el tamaño de la PLP (o la PLP-GP) se puede calcular mediante los valores de la PLP_MOD (o la GP_PLP_MOD), el PLP_FEC_BLOCK (o GP_PLP_FEC_BLOCK) y el PLP_NUM_BLOCKS (o el GP_PLP_NUM_BLOCKS).
Si el identificador de canal de RF (PLP_START_RF_ID) de la trama de señal en la que se incluye por primera vez la PLP en la supertrama del modo de TFS se usa en una región en la que el parámetro configurable de la información de capa 1 se fija como en esta realización, el aparato de recepción de señales puede obtener eficaz y fácilmente las PLP. Si el RF_SHIFT y la PLP_START se usan de acuerdo con los tamaños de las PLP, se pueden buscar de manera continua las ubicaciones a las que se asignan las PLP a partir de la trama de señal.
Si el canal de RF se cambia en el modo de TFS, la dirección de cambio del canal de RF puede ser una dirección como se usa en el PLP_RF_INDICATOR.
A continuación, se describirá otra realización para recibir eficazmente las PLP incluidas en la trama de señal.
La FIG. 67 es una vista que muestra la información de planificación incluida en información de capa 1. El parámetro estático, el parámetro configurable y el parámetro dinámico en la información de capa 1 son iguales a aquellos descritos en la realización descrita anteriormente.
Con más detalle, el CELL_ID (16 bits), el NETWORK_ID (16 bits), el NUM_RF (16 bits), el PILOT_PATTERN (3 bits) y la FRAME_LENGTH (10 bits) en el parámetro estático de la información de capa 1 son iguales a aquellos descritos anteriormente.
El NUM_PLP (8 bits), el RF_SHIFT (8 bits), el PLP_ID (8 bits), la PLP_CR (3 bits), la PLP_MOD (4 bits), el PLP_FEC_BLOCK (1 bit), el PLP0_CR (3 bits), el PLP0_MOD (4 bits) y el PLP0_FEC_BLOCK (1 bit) en el parámetro configurable de la información de capa 1 son iguales a aquellos descritos anteriormente.
Cada PLP (o cada PLP-GP) del parámetro configurable puede incluir la siguiente información.
Un GP_PLP_ID (8 bits) indica un identificador de cada PLP-GP.
Una GP_PLP_CR (3 bits) indica una tasa de código de codificación de corrección de errores de cada PLP-GP.
Una GP_PLP_MOD (4 bits) indica un esquema de asignación de símbolos de cada PLP-GP.
Un GP_PLP_FEC_BLOCK (1 bit) indica un modo de codificación de corrección de errores de cada PLP-GP y puede indicar un modo normal o un modo corto si el código de corrección de errores es, por ejemplo, un LDPC.
Un PLP_RF_INDICATOR (6 bits) indica los canales de RF a los que se transmite la PLP (PLP-GP).
Un GP_PLP_NUM_BLOCKS (8 bits) indica el número de bloques codificados de corrección de errores incluidos en la PLP (o la PLP-GP).
El FRAME_IDX (8 bits), la NOTIFICATION (1 bit), el L2_SIZE (18 bits), el NOTIF_SIZE (18 bits), el PLP_ NUM_BLOCKS (8 bits) y la PLP_START (20 bits) en el parámetro dinámico de la información de capa 1 son iguales a aquellos descritos anteriormente.
El parámetro dinámico puede incluir la siguiente información.
Un PLP_START_RF_ID (3 bits) indica un identificador de un canal de RF inicial en la trama de señal de TFS con respecto a la PLP. Es decir, el PLP_START_RF_ID (3 bits) indica un identificador del canal de RF que incluye una primera sub-PLP de las sub-PLP incluidas en la PLP (o la PLP-GP) en la trama de señal de TFS.
Un PLP_IDX (3 bits) indica un índice de una sub-PLP actual y puede describir un punto inicial de la sub-PLP en la supertrama de la PLP.
La FIG. 68 es una vista que muestra una supertrama que incluye una pluralidad de PLP que usan la información de planificación mostrada en la FIG. 67.
En este ejemplo, la supertrama incluye una trama de señal 1, una trama de señal 2, una trama de señal 3 y una trama de señal 4. Cada una de las tramas de señal se transmite sobre tres canales de RF, RF1, RF2 y RF3 e incluye una pluralidad de las PLP. En una PLP X (A, B), X designa el identificador de la PLP, A designa el identificador de RF (PLP_START_RF_ID) en el que está ubicada una primera sub-PLP de las sub-PLP incluidas en la PLP, en una trama de señal de TFS específica, B designa el identificador (PLP_IDX) de la sub-PLP incluida en la PLP.
Por ejemplo, el canal de RF1 incluye PLP1(1,0), PLP1(1,1), PLP1(1,2) y PLP1(1,3). Es decir, la sub-PLP inicial de las sub-PLP de la PLP1 está ubicada en la RF1 (PLP_START_RF_ID) y el identificador de la sub-PLP incluida en la PLP1 es de 0 a 4. Se puede considerar que la PLP1 en la trama de señal se transmite a través del canal de RF1 en el modo de FF.
Un PLP_RF_INDICATOR de la PLP1 es un elemento binario {1 0 0 0 0 0}. Aunque el PLP_NUM_BLOCKS de la PLP1 que indica el número de bloques codificados de corrección de errores incluidos en la PLP1 es 4, se puede cambiar de acuerdo con las realizaciones.
Un PLP_RF_INDICATOR de la PLP2 es un elemento binario {0 1 1 0 0 0}. Aunque el PLP_NUM_BLOCKS de la PLP2 es 2, se puede cambiar de acuerdo con las realizaciones.
Dado que la PLP3 se transmite a las RF3 y RF2, un PLP_RF_INDICATOR de la PLP3 es un elemento binario {0 1 1 0 0 0}. Aunque el PLP_NUM_BLOCKS de la PLP3 es 2, se puede cambiar de acuerdo con las realizaciones.
Si el identificador de canal de RF que incluye una primera sub-PLP de las sub-PLP incluidas en la PLP (o la PLP-GP) en la trama de señal de TFS en la que el parámetro dinámico de la información de capa 1 se fija como en esta realización, el aparato de recepción de señales puede obtener eficaz y fácilmente las PLP.
De manera similar, el tamaño del bloque de intercalado en tiempo o el tamaño de la PLP (o la PLP-GP) se puede calcular mediante los valores de la PLP_MOD (o la GP_PLP_MOD), el PLP_FEC_BLOCK (o GP_PLP_FEC_BLOCK) y el PLP_NUM_BLOCKS (o el GP_PLP_NUM_BLOCKS). Si el identificador de canal de RF en el que se inicia la PLP se usa en una región en la que el parámetro dinámico de la información de capa 1 se fija como en esta realización, el aparato de recepción de señales puede obtener eficaz y fácilmente las PLP. Si el RF_SHIFT y la PLP_START se usan de acuerdo con los tamaños de las PLP, se pueden buscar de manera continua las ubicaciones a las que se asignan las PLP a partir de la trama de señal.
La FIG. 69 es una vista que muestra un ejemplo para obtener las PLP de acuerdo con los métodos de planificación. En este dibujo, la supertrama transmitida sobre tres canales de RF incluye cuatro tramas de señal y las PLP divididas en la trama de señal se transmiten en el modo de TFS. En este dibujo, una PLP (PLP1) se transmite sobre cuatro tramas de señal y dos PLP (PLP2 y PLP3) se transmiten sobre dos tramas de señal. La PLP1 se transmite a todos los canales de RF y dos sub-PLP se transmiten a la trama 1 y la trama 4 en la RF1. La PLP2 y PLP3 se transmiten sobre dos canales de RF de tres canales de RF. Es decir, el número de las sub-PLP incluidas en cada PLP (o las sub-PLP de la PLP-GP) puede ser mayor o menor que el número de las RF.
Como se describió en la realización anterior, si la información de capa 1 incluye el identificador de RF (RF_ID) o el índice de RF que se recibe actualmente, en la trama de señal de TFS, es posible obtener eficazmente la PLP usando la información de capa 1.
Como otra realización, incluso cuando el parámetro configurable aplicado a la supertrama incluye el identificador de canal de RF (PLP_START_RF_ID) de una primera trama de señal que incluye la PLP en la supertrama de la estructura de TFS, es posible obtener eficazmente la PLP usando la información de capa 1.
Como otra realización, incluso cuando el parámetro dinámico aplicado a cada trama de señal incluye el identificador (PLP_START_RF_ID) del identificador de RF en la que está ubicada la primera sub-PLP en la trama de señal de TFS, es posible obtener eficazmente la PLP usando la información de capa 1.
La FIG. 70 es una vista que muestra otro ejemplo para obtener las PLP de acuerdo con el método de planificación. En este dibujo, una supertrama transmitida sobre tres canales de RF incluye cuatro tramas de señal. En este dibujo, una PLP (PLP1) se transmite sobre cuatro tramas de señal de un canal de RF en el modo de FF. Dos PLP (PLP1 y PLP3) se transmiten sobre dos tramas de señal de dos canales de RF en el modo de TFS. La PLP1 se transmite a un canal de RF RF1. La PLP2 y PLP3 se transmiten sobre dos canales de RF. Es decir, el número de las sub-PLP incluidas en cada PLP es mayor o menor que el número de RF, y el modo de FF y el modo de TFS se pueden usar juntos. Es decir, la PLP se puede transmitir en al menos uno del modo de FF y el modo de TFS.
Como se describió en la realización anterior, si la información de capa 1 incluye el identificador de RF (RF_ID) o el índice de RF que se recibe actualmente en la trama de señal de TFS, es posible obtener eficazmente la PLP usando la información de capa 1.
Como otra realización, incluso cuando el parámetro configurable aplicado a la supertrama incluye el identificador de canal de RF (PLP_START_RF_ID) de una primera trama de señal que incluye la PLP en la supertrama de la estructura de TFS, es posible obtener eficazmente la PLP usando la información de capa 1.
Como otra realización, incluso cuando el parámetro dinámico aplicado a cada trama de señal incluye el identificador (PLP_START_RF_ID) de la RF en la que está ubicada la primera sub-PLP en la trama de señal de TFS, es posible obtener eficazmente la PLP usando la información de capa 1.
La FIG. 71 es una vista que muestra otro ejemplo para obtener las PLP de acuerdo con el método de planificación. En este ejemplo, una supertrama transmitida sobre tres canales de RF incluye ocho tramas de señal. Para representar las sub-PLP incluidas en la PLP, la X de la PLP X(A, B) designa el identificador de la PLP, A designa el ID de la RF, en la que está ubicada la primera sub-PLP, de las sub-PLP incluidas en la PLP, y B designa el identificador (PLP_IDX) de la sub-PLP incluida en la PLP. Como se muestra en este dibujo, las PLP incluyen diferentes números de sub-PLP y están distribuidas arbitrariamente en una pluralidad de tramas.
Incluso en este caso, es posible obtener eficazmente las PLP usando el identificador (PLP_START_RF_ID) de la RF, en la que está ubicada la primera sub-PLP en la trama de señal de TFS, en el parámetro dinámico de la información de capa 1.
Se describirá un ejemplo para obtener varias PLP de las PLP mostradas en el dibujo.
Por ejemplo, en la PLP1, PLP1(1,0), PLP1(1,1), PLP1(1,2) y PLP1(1,3) se pueden identificar usando el identificador (PLP_START_RF_ID) de la RF en la que está ubicada la primera sub-PLP en la trama de señal de TFS y el identificador (PLP_IDX) de la sub-PLP incluida en la PLP.
Si se busca la ubicación de una segunda sub-PLP a partir de una primera sub-PLP que pertenece a la PLP, es posible buscar la ubicación, a la que se asigna la PLP, a partir de la trama de señal usando el RF_SHIFT y la PLP_START.
Por consiguiente, después de que la PLP1 (1,0) se obtiene usando el PLP_START_RF_ID y la PLP_START, se puede obtener la PLP1 (1,1) usando el RF_SHIFT, la PLP_START y el PLP_IDX. De manera similar, se pueden buscar la PLP1(1,2) y la PLP (1,3) usando la información de capa 1. El valor del PLP_RF_INDICATOR de la PLP1 es {1 1 1 0 0 0}.
Se pueden buscar la PLP2(2,0) y la PLP2 (2,1) incluidas en la PLP2 a partir de la trama 1 de la RF2 y la trama 3 de la RF3 usando el identificador (PLP_START_RF_ID) de la RF en la que está ubicada la primera sub-PLP en la trama de señal de TFS y el identificador (PLP_IDX) de la sub-PLP incluida en la PLP. El valor del PLP_RF_INDICATOR de la PLP2 es {0 1 1 0 0 0}. De manera similar, se puede buscar la PLP2 (2,1) a partir de la PLP2(2,0) usando el RF_SHIFT y la PLP_START.
Se pueden buscar la PLP3(1,0) y la PLP3(1,1) incluidas en la PLP3 a partir de la trama 5 de la RF1 y la trama 6 de la RF2 usando el identificador (PLP_START_RF_ID) de la RF en la que está ubicada la primera sub-PLP y el identificador (PLP_IDX) de la sub-PLP incluida en la PLP. El valor del PLP_RF_INDICATOR de la PLP3 es {1 1 0 0 0 0}.
La realización para transmitir y recibir la información de capa 1 se describirá con referencia a los dibujos anteriores.
El formador de tramas 130 de la FIG. 4 inserta la primera señal piloto y la segunda señal piloto que incluye la información de capa 1, en la que se fija la información de planificación, en el preámbulo de la trama. Alternativamente, el formador de tramas 133 de la FIG. 7 recibe la segunda señal piloto que incluye la información de capa 1, en la que se fija la información de planificación, desde la unidad de información de señalización 135 y dispone la segunda señal piloto recibida en el preámbulo de la trama de señal.
La información de capa 1 puede incluir el identificador de RF (RF_ID) o el índice de RF en el que se transmite la sub-PLP actual en la trama de TFS. Y, la información de capa 1 puede incluir el identificador (PLP_START_RF_ID) del canal de RF que incluye la primera sub-PLP de las PLP en el parámetro configurable aplicado a la supertrama de la estructura de TFS. Y, la información de capa 1 puede incluir el identificador (PLP_START_RF_ID) de la RF, en el que está ubicada la primera sub-PLP en la trama de señal de TFS, en el parámetro dinámico aplicado a cada trama de señal.
El parámetro configurable se puede cambiar en la unidad de supertramas y el parámetro dinámico se puede cambiar en la unidad de una trama de señal de la supertrama.
Si los formadores de tramas 130 y 133 no insertan la segunda señal piloto, los insertadores de símbolos piloto 450 y 455 de la FIG. 48 pueden insertar la primera señal piloto y la segunda señal piloto incluyendo la información de capa 1 en el preámbulo de la trama de señal. Los insertadores de símbolos piloto 450 y 455 insertan la primera señal piloto y la segunda señal piloto en el dominio del tiempo. En este momento, la primera señal piloto y la segunda señal piloto son iguales a aquellas descritas anteriormente.
Si se recibe la trama de señal que incluye al menos un canal de RF (es decir se recibe la trama de señal transmitida sobre al menos un canal de RF), el extractor de información de señalización 227 del demodulador de la FIG. 37 puede obtener la información de capa 1 a partir de la segunda señal piloto incluida en la trama de señal.
La información de capa 1 puede incluir el identificador de RF (RF_ID) o el índice de RF en el que se transmite la PLP actual. Y, la información de capa 1 puede incluir el identificador (PLP_START_RF_ID) del canal de RF que incluye la primera sub-PLP de la PLP en el parámetro configurable. Y, la información de capa 1 puede incluir el identificador (PLP_START_RF_ID) de la RF, en el que está ubicada la primera sub-PLP, en el parámetro dinámico.
Si el extractor de información de señalización 227 del aparato de recepción de señales obtiene la información de capa 1, el extractor de información de señalización 227 del aparato de recepción de señales (o el controlador (no se muestra) del aparato de recepción de señales) descodifica la información de capa 1 obtenida y obtiene la información de planificación de la PLP a ser sacada.
El analizador sintáctico de tramas 240 puede analizar sintácticamente solamente una PLP deseada a partir de la trama de señal usando la información de planificación descodificada y saca la PLP analizada sintácticamente. La PLP de salida se puede desasignar de símbolos y descodificar de corrección de errores mediante el demodulador de descodificación 250. El procesador de salida 260 puede sacar la secuencia de transporte incluida en la PLP descodificada de corrección de errores.
Por consiguiente, incluso cuando la trama de señal usa el modo de TFS, el modo de FF, o tanto el modo de TFS como el modo de FF, es posible planificar fácilmente las PLP incluidas en la trama de señal. Aunque el número de las PLP no es igual al número de canales de RF, es posible planificar y recibir fácilmente las PLP.
La FIG. 72 es una vista que muestra otra realización de un método para transmitir una señal.
Una secuencia de servicio para entregar un servicio se convierte en una PLP (S401). Por ejemplo, este proceso se puede describir como sigue.
La secuencia de servicio se codifica mediante un esquema de codificación de corrección de errores. Un esquema de codificación de corrección de errores se puede cambiar de acuerdo con las secuencias de servicio.
La secuencia de servicio codificada de corrección de errores se intercala y asigna a símbolos de una PLP. Entonces, la secuencia de servicio se puede convertir a la PLP a ser dispuesta en al menos una trama de señal.
La PLP se dispone en al menos una trama de señal de segmentación de tiempo-frecuencia (TFS), y la información de capa 1 se inserta en el preámbulo de la trama de señal de TFS. La información de capa 1 que incluye el ID del canal de RF actual (o el índice de RF) dentro de la trama de TFS en la que se transmite la PLP, se puede insertar en el preámbulo de la trama de señal (S405). Es decir, el ID de la RF usada para la sub-PLP actual (o el índice de RF) dentro de la trama de TFS se dispone en la información de capa 1. El preámbulo puede incluir la primera señal piloto y la segunda señal piloto. La primera señal piloto incluye el prefijo cíclico y el sufijo cíclico, a los que se desplaza en frecuencia la parte útil, y el ID de la trama de señal. La segunda señal piloto puede incluir la información de capa 1, y la información de capa 1 puede incluir el ID de RF actual (RF_ID) dentro de la trama de TFS para la PLP.
La trama de señal de TFS se modula mediante el esquema de OFDM (S407).
La señal modulada se transmite a través de al menos una señal de banda de RF (S409).
La FIG. 73 es una vista que muestra otra realización de un método para recibir una señal.
La señal se recibe desde una banda de frecuencia específica sobre la que se transmite la trama de señal de TFS (S411). La trama de señal se puede transmitir sobre al menos una banda de frecuencia y la señal se puede recibir desde una frecuencia específica.
La información de capa 1 incluye el ID (o el índice de RF) del canal de RF actual sobre el que se transmite una PLP dentro de la trama de TFS, desde el preámbulo de la trama de señal de TFS (S413). Es decir, se obtiene la información de capa 1 que incluye el ID de la RF usada para la sub-PLP actual. El preámbulo puede incluir la primera señal piloto y la segunda señal piloto. La primera señal piloto incluye el prefijo cíclico y sufijo cíclico desplazados en frecuencia, a los cuales se desplaza en frecuencia la parte válida, y la información de identificación de la trama de señal. La segunda señal piloto puede incluir la información de capa 1, y la información de capa 1 puede incluir el ID de RF actual (RF_ID).
La trama de señal de TFS se analiza sintácticamente usando la información de capa 1 y se obtiene la PLP (S415).
Si se usa el identificador de RF actual (RF_ID) para la PLP y se usa la información de capa 1 tal como el PLP_ID (identificador de PLP), la PLP_CR (tasa de codificación de PLP), la PLP_MOD (modulación de PLP), el PLP_NUM_BLOCKS (el número de bloques codificados de corrección de errores incluidos en la PLP) y la PLP_START (la dirección de símbolo inicial de la PLP) para cada PLP, es posible obtener fácilmente las PLP.
La PLP se puede convertir a una secuencia de servicio (S417). Entonces se puede proporcionar un servicio descodificando la secuencia de servicio.
La FIG. 74 es una vista que muestra otra realización de un método para transmitir una señal.
Una secuencia de servicio para entregar un servicio se convierte a una PLP (S421). Por ejemplo, la secuencia de servicio se codifica mediante un esquema de codificación de corrección de errores. Un esquema de codificación de corrección de errores se puede cambiar de acuerdo con las secuencias de servicio.
La secuencia de servicio codificada de corrección de errores se intercala y asigna a símbolos de una PLP.
La PLP se dispone en al menos una trama de señal (TFS), y la información de capa 1 que incluye el identificador de canal de RF (PLP_START_RF_ID) de la primera trama de señal de TFS que incluye la PLP en la supertrama de estructura de TFS (en la que el canal de RF aparece la PLP en la primera trama de señal de TFS en la supertrama) se puede insertar en la primera parte de parámetro, que se aplica a la supertrama, de la información de capa 1 del preámbulo de la trama de señal (S425). Es decir, como el parámetro configurable de la información de capa 1, se inserta el ID de canal de RF que incluye la primera sub-PLP para la PLP en la supertrama de la estructura de TFS. El preámbulo puede incluir la primera señal piloto y la segunda señal piloto. La primera señal piloto incluye el prefijo cíclico y sufijo cíclico, a los cuales puede desplazarse en frecuencia la parte útil, y el ID de la trama de señal. La segunda señal piloto puede incluir la información de capa 1, y la información de capa 1 puede incluir el ID del canal de RF inicial de los ID de los canales de RF en la supertrama de la estructura de TFS.
La trama de señal de TFS se modula mediante el esquema de OFDM (S427).
La señal modulada se transmite a través de al menos una señal de banda de RF (S429).
La FIG. 75 es una vista que muestra otra realización de un método para recibir una señal.
La señal se recibe desde un canal de frecuencia específica sobre el que se transmite la trama de señal de TFS (S431). La señal se puede transmitir sobre al menos una banda de frecuencia. La trama de señal se puede recibir desde una frecuencia específica.
El ID de canal de RF (PLP_START_RF_ID) de la primera trama de señal de TFS que incluye la PLP en la supertrama de la estructura de TFS (en la cual el canal de RF aparece la PLP en la primera trama en la supertrama de la estructura de TFS) se obtiene a partir de la primera parte del parámetro, que se aplica a la supertrama de la información de capa 1, fijada en el preámbulo de la trama de señal de TFS (S433). Es decir, el ID de canal de RF que incluye la primera sub-PLP para la PLP se obtiene a partir de la información de capa 1. El preámbulo puede incluir la primera señal piloto y la segunda señal piloto. La primera señal piloto incluye el prefijo cíclico y sufijo cíclico de la parte útil, a los cuales se desplaza en frecuencia la parte útil, y el ID de la trama de señal de TFS. La segunda señal piloto puede incluir la información de capa 1, y la información de capa 1 puede incluir el ID del canal de RF inicial de los ID de los canales de RF.
La trama de señal de TFS se analiza sintácticamente usando la información de capa 1 y se obtiene la PLP (S435).
Si se usa el identificador de RF (PLP_START_RF_ID) de la primera trama de señal que incluye la PLP en la supertrama de la estructura de TFS y se usa la información de capa 1 tal como el PLP_ID (identificador de PLP), la PLP_CR (tasa de codificación de PLP), la PLP_MOD (modulación de PLP), el PLP_NUM_BLOCKS (el número de bloques codificados de corrección de errores incluidos en la PLP) y la PLP_START (la dirección de símbolo inicial de la PLP) para cada PLP, es posible obtener fácilmente las PLP.
La PLP se puede convertir a una secuencia de servicio (S437).
La FIG. 76 es una vista que muestra otra realización de un método para transmitir una señal.
Una secuencia de servicio para entregar un servicio se convierte a una PLP (S441). Por ejemplo, la secuencia de servicio se codifica mediante un esquema de codificación de corrección de errores. Un esquema de codificación de corrección de errores se puede cambiar de acuerdo con las secuencias de servicio.
La secuencia de servicio codificada de corrección de errores se intercala y se asigna con símbolos de una PLP.
La PLP se dispone en al menos una trama de señal de TFS, y la información de capa 1 que incluye el ID del canal de RF inicial en la trama de señal de TFS, que puede recibir la PLP (el ID de la frecuencia inicial de la trama de señal de TFS) se puede insertar en la parte de parámetro, que se aplica a la trama de señal de la información de capa 1, en el preámbulo de la trama de señal de TFS (S445). Es decir, como el parámetro dinámico de la información de capa 1, se inserta el ID de canal de RF que incluye la primera sub-PLP para la PLP en la trama de señal de TFS.
El preámbulo puede incluir la primera señal piloto y la segunda señal piloto. La primera señal piloto incluye el prefijo cíclico y el sufijo cíclico desplazados en frecuencia de la parte válida y el ID de la trama de señal. La segunda señal piloto puede incluir la información de capa 1, y el parámetro dinámico, que se puede cambiar de acuerdo con las tramas de señal, de la información de capa 1 puede incluir el ID del canal de RF inicial de los ID de los canales de RF y el ID de la PLP.
La trama de señal de TFS se modula mediante el esquema de OFDM (S447).
La señal modulada se transmite a través de al menos una señal de banda de RF (S449).
La FIG. 77 es una vista que muestra otra realización de un método para recibir una señal.
La señal se recibe desde un canal de frecuencia específica sobre el que se transmite la trama de señal de TFS (S451). La trama de señal se puede transmitir sobre al menos una banda de frecuencia. La señal se puede recibir desde una frecuencia específica.
El ID del canal de RF inicial que puede recibir la PLP (el ID de la frecuencia inicial) en la trama de señal de TFS y el ID de la PLP se obtienen a partir del parámetro para la trama de señal de TFS de la información de capa 1 que se fija en el preámbulo de la trama de señal de TFS (S453). Es decir, el ID del canal de RF que incluye la primera sub-PLP para la PLP en la trama de señal de TFS se obtiene a partir del parámetro dinámico de la información de capa
1.
El preámbulo puede incluir la primera señal piloto y la segunda señal piloto. La primera señal piloto incluye el prefijo cíclico y el sufijo cíclico de la parte válida, a los cuales se desplaza en frecuencia la parte útil, y el ID de la trama de señal. La segunda señal piloto puede incluir la información de capa 1, y el parámetro que se puede cambiar de acuerdo con la trama de señal en la información de capa 1 puede incluir el ID del canal de RF inicial de los ID de los canales de RF en la trama de señal de TFS.
La trama de señal de TFS se analiza sintácticamente usando la información de capa 1 y se obtiene la PLP (S455).
Si se usa el ID de canal de RF inicial (PLP_START_RF_ID) que incluye la PLP en la trama de señal de TFS y se usa la información de capa 1 tal como el PLP_ID (identificador de PLP), la PLP_CR (tasa de codificación de PLP), la PLP_MOD (modulación de PLP), el PLP_NUM_BLOCKS (el número de bloques codificados de corrección de errores incluidos en la PLP) y la PLP_START (la dirección de símbolo inicial de la PLP) para cada PLP, es posible obtener fácilmente las PLP.
La PLP se puede convertir a una secuencia de servicio (S457).
Mientras tanto, si se usan al menos dos de los ID de RF actuales (RF_ID) para la PLP en la trama de TFS de la información de capa 1, el ID del canal de RF de la primera trama de señal que incluye la PLP en la supertrama de la estructura de TFS del parámetro configurable y el ID del canal de RF inicial del parámetro dinámico en la trama de señal de TFS, es posible obtener más fácilmente las PLP. Por consiguiente, si se usan al menos dos fragmentos de información de capa 1 cuando se transmite la señal, es posible planificar eficazmente las PLP de la trama de señal y obtener eficazmente las PLP.
La FIG. 78 es una vista que muestra otra realización de un método para transmitir y recibir una señal.
Una secuencia de servicio para entregar un servicio se convierte a una PLP (S501). La secuencia de servicio se codifica mediante un esquema de codificación de corrección de errores.
La secuencia de servicio codificada de corrección de errores se intercala y asigna a símbolos, y se sacan los símbolos de una PLP.
La PLP se dispone en al menos una trama de señal de segmentación de tiempo-frecuencia (TFS), y la información de capa 1 que incluye el ID (o el índice de RF) del canal de RF actual dentro de la trama de TFS y el ID de canal de RF (PLP_START_RF_ID) de la primera trama de señal que incluye la PLP en la supertrama de la estructura de TFS se puede insertar en el preámbulo de la trama de señal de TFS (S505).
La trama de señal de TFS se modula por el esquema de OFDM (S507).
La señal modulada se transmite a través de al menos una señal de banda de RF (S509).
Cuando se recibe la señal, la señal se recibe desde una banda de frecuencia específica sobre la que se transmite la trama de señal de TFS (S511).
La información de capa 1 que incluye el ID (o el índice de RF) del canal de RF actual con la trama de TFS y el ID de canal de RF (PLP_START_RF_ID) de la primera trama de señal de TFS que incluye la PLP en la supertrama de la estructura de TFS se obtiene a partir del preámbulo de la trama de señal de TFS (S513).
La trama de señal de TFS se analiza sintácticamente usando la información de capa 1 y se obtiene la PLP (S515).
Si se usa la información de capa 1 tal como el PLP_ID (identificador de PLP), la PLP_CR (tasa de codificación de PLP), la PLP_MOD (modulación de PLP), el PLP_NUM_BLOCKS (el número de bloques codificados de corrección de errores incluidos en la PLP) y la PLP_START (la dirección de símbolo inicial de la PLP) para cada PLP, es posible identificar la información que corresponde a cada PLP. Si se usa el ID de RF actual (RF_ID) con la trama de TFS, se puede obtener el ID del canal de RF que se recibe actualmente. Si se usa el ID de canal de RF (PLP_START_RF_ID) de la primera trama de señal que incluye la PLP en la supertrama, es posible obtener el ID de RF de la primera trama de señal en la que está ubicada la PLP a ser buscada en la supertrama de la estructura de TFS. Por consiguiente, si se usa la información de capa 1, es posible buscar más fácilmente la PLP.
La PLP se puede convertir en una secuencia de servicio (S517). Por ejemplo, se desasignan los símbolos de la PLP a los bits, y los bits se descodifican a una secuencia de servicio mediante un esquema de descodificación de corrección de errores.
De acuerdo con esta realización, el receptor puede comprobar el canal de RF actual e identificar y buscar una PLP deseada en la supertrama usando el canal de RF.
La FIG. 79 es una vista que muestra otra realización de un método para transmitir y recibir una señal.
Una secuencia de servicio para entregar un servicio se convierte a una PLP (S531). Por ejemplo, la secuencia de servicio se codifica mediante un esquema de codificación de corrección de errores. Un esquema de codificación de corrección de errores se puede cambiar de acuerdo con las secuencias de servicio.
La secuencia de servicio codificada de corrección de errores se intercala y asigna a símbolos de una PLP.
La secuencia de servicio codificada de corrección de errores se intercala y asigna a símbolos, y se saca una secuencia de símbolos de PLP.
La PLP se dispone en al menos una trama de señal de TFS, y la información de capa 1 que incluye el ID (o el índice de RF) del canal de RF actual dentro de la trama de señal de TFS y el ID (PLP_START_RF_ID) del canal de RF inicial que puede recibir la PLP en la trama de señal de TFS se inserta en el preámbulo de la trama de señal de TFS (S535).
La trama de señal de TFS se modula mediante el esquema de OFDM (S537).
La señal modulada se transmite mediante al menos una señal de banda de RF (S539).
Cuando se recibe la señal, la señal se recibe desde una banda de frecuencia específica sobre la que se transmite la trama de señal de TFS (S541).
La información de capa 1 que incluye el ID (o el índice de RF) del canal de RF actual dentro de la trama de señal de TFS y el ID de canal de RF inicial (PLP_START_RF_ID) que puede recibir la PLP en la trama de señal de TFS se obtiene a partir del preámbulo de la trama de señal (S543).
La trama de señal de TFS se analiza sintácticamente usando la información de capa 1 y se obtiene la PLP (S545).
Si se usa la información de capa 1 tal como el PLP_ID (identificador de PLP), la PLP_CR (tasa de codificación de PLP), la PLP_MOD (modulación de PLP), el PLP_NUM_BLOCKS (el número de bloques codificados de corrección de errores incluidos en la PLP) y la PLP_START (la dirección de símbolo inicial de la PLP) para cada PLP, es posible identificar la información que corresponde a cada PLP. Si el canal de RF que se recibe actualmente se identifica a partir del ID de RF actual (RF_ID) dentro de la trama de señal de TFS y se usa el ID del canal de RF inicial que puede recibir la PLP en la trama de señal de TFS, es posible obtener el ID de la RF inicial en la que está ubicada una PLP a ser buscada en la trama de señal. Si se usa la información de capa 1, es posible buscar más fácilmente la PLP. Es posible buscar de manera continua la PLP en la supertrama o la trama de señal usando la información de RF_SHIFT y PLP_START de la información de capa 1.
La PLP se puede convertir a una secuencia de servicio (S547).
De acuerdo con esta realización, el receptor puede comprobar mediante búsqueda el canal de RF actual e identificar y buscar el canal para transmitir una PLP a ser buscada en la trama de señal.
La FIG. 80 es una vista que muestra otra realización de un método para transmitir y recibir una señal.
Una secuencia de servicio para entregar un servicio se convierte a una PLP (S561). La secuencia de servicio se codifica mediante un esquema de codificación de corrección de errores.
La secuencia de servicio codificada de corrección de errores se intercala y asigna con símbolos, y se saca una secuencia de símbolos de PLP.
La PLP se dispone en al menos una trama de señal de TFS, y la información de capa 1 que incluye el ID de canal de RF (PLP_START_RF_ID) de la primera trama de señal de TFS que incluye la PLP en la supertrama de estructura de TFS y el ID de canal de RF inicial (PLP_START_RF_ID) que puede recibir la PLP en la trama de señal de TFS se inserta en el preámbulo de la trama de señal de TFS (S565).
La trama de señal de TFS se modula mediante el esquema de OFDM (S567).
La señal modulada se transmite a través de al menos una señal de banda de RF (S569).
Cuando se recibe la señal, la señal se recibe desde una banda de frecuencia específica incluida en la trama de señal (S571).
La información de capa 1 que incluye el ID de canal de RF (PLP_START_RF_ID) de la primera trama de señal que incluye la PLP en la supertrama de estructura de TFS y el ID de canal de RF inicial (PLP_START_RF_ID) que puede recibir la PLP en la trama de señal de TFS se obtiene a partir del preámbulo de la trama de señal (S573).
La trama de señal de TFS se analiza sintácticamente usando la información de capa 1 y se sacan símbolos de PLP (S575).
Si se usa la información de capa 1 tal como el PLP_ID (identificador de PLP), la PLP_CR (tasa de codificación de PLP), la PLP_MOD (modulación de PLP), el PLP_NUM_BLOCKS (el número de bloques codificados de corrección de errores incluidos en la PLP) y la PLP_START (la dirección de símbolo inicial de la PLP) para cada PLP, es posible identificar la información que corresponde a cada PLP. El ID de RF de la primera trama de señal de la PLP a ser buscada en la supertrama se obtiene a partir del ID de canal de RF (PLP_START_RF_ID) de la primera trama de señal que incluye la PLP en la supertrama de estructura de TFS. El ID de la RF inicial en la que está ubicada la PLP a ser buscada se puede obtener usando el ID del canal de RF inicial que puede recibir la PLP en la trama de señal de TFS. Entonces, es posible identificar con precisión el canal de RF en el que se inicia la PLP y buscar más fácilmente la PLP. Además, es posible buscar de manera continua la PLP en la supertrama o la trama de señal usando la información de RF_SHIFT y PLP_START de la información de capa 1.
La trama de señal de TFS se analiza sintácticamente usando la información de capa 1 y se obtiene la PLP (S577).
La PLP se puede convertir a una secuencia de servicio (S579).
De acuerdo con esta realización, el receptor puede comprobar el canal para transmitir la PLP a ser buscada e identificar y buscar el canal de RF en la trama de señal en la que está ubicada la PLP.
La FIG. 81 es una vista que muestra otra realización de un método para transmitir y recibir una señal.
Una secuencia de servicio para entregar un servicio se convierte a una PLP (S601). La secuencia de servicio se codifica mediante un esquema de codificación de corrección de errores.
La secuencia de transporte codificada de corrección de errores se intercala y asigna a símbolos, y se saca una secuencia de símbolos de PLP (S603).
La PLP se dispone en al menos una trama de señal de segmentación de tiempo-frecuencia (TFS), y la información de capa 1 que incluye el ID (RF_ID) (o el índice de RF) del canal de RF actual dentro de la trama de señal de TFS, el ID de canal de RF de la primera trama de señal de TFS que incluye la PLP en la supertrama, y el ID (PLP_START_RF_ID) del canal de RF inicial que puede recibir la PLP en la trama de señal de TFS, se inserta en el preámbulo de la trama de señal (S605).
La trama de señal se modula mediante el esquema de OFDM (S607).
La señal modulada se transmite por al menos una señal de banda de RF (S609).
Cuando se recibe la señal, la señal se recibe desde una banda de frecuencia específica sobre la que se transmite la trama de señal de TFS (S611).
La información de capa 1 que incluye el ID del canal de RF actual (o el índice de RF), el ID de canal de RF de la primera trama de señal que incluye la PLP en la supertrama, y el ID (PLP_START_RF_ID) del canal de RF inicial que puede recibir la PLP en la trama de señal de TFS se obtiene a partir del preámbulo de la trama de señal de TFS (S613).
La trama de señal de TFS se analiza sintácticamente usando la información de capa 1 y se obtiene la PLP (S615).
Si se usa la información de capa 1 tal como el PLP_ID (identificador de PLP), la PLP_CR (tasa de codificación de PLP), la PLP_MOD (modulación de PLP), el PLP_NUM_BLOCKS (el número de bloques codificados de corrección de errores incluidos en la PLP) y la PLP_START (la dirección de símbolo inicial de la PLP) para cada PLP, es posible identificar la información que corresponde a cada PLP. El canal de RF actual se identifica a partir del ID de RF actual. Además, el ID de RF de la primera trama de señal de la PLP a ser buscada en la supertrama se obtiene a partir del ID de canal de RF (PLP_START_RF_ID) de la primera trama de señal que incluye la PLP en la supertrama.
5 El ID de la RF inicial en la que está ubicada la PLP a ser buscada se puede obtener usando el ID del canal de RF inicial que puede recibir la PLP en la trama de señal. Entonces, es posible identificar con precisión el canal de RF en el que se inicia la PLP y buscar más fácilmente la PLP. Además, es posible buscar de manera continua la PLP en la supertrama o la trama de señal usando la información de RF_SHIFT y PLP_START de la información de capa 1.
La PLP se puede convertir a una secuencia de servicio (S617).
10 De acuerdo con esta realización, el receptor puede comprobar el canal de RF actual, comprobar el canal de RF, al que se transmite la PLP a ser buscada, en la supertrama, e identificar y buscar el canal de RF en la trama de señal en la que está ubicada la PLP.
Se revela el ejemplo para transmitir y recibir la información de planificación de la PLP para obtener fácilmente la PLP incluida en la trama de señal. Por consiguiente, incluso cuando la trama de señal está en el modo de TFS, el modo
15 de FF o una combinación de ambos modos, es posible buscar fácilmente la PLP. Si la PLP es una PLP para proporcionar un servicio o una PLP-GP, es posible buscar eficazmente la PLP usando la información de capa 1.
Será evidente a aquellos expertos en la técnica que se pueden hacer diversas modificaciones y variaciones en la presente invención sin apartarse del alcance de la invención. De esta manera, se pretende que la presente invención cubra las modificaciones y variaciones de esta invención a condición de que se encuentren dentro del alcance de las
20 reivindicaciones adjuntas y sus equivalentes.

Claims (14)

  1. REIVINDICACIONES
    1. Un método para recibir una señal de radiodifusión, el método que comprende:
    recibir (S611) una señal de radiodifusión que incluye una trama de señal y un primer símbolo piloto, P1, en una parte inicial de la trama de señal, en el que la trama de señal incluye un segundo símbolo piloto, P2, que tiene los datos de señalización de la capa 1, L1, para señalizar los símbolos de datos de los datos de la conducción de capa física, PLP, en la trama de señal, y en el que los datos de señalización de L1 incluyen un campo que indica un índice de un canal de radiofrecuencia actual dentro de la trama de señal.
    desasignar (S617) los símbolos de datos a los bits de PLP para transportar una secuencia de servicio de acuerdo con un método de asignación de símbolos; y
    descodificar (S617) los bits de PLP para corrección de errores sin canal de retorno, FEC,
    caracterizado porque los datos de señalización de L1 incluyen una parte configurable que se cambia en unidad de una supertrama y una parte dinámica que se cambia en unidad de la trama de señal, y la parte configurable incluye información de un canal de RF que incluye los datos de PLP en la primera, 1ª, trama de la supertrama, y la parte dinámica incluye información para un identificador que indica un canal de RF inicial de la trama de señal.
  2. 2.
    El método de la reivindicación 1, en el que el símbolo P1 tiene una estructura que incluye una primera, segunda y tercera partes, en el que la segunda parte es una parte efectiva del símbolo P1, la primera parte transporta la versión desplazada en frecuencia de una primera parte de la segunda parte y la tercera parte transporta la versión desplazada en frecuencia de una segunda parte de la segunda parte.
  3. 3.
    El método de la reivindicación 1, en el que el símbolo P1 incluye información para señalizar el símbolo P2 y el símbolo P2 incluye información para señalizar los datos de la PLP.
  4. 4.
    El método de la reivindicación 1, en el que los datos de la PLP se multiplexan sobre un número natural, N, de frecuencias a través del cual la trama de señal construida va a ser transmitida, cuando N>1, la trama de señal tiene una estructura de sistema de Desplazamiento de Tiempo-Frecuencia, TFS.
  5. 5.
    El método de la reivindicación 1, en el que el símbolo P1 tiene un tamaño de una transformada rápida de Fourier, FFT, para los símbolos de datos de los datos de la PLP.
  6. 6.
    El método de la reivindicación 1, en el que la desasignacion de los símbolos de datos a los bits de la PLP comprende:
    multiplexar bits a los que se desasignan los símbolos de datos y sacar los bits multiplexados en diferente orden de un orden de los bits desasignados; y
    el desintercalado de bits de los bits sacados a los bits de la PLP.
  7. 7. El método de la reivindicación 6, en el que los bits multiplexados se sacan en orden diferente de un orden de los bits desasignados de acuerdo con o bien una tasa de código de una corrección de errores sin canal de retorno, FEC,
    o bien el método de asignación de símbolos.
  8. 8.
    El método de la reivindicación 1, en el que la información de L1 incluye una señal de preseñalización de L1 para descodificar una señal de señalización posterior de L1 y la señal de señalización posterior de L1 para descodificar los símbolos de datos.
  9. 9.
    El método de la reivindicación 8, en el que la parte configurable incluye información de patrón piloto que indica un patrón del patrón piloto disperso para un símbolo de datos.
  10. 10.
    El método de la reivindicación 1, en el que los datos de señalización de L1 incluyen información de modulación de la PLP que indica que el método de asignación de símbolos usado mediante los datos de la PLP asociados.
  11. 11.
    El método de la reivindicación 1, en el que los datos de señalización de L1 incluyen información de la tasa de código de la PLP que indica una tasa de código usada mediante los datos de la PLP asociados.
  12. 12.
    El método de la reivindicación 8, en el que la parte dinámica incluye información de índice de trama que es un índice de una trama de señal dentro de la supertrama.
  13. 13.
    El método de la reivindicación 8, en el que la parte dinámica incluye un número de bloques de la PLP que indica un número de bloques de FEC incluido en los datos de la PLP.
  14. 14.
    El método de la reivindicación 8, en el que la parte dinámica incluye información de inicio de la PLP que indica una posición de inicio para los datos de la PLP dentro de la trama de señal.
ES10170663T 2007-12-12 2008-12-11 Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal Active ES2385428T3 (es)

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
US1329807P 2007-12-12 2007-12-12
US13298P 2007-12-12
US1364307P 2007-12-14 2007-12-14
US13643P 2007-12-14
US1519407P 2007-12-19 2007-12-19
US15194P 2007-12-19
KR20080124331 2008-12-08
KR1020080124331A KR100917199B1 (ko) 2007-12-12 2008-12-08 신호 송수신 방법 및 신호 송수신 장치

Publications (1)

Publication Number Publication Date
ES2385428T3 true ES2385428T3 (es) 2012-07-24

Family

ID=40513397

Family Applications (5)

Application Number Title Priority Date Filing Date
ES09178376T Active ES2388382T3 (es) 2007-12-12 2008-12-11 Aparato para transmitir y recibir una señal y un método para transmitir y recibir una señal
ES10170663T Active ES2385428T3 (es) 2007-12-12 2008-12-11 Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal
ES08171386T Active ES2346489T3 (es) 2007-12-12 2008-12-11 Aparato para transmitir y recibir una señal y procedimiento para transmitir y recibir una señal.
ES08171409T Active ES2343224T3 (es) 2007-12-12 2008-12-11 Aparato para transmitir y recibir una señal y procedimiento para transmitir y recibir una señal.
ES10170661T Active ES2384315T3 (es) 2007-12-12 2008-12-11 Aparato para transmitir y recibir una señal y procedimiento de transmisión y recepción de una señal

Family Applications Before (1)

Application Number Title Priority Date Filing Date
ES09178376T Active ES2388382T3 (es) 2007-12-12 2008-12-11 Aparato para transmitir y recibir una señal y un método para transmitir y recibir una señal

Family Applications After (3)

Application Number Title Priority Date Filing Date
ES08171386T Active ES2346489T3 (es) 2007-12-12 2008-12-11 Aparato para transmitir y recibir una señal y procedimiento para transmitir y recibir una señal.
ES08171409T Active ES2343224T3 (es) 2007-12-12 2008-12-11 Aparato para transmitir y recibir una señal y procedimiento para transmitir y recibir una señal.
ES10170661T Active ES2384315T3 (es) 2007-12-12 2008-12-11 Aparato para transmitir y recibir una señal y procedimiento de transmisión y recepción de una señal

Country Status (12)

Country Link
EP (5) EP2071791B2 (es)
KR (1) KR100917199B1 (es)
CN (1) CN101939990B (es)
AT (3) ATE470297T1 (es)
DE (1) DE602008001429D1 (es)
DK (4) DK2239910T3 (es)
ES (5) ES2388382T3 (es)
HR (1) HRP20100436T1 (es)
PL (4) PL2239909T3 (es)
RU (1) RU2475986C2 (es)
SI (4) SI2157755T1 (es)
WO (1) WO2009075534A2 (es)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100937430B1 (ko) 2008-01-25 2010-01-18 엘지전자 주식회사 신호 송수신 방법 및 신호 송수신 장치
DK2536133T3 (en) * 2010-02-08 2015-02-09 Lg Electronics Inc Method and apparatus for receiving a transmission signal
US9456234B2 (en) 2010-02-23 2016-09-27 Lg Electronics Inc. Broadcasting signal transmission device, broadcasting signal reception device, and method for transmitting/receiving broadcasting signal using same
US9009775B2 (en) 2010-02-23 2015-04-14 Lg Electronics Inc. Broadcasting signal transmission device, broadcasting signal reception device, and method for transmitting/receiving broadcasting signal using same
GB2494650B (en) * 2011-09-13 2014-02-19 Samsung Electronics Co Ltd Additional data streams for multi-transmitter wireless systems
US9094906B2 (en) * 2011-11-11 2015-07-28 Telefonaktiebolaget Lm Ericsson (Publ) Multi-stage timing and frequency synchronization
FR2995162B1 (fr) * 2012-08-31 2015-09-04 Thales Sa Methode d'optimisation de l'efficacite spectrale d'une transmission de donnees et dispositif mettant en oeuvre la methode
CN102867525B (zh) * 2012-09-07 2016-01-13 Tcl集团股份有限公司 一种多路音频处理方法、音频播放终端及音频接收装置
CN104937944B (zh) 2013-01-17 2018-06-26 Lg电子株式会社 传输广播信号的装置、接收广播信号的装置、传输广播信号的方法和接收广播信号的方法
KR101853051B1 (ko) * 2013-11-13 2018-04-27 엘지전자 주식회사 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법 및 방송 신호 수신 방법
WO2015089741A1 (zh) 2013-12-17 2015-06-25 华为技术有限公司 接收数据的方法及设备,以及发送数据的方法及设备
EP3267690B1 (en) * 2015-03-04 2020-05-06 Sony Corporation Receiving apparatus, receiving method, transmitting apparatus, and transmission method
BR112018001998B1 (pt) * 2015-09-10 2023-12-19 Apple Inc Aparelho de transmissão, método de transmissão, aparelho de recepção e método de recepção
CN107222289B (zh) * 2016-03-22 2020-04-28 中国科学院上海高等研究院 一种多管道传输时物理帧资源参数的计算方法、计算系统以及映射方法
CN111225438B (zh) * 2019-03-26 2021-02-02 西安电子科技大学 随机接入前导检测方法、装置、计算机设备及存储介质
CN113783814B (zh) * 2021-08-31 2023-06-16 西南电子技术研究所(中国电子科技集团公司第十研究所) Mimo高速接收机频偏估计及补偿方法
CN117650835B (zh) * 2024-01-30 2024-04-16 成都星联芯通科技有限公司 时隙分配方法、装置、主站、介质、tdma系统

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6018528A (en) 1994-04-28 2000-01-25 At&T Corp System and method for optimizing spectral efficiency using time-frequency-code slicing
US7463577B2 (en) * 2002-04-09 2008-12-09 Panasonic Corporation OFDM communication method and OFDM communication device
KR100517237B1 (ko) * 2002-12-09 2005-09-27 한국전자통신연구원 직교 주파수 분할 다중화 무선 통신 시스템에서의채널품질 추정과 링크적응 방법 및 그 장치
KR100539230B1 (ko) * 2003-02-26 2005-12-27 삼성전자주식회사 다양한 규격의 신호를 송수신 처리하는 물리층 장치, 이를구비한 무선 랜 시스템 및 그 무선 랜 방법
US7221680B2 (en) * 2003-09-02 2007-05-22 Qualcomm Incorporated Multiplexing and transmission of multiple data streams in a wireless multi-carrier communication system
US8526412B2 (en) * 2003-10-24 2013-09-03 Qualcomm Incorporated Frequency division multiplexing of multiple data streams in a wireless multi-carrier communication system
PL2363987T3 (pl) * 2004-12-23 2014-03-31 Electronics & Telecommunications Res Inst Urządzenie do nadawania i odbierania danych do zapewnienia szybkiej komunikacji danych oraz stosowny sposób
KR100899749B1 (ko) * 2005-01-13 2009-05-27 삼성전자주식회사 다중 입력 다중 출력 방식을 사용하는 직교 주파수 분할 다중 통신시스템에서 프리앰블 시퀀스 송수신 방법
US20060221810A1 (en) * 2005-03-10 2006-10-05 Bojan Vrcelj Fine timing acquisition
US20070002723A1 (en) * 2005-06-09 2007-01-04 Nokia Corporation Signaling network ID in TPS bits
KR100746554B1 (ko) * 2005-12-08 2007-08-06 한국전자통신연구원 신호 송/수신 장치
JP2007295356A (ja) * 2006-04-26 2007-11-08 Fujitsu Ltd Ofdma通信装置
EP2132912B1 (en) 2007-03-15 2016-04-06 Nokia Technologies Oy Digital broadcast service discovery correlation
US8213383B2 (en) 2007-09-07 2012-07-03 Nokia Corporation Method and system to guarantee service reception within broadcast system

Also Published As

Publication number Publication date
HRP20100436T1 (hr) 2010-09-30
ES2388382T3 (es) 2012-10-15
ATE470297T1 (de) 2010-06-15
CN101939990B (zh) 2013-07-31
PL2071791T3 (pl) 2010-11-30
RU2010128568A (ru) 2012-01-20
SI2071791T1 (sl) 2010-09-30
EP2239909B1 (en) 2012-03-21
EP2232866A4 (en) 2011-04-20
ES2343224T3 (es) 2010-07-26
DK2239910T3 (da) 2012-07-16
DK2071791T3 (da) 2010-09-27
PL2239910T3 (pl) 2012-09-28
PL2239909T3 (pl) 2012-09-28
PL2157755T3 (pl) 2012-11-30
EP2157755B1 (en) 2012-05-23
WO2009075534A2 (en) 2009-06-18
DK2157755T3 (da) 2012-08-20
EP2239910A1 (en) 2010-10-13
SI2157755T1 (sl) 2012-10-30
ATE552682T1 (de) 2012-04-15
EP2232866A2 (en) 2010-09-29
DK2239909T3 (da) 2012-07-09
WO2009075534A3 (en) 2009-07-30
EP2157755A1 (en) 2010-02-24
EP2239910B1 (en) 2012-04-04
DE602008001429D1 (de) 2010-07-15
ATE550859T1 (de) 2012-04-15
KR20090063107A (ko) 2009-06-17
EP2239909A1 (en) 2010-10-13
RU2475986C2 (ru) 2013-02-20
ES2346489T3 (es) 2010-10-15
ES2384315T3 (es) 2012-07-03
EP2071791B2 (en) 2017-07-05
KR100917199B1 (ko) 2009-09-15
SI2239910T1 (sl) 2012-09-28
EP2071791A1 (en) 2009-06-17
SI2239909T1 (sl) 2012-07-31
CN101939990A (zh) 2011-01-05
EP2071791B1 (en) 2010-06-02

Similar Documents

Publication Publication Date Title
ES2385428T3 (es) Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal
ES2386093T3 (es) Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal
ES2536427T3 (es) Aparato para transmitir una señal y método para transmitir una señal
ES2463824T3 (es) Aparato y método para transmitir y recibir una señal de difusión
ES2379625T3 (es) Aparato y método para transmitir y recibir una señal
ES2468549T3 (es) Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal
ES2353578T3 (es) Aparato para transmitir y recibir una señal y procedimiento para transmitir y recibir una señal.
EP2071796B1 (en) Apparatus for transmitting and receiving a signal and method of transmitting and receiving a signal
EP2071795A1 (en) Apparatus for transmitting and receiving a signal and a method of transmitting and receiving a signal
ES2388561T3 (es) Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal
ES2388599T3 (es) Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal