ES2306468T3 - Aparato electronico, metodo de transmision de informacion del mismo, y medio de almacenamiento. - Google Patents
Aparato electronico, metodo de transmision de informacion del mismo, y medio de almacenamiento. Download PDFInfo
- Publication number
- ES2306468T3 ES2306468T3 ES98302679T ES98302679T ES2306468T3 ES 2306468 T3 ES2306468 T3 ES 2306468T3 ES 98302679 T ES98302679 T ES 98302679T ES 98302679 T ES98302679 T ES 98302679T ES 2306468 T3 ES2306468 T3 ES 2306468T3
- Authority
- ES
- Spain
- Prior art keywords
- data
- information
- unit
- orders
- amount
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000000034 method Methods 0.000 title claims abstract description 30
- 230000005540 biological transmission Effects 0.000 title description 21
- 230000004044 response Effects 0.000 claims description 44
- 239000000872 buffer Substances 0.000 claims description 29
- 238000010586 diagram Methods 0.000 description 16
- 230000005236 sound signal Effects 0.000 description 3
- 230000000007 visual effect Effects 0.000 description 2
- 230000002457 bidirectional effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
- H04L12/40052—High-speed IEEE 1394 serial bus
- H04L12/40058—Isochronous transmission
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/20—Adaptations for transmission via a GHz frequency band, e.g. via satellite
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
- H04L12/40052—High-speed IEEE 1394 serial bus
- H04L12/40117—Interconnection of audio or video/imaging devices
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
- H04L47/13—Flow control; Congestion control in a LAN segment, e.g. ring or bus
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
- H04L47/30—Flow control; Congestion control in combination with information about buffer occupancy at either end or at transit nodes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/436—Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
- H04N21/43615—Interfacing a Home Network, e.g. for connecting the client to a plurality of peripherals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/436—Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
- H04N21/4363—Adapting the video stream to a specific local network, e.g. a Bluetooth® network
- H04N21/43632—Adapting the video stream to a specific local network, e.g. a Bluetooth® network involving a wired protocol, e.g. IEEE 1394
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/442—Monitoring of processes or resources, e.g. detecting the failure of a recording device, monitoring the downstream bandwidth, the number of times a movie has been viewed, the storage space available from the internal hard disk
- H04N21/44231—Monitoring of peripheral device or external card, e.g. to detect processing problems in a handheld device or the failure of an external recording device
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
- H04L47/43—Assembling or disassembling of packets, e.g. segmentation and reassembly [SAR]
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Multimedia (AREA)
- Databases & Information Systems (AREA)
- Automation & Control Theory (AREA)
- Astronomy & Astrophysics (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Information Transfer Systems (AREA)
- Small-Scale Networks (AREA)
- Communication Control (AREA)
- Credit Cards Or The Like (AREA)
- Television Signal Processing For Recording (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
METODO PARA TRANSMITIR INFORMACION ENTRE UNIDADES ELECTRONICAS QUE COMPRENDE LAS ETAPAS DE (A) TRANSMITIR INFORMACION CUYA CANTIDAD NO EXCEDA UNA CANTIDAD DE DATOS PREDETERMINADA, (B) DETERMINAR SI LA CANTIDAD DE DATOS PREDETERMINADA ES MAYOR QUE UNA CANTIDAD DE INFORMACION DESEADA, (C) CUANDO EL RESULTADO DETERMINADO EN LA ETAPA (B) ES NO, TRANSMITIR LA INFORMACION RESTANTE CORRESPONDIENTE A LA CANTIDAD PREDETERMINADA O PERDIDA, Y (D) REPETIR LAS ETAPAS (A) A (C) HASTA QUE NO QUEDE INFORMACION RESTANTE.
Description
Aparato electrónico, método de transmisión de
información del mismo, y medio de almacenamiento.
El presente invento se refiere a un aparato
electrónico, a un método de transmisión de información del mismo, y
a un medio de almacenamiento. Una realización del invento consta de
una unidad electrónica para uso con, por ejemplo, una barra
colectora en serie IEEE 1394, y de un método de transmisión, por
ejemplo, de una gran cantidad de datos que usa un conjunto de datos
asíncrono.
El documento
EP-A-0604166 describe un sistema de
comunicación que es una barra colectora bidireccional para
comunicación entre dispositivos tales como un receptor de
televisión, y un grabador de cinta de vídeo. Una cantidad de datos
X puede ser transmitida desde un dispositivo como un transmisor a
otro dispositivo como un receptor a través de la barra colectora.
Los datos son transmitidos en tramas, teniendo cada trama una
capacidad de datos n. Cada dispositivo tiene un microprocesador de
control. El transmisor opera de la siguiente forma.
En el paso ST1 el microprocesador juzga si la
cantidad X de datos es mayor o no que la capacidad de datos n. Como
consecuencia, si lo es, la operación avanza al paso ST2. Si no lo
es, la operación avanza al paso ST5.
En el paso ST2 el microprocesador coloca bits de
control en estado de bloqueo para formar una trama. A continuación,
la operación avanza al paso ST3.
En el paso ST3 el microprocesador envía la trama
formada en el paso ST2. Después, la operación avanza al paso
ST4.
En el paso ST4, la capacidad de datos n es
sustraída de la cantidad X de datos para permitir que el valor
obtenido por sustracción sea la nueva cantidad de datos X, esto es
calcula la cantidad de datos X restante. Después, la operación
vuelve al paso ST1.
Por otra parte, en el paso ST5, el
microprocesador coloca bits de control en estado no bloqueado para
formar una trama. A continuación, la operación avanza al paso
ST6.
En el paso ST6 el microprocesador envía la trama
formada en el paso ST5. La operación está completada.
Un sistema de comunicación conecta unidades
electrónicas (en adelante denominadas unidades) tal como un
ordenador personal, un grabador digital de videocasete (en adelante
denominado un DVCR), y un receptor de televisión digital con una
barra colectora en serie IEEE 1394 y que envía/recibe paquetes de
una señal de vídeo digital, una señal de audio digital, y se ha
propuesto una señal de control entre ellas, como está descrito en
Kunzman A.J. y otros: "Barra colectora en serie de altas
prestaciones: La interfaz digital para ATV" IEEE Transactions on
Consumer Electronics, vol. 41, nº 3, 1 Agosto 1995
(1995-08-01), páginas
893-900, XP000539552 ISSN:
0098-3063.
La Figura 1 muestra un ejemplo de tal sistema de
comunicación. El sistema de comunicación comprende un monitor 11,
un DVCR 12, y un sintonizador 13 como unidades. El monitor 11 y el
DVCR 12 están conectados con un cable 14 de barra colectora en
serie IEEE 1394. El monitor 11 y el sintonizador 13 están conectados
con un cable 15 de una barra colectora en serie IEEE 1394.
En el sistema de comunicación se puede realizar
una comunicación isócrona (denominada comunicación ISO) para
transmitir periódicamente en tiempo real datos tales como una señal
de vídeo digital y una señal de audio digital entre unidades y una
comunicación ASÍNCRONA (comunicación ASYNC) para transmitir de forma
no periódica órdenes tales como una orden de control de operación
de la unidad y una orden de control de conexión de la unidad. Por
ejemplo, una señal de vídeo digital y una señal de audio
seleccionadas por el sintonizador 13 pueden ser reproducidas como
información de vídeo e información de audio por el monitor 11.
Alternativamente, tales señales pueden ser grabadas por el DVCR 12.
Además, una orden de control de selección de canal del sintonizador
13, una orden de instalación de modo de operación del DVCR 12, y así
sucesivamente pueden ser enviadas desde el monitor 11 a las
unidades correspondientes a través de los cables 14 y 15 de la barra
colectora en serie IEEE 1394.
En el sistema de comunicación mostrado en la
Figura 1, existe un conjunto de órdenes AV/C (Audio Visual/Control)
como órdenes para controlar las unidades AV (Audio Visual). En el
conjunto de órdenes AV/C, se ha definido una orden de estado para
consultar si se ha definido un estado. Además, como una respuesta a
la orden de estado, se ha definido una información de estado de una
unidad designada que es devuelta como un operando.
La cantidad de datos del estado puede ser muy
amplia. Por ejemplo, como se muestra en la Figura 2, una transmisión
de televisión tiene una estructura jerárquica compuesta por un
nivel de red, un nivel de multiplex, un nivel de servicio, y un
nivel de componente. Por lo tanto, la cantidad de datos de una orden
de estado para consultar cada servicio (canal de transmisión) que
el sintonizador de transmisión digital está actualmente
seleccionando puede superar 30 bytes. En la transmisión digital,
una pluralidad de servicios pueden ser situados en un flujo. Así
pues, para una pluralidad de servicios se requiere una respuesta a
una consulta. De esta forma, la cantidad de datos de una respuesta
puede alcanzar varios cientos de bytes.
Por otra parte, como los tamaños de un grabador
de órdenes (memoria intermedia) y de un grabador de respuestas
(memoria intermedia) de un FCP (Protocolo de Control de Función) de
la barra colectora en serie IEEE 1394 puede llegar hasta 512 bytes,
no puede ser transmitido y recibido un paquete de órdenes ni un
paquete con respuestas cuyos tamaños excedan 512 bytes. Además, no
es seguro que una unidad real tenga una memoria intermedia que
pueda almacenar datos de 512 bytes (las cantidades de datos de las
memorias intermedias actualmente disponibles son del orden de
varias decenas de bytes a cien y varias decenas de bytes). Cuando el
tamaño de la memoria intermedia es limitado, no se puede obtener la
información correspondiente a un estado consultado.
Una realización del presente invento pretende
proporcionar una unidad que permita obtener una gran cantidad de
datos que excedan el tamaño de una memoria intermedia de ella y un
método de transmisión de información de ella.
Los aspectos del invento están especificados en
las reivindicaciones a las que se requiere prestar atención.
Un aspecto del presente invento proporciona un
método para transmitir información entre una pluralidad de unidades
electrónicas capaces de transmitir y de recibir información entre
sí, que comprende los pasos de:
- (a)
- recibir información en un primer paquete de datos con órdenes, en el que el primer paquete de datos con órdenes especifica un objeto y ordena la lectura y copia de toda la información del objeto;
- (b)
- determinar si la cantidad de información del objeto especificado es menor que la cantidad de datos predeterminada de la capacidad de un primer paquete de datos con respuestas para ser transmitido en respuesta al primer paquete de datos con órdenes;
- (c)
- cuando el resultado determinado en el paso (b) indica que dicha cantidad de información del objeto especificado no es mayor que la cantidad de datos predeterminada de la capacidad del primer paquete de datos con respuestas, se transmite todo del total de información del objeto especificado en el primer paquete de datos con respuestas;
- (d)
- cuando el resultado determinado en el paso (b) indica que dicha cantidad de información del objeto especificado es mayor que la cantidad de datos predeterminada de la capacidad del primer paquete de datos con respuestas, se transmite una parte del total de información del objeto especificado con una indicación de incompletitud en un primer paquete de datos con respuestas;
y si el paso (d) ha sido realizado,
el método comprende además los pasos
de:
- (e)
- recibir información en un segundo paquete de datos con órdenes, en el que el segundo paquete de datos con órdenes especifica una dirección de datos y una longitud de datos y manda la lectura y copia de los datos de la dirección especificada y la longitud de los datos;
- (f)
- transmitir todo, o una parte de la cantidad restante de información, que es menor que la cantidad de datos predeterminada de la cantidad de un segundo paquete de datos con respuestas en respuesta al segundo paquete de datos; y
- (g)
- repetir los pasos (e) y (f) si es necesario hasta que se haya transmitido la cantidad restante de información.
Otro aspecto del presente invento proporciona
una unidad electrónica para comunicar con al menos otra unidad
electrónica, comprendiendo la unidad
medios de comunicación para transmitir datos a,
y recibir datos de, otra unidad,
una memoria intermedia para almacenar
temporalmente datos para ser transmitidos por los medios de
comunicación, y
un controlador para controlar la memoria
intermedia y los medios de comunicación, estando el controlador
dispuesto para hacer que la unidad opere de acuerdo con el método
de dicho aspecto del invento.
Un posterior aspecto del presente invento
proporciona un medio de almacenamiento que almacena un programa que
cuando se ejecuta en una unidad electrónica comprende
medios de comunicación para transmitir datos a,
y recibir datos de, otra unidad,
una memoria intermedia para almacenar
temporalmente datos para ser transmitidos por los medios de
comunicación, y
un controlador para controlar la memoria
intermedia y los medios de comunicación,
hace que el controlador opere de acuerdo con el
método de dicho aspecto del invento.
\global\parskip0.940000\baselineskip
Una mejor comprensión del presente invento será
evidente a partir de la descripción de él que se lee en conexión
con los dibujos que se acompañan; en los que:
la Figura 1 es un diagrama esquemático que
muestra la estructura de un sistema de comunicación que usa una
barra colectora en serie IEEE 1394;
la Figura 2 es un diagrama esquemático que
muestra una estructura jerárquica de una transmisión de
televisión;
la Figura 3 es un diagrama de bloques que
muestra la estructura de las principales partes de un DEVCR de
acuerdo con el presente invento;
la Figura 4 es un diagrama esquemático que
muestra la estructura interna de una memoria mostrada en la Figura
3;
la Figura 5 es un diagrama esquemático que
muestra un ejemplo de una lista de objetos almacenados en un
descriptor;
las Figuras 6A y 6B son diagramas esquemáticos
que muestran un ejemplo de información que representa las señales
de salida actuales almacenadas en el descriptor;
la Figura 7 es un diagrama esquemático que
muestra la estructura de la orden de control DIRECT SELECT
OBJECT que corresponde a una subunidad de sintonizador;
OBJECT que corresponde a una subunidad de sintonizador;
la Figura 8 es un diagrama esquemático que
muestra la estructura de la orden de estado DIRECT SELECT
OBJECT;
OBJECT;
la Figura 9 es un diagrama esquemático que
muestra la estructura de una respuesta a la orden de estado DIRECT
SELECT OBJECT;
las Figuras 10A y 10B son diagramas de flujos
que muestran un proceso de comprobación de objetos seleccionados en
la subunidad de sintonizador mostrada en la Figura 3;
la Figura 11 es un diagrama esquemático que
muestra un ejemplo de la estructura de una respuesta a la orden de
estado DIRECT SELECT OBJECT en el caso en que la capacidad de una
memoria intermedia sea suficiente;
la Figura 12 es un diagrama esquemático que
muestra un ejemplo del contenido de información de selection_
especification;
especification;
la Figura 13 es un diagrama esquemático que
muestra un ejemplo de la estructura de una respuesta a la orden de
estado DIRECT SELECT OBJECT en el caso en que la capacidad de una
memoria intermedia sea insuficiente;
la Figura 14 es un diagrama esquemático que
muestra un ejemplo de la estructura de una orden de lectura del
descriptor; y
la Figura 15 es un diagrama esquemático que
muestra un ejemplo de la estructura de la orden de lectura del
descriptor.
A continuación, con referencia a los dibujos que
se acompañan, se describirá una realización ilustrativa del
presente invento.
La Figura 3 es un diagrama de bloques que
muestra la estructura de las partes principales de un DVCR
ilustrativo de acuerdo con el presente invento. El DVCR comprende
una subunidad 1 de sintonizador, un controlador 5, una memoria 6, y
un bloque 7 ASYNC IEEE 1394.
La subunidad 1 de sintonizador tiene un
sintonizador analógico de transmisión 2 y un sintonizador digital
de transmisión 3. El sintonizador analógico de transmisión 2 recibe
una señal de transmisión de televisión a través de una antena (ANT)
1. El sintonizador digital de transmisión 3 recibe una señal de
transmisión de televisión a través de una antena (ANT) 2. Una señal
de un canal seleccionada por el sintonizador analógico de
transmisión 2 es enviada a una parte de grabación (subunidad DVCR) a
través de una subunidad de clavija de salida P1. Un flujo desde un
transpondedor seleccionado por el sintonizador digital de
transmisión 3 es enviado a un desmultiplexador 4. El
desmultiplexador 4 selecciona al menos un servicio y envía el
servicio seleccionado a una parte de grabación y un bloque IEEE
1394 ISO a través de una clavija P0 de salida de la subunidad. El
desmultiplexador 4 deriva la información de servicio del flujo al
controlador 5. Las clavijas P0 y P1 de salida de la subunidad son
terminales de salida en el significado lógico y no es necesario que
sean clavijas de salida físicas.
El controlador 5 controla todo el DVCR. Además,
el controlador 5 crea una lista de objetos que corresponden a la
información de servicio recibida del desmultiplexador 4 y escribe la
lista de objetos en la memoria 6. Por otra parte, el controlador 5
envía/recibe una orden y una respuesta a/desde otra unidad a través
del bloque 7 ASYNC IEEE 1394 y una barra colectora en serie 8 IEEE
1394. Además, el controlador 5 escribe información de las señales
que actualmente salen de las clavijas de salida P0 y P1 de la
subunidad a la memoria 6.
\global\parskip1.000000\baselineskip
La memoria 6 tiene un área particular denominada
un descriptor como se ha mostrado en la Figura 4. En el descriptor
se escribe la lista de objetos anteriormente mencionada y la
información de las señales que actualmente están saliendo. La
Figura 5 muestra un ejemplo de la lista de objetos. La lista de
objetos se crea en correspondencia con el nivel multiplex, el nivel
de servicio, y el nivel de componentes mostrados en la Figura 1. La
Figura 6A muestra la estructura de una lista (lista de clavijas)
que muestra las clavijas de la subunidad de sintonizador y los
objetos que actualmente salen de estas clavijas. Esta lista se
denomina una lista de objetos del sintonizador de clavija. La
Figura 6B muestra un ejemplo real de la lista de objetos del
sintonizador de clavija. Como se muestra en la Figura 6B, hay dos
tipos del método que describe la introducción de objetos. El primer
método es un tipo detallado para describir especificaciones
detalladamente. El segundo método es un tipo de referencia para
referenciar otra lista.
El bloque 7 ASYNC IEEE 1394 ensambla una orden y
una respuesta creadas por el bloque 7 ASYNC IEEE 1394 como un
paquete ASYNC y envía el paquete ASYNC a la barra colectora 8 en
serie IEEE 1394. Además, el bloque 7 ASYNC IEEE 1394 desemsambla un
paquete ASYNC recibido de la barra colectora 8 en serie IEEE 1394 en
una orden y una respuesta y envía la orden y la respuesta al
controlador 5. En este punto, la orden y la respuesta son
almacenadas temporalmente en el almacenamiento intermedio (que tiene
una memoria intermedia de transmisión y una memoria intermedia de
recepción).
A continuación, en la Figura 3 se describirá un
proceso para comprobar los objetos seleccionados por la subunidad 1
de sintonizador. Primeramente, se describirá la estructura de una
orden y una respuesta usada en el proceso.
La orden Direct Select Object como una
orden de la subunidad de sintonizador selecciona al menos un
servicio, flujo multiplexado, o componente que está siendo
transmitido y envía el servicio seleccionado, el flujo multiplexado,
o el componente a una clavija de la subunidad designada. Una orden
de control designa la selección. Una orden de estado consulta qué
está actualmente siendo seleccionado.
La Figura 7 muestra la estructura de una orden
de control. En la Figura 7 source_plug representa una clavija
de salida de la subunidad de sintonizador, subfunction
retira, añade, o sustituye un objeto designado de una clavija
designada.
tuner_object_selection_specification es
un parámetro necesario de selection. Se supone que la cantidad de
información de tuner_object_selection_specification es
aproximadamente de 10 a 50 bytes. Cuando una unidad transmisora de
órdenes designa una pluralidad de objetos, incluso si el tamaño del
almacenamiento intermedio del bloque ASYNC IEEE 1394 no es
suficiente, los objetos pueden ser seleccionados dividiéndolos en
una pluralidad de respuestas con subfunction:append.
La Figura 8 muestra la orden de estado Direct
Select Object. La orden de estado Direct Select Object
consulta lo que está actualmente siendo enviado a una clavija
designada. La Figura 9 muestra una respuesta de la orden de estado
Direct Select Object.
A continuación, con referencia a un diagrama de
flujos mostrado en las Figuras 10A y 10B, se describirá un proceso
para comprobar objetos seleccionados por la subunidad 1 de
sintonizador mostrada en la Figura 3.
En el paso S1, se transmite la orden de estado
Direct Select Object. En otras palabras, otra unidad (por
ejemplo, la unidad del monitor) conectada a la barra colectora 8 en
serie IEEE 1394 mostrada en la Figura 3 coloca una orden, como se
muestra en la Figura 8, en un paquete ASYNC y envía el paquete ASYNC
resultante a la barra colectora 9 en serie IEEE 1394 a través del
bloque ASYNC IEEE 1394. El paquete es introducido en el bloque 7
ASYNC IEEE 1394 mostrado en la Figura 3. El paquete es temporalmente
almacenado en el almacenamiento intermedio 9 y después es leído por
el controlador 5.
El controlador 5 analiza la orden recibida y
comprueba las señales que están siendo actualmente enviadas a una
clavija designada (en este caso, la subunidad de clavija P0). En
otras palabras, el controlador 5 comprueba la información de las
señales que está siendo actualmente enviado con el descriptor
almacenado en la memoria 6. Como se ha ejemplificado en las Figuras
6A y 6B, la información describe el número de entradas de objetos
de cada clavija. Por lo tanto, el controlador 5 lee la información
de la clavija P0, crea una respuesta con la estructura mostrada en
la Figura 9 y devuelve la respuesta a la unidad correspondiente.
Sin embargo, el contenido de la respuesta
depende del tamaño del almacenamiento intermedio 9 del bloque 7
ASYNC IEEE 1394 y de la longitud total de
tuner_object_selection_specification en la respuesta. Cuando
el tamaño de una tuner_object_selection_specification es 30
bytes y actualmente se están enviando cuatro objetos a la clavija
P0, el número total de datos de la respuesta llega a 120 bytes.
En este caso, cuando el tamaño de la memoria
intermedia de transmisión del almacenamiento intermedio 9 es
suficiente, el controlador devuelve una respuesta como se ha
mostrado en la Figura 11 a la unidad correspondiente. En este caso,
operand [0] es estable. Con operand [3] a [x],
la información de cuatro selection_specification [0] a [4] es
devuelta a la unidad correspondiente. La Figura 12 muestra un
ejemplo del contenido de cada selection_specification.
Por otra parte, cuando el tamaño de la memoria
intermedia de transmisión del almacenamiento intermedio 9 es por
ejemplo 100 bytes, la información de cuatro objetos no puede ser
devuelta a la unidad correspondiente. Por lo tanto, el controlador
devuelve una respuesta como se muestra en la Figura 13 a la unidad
correspondiente. En este caso, operand [1] es incompleto. El
valor de number_of_object_selection_specification de operand
[2] es el número de objetos (= 3) que puede ser devuelto más
bien que el número de objetos que están siendo enviados de la
clavija P0. Con operand [3], la información de tres
selection_specification [0] a [2] es devuelta a la
unidad correspondiente.
Un paquete ASYNC que contiene la respuesta es
recibido por la unidad transmisora de órdenes a través de la barra
colectora 8 en serie IEEE 1394 (en el paso S2). La respuesta es
enviada al controlador a través del bloque ASYNC IEEE 1394 de la
unidad transmisora de órdenes. El controlador referencia el campo de
estado de la respuesta (en el paso S3).
Cuando el campo de estado es estable, como se
muestra en la Figura 11, la respuesta contiene información de todos
los objetos. Por lo tanto, la unidad transmisora de órdenes completa
el proceso.
Por otra parte, cuando el campo de estado está
incompleto, la respuesta contiene información de objetos que pueden
ser devuelta como se muestra en la Figura 13. Por lo tanto, la
información de las señales que actualmente está siendo enviada es
leída del descriptor almacenado en la memoria 6. En la siguiente
descripción, se omite un proceso de un paquete transmitido entre
una unidad transmisora de órdenes y una unidad receptora de órdenes
(el DVCR mostrado en la Figura 3).
La unidad transmisora de órdenes envía una orden
para leer una lista de clavijas del descriptor (en el paso S4). El
controlador 5 de la unidad receptora de órdenes lee la lista de
clavijas, como se muestra en las Figuras 6A y 6B, del descriptor
almacenado en la memoria 6 y envía la lista de clavijas como una
respuesta a la unidad transmisora de órdenes. La unidad transmisora
de órdenes comprueba list_id = xx de la clavija 0 de la lista
de clavijas en la respuesta (en el paso S5). En este caso, se
supone que XX = 0101.
A continuación, la unidad transmisora de órdenes
transmite una orden para comprobar el número de entradas de objetos
en la lista de clavijas de list_id = xx (en este caso, xx =
0101) a la unidad receptora de órdenes. La unidad transmisora de
órdenes determina el número n de entradas de objetos que corresponde
a la respuesta (en el paso S6). En este caso, se supone que n =
4.
En el paso S7 la unidad transmisora de órdenes
fija inicialmente k = 0 y envía una orden para leer un objeto de
una entrada k-ésima de una clavija list_id = xx del
descriptor a la unidad receptora de órdenes. Después de esto, la
unidad transmisora de órdenes recoge la información del objeto de la
entrada k-ésima que corresponde a la respuesta. Después de que la
unidad transmisora de órdenes ha recogido la información de n
entradas, completa el proceso (del paso 8 al 10).
A continuación, se describirá una orden y una
respuesta en el paso S9.
La Figura 14 muestra un ejemplo de la estructura
de una orden (READ DESCRIPTOR, list_id = xx, entry = k) para
leer un objeto de una entrada k-ésima de una bandera list_id =
xx del descriptor. data_lenght = 0 de operand [5]
representa que la unidad transmisora de órdenes necesita leer todos
los objetos con una entrada número k.
La Figura 15 muestra un ejemplo de la estructura
de una respuesta a la orden mostrada en la Figura 14. data_lenght
= yy de operand [5] representa la longitud de datos
enviados con la respuesta. entry_lenght de operand [8]
representa la longitud del objeto con la entrada número k. Cuando
el tamaño de la memoria intermedia de transmisión en el
almacenamiento intermedio 9 del bloque 7 ASYNC IEEE 1394 mostrado en
la Figura 3 es 100 bytes y la longitud de entrada es 30 bytes, la
información de una entrada puede ser enviada con una respuesta. Por
lo tanto, con yy = 30 y zz = 30, 30 bytes son leídos
de la dirección de desvío 0000 designada por operands [6] y
[7] y enviados. Si el tamaño de la memoria intermedia de
transmisión del almacenamiento intermedio 9 es menor de 30 bytes,
(por ejemplo, el tamaño es 10 bytes), con yy = 10 y zz =
30, la dirección de desvío es desplazada 10 bytes y enviada
como tres respuestas.
Por lo tanto, con la orden READ
DESCRIPTOR, cuando la unidad receptora de órdenes no puede
enviar a la unidad transmisora de órdenes una respuesta con la
información requerida por la unidad transmisora de órdenes, la
unidad receptora de órdenes envía una información de los bytes
máximos que la unidad receptora de órdenes puede devolver a la
unidad transmisora de órdenes. Además, como la unidad transmisora de
órdenes puede designar libremente una dirección y una longitud de
datos, puede enviar una gran cantidad de datos con una pluralidad
de respuestas.
Como se ha descrito antes, de acuerdo con una
realización del presente invento, de una unidad con un tamaño
limitado de una memoria intermedia de transmisión se puede extraer
una gran cantidad de datos que exceden el tamaño de la memoria
intermedia.
Habiendo descrito una realización preferida
específica del presente invento con referencia a los dibujos que se
acompañan, se entiende que el invento no está limitado a esa
realización precisa, y que en él se pueden realizar diversos
cambios y modificaciones por un experto en la materia sin salirse
del alcance del invento.
Claims (10)
1. Un método para transmitir información entre
una pluralidad de unidades electrónicas capaces de transmitir y
recibir información entre sí, que comprende los pasos de:
(a) recibir información en un primer paquete de
datos con órdenes, en el que el primer paquete de datos con órdenes
especifica un objeto y ordena la lectura y copia de toda la
información del objeto;
(b) determinar si la cantidad de información del
objeto especificado es menor que la cantidad de datos predeterminada
de la capacidad de un primer paquete de datos con respuestas para
ser transmitida en respuesta al primer paquete de datos con
órdenes;
(c) cuando el resultado determinado en el paso
(b) indica que dicha cantidad de información del objeto especificado
no es mayor que la cantidad de datos predeterminada de la capacidad
del primer paquete de datos con respuestas, transmitir el total de
toda la información del objeto especificado en el primer paquete de
datos con respuestas;
(d) cuando el resultado determinado en el paso
(b) indica que dicha cantidad de información del objeto especificado
es mayor que la cantidad de datos predeterminada de la capacidad
del primer paquete de datos con respuestas, transmitir una parte de
toda la información del objeto especificado con una indicación de
inconclusión en un primer paquete de datos con respuestas;
y si el paso (d) ha sido realizado,
el método comprende además los pasos
de:
(e) recibir información en un segundo paquete de
datos con órdenes, en el que el segundo paquete de datos con
órdenes especifica una dirección de datos y la longitud de los datos
y ordena la lectura y copia de los datos de la dirección
especificada y la longitud de los datos;
(f) transmitir toda, o una parte de la restante
cantidad de información, que es menos que la cantidad de datos
predeterminada de la capacidad de un segundo paquete de datos con
respuestas en respuesta al segundo paquete de datos con órdenes;
y
(g) repetir los pasos (e) y (f) como se ha
solicitado hasta que se haya transmitido la cantidad de información
restante.
2. El método expuesto en la reivindicación 1, en
el que el paso (a) se realiza en correspondencia con el protocolo
IEEE 1394.
3. Una unidad electrónica para comunicar con al
menos otra unidad electrónica, comprendiendo la unidad:
medios de comunicación (7) para transmitir datos
a, y recibir datos de, otra unidad,
una memoria intermedia (9) para almacenar
temporalmente los datos para ser transmitidos por los medios de
comunicación (7), y
un controlador (5) para controlar la memoria
intermedia (9) y los medios de comunicación (7),
estando el controlador dispuesto para hacer que
la unidad opere de acuerdo con el método de la reivindicación
1.
4. Una unidad electrónica de acuerdo con la
reivindicación 3, en la que los medios de comunicación están
dispuestos para operar de acuerdo con el protocolo IEEE 1394.
5. Un medio de almacenamiento que almacena un
programa, que cuando se ejecuta en una unidad electrónica
comprende:
medios de comunicación (7) para transmitir datos
a, y recibir datos de, otra unidad,
una memoria intermedia (9) para almacenar
temporalmente datos para ser transmitidos por los medios de
comunicación (7), y
un controlador (5) para controlar la memoria
intermedia (9) y los medios de comunicación (7), hacen que el
controlador opere de acuerdo con el método de las reivindicaciones 1
ó 2.
6. Un método de intercambio de información entre
una pluralidad de unidades electrónicas capaces de transmitir y
recibir información entre sí, que comprende en una unidad receptora
los pasos de,
(a) enviar un primer paquete de datos con
órdenes, en el que el primer paquete de datos con órdenes especifica
un objeto y ordena la lectura y copia de toda la información del
objeto de una unidad transmisora;
(b) recibir el total de toda la información del
objeto especificado en un primer paquete de datos con respuestas si
la unidad transmisora determina que la cantidad de información del
objeto especificado no es mayor que la cantidad predeterminada de
datos de la capacidad del primer paquete de datos con respuestas
para ser transmitidos en respuesta al primer paquete de datos con
órdenes;
(c) recibir una parte de toda la información del
objeto especificado con una indicación de incompletitud en un
primer paquete de datos con respuestas si la unidad transmisora
determina que dicha cantidad del objeto especificado es mayor que
la cantidad predeterminada de datos de la capacidad del primer
paquete de datos con respuestas;
y si el paso (c) ha sido realizado,
el método comprende además los pasos
de:
(d) enviar información en un segundo paquete de
datos con órdenes, en el que el segundo paquete de datos con
órdenes especifica una dirección de datos y una longitud de datos y
ordena la lectura y copia de los datos de la dirección especificada
y la longitud de los datos por la unidad transmisora;
(e) recibir el total, o una parte de, la
restante cantidad de información, que es menor que la cantidad
predeterminada de datos de la capacidad de un segundo paquete de
datos con respuestas en respuesta al segundo paquete de datos con
órdenes; y
(f) repetir los pasos (e) y (f) como se ha
indicado hasta que la restante cantidad de información haya sido
recibida.
7. El método expuesto en la reivindicación 6, en
el que el paso (a) se realiza de acuerdo con el protocolo IEEE
1394.
8. Una unidad electrónica para comunicar con al
menos otra unidad electrónica, comprendiendo la unidad:
medios de comunicación (7) para transmitir datos
a, y recibir datos de, otra unidad,
una memoria intermedia (9) para almacenar
temporalmente datos para ser transmitidos por los medios de
comunicación (7), y
un controlador (5) para controlar la memoria
intermedia (9) y los medios de comunicación (7),
estando dispuesto el controlador para hacer que
la unidad opere de acuerdo con el método de la reivindicación
6.
9. Una unidad electrónica de acuerdo con la
reivindicación 8, en la que los medios de comunicación están
dispuestos para operar de acuerdo con el protocolo IEEE 1394.
10. Un medio de almacenamiento que almacena un
programa que cuando es ejecutado en una unidad electrónica
comprende:
medios de comunicación (7) para transmitir datos
a, y recibir datos de, otra unidad,
una memoria intermedia (9) para almacenar
temporalmente datos para ser transmitidos por los medios de
comunicación (7), y
un controlador (5) para controlar la memoria
intermedia (9) y los medios de comunicación, que hace que el
controlador opere de acuerdo con el método de las reivindicaciones 6
ó 7.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9-96874 | 1997-04-15 | ||
JP9687497A JP3658919B2 (ja) | 1997-04-15 | 1997-04-15 | 電子機器及びその情報伝送方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
ES2306468T3 true ES2306468T3 (es) | 2008-11-01 |
Family
ID=14176579
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
ES98302679T Expired - Lifetime ES2306468T3 (es) | 1997-04-15 | 1998-04-06 | Aparato electronico, metodo de transmision de informacion del mismo, y medio de almacenamiento. |
ES05077005T Expired - Lifetime ES2424677T3 (es) | 1997-04-15 | 1998-04-06 | Aparato electrónico, su método de transmisión de información y soporte de memorización |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
ES05077005T Expired - Lifetime ES2424677T3 (es) | 1997-04-15 | 1998-04-06 | Aparato electrónico, su método de transmisión de información y soporte de memorización |
Country Status (12)
Country | Link |
---|---|
US (2) | US6055589A (es) |
EP (2) | EP0872986B1 (es) |
JP (1) | JP3658919B2 (es) |
KR (1) | KR19980081414A (es) |
CN (1) | CN1143441C (es) |
AU (1) | AU736169B2 (es) |
CA (1) | CA2234308C (es) |
DE (1) | DE69839466D1 (es) |
ES (2) | ES2306468T3 (es) |
ID (1) | ID20156A (es) |
MY (1) | MY119726A (es) |
TW (1) | TW380341B (es) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE69837356T2 (de) * | 1997-02-14 | 2007-11-29 | Canon K.K. | Vorrichtung, System und Verfahren zur Datenübertragung und Vorrichtung zur Bildverarbeitung |
JP4019481B2 (ja) | 1998-01-23 | 2007-12-12 | ソニー株式会社 | 情報処理装置および方法、情報処理システム、並びに提供媒体 |
KR100261149B1 (ko) * | 1998-02-06 | 2000-07-01 | 김영환 | 피씨아이(pci) 이더넷(ethernet) 제어장치 및 제어방법 |
US7080399B1 (en) | 1999-01-22 | 2006-07-18 | Matsushita Electric Industrial Co., Ltd. | Network control system, and controller, target and consumer for use in the network control system |
AU4145400A (en) * | 1999-05-07 | 2000-11-21 | Sony Corporation | Information processing method, information processing system and information processor |
AU4615000A (en) * | 1999-05-19 | 2000-12-12 | Sony Corporation | Communication method, communication device, and communication system |
US6542941B1 (en) * | 1999-09-30 | 2003-04-01 | Intel Corporation | Efficient command delivery and data transfer |
JP2001251375A (ja) | 2000-03-06 | 2001-09-14 | Sony Corp | 伝送方法、伝送システム、入力装置、出力装置及び伝送制御装置 |
US7624156B1 (en) * | 2000-05-23 | 2009-11-24 | Intel Corporation | Method and system for communication between memory regions |
US6757773B1 (en) * | 2000-06-30 | 2004-06-29 | Sony Corporation | System and method for determining support capability of a device coupled to a bus system |
TWI248766B (en) * | 2004-09-22 | 2006-02-01 | Mitac Technology Corp | Video integration device and processing method thereof |
US20090027859A1 (en) * | 2007-07-26 | 2009-01-29 | Giacoma Lawrence M | Surface mounted heat sink and electromagnetic shield |
EP2505931B2 (de) | 2011-03-30 | 2022-01-12 | Eberspächer catem GmbH & Co. KG | Elektrische Heizvorrichtung mit einem Leiterbahnen aufweisenenden Plattenelement und Verfahren zur Herstellung eines solchen Plattenelementes |
CN104734779A (zh) * | 2013-12-20 | 2015-06-24 | 中兴通讯股份有限公司 | 简单数据处理方法及装置 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4829421A (en) * | 1984-11-05 | 1989-05-09 | S. C. Yuter, J.S.D. | Data transfer regulating system for recording data at a varying recording |
US5237693A (en) * | 1990-04-04 | 1993-08-17 | Sharp Kabushiki Kaisha | System for accessing peripheral devices connected in network |
JP3611588B2 (ja) * | 1992-12-21 | 2005-01-19 | ソニー株式会社 | 送信方法、受信方法、通信方法及び双方向バスシステム |
JP2682811B2 (ja) * | 1994-03-22 | 1997-11-26 | インターナショナル・ビジネス・マシーンズ・コーポレイション | データ記憶管理システム及び方法 |
US5737736A (en) * | 1994-07-29 | 1998-04-07 | Oracle Corporation | Method and apparatus for storing objects using a c-structure and a bind descriptor |
US5696991A (en) * | 1994-11-29 | 1997-12-09 | Winbond Electronics Corporation | Method and device for parallel accessing data with optimal reading start |
WO1996029654A1 (fr) * | 1995-03-20 | 1996-09-26 | Hitachi, Ltd. | Systeme de commande de l'interface |
US5638535A (en) * | 1995-05-15 | 1997-06-10 | Nvidia Corporation | Method and apparatus for providing flow control with lying for input/output operations in a computer system |
US5805930A (en) * | 1995-05-15 | 1998-09-08 | Nvidia Corporation | System for FIFO informing the availability of stages to store commands which include data and virtual address sent directly from application programs |
US5751969A (en) * | 1995-12-04 | 1998-05-12 | Motorola, Inc. | Apparatus and methods for predicting and managing congestion in a network |
US5829053A (en) * | 1996-05-10 | 1998-10-27 | Apple Computer, Inc. | Block storage memory management system and method utilizing independent partition managers and device drivers |
US5860079A (en) * | 1996-05-10 | 1999-01-12 | Apple Computer, Inc. | Arrangement and method for efficient calculation of memory addresses in a block storage memory system |
US5996030A (en) * | 1996-12-31 | 1999-11-30 | Emc Corporation | System for providing an interrogating host computer with group status information about disk devices including status information regarding disk devices not accessible to said host |
-
1997
- 1997-04-15 JP JP9687497A patent/JP3658919B2/ja not_active Expired - Lifetime
-
1998
- 1998-04-02 TW TW87104979A patent/TW380341B/zh not_active IP Right Cessation
- 1998-04-02 ID ID980501A patent/ID20156A/id unknown
- 1998-04-02 US US09/054,183 patent/US6055589A/en not_active Expired - Lifetime
- 1998-04-06 EP EP19980302679 patent/EP0872986B1/en not_active Expired - Lifetime
- 1998-04-06 ES ES98302679T patent/ES2306468T3/es not_active Expired - Lifetime
- 1998-04-06 ES ES05077005T patent/ES2424677T3/es not_active Expired - Lifetime
- 1998-04-06 DE DE69839466T patent/DE69839466D1/de not_active Expired - Lifetime
- 1998-04-06 EP EP20050077005 patent/EP1601142B1/en not_active Expired - Lifetime
- 1998-04-07 CA CA 2234308 patent/CA2234308C/en not_active Expired - Lifetime
- 1998-04-14 AU AU60789/98A patent/AU736169B2/en not_active Expired
- 1998-04-15 KR KR1019980013391A patent/KR19980081414A/ko not_active Application Discontinuation
- 1998-04-15 CN CNB981066186A patent/CN1143441C/zh not_active Expired - Lifetime
- 1998-04-15 MY MYPI9801682 patent/MY119726A/en unknown
-
2000
- 2000-02-04 US US09/499,053 patent/US6381655B1/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
EP0872986B1 (en) | 2008-05-14 |
CN1143441C (zh) | 2004-03-24 |
AU6078998A (en) | 1998-10-22 |
JP3658919B2 (ja) | 2005-06-15 |
ID20156A (id) | 1998-10-15 |
EP1601142A3 (en) | 2012-10-17 |
US6381655B1 (en) | 2002-04-30 |
EP1601142A2 (en) | 2005-11-30 |
CA2234308C (en) | 2009-02-10 |
JPH10290238A (ja) | 1998-10-27 |
CN1196613A (zh) | 1998-10-21 |
ES2424677T3 (es) | 2013-10-07 |
EP0872986A3 (en) | 1999-11-17 |
AU736169B2 (en) | 2001-07-26 |
EP1601142B1 (en) | 2013-07-10 |
KR19980081414A (ko) | 1998-11-25 |
EP0872986A2 (en) | 1998-10-21 |
US6055589A (en) | 2000-04-25 |
TW380341B (en) | 2000-01-21 |
MY119726A (en) | 2005-07-29 |
DE69839466D1 (de) | 2008-06-26 |
CA2234308A1 (en) | 1998-10-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ES2306468T3 (es) | Aparato electronico, metodo de transmision de informacion del mismo, y medio de almacenamiento. | |
CN1210660C (zh) | Ieee1394总线与所控制设备间数据双向传送方法和装置 | |
US7103700B2 (en) | Method of and apparatus for controlling bidirectional streams of isochronous data flowing between an application and a bus structure | |
US8352628B2 (en) | Method for transferring data from a source target to a destination target, and corresponding network interface | |
US7145921B2 (en) | Asynchronous data pipe for automatically managing asynchronous data transfers between an application and a bus structure | |
US20090116492A1 (en) | Data transfer system and method | |
US20050146611A1 (en) | Method of and apparatus for generating a precise frame rate in digital video transmission from a computer system to a digital video device | |
JP4033915B2 (ja) | データストリーム制御方法及び装置 | |
US6393033B1 (en) | Method and apparatus for encapsulating ISDN data in a broadband network | |
EP1171825B1 (en) | Method for the compilation of bus packets for isochronous data transmission via a data bus, and apparatus for carrying out the method | |
US6408012B1 (en) | Signal processing circuit | |
EP1133105A2 (en) | Buffer allocation method for 1394 serial bus | |
US6065066A (en) | System for data stream packer and unpacker integrated circuit which align data stored in a two level latch | |
EP0981225A1 (en) | Data communication method and electronic device, and program supplying medium for supplying data communication program | |
EP0932104B1 (en) | Method and apparatus for transferring bi-directionally data between an IEEE 1394 bus and a device | |
EP1063817A2 (en) | Transmission method and electrical equipment | |
JP2002135270A (ja) | データの非同期転送方式 |