EP3123615B1 - Vorrichtung und verfahren zur reduzierung von schaltverlusten in leistungstransistoren - Google Patents

Vorrichtung und verfahren zur reduzierung von schaltverlusten in leistungstransistoren Download PDF

Info

Publication number
EP3123615B1
EP3123615B1 EP15704312.6A EP15704312A EP3123615B1 EP 3123615 B1 EP3123615 B1 EP 3123615B1 EP 15704312 A EP15704312 A EP 15704312A EP 3123615 B1 EP3123615 B1 EP 3123615B1
Authority
EP
European Patent Office
Prior art keywords
power transistor
voltage potential
voltage
monitoring device
control unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
EP15704312.6A
Other languages
English (en)
French (fr)
Other versions
EP3123615A1 (de
Inventor
Tobias Funk
Juergen Wittmann
Bernhard Wicht
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Robert Bosch GmbH
Original Assignee
Robert Bosch GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Robert Bosch GmbH filed Critical Robert Bosch GmbH
Publication of EP3123615A1 publication Critical patent/EP3123615A1/de
Application granted granted Critical
Publication of EP3123615B1 publication Critical patent/EP3123615B1/de
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • H02M1/088Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters for the simultaneous control of series or parallel connected semiconductor devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/13Modifications for switching at zero crossing
    • H03K17/133Modifications for switching at zero crossing in field-effect transistor switches
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • H03K17/161Modifications for eliminating interference voltages or currents in field-effect transistor switches
    • H03K17/165Modifications for eliminating interference voltages or currents in field-effect transistor switches by feedback from the output circuit to the control circuit
    • H03K17/166Soft switching
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0048Circuits or arrangements for reducing losses
    • H02M1/0054Transistor switching losses
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K2217/00Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
    • H03K2217/0036Means reducing energy consumption
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K2217/00Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
    • H03K2217/009Resonant driver circuits
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Definitions

  • the invention describes a device and a method for reducing switching losses in power transistors.
  • a step-down converter It is known to equip a step-down converter with an oscillating circuit consisting of a capacitor which is connected in parallel between the drain and source of the power transistor and a coil which is connected in series with the power transistor. With the help of the resonant circuit, the power transistor can switch off.
  • the disadvantage here is that the working range of the step-down converter is limited by the serial coil, which is located in the main path of the load current. If the step-down converter leaves the optimum operating point, voltage-free switching is no longer possible and the efficiency of the power transistor is considerably reduced.
  • the object of the invention is to minimize the switching losses of a power transistor.
  • the device and the method have a first power transistor and a second power transistor.
  • the first power transistor has a drain connection which is connected to a supply voltage.
  • a source terminal of the first power transistor is connected to a first voltage potential.
  • a drain connection of the second power transistor is connected to the drain connection of the first power transistor.
  • a source connection of the second power transistor is connected to a second voltage potential.
  • the two voltage potentials are each connected to a monitoring device.
  • monitoring devices record the respective voltage potential and compare the respective voltage potential with a value of the supply voltage.
  • a control unit is activated. This functions, for example, as switching logic for the power transistors.
  • the control unit determines a switching time of the second power transistor.
  • the second power transistor is followed by a means that generates a current when the second power transistor is turned on. This current changes the first voltage potential.
  • the control unit drives the first power transistor when the first voltage potential has the same value has as the supply voltage, so that the first power transistor switches off.
  • the advantage here is that the switching losses of the first power transistor are minimal.
  • the device has a capacitor and a coil, which generate the time-delayed current.
  • the capacitor is connected to the second voltage potential and a ground.
  • the coil is connected to the first voltage potential and the second voltage potential.
  • the working range of the device is enlarged, so that a voltage-free switching of the first power transistor is possible even when leaving the optimal working point and the efficiency of the device is not reduced.
  • the monitoring devices each have a comparator which carries out the comparison of the first and second voltage potential with the value of the supply voltage.
  • the monitoring devices have a means that determines a maximum of the first and second voltage potential.
  • the switching time of the first and the second power transistor is determined by the control unit as a function of the respective maximum.
  • the advantage here is that the monitoring devices are constructed from simple components.
  • the first and the second voltage potential are monitored by a single monitoring device.
  • Figure 1 shows an output stage 1 of a buck converter from the prior art.
  • the output stage has a power transistor 10.
  • the power transistor 10 is connected on the drain side to a supply voltage 11.
  • the components, coil 17 and capacitor 18 of the output filter are shown.
  • a Schottky diode 16 is provided in parallel with the output filter.
  • the parasitic capacitances present in the operation of the output stage are in Figure 1 shown in dashed lines.
  • the drain-source capacitance 13 and the junction capacitance 15 are recharged with the aid of an input resistance of the power transistor 10 and cause high power losses in the output stage.
  • Figure 2 shows the associated voltage and current curve when switching on the power transistor.
  • the current 21 rises sharply and reloads the parasitic capacitances of the output stage. Since the drain-source voltage 22 of the Power transistor is not minimal at the time of switching on, the high power losses arise.
  • FIG. 3 shows a device 30 according to the invention, for example a step-down converter which can switch off.
  • the operating frequency of the device is in the MHz range, preferably in a range up to 25 MHz.
  • the buck converter 30 has a first power transistor 31 which is assigned to the output stage of the buck converter.
  • the first power transistor 31 is connected to the supply voltage 33 and a first voltage potential 34 or a first node.
  • a drain terminal of the first power transistor 31 is connected to an auxiliary circuit which has a second power transistor 32, a capacitor 37 and a coil 36.
  • the second power transistor 32 is connected to the supply voltage 33 and a second voltage potential 35 or a second node.
  • the capacitor 33 is connected to the second voltage potential 35 and a ground and the coil 34 is connected to the first and the second voltage potential.
  • the first voltage potential 34 and the second voltage potential 35 are each connected to a monitoring device 39, 40, which detect the voltage potentials and compare them with the value of the supply voltage.
  • the monitoring devices 39, 40 are connected to a control unit 42, which serves as the control logic of the power transistors and determines the switching times of the power transistors as a function of the comparisons.
  • Figure 4 shows a method for reducing switching losses of a device with power transistors, for example a step-down converter.
  • the method starts with step 400 in that a first voltage potential 34 is detected with the aid of a first monitoring device 39.
  • a second voltage potential is detected using a second monitoring device 40.
  • the voltage potentials in the respective monitoring device 39, 40 are compared with the value of the supply voltage.
  • a control unit 42 is activated. If the second voltage potential 35 agrees with the value of the supply voltage, the switching time of the second power transistor is determined in a subsequent step 440.
  • the second power transistor is switched on.
  • a current is generated in the resonant circuit consisting of the capacitor 37 and the coil 36, which in a subsequent step 460 charges the parasitic capacitances of the first power transistor with a time delay.
  • the first voltage potential at the source connection of the first power transistor is changed. If the first voltage potential has the same value as the supply voltage, the control unit controls the first power transistor in a subsequent step 480, so that the latter switches off.
  • the second power transistor 32 is switched off. Due to the resonant circuit, the second voltage potential 35 or the second node begins to oscillate. After a period, the second voltage potential reaches the supply voltage again and the second power transistor can also be switched off.
  • Figure 5 shows a step-down converter 500 that has two control loops.
  • a main control circuit 41 which controls the output voltage of the step-down converter
  • an auxiliary control circuit 39, 40 which controls the de-energized switching of the first and second power transistors.
  • the output voltage of the step-down converter is regulated depending on the duty cycle of the first power transistor and the number of oscillation periods of the node depending on the supply voltage and the output current.
  • the duty cycle of the second power transistor 32 is regulated depending on the supply voltage and the output current of the step-down converter.
  • Level shifters 43, 45 and gate transistors 44, 46 for driving the respective power transistors 31, 32 are also shown.
  • the two nodes 34, 35 can be monitored with the same detection unit. For an optimal switching of the first and the second power transistor 31, 32, the point in time at which the nodes 34 and 35 have the maximum voltage and the supply voltage must be detected.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Description

    Stand der Technik
  • Die Erfindung beschreibt eine Vorrichtung und ein Verfahren zur Reduzierung von Schaltverlusten in Leistungstransistoren.
  • Bei jedem Schalten eines Leistungstransistors, der beispielsweise als Leistungsschalter fungiert, müssen die parasitären Kapazitäten der Ausgangsstufe resistiv umgeladen werden. Dies führt zu hohen Leistungsverlusten.
  • Es ist bekannt einen Abwärtswandler mit einem Schwingkreis bestehend aus einem Kondensator, der parallel zwischen Drain und Source des Leistungstransistors geschaltet ist und einer Spule, die in Serie zum Leistungstransistor angeschlossen ist, auszustatten. Mit Hilfe des Schwingkreises kann der Leistungstransistor spannungslos schalten. Nachteilig ist hierbei, dass der Arbeitsbereich des Abwärtswandlers durch die serielle Spule, die sich im Hauptpfad des Lastroms befindet, begrenzt wird. Verlässt der Abwärtswandler den optimalen Arbeitspunkt ist ein spannungsloses Schalten nicht mehr möglich und der Wirkungsgrad des Leistungstransistors verringert sich erheblich.
  • Des Weiteren ist bekannt einen Hilfskreis bestehend aus einem Leistungsschalter, einer Induktivität und einer Schottky-Diode parallel zur Ausgangsstufe anzubringen. Parallel zum Drain-Source-Anschluss des Leistungstransistors des Abwärtswandler ist ein Kondensator geschaltet. Mit Hilfe des Hilfskreises kann der Leistungstransistor spannungslos schalten. Nachteilig ist hierbei, dass die Schaltgeschwindigkeit aufgrund der parallelen Kapazität langsam ist und der Hilfskreis eine höhere Treiberfähigkeit erfordert. Außerdem ist lediglich der Leistungstransistor des Abwärtswandlers spannungslos schaltbar, aber der Leistungstransistor des Hilfskreises nicht, oder nur in einem sehr begrenztem Arbeitsbereich. Dadurch wird die Verlustleistung der Anordnung nicht verringert und sowohl die Schottky-Diode als auch der Leistungstransistor des Hilfskreises müssen identisch zur Ausgangsstufe dimensioniert werden. Dokument US 6,341,078 B1 offenbart eine Schaltung zur Reduzierung der Schaltverluste.
  • Die Aufgabe der Erfindung liegt darin, die Schaltverluste eines Leistungstransistors zu minimieren.
  • Offenbarung der Erfindung
  • Diese Aufgabe wird durch eine Vorrichtung und ein entsprechendes Verfahren, wie in den unabhängigen Ansprüchen 1 und 5 definiert, erreicht.
  • Der Rahmen der Erfindung wird durch den Schutzumfang der Ansprüche definiert. Der Gegenstand jeglichen Bezugs auf "Ausführungsformen", "Beispiele" oder "Aspekte" der Erfindung in der Beschreibung, welcher nicht unter den Schutzumfang der Ansprüche fällt, sollte lediglich als Illustration oder Beispiel zum besseren Verständnis der Erfindung interpretiert werden. Erfindungsgemäß weisen die Vorrichtung und das Verfahren einen ersten Leistungstransistor und einen zweiten Leistungstransistor auf. Der erste Leistungstransistor weist einen Drainanschluss auf, der mit einer Versorgungsspannung verbunden ist. Ein Sourceanschluss des ersten Leistungstransistors ist mit einem ersten Spannungspotential verbunden. Ein Drainanschluss des zweiten Leistungstransistors ist mit dem Drainanschluss des ersten Leistungstransistors verbunden. Ein Sourceanschluss des zweiten Leistungstransistors ist mit einem zweiten Spannungspotential verbunden. Die beiden Spannungspotentiale sind jeweils mit einer Überwachungseinrichtung verbunden. Diese Überwachungseinrichtungen erfassen das jeweilige Spannungspotential und vergleichen das jeweilige Spannungspotential mit einem Wert der Versorgungsspannung. In Abhängigkeit der Vergleiche der Überwachungseinrichtungen wird eine Steuereinheit angesteuert. Diese fungiert beispielsweise als Schaltlogik für die Leistungstransistoren. Die Steuereinheit bestimmt einen Schaltzeitpunkt des zweiten Leistungstransistors. Dem zweiten Leistungstransistor ist ein Mittel nachgeschaltet, das beim Einschalten des zweiten Leistungstransistors einen Strom erzeugt. Dieser Strom verändert das erste Spannungspotential. Die Steuereinheit steuert den ersten Leistungstransistor an, wenn das erste Spannungspotential den gleichen Wert aufweist wie die Versorgungsspannung, sodass der erste Leistungstransistor spannungslos schaltet.
  • Der Vorteil hierbei ist, dass die Schaltverluste des ersten Leistungstransistors minimal sind.
  • In einer Weiterbildung weist das Mittel einen Kondensator und eine Spule auf, die den zeitverzögerten Strom erzeugen. Der Kondensator ist mit dem zweiten Spannungspotential und einer Masse verbunden. Die Spule ist mit dem ersten Spannungspotential und dem zweiten Spannungspotential verbunden.
  • Vorteilhaft ist hierbei, dass der Arbeitsbereich der Vorrichtung vergrößert wird, sodass ein spannungsloses Schalten des ersten Leistungstransistors auch beim Verlassen des optimalen Arbeitspunkts möglich ist und der Wirkungsgrad der Vorrichtung nicht verringert wird.
  • In einer weiteren Ausgestaltung weisen die Überwachungseinrichtungen jeweils einen Komparator auf, der den Vergleich des ersten und zweiten Spannungspotential mit dem Wert der Versorgungsspannung durchführt.
  • In einer Weiterbildung weisen die Überwachungseinrichtungen ein Mittel auf, das jeweils ein Maximum des ersten und zweiten Spannungspotentials bestimmt. Der Schaltzeitpunkt des ersten und des zweiten Leistungstransistors wird in Abhängigkeit des jeweiligen Maximums von der Steuereinheit bestimmt.
  • Der Vorteil ist hierbei, dass die Überwachungseinrichtungen aus einfachen Bauelementen aufgebaut sind.
  • In einer weiteren Ausgestaltung werden das erste und das zweite Spannungspotential von einer einzigen Überwachungseinrichtung überwacht.
  • Vorteilhaft ist hierbei, dass sich die Größe der Vorrichtung verringert.
  • Weitere Vorteile ergeben sich aus der nachfolgenden Beschreibung von Ausführungsbeispielen bzw. aus den abhängigen Patentansprüchen.
  • Kurze Beschreibung der Zeichnungen
  • Die vorliegende Erfindung wird nachfolgend anhand bevorzugter Ausführungsformen und beigefügter Zeichnungen erläutert. Es zeigen:
  • Figur 1
    eine Ausgangsstufe eines Abwärtswandlers aus dem Stand der Technik,
    Figur 2
    einen Spannungs- und Stromverlauf beim Einschalten eines Leistungstransistors aus dem Stand der Technik,
    Figur 3
    eine erfindungsgemäße Vorrichtung, die spannungslos schaltet,
    Figur 4
    ein Verfahren zum spannungslosen Schalten des Leistungstransistors und
    Figur 5
    einen Abwärtswandler mit Regelkreis.
    Ausführungsformen der Erfindung
  • Figur 1 zeigt eine Ausgangsstufe 1 eines Abwärtswandlers aus dem Stand der Technik. Die Ausgangsstufe weist einen Leistungstransistor 10 auf. Der Leistungstransistor 10 ist drainseitig mit einer Versorgungsspannung 11 verbunden. Des Weiteren sind in Figur 1 die Komponenten, Spule 17 und Kondensator 18 des Ausgangsfilters gezeigt. Parallel zum Ausgangsfilter ist eine Schottkydiode 16 vorgesehen. Die im Betrieb der Ausgangsstufe vorhandenen parasitären Kapazitäten sind in Figur 1 gestrichelt gezeigt. Bei jedem Einschalten des Leistungstransistors, der als Leistungsschalter fungiert, müssen alle parasitären Kapazitäten der Ausgangsstufe resistiv umgeladen werden. Dabei werden die Drain-Source-Kapazität 13 und die Junctionkapazität 15 mit Hilfe eines Eingangswiderstands des Leistungstransistors 10 umgeladen und verursachen hohe Leistungsverluste der Ausgangsstufe.
  • Figur 2 zeigt den dazugehörigen Spannungs- und Stromverlauf beim Einschaltvorgang des Leistungstransistors. Beim Einschalten (t=0) des Leistungstransistors steigt der Strom 21 stark an und lädt die parasitären Kapazitäten der Ausgangsstufe um. Da die Drain-Source-Spannung 22 des Leistungstransistors zum Einschaltzeitpunkt nicht minimal ist, entstehen die hohen Leistungsverluste.
  • Figur 3 zeigt eine erfindungsgemäße Vorrichtung 30, beispielsweise einen Abwärtswandler, der spannungslos schalten kann. Die Arbeitsfrequenz der Vorrichtung liegt im MHz-Bereich, vorzugsweise in einem Bereich bis zu 25 MHz. Der Abwärtswandler 30 weist einen ersten Leistungstransistor 31 auf, der der Ausgangsstufe des Abwärtswandlers zugeordnet ist. Der erste Leistungstransistor 31 ist mit der Versorgungsspannung 33 und einem ersten Spannungspotential 34 bzw. einem ersten Knotenpunkt verbunden. Ein Drainanschluss des ersten Leistungstransistors 31 ist mit einem Hilfsschaltkreis verbunden, der einen zweiten Leistungstransistor 32, einen Kondensator 37 und eine Spule 36 aufweist. Der zweite Leistungstransistor 32 ist mit der Versorgungsspannung 33 und einem zweiten Spannungspotential 35 bzw. einem zweiten Knotenpunkt verbunden. Der Kondensator 33 ist mit dem zweiten Spannungspotential 35 und einer Masse verbunden und die Spule 34 ist mit dem ersten und dem zweiten Spannungspotential verbunden. Das erste Spannungspotential 34 und das zweite Spannungspotential 35 sind jeweils mit einer Überwachungseinrichtung 39, 40 verbunden, die die Spannungspotentiale erfassen und mit dem Wert der Versorgungsspannung vergleichen. Die Überwachungseinrichtungen 39, 40 sind mit einer Steuereinheit 42 verbunden, die als Ansteuerlogik der Leistungstransistoren dient und bestimmt die Schaltzeitpunkte der Leistungstransistoren in Abhängigkeit der Vergleiche.
  • Figur 4 zeigt ein Verfahren zur Reduzierung von Schaltverlusten einer Vorrichtung mit Leistungstransistoren, beispielsweise einem Abwärtswandler. Das Verfahren startet mit Schritt 400, indem ein erstes Spannungspotential 34 mit Hilfe einer ersten Überwachungseinrichtung 39 erfasst wird. In einem folgenden Schritt 410 wird ein zweites Spannungspotential mit Hilfe einer zweiten Überwachungseinrichtung 40 erfasst. In einem folgenden Schritt 420 werden die Spannungspotentiale in der jeweiligen Überwachungseinrichtung 39, 40 mit dem Wert der Versorgungsspannung verglichen. In einem folgenden Schritt 430 wird eine Steuereinheit 42 angesteuert. Stimmt das zweite Spannungspotential 35 mit dem Wert der Versorgungsspannung überein wird in einem folgenden Schritt 440 der Schaltzeitpunkt des zweiten Leistungstransistors bestimmt. In einem folgenden Schritt 450 wird der zweite Leistungstransistor eingeschalten. Dadurch wird ein Strom im Schwingkreis bestehend aus dem Kondensator 37 und der Spule 36 erzeugt, der in einem folgenden Schritt 460 die parasitären Kapazitäten des ersten Leistungstransistors zeitverzögert umlädt. In einem folgenden Schritt 470 wird das erste Spannungspotential am Sourceanschluss des ersten Leistungstransistors verändert. Weist das erste Spannungspotential den gleichen Wert wie die Versorgungsspannung auf, steuert in einem folgenden Schritt 480 die Steuereinheit den ersten Leistungstransistor an, sodass dieser spannungslos schaltet. In einem optionalen Schritt 490 wird der zweite Leistungstransistor 32 ausgeschalten. Aufgrund des Schwingkreises beginnt das zweite Spannungspotential 35 bzw. der zweite Knotenpunkt zu oszillieren. Nach einer Periode erreicht das zweite Spannungspotential wieder die Versorgungsspannung und der zweite Leistungstransistor kann ebenfalls spannungslos geschalten werden.
  • Figur 5 zeigt einen Abwärtswandler 500, der zwei Regelkreise aufweist. Einen Hauptregelkreis 41, der die Ausgangsspannung des Abwärtswandlers regelt und einen Hilfsregelkreis 39, 40, der das spannungslose Schalten des ersten und zweiten Leistungstransistors regelt. Die Ausgangsspannung des Abwärtswandlers wird in Abhängigkeit der Einschaltdauer des ersten Leistungstransistors und die Anzahl der Oszillationsperioden des Knotenpunkts in Abhängigkeit der Versorgungsspannung und des Ausgangsstroms geregelt. Für das spannungslose Schalten des ersten Leistungstransistors 31 wird die Einschaltdauer des zweiten Leistungstransistors 32 in Abhängigkeit der Versorgungsspannung und des Ausgangsstroms des Abwärtswandlers geregelt. Es sind ebenfalls Levelshifter 43, 45 und Gatetransistoren 44, 46 zur Ansteuerung der jeweiligen Leistungstransistoren 31, 32 gezeigt.
    In einem Ausführungsbeispiel können die beiden Knotenpunkte 34, 35 mit derselben Detektionseinheit überwacht werden. Für ein optimales Schalten des ersten und des zweiten Leistungstransistors 31, 32 muss der Zeitpunkt detektiert werden, an dem die Knotenpunkte 34 bzw. 35 die maximale Spannung bzw. die Versorgungsspannung aufweisen.

Claims (6)

  1. Vorrichtung (30) mit einem ersten Leistungstransistor (31), wobei ein Drainanschluss des ersten Leistungstransistors mit einer Versorgungsspannung (33) und ein Sourceanschluss des ersten Leistungstransistors (31) mit einem ersten Spannungspotential (34) verbunden ist und einem zweiten Leistungstransistor (32), wobei ein Sourceanschluss des zweiten Leistungstransistors (32) mit einem zweiten Spannungspotential (35) verbunden ist, wobei ein Drainanschluss des zweiten Leistungstransistors (31) mit dem Drainanschluss des ersten Leistungstransistors (31) verbunden ist, wobei das erste Spannungspotential (34) mit einer ersten Überwachungseinrichtung (39) und das zweite Spannungspotential (35) mit einer zweiten Überwachungseinrichtung (40) verbunden ist, wobei die erste Überwachungseinrichtung (39) das erste Spannungspotential (34) und die zweite Überwachungseinrichtung (40) das zweite Spannungspotential (35) erfasst, wobei die Überwachungseinrichtungen (39, 40) das erste Spannungspotential (34) und das zweite Spannungspotential (35) mit dem Wert der Versorgungsspannung vergleichen und eine Steuereinheit (42) mit den Überwachungseinrichtungen (39, 40) verbunden ist, wobei die Steuereinheit (42) einen Schaltzeitpunkt des zweiten Leistungstransistors (32) bestimmt, wenn das zweite Spannungspotential mit dem Wert der Versorgungsspannung übereinstimmt, und ein Mittel (43) vorhanden ist, das beim Einschalten des zweiten Leistungstransistors (32) einen Strom erzeugt, wobei der Strom das erste Spannungspotential (34) verändert und die Steuereinheit (42) den ersten Leistungstransistor (31) ansteuert, wenn das erste Spannungspotential (34) den gleichen Wert aufweist wie die Versorgungsspannung (33), sodass der erste Leistungstransistor spannungslos schaltet, wobei das Mittel (43) einen Kondensator (37) und eine Spule (36) aufweist, wobei der Kondensator (37) mit dem zweiten Spannungspotential (35) und einer Masse und die Spule (36) mit dem ersten Spannungspotential (34) und dem zweiten Spannungspotential (35) verbunden ist.
  2. Vorrichtung (30) nach Anspruch 1, dadurch gekennzeichnet, dass die Überwachungseinrichtungen (39, 40) jeweils einen Komparator aufweisen, der den Vergleich des ersten Spannungspotentials (34) und des zweiten Spannungspotentials (35) mit der Versorgungsspannung (33) durchführt.
  3. Vorrichtung (30) nach einem der Ansprüche 1 oder 2, dadurch gekennzeichnet, dass die Überwachungseinrichtungen (39, 40) ein Mittel (44) aufweisen, das jeweils ein Maximum des ersten Spannungspotentials (34) und zweiten Spannungspotentials (35) bestimmt und die Steuereinheit (42) in Abhängigkeit des jeweiligen Maximimums den Schaltzeitpunkt des ersten Leistungstransistors (31) und des zweiten Leistungstransistors (32) bestimmt.
  4. Vorrichtung nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, dass eine einzige Überwachungseinrichtung sowohl das erste Spannungspotential (34) als auch das zweite Spannungspotential (35) überwacht.
  5. Verfahren zur Reduzierung von Schaltverlusten einer Vorrichtung (30) nach einem der vorhergehenden Ansprüche mit den Schritten:
    - Erfassen (400) eines ersten Spannungspotentials (34) mit Hilfe einer ersten Überwachungseinrichtung (39),
    - Erfassen (410) eines zweiten Spannungspotentials (35) mit Hilfe einer zweiten Überwachungseinrichtung (40),
    - Vergleichen (420) des ersten Spannungspotentials (34) und des zweiten Spannungspotentials (35) mit einer Versorgungsspannung (33),
    - Ansteuern (430) einer Steuereinheit (42),
    - Bestimmen (440) eines Schaltzeitpunkts des zweiten Leistungstransistors (35), wenn das zweite Spannungspotential (35) mit dem Wert der Versorgungsspannung übereinstimmt,
    - Einschalten (450) eines zweiten Leistungstransistors (32),
    - Umladen (460) von parasitären Kapazitäten des ersten Leistungstransistors (31),
    - Verändern (470) des ersten Spannungspotentials (34) am Sourceanschluss des ersten Leistungstransistors (31),
    - wobei beim Einschalten des zweiten Leistungstransistors (32) die parasitären Kapazitäten des ersten Leistungstransistors (31) mit Hilfe eines Stroms umgeladen werden, sodass das erste Spannungspotential (34) am Sourceanschluss des ersten Leistungstransistors (31) verändert wird und der erste Leistungstransistor (31) von der Steuereinheit (42) angesteuert wird, wenn das erste Spannungspotential (34) den Wert einer Versorgungsspannung (33) aufweist, sodass der erste Leistungstransistor spannungslos geschaltet wird.
  6. Verfahren nach Anspruch 5, dadurch gekennzeichnet, dass mit Hilfe der ersten Überwachungseinrichtung (39) und der zweiten Überwachungseinrichtung jeweils ein Maximum des ersten Spannungspotentials (34) und des zweiten Spannungspotentials (35) bestimmt wird und mit Hilfe der Steuereinheit (42) die Schaltzeitpunkte des ersten Leistungstransistors (31) und des zweiten Leistungstransistors (32) in Abhängigkeit der Maxima bestimmt werden.
EP15704312.6A 2014-03-28 2015-02-13 Vorrichtung und verfahren zur reduzierung von schaltverlusten in leistungstransistoren Active EP3123615B1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE102014205844.9A DE102014205844A1 (de) 2014-03-28 2014-03-28 Vorrichtung und Verfahren zur Reduzierung von Schaltverlusten in Leistungstransistoren
PCT/EP2015/053083 WO2015144355A1 (de) 2014-03-28 2015-02-13 Vorrichtung und verfahren zur reduzierung von schaltverlusten in leistungstransistoren

Publications (2)

Publication Number Publication Date
EP3123615A1 EP3123615A1 (de) 2017-02-01
EP3123615B1 true EP3123615B1 (de) 2020-06-24

Family

ID=52469846

Family Applications (1)

Application Number Title Priority Date Filing Date
EP15704312.6A Active EP3123615B1 (de) 2014-03-28 2015-02-13 Vorrichtung und verfahren zur reduzierung von schaltverlusten in leistungstransistoren

Country Status (4)

Country Link
US (1) US9859785B2 (de)
EP (1) EP3123615B1 (de)
DE (1) DE102014205844A1 (de)
WO (1) WO2015144355A1 (de)

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5481178A (en) * 1993-03-23 1996-01-02 Linear Technology Corporation Control circuit and method for maintaining high efficiency over broad current ranges in a switching regulator circuit
US5594635A (en) * 1993-03-30 1997-01-14 Motorola, Inc. Constant frequency, zero-voltage-switching converters with resonant switching bridge
US5532919A (en) * 1993-03-30 1996-07-02 Motorola, Inc. Variable frequency, zero voltage switching, quasi-resonant converters with resonant bridge switch
JPH10501958A (ja) * 1994-05-11 1998-02-17 ビー アンド ダブリュー ラウドスピーカーズ リミテッド 被制御型整流回路
DE69628058T2 (de) * 1995-10-04 2003-11-27 Matsushita Electric Industrial Co., Ltd. Schaltnetzteil
US5847554A (en) * 1997-06-13 1998-12-08 Linear Technology Corporation Synchronous switching regulator which employs switch voltage-drop for current sensing
US6341078B1 (en) * 2000-04-06 2002-01-22 International Business Machines Corporation Full bridge power converter with enhanced resonant switching
US7495423B1 (en) * 2006-04-03 2009-02-24 National Semiconductor Corporation Apparatus and method for loop adjustment for a DC/DC switching regulator
JP5321124B2 (ja) * 2009-02-23 2013-10-23 三菱電機株式会社 半導体スイッチング装置
EP2230755B1 (de) * 2009-03-19 2017-09-06 Dialog Semiconductor GmbH Ladungsstromreduzierung für strombegrenzte, geschaltete Stromversorgung
JP5333485B2 (ja) * 2011-03-04 2013-11-06 株式会社デンソー 電力変換装置
JP6039327B2 (ja) * 2012-09-14 2016-12-07 リコー電子デバイス株式会社 スイッチング電源装置
US9337741B2 (en) * 2014-02-17 2016-05-10 Huawei Technologies Co., Ltd. DC-DC conversion circuit and method

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
None *

Also Published As

Publication number Publication date
WO2015144355A1 (de) 2015-10-01
DE102014205844A1 (de) 2015-10-01
US20170110957A1 (en) 2017-04-20
US9859785B2 (en) 2018-01-02
EP3123615A1 (de) 2017-02-01

Similar Documents

Publication Publication Date Title
DE60003771T2 (de) Koordiniertes Schalten in einem Mehrfach-Schaltregelkreissystem zur Verringerung des maximalen Laststroms
EP2479878B1 (de) Verfahren zur Regelung eines Tief-Hochsetzstellers
EP2915240B1 (de) Verfahren zum steuern eines akkubetriebenen schweissgeräts und akkubetriebenes schweissgerät
DE102005038231B3 (de) Verfahren und Vorrichtung zum Einschalten einer Spannungsversorgung einer Halbleiterschaltung und entsprechende Halbleiterschaltung
EP3127229B1 (de) Spread-spectrum amplituden modulation zur reduktion von störemissionen eines schaltwandlers
DE102016105469B4 (de) Verfahren zum Verwalten einer Mehrzahl von Hysterese-Gleichstrom-Gleichstrom-Abwärtswandlern und entsprechender Gleichstrom-Gleichstrom-Abwärtswandler
DE102016200389A1 (de) Mehrschwellenwert-Alarmkomparatoren für Mehrphasen-Tiefsetzsteller-Phasenabschaltsteuerung
DE102009024159A1 (de) Elektronische Vorrichtung und Verfahren zur DC-DC-Umwandlung mit variablem Arbeitsstrom
EP1852959A1 (de) Stromversorgung für einen Mittelfrequenz-Plasmagenerator
DE112016004961T5 (de) Mehrphasenwandler
WO2014173969A1 (de) Verfahren und vorrichtung zum einschalten oder abschalten eines elektronischen bauelements
DE102017104726A1 (de) System und Verfahren für eine getaktete Leistungsversorgung
DE102014106417A1 (de) Systeme und Verfahren zum Eliminieren von Übergangsverlusten in DC-DC-Wandlern
DE102009049615B4 (de) Elektronische Vorrichtung zur Ansteuerung eines Leistungsschalters
DE102013105541A1 (de) Schaltnetzteil und ein verfahren zum betreiben eines schaltnetzteils
DE102014201615A1 (de) Multiphasen-Gleichspannungswandler und Verfahren zum Betreiben eines Multiphasen-Gleichspannungswandlers
DE102016122191A1 (de) Stromschwellenwerterkennung bei Synchronregelung
DE102006004267B4 (de) Bordnetz für ein Fahrzeug
EP3123615B1 (de) Vorrichtung und verfahren zur reduzierung von schaltverlusten in leistungstransistoren
DE102015011396A1 (de) Vorrichtung und Verfahren zum elektrischen Verbinden und Trennen zweier elektrischer Potentiale sowie Verwendung der Vorrichtung
EP3043461B1 (de) Versorgungsschaltung zur versorgung eines schweissgerätes
DE102005045552A1 (de) Schaltungsanordnung
EP3291430B1 (de) Ladungspumpe zur erzeugung einer ausgangsspannung durch vervielfachung einer dc-betriebsspannung
DE102008061963B4 (de) Bipolarer Gleichstrom/Gleichstrom-Wandler, elektronische Schaltung mit demselben und Verfahren zum Bereitstellen einer Ausgangsgleichspannung mit wahlfreier Polarität an eine Last
EP3095192B1 (de) Verfahren zur regelung von schaltflanken für geschaltete endstufen, regelungsvorrichtung und endstufe

Legal Events

Date Code Title Description
STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: THE INTERNATIONAL PUBLICATION HAS BEEN MADE

PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: REQUEST FOR EXAMINATION WAS MADE

17P Request for examination filed

Effective date: 20161028

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): AL AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HR HU IE IS IT LI LT LU LV MC MK MT NL NO PL PT RO RS SE SI SK SM TR

AX Request for extension of the european patent

Extension state: BA ME

DAX Request for extension of the european patent (deleted)
GRAP Despatch of communication of intention to grant a patent

Free format text: ORIGINAL CODE: EPIDOSNIGR1

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: GRANT OF PATENT IS INTENDED

INTG Intention to grant announced

Effective date: 20200401

RAP1 Party data changed (applicant data changed or rights of an application transferred)

Owner name: ROBERT BOSCH GMBH

GRAS Grant fee paid

Free format text: ORIGINAL CODE: EPIDOSNIGR3

GRAA (expected) grant

Free format text: ORIGINAL CODE: 0009210

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: THE PATENT HAS BEEN GRANTED

AK Designated contracting states

Kind code of ref document: B1

Designated state(s): AL AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HR HU IE IS IT LI LT LU LV MC MK MT NL NO PL PT RO RS SE SI SK SM TR

REG Reference to a national code

Ref country code: GB

Ref legal event code: FG4D

Free format text: NOT ENGLISH

REG Reference to a national code

Ref country code: CH

Ref legal event code: EP

REG Reference to a national code

Ref country code: DE

Ref legal event code: R096

Ref document number: 502015012859

Country of ref document: DE

REG Reference to a national code

Ref country code: AT

Ref legal event code: REF

Ref document number: 1284898

Country of ref document: AT

Kind code of ref document: T

Effective date: 20200715

REG Reference to a national code

Ref country code: IE

Ref legal event code: FG4D

Free format text: LANGUAGE OF EP DOCUMENT: GERMAN

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: FI

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

Ref country code: NO

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200924

Ref country code: GR

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200925

Ref country code: LT

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

Ref country code: SE

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

REG Reference to a national code

Ref country code: LT

Ref legal event code: MG4D

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: RS

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

Ref country code: BG

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200924

Ref country code: HR

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

Ref country code: LV

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

REG Reference to a national code

Ref country code: NL

Ref legal event code: MP

Effective date: 20200624

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: AL

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

Ref country code: NL

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: EE

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

Ref country code: SM

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

Ref country code: ES

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

Ref country code: PT

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20201026

Ref country code: CZ

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

Ref country code: RO

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: IS

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20201024

Ref country code: PL

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

Ref country code: SK

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

REG Reference to a national code

Ref country code: DE

Ref legal event code: R097

Ref document number: 502015012859

Country of ref document: DE

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: DK

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

PLBE No opposition filed within time limit

Free format text: ORIGINAL CODE: 0009261

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT

26N No opposition filed

Effective date: 20210325

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: SI

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: MC

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

GBPC Gb: european patent ceased through non-payment of renewal fee

Effective date: 20210213

REG Reference to a national code

Ref country code: BE

Ref legal event code: MM

Effective date: 20210228

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: LI

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20210228

Ref country code: LU

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20210213

Ref country code: CH

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20210228

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: GB

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20210213

Ref country code: IE

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20210213

REG Reference to a national code

Ref country code: AT

Ref legal event code: MM01

Ref document number: 1284898

Country of ref document: AT

Kind code of ref document: T

Effective date: 20210213

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: AT

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20210213

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: BE

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20210228

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: HU

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT; INVALID AB INITIO

Effective date: 20150213

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: CY

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: DE

Payment date: 20230426

Year of fee payment: 9

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: MK

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: IT

Payment date: 20240229

Year of fee payment: 10

Ref country code: FR

Payment date: 20240222

Year of fee payment: 10

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: TR

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20200624