EP0066050B1 - Programmierbare logische hochintegrierte Schaltungsanordnung - Google Patents
Programmierbare logische hochintegrierte Schaltungsanordnung Download PDFInfo
- Publication number
- EP0066050B1 EP0066050B1 EP82102403A EP82102403A EP0066050B1 EP 0066050 B1 EP0066050 B1 EP 0066050B1 EP 82102403 A EP82102403 A EP 82102403A EP 82102403 A EP82102403 A EP 82102403A EP 0066050 B1 EP0066050 B1 EP 0066050B1
- Authority
- EP
- European Patent Office
- Prior art keywords
- field
- lines
- control
- programmable
- logic circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/177—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
- H03K19/17704—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form the logic functions being realised by the interconnection of rows and columns
- H03K19/17708—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form the logic functions being realised by the interconnection of rows and columns using an AND matrix followed by an OR matrix, i.e. programmable logic arrays
- H03K19/17712—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form the logic functions being realised by the interconnection of rows and columns using an AND matrix followed by an OR matrix, i.e. programmable logic arrays one of the matrices at least being reprogrammable
Definitions
- the invention relates to a programmable, highly integrated, logic circuit arrangement (PLA) according to the preamble of patent claim 1.
- the coupling elements are field effect transistors with at least two gate sections which can be provided next to one another, the associated source-drain switching path only becoming lit when the associated switch-on potentials are present on at least the two gate sections, and that these at least two switchable functions are impressed in such a way that, in the case of a connection to be established only as part of one of the two or more functions, one of the gate sections with the control line relevant for the function selection and the at least one remaining gate section of such a coupling element with the relevant one Input line is connected, and that in the context of the at least two functions connections to be made, the at least two gate sections of such a coupling element are connected together to the relevant input line.
- the invention is therefore based on the object of providing a programmable, highly integrated, logic circuit arrangement (PLA) which can be switched over to increase the degree of utilization of the logic cells present in the AND and OR fields and enables further activation of redundant circuits.
- PLA programmable, highly integrated, logic circuit arrangement
- control circuit introduced in the form of a two-stage AND / OR circuit enables elegant control of the AND and OR regions, since such a control circuit fits very well into the entire structure of the programmable logic arrangement using highly integrated technology. The additional space required for the control logic can thus be kept extremely low.
- the programmable logic circuit arrangement shown in FIG. 1 is particularly suitable for production using highly integrated technology, since it is distinguished by a regular structure and the control circuits in between likewise consist of combined AND and OR circuits.
- This programmable logic circuit arrangement is constructed from an AND field 1 and an OR field 2, circuits ST1 to Stn for the selection of one of the possible cells being connected upstream of the AND field 1.
- the control inputs S1 and S2 and a function input F1, F2, ... or Fn are common to each control circuit ST1 to STn represented by a block.
- the outputs of each control circuit ST1 to STn are labeled F1 ', C1, C1', .. Denotes Fn ', Cn, Cn'.
- This circuit for selecting one of the five possible cells within the programmable logic arrangement must meet the following condition for each function string:
- the AND field 1 has product term lines P1 to Pm which act on the OR field via control circuits STP1 to STPm and their output lines P1 ', C1, C1', ... Pm ', Cm, Cm'.
- the control inputs S3 and S4 are also connected to the control circuits STP1 to STPm.
- the outputs or output lines 3 of the programmable logic arrangement are shown on the lower edge of the OR field 2.
- the structure of the control circuits ST1 to Stn and STPm will be explained later with reference to FIG. 2.
- FIG. 2 shows the practical implementation possibility with the aid of cells according to FIG. 3 very clearly.
- the control circuits STO, ST1 and ST2 can be seen, which are connected to the common control lines S1 and S2.
- the signals Fv0 and F0, Fv1 and F1 as well as Fv2 and F2 are connected to the corresponding control circuits on the upper input lines.
- the identically constructed control units STO, ST1 and ST2 consist of AND and OR circuits.
- the signals C and C as well as FO and FO in the control unit STO and in the control unit ST1 are available.
- the corresponding signals are available at the outputs of the control circuit ST2, as can be seen from FIG. 2.
- the horizontally running lines PO to Pn serve as output lines of the AND field 1, but only five of them are shown in FIG. 2.
- These horizontally running lines PO to Pn are connected at their other ends via a resistor to a common connection point at which a voltage + V is applied.
- the output ends of these lines PO to Pn lead as input lines to the control circuits STPO to STPn located between the AND field 1 and the OR field 2, again with five control circuits only shown in FIG.
- these control circuits STPO to STPn are connected to lines on which the control signals S3 and S4 are supplied.
- the inputs Pv0 ... Pvm can be connected to any product term lines (PO ... 8m) for optimal use of the Don't Care position.
- the output lines of the control circuits STPO to STPn are in turn connected to the gate electrodes of a row of cells of the OR field 2.
- the cells of the OR field 2 also again consist of a basic cell according to FIG Completion of an operation appears. The other end of these lines is connected to a voltage source + V via a resistor.
- control circuits STO, ST1 or ST2 for selecting one of the five possible cell states must meet the following conditions for each function string v:
- control circuit STO corresponds to these functions just specified.
- the structure for the control circuits ST1 and ST2 is of course analog, and the control circuits STPO to STPn arranged between the AND and OR fields of the programmable logic arrangement are also analog.
- each function input Fn can be switched to any function string of the programmable logic circuit arrangement.
- control circuits ST1 to n and STP1 to n can be integrated very well into the structure of the programmable logic circuit arrangement, which also consists of AND and OR circuits. This results in a relatively small area requirement for these control circuits, which is not significant.
- Fv here means "variable” input.
- inputs can be optionally assigned (e.g. F2 to Fv of the control circuit STO). This was used in the application example.
- each product term or total term is tested by selecting the activable don't care positions in a double-addressable logic circuit arrangement.
Landscapes
- Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Logic Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Description
- Die Erfindung betrifft eine programmierbare, hoch integrierte, logische Schaltungsanordnung (PLA) nach dem Oberbegriff des Patentanspruchs 1.
- Derartige programmierbare, hoch integrierte, logische Schaltungsanordnungen sind grundsätzlich bekannt, so z.B. aus dem Buch «MOS/LSI Design and Application» von W. Carr und J. Mice, McGraw-Hill, 1972, Seiten 229 bis 258. Mit Hilfe derartiger programmierbarer, logischer Schaltungsanordnungen ist die direkte Implementierung kombinatorischer Logik in regelmässigen Strukturen, insbesondere Matrixanordnungen möglich, wodurch sich gegenüber den nicht in regelmässigen Strukturen zusammengeschalteten logischen Verknüpfungsschaltungen der Vorteil ergibt, dass sich sowohl die Massenherstellung als auch das Testen und die Lagerhaltung wesentlich vereinfachen. Neben den programmierbaren, logischen Anordnungen, deren Informationsinhalt bereits während des Herstellungsvorgangs fest eingeprägt wird und danach nicht mehr zu ändern ist, sind auch solche programmierbare, logische Anordnungen bekannt geworden, die eine Programmierung auch nach dem Herstellungsprozess erlauben. Als Beispiel für eine derartige Anordnung sei auf die US-PS 3 987 286 hingewiesen.
- Auch Mehrfachpersonalisierungen mit besonderen Koppel- und Verknüpfungselementen sind bekannt, die mehrere Zustände einnehmen können. Hierzu wird auf das IBM TDB Vol. 17, Nr. 3, August 1974, Seiten 811 und 812 verwiesen. Derartige Lösungen sind jedoch wegen der benötigten Sonderbauelemente, wegen der hohen Redundanz der Bauelemente und wegen der geringen Operationsgeschwindigkeit in der Praxis nicht eingesetzt worden.
- Aus dem IBM TDB, Vol. 20, Nr. 10, März 1978, Seiten 4016 bis 4018 und der US-PS 4084 152 ist eine programmierbare, hoch integrierte, logische Schaltungsanordnung (PLA) bekannt geworden, die zur Erhöhung des Ausnutzungsgrades, der im UND- und im ODER-Feld vorhandenen Verknüpfungszellen zwischen zwei ausführbaren logischen Funktionen umschaltbar ist. Die Verknüpfungszellen beider Felder bestehen aus Feldeffekt-Transistoren, die an den Kreuzungspunkten von Funktionseingangs- und Produkttermleitungen im UND-Feld bzw. Produktterm- und Summentermleitungen im ODER-Feld angeordnet sind. Dabei sind sowohl in dem ODER- als auch in dem UND-Feld Steuerleitungen zur Funktionsumschaltung angeordnet. Durch diese Veröffentlichung ist bereits eine Lösung bekanntgeworden, bei der verbleibende ungenutzte Verknüpfungsbereiche in den genannten Feldern, d. h. redundante Schaltkreise verringert werden. Diese Schaltungsanordnungen haben jedoch den Nachteil, dass sie erhebliche Einschränkungen hinsichtlich des Freiheitsgrads bei der Auslegung komplexer Verknüpfungsnetzwerke aufweisen. Damit geht der an sich erforderliche hohe Grad an Flexibilität bei regelmässigen Strukturen wieder verloren, so dass auch der Einsatz dieser programmierbaren, logischen Anordnungen in der Praxis nur äusserst beschränkt möglich ist.
- In der älteren, aber nicht vorveröffentlichten europäischen Patentanmeldung 0 051 693 ist deshalb eine weitere Verbesserung dieser programmierbaren, logischen Anordnungen in hoch integrierter Technik aufgezeigt worden, die höhere Funktionsdichten sowie eine schnelle elektrische Umschaltung zwischen unterschiedlichen Funktionen erlaubt und keine hohen Umprogrammierungsspannungen oder Sonderbauelemente erfordert. Diese Anordnung ist dadurch gekennzeichnet, dass die Koppelelemente Feldeffekttransistoren mit mindestens zwei nebeneinander vorsehbaren Gate-Abschnitten sind, wobei ein Lejtendwerden der zugehörigen Source-Drain-Schaltstrecke erst ermöglicht wird, wenn an mindestens den beiden Gate-Abschnitten die zugehörigen Einschaltpotentiale vorliegen, und dass diese mindestens beiden umschaltbaren Funktionen in der Weise eingeprägt werden, dass bei einer nur im Rahmen einer der beiden oder mehreren Funktionen herzustellenden Verbindung einer der Gate-Abschnitte mit der für die Funktionsauswahl massgeblichen Steuerleitung und der mindestens eine verbleibende Gate-Abschnitt eines solchen Koppelelementes mit der betreffenden Eingangsleitung verbunden wird, und dass bei ihm im Rahmen der mindestens beiden Funktionen herzustellenden Verbindungen, die mindestens beiden Gate-Abschnitte eines solchen Koppelelements gemeinsam an die betreffende Eingangsleitung angeschlossen sind. Obwohl sich eine derartige Anordnung durch eine sehr gute Flächennutzung auszeichnet und deshalb für hochintegrierte Bauweise geeignet ist, bleibt jedoch der alte Nachteil immer noch bestehen, dass der redundante Anteil von Bauelementen zu hoch ist.
- Der Erfindung liegt deshalb die Aufgabe zugrunde, eine programmierbare, hochintegrierte, logische Schaltungsanordnung (PLA) zu schaffen, die zur Erhöhung des Ausnutzungsgrades der im UND- und ODER-Feld vorhandenen Verknüpfungszellen umschaltbar ist und eine weitere Aktivierung von redundanten Schaltkreisen ermöglicht.
- Die erfindungsgemässe Lösung ergibt sich aus dem Kennzeichen des Patentanspruchs 1. Weitere Ausgestaltungen der Erfindung sind in den Patentansprüchen 2 bis 5 charakterisiert.
- Durch die Aktivierung des normalerweise ungenutzten Zustands (Don't Care) der Zellen innerhalb der programmierbaren, hoch integrierten, logischen Schaltungsanordnung und durch die separate Ansteuermöglichkeit des UND- und des ODER-Bereichs der programmierbaren, logischen Anordnung ist eine hohe Anzahl von logischen Funktionen bei drastischer Verringerung der Redundanz an Schaltkreisen ermöglicht worden.
- Während bei der Lösung nach dem zweitgenannten IBM-TDB ein zusätzlicher Transistor und ein Eingang vorhanden ist, sind bei der lösungsgemässen Schaltungsanordnung die Kontrolleitungen durch äussere Steuerschaltungen zu Funktionsleitungen umgestaltet worden. Dadurch werden nicht nur wie bei der bekanntgewordenen Schaltungsanordnung zwei Funktionsebenen, sondern drei Funktionsebenen bei zwei Gates pro Feldeffekt-Transistor geschaffen.
- Durch die eingeführte Steuerschaltung in Form einer zweistufigen UND/ODER-Schaltung ist eine elegante Ansteuerung der UND- und ODER-Bereiche ermöglicht worden, da sich eine derartige Steuerschaltung sehr gut in die gesamte Struktur der programmierbaren logischen Anordnung in hoch integrierter Technik einfügt. Der zusätzliche, für die Steuerlogik erforderliche Platzbedarf kann somit äusserst gering gehalten werden.
- Die Erfindung wird nun anhand von in der Zeichnung dargestellten Ausführungsbeispielen näher erläutert.
- Es zeigen:
- Fig. 1 ein Blockschaltbild einer programmierbaren logischen Anordnung mit dazwischenliegenden Steuerschaltungen,
- Fig. 2 ein spezielles Ausführungsbeispiel in Feldeffekt-Transistortechnik mit zwei Gate-Elektroden pro Feldeffekttransistor,
- Fig. 3 eine Zelle einer programmierbaren logischen Anordnung mit Aktivierung des Don't Care-Zustands und
- Fig. 4 die Funktionsdarstellungsweise in einer zweifach adressierbaren programmierbaren logischen Anordnung mit drei Funktionen.
- Die in Fig. 1 dargestellte programmierbare logische Schaltungsanordnung eignet sich besonders für die Herstellung in hochintegrierter Technik, da sie sich durch eine regelmässige Struktur auszeichnet und die dazwischenliegenden Steuerschaltungen ebenfalls aus kombinierten UND- und ODER-Schaltungen bestehen. Aufgebaut ist diese programmierbare logische Schaltungsanordnung aus einem UND-Feld 1 und einem ODER-Feld 2, wobei dem UND-Feld 1 Schaltungen ST1 bis Stn zur Selektierung einer der möglichen Zellen vorgeschaltet sind. An jeder durch einen Block dargestellten Steuerschaltung ST1 bis STn liegen gemeinsam die Steuereingänge S1 und S2 und je ein Funktionseingang F1, F2,... oder Fn. Die Ausgänge jeder Steuerschaltung ST1 bis STn sind mit F1', C1, C1', ... Fn', Cn, Cn' bezeichnet. Diese Schaltung zur Selektierung einer der fünf möglichen Zellen innerhalb der programmierbaren logischen Anordnung muss für jeden Funktionsstrang folgende Bedingung erfüllen:
- Das UND-Feld 1 weist Produkt-Termleitungen P1 bis Pm auf, die über Steuerschaltungen STP1 bis STPm sowie deren Ausgangsleitungen P1', C1, C1', ... Pm', Cm, Cm' auf das ODER-Feld wirken. An den Steuerschaltungen STP1 bis STPm liegen ausserdem die Steuereingänge S3 und S4. An der unteren Kante des ODER-Feldes 2 sind die Ausgänge bzw. Ausgangsleitungen 3 der programmierbaren logischen Anordnung eingezeichnet. Der Aufbau der Steuerschaltungen ST1 bis Stn und STPm wird später anhand der Fig. 2 näher erklärt.
- In der Fig. 2 ist nun ein detaillierteres Schaltbild einer programmierbaren logischen Schaltungsanordnung gezeigt, die sich besonders zur Höchstintegration durch die Verwendung von Feldeffekttransistoren mit zwei Torelektroden eignet. Bevor jedoch die Wirkungsweise näher beschrieben wird, soll zunächst der Aufbau und die Wirkungsweise einer einzelnen Zelle nach Fig. 3 beschrieben werden. Eine einzelne Zelle für die hier beschriebene programmierbare logische Schaltungsanordnung besteht aus einem Feldeffekttransistor FET. Dieser Feldeffekttransistor FET besitzt zwei Torelektroden T1 und T2. Die eine Elektrode des Feldeffekttransistors FET, vorteilhafterweise die Drainelektrode, ist über eine Leitung und einen Widerstand R mit einer Spannung V+ verbunden. Ausserdem sind die senkrecht zu dieser Leitung verlaufende Leitung FKT1, 2, die Leitung C und die Leitung C' vorhanden. Die Leitung FKT1, 2 ist die bei der Zweifach-Personalisierung erforderliche Funktionsleitung, wobei für die beiden Funktionen FKT1 und FKT2 folgende Definition gilt:
- FKT1: C = 1; C =
- FKT2: C = 0; C = C'.
- Die entsprechenden Leitungsverbindungen zu den zwei Elektroden T1 und T2 müssen dieser Tabelle genügen. Wenn man nun den Don't Care-Zustand FKT3 aktivieren will, muss man die in Fig. 3 eingezeichneten Verbindungen zu den Torelektroden T1 und T2 des Feldeffekttransistors des FET herstellen. Diese Verbindungen genügen der folgenden logischen Tabelle zur Aktivierung:
- FKT3 = C = C'
- FKT1, 2 = 0
- Dieser Zustand blieb nämlich bisher bei der zweifachen Personalisierung, wie sie weiter oben beschrieben ist, ungenutzt.
- Im folgenden wird nun das in Fig. 2 detailliertere Schaltbild einer programmierbaren logischen Schaltungsanordnung gemäss Fig. 1 näher beschrieben. Die Darstellung gemäss Fig. 2 zeigt die praktische Realisierungsmöglichkeit mit Hilfe von Zellen gemäss Fig. 3 sehr deutlich. Im oberen Teil der Fig. 2 sind die Steuerschaltungen STO, ST1 und ST2 zu sehen, die mit den gemeinsamen Steuerleitungen S1 und S2 verbunden sind. An den oberen Eingangsleitungen liegen jeweils die Signale Fv0 und F0, Fv1 und F1 sowie Fv2 und F2 an den entsprechenden Steuerschaltungen. Wie aus dem Aufbau der Steuerschaltungen STO zu sehen ist, bestehen die identisch aufgebauten Steuereinheiten STO, ST1 und ST2 aus UND- und ODER-Schaltungen. An den Ausgängen der Steuerschaltungen stehen die Signal C und C sowie FO und FO bei der Steuereinheit STO und bei der Steuereinheit ST1, die Signale C und C bzw. F1 und Ff zur Verfügung. An den Ausgängen der Steuerschaltung ST2 stehen die entsprechenden Signale zur Verfügung, wie aus der Fig. 2 hervorgeht. Diese Ausgangssignale führenden Leitungen sind mit den Torelektroden der Zellen des UND-Feldes 1 spaltenweise verbunden, und zwar so, dass jeder Steuerschaltung vorteilhafterweise zwei Spalten, nämlich eine mit der wahren Funktion FO und die andere mit der negierten Funktion 1=0 zugeordnet sind. Als Ausgangsleitungen des UND-Feldes 1 dienen die waagerecht verlaufenden Leitungen PO bis Pn, von denen jedoch nur fünf in der Fig. 2 dargestellt sind. Diese waagerecht verlaufenden Leitungen PO bis Pn sind an ihrem anderen Ende über je einen Widerstand mit einem gemeinsamen Anschlusspunkt, an dem eine Spannung +V anliegt, verbunden. Die Ausgangsenden dieser Leitungen PO bis Pn führen als Eingangsleitungen zu den zwischen dem UND-Feld 1 und dem ODER-Feld 2 liegenden Steuerschaltungen STPO bis STPn, wobei auch hier wieder nur in Fig.2 fünf Steuerschaltungen dargestellt sind. Ausserdem sind diese Steuerschaltungen STPO bis STPn mit Leitungen verbunden, auf denen die Steuersignale S3 und S4 zugeführt werden. Die Eingänge Pv0 ... Pvm können mit beliebigen Produkttermleitungen (PO... 8m) zur optimalen Ausnutzung der Don't Care-Position verbunden werden. Die Ausgangsleitungen der Steuerschaltungen STPO bis STPn sind nun ihrerseits mit den Torelektroden jeweils einer Reihe von Zellen des ODER-Feldes 2 verbunden. Die Zellen des ODER-Feldes 2 bestehen ebenfalls wieder aus einer Grundzelle gemäss Fig. 3. Senkrecht zu den Ausgangsleitungen der Steuerleitungen STPO bis STPn verlaufen die Summentermleitungen 3 bzw. FKT1, 2 ... der programmierbaren logischen Anordnung, auf denen das logische Ausgangsprodukt nach Vollendung einer Operation erscheint. Das andere Ende dieser Leitungen ist jeweils über einen Widerstand mit einer Spannungsquelle +V verbunden.
-
- Diesen soeben angegebenen Funktionen entspricht die Schaltung aus UND- und ODER-Schaltungen, die in der Steuerschaltung STO gezeigt ist. Der Aufbau für die Steuerschaltungen ST1 und ST2 ist selbstverständlich analog und auch der zwischen dem UND- und dem ODER-Feld der programmierbaren logischen Anordnung angeordneten Steuerschaltungen STPO bis STPn ist analog. Zur optimalen Ausnutzung der Don't Care-Zustände einer programmierbaren logischen Schaltungsanordnung kann jeder Funktionseingang Fn auf jeden beliebigen Funktionsstrang der programmierbaren logischen Schaltungsanordnung geschaltet werden.
-
- Wie bereits ausgeführt worden ist, können die Steuerschaltungen ST1 bis n und STP1 bis n sehr gut in die Struktur der programmierbaren logischen Schaltungsanordnung, die ebenfalls aus UND- und ODER-Schaltungen besteht, integriert werden. Daraus ergibt sich ein relativ kleiner Flächenbedarf für diese Steuerschaltungen, der nicht ins Gewicht fällt.
- Je nach Verwendung der programmierbaren logischen Schaltungen differiert die Anzahl der Eingänge, die Anzahl der Leitungen für die Produktterme und die Anzahl der Leitungen für die Summenterme. Bei solchen mit sehr vielen Produkttermen ist die Integration einer zusätzlichen Steuerleitung in das ODER-Feld 2 zu empfehlen. Dadurch reduziert sich die Steuerlogik für das gesamte ODER-Feld 2 auf zwei logische UND-Glieder. Ein weiterer Vorteil ist die dadurch mögliche Dreifachbenutzung der Bits, wodurch für die ODER-Funktion S3 somit nicht nur die Don't Care-Positionen, sondern auch die schon zweifach belegten Positionen benutzt werden können. In Fig. 4 ist nun schematisch ein Teil der programmierbaren logischen Schaltungsanordnung in personalisierter Form dargestellt. Links ist wieder in schematisierter Form das UND-Feld 1 und rechts das ODER-Feld 2 gezeigt. Anstelle der Steuerschaltungen STPO bis STP4 und STO bis ST2 gemäss Fig. 2 sind hier die von diesen Steuerschaltungen an die einzelnen Spaltenleitungen im UND-Feld 1 gelieferten logischen Signale eingezeichnet.
- F0, F1, F3 sind dabei die Eingangsoperanden. Wie aus der oberhalb der schematisch dargestellten personalisierten programmierbaren logischen Anordnung dargestellten kleinen Tabelle mit den Zuordnungssymbolen innerhalb des UND-Feldes bzw. des ODER-Feldes 1 bzs. 2 hervorgeht, entsprechen sich hier folgende Ausdrücke:
- FO entspricht AO mit dem schwarzen Dreieck bzw. AO mit dem weissen Dreieck bzw. A mit dem gestrichelten Dreieck,
- in den Kreuzungspunkten der senkrecht und waagrecht verlaufenden Leitungen.
- F1 entspricht BO mit dem zugeordneten schwarzen Dreieck bzw. A1 mit dem zugeordneten weissen Dreieck bzw. B mit dem zugeordneten gestrichelten Dreieck
- und F2 entspricht CIN mit dem schwarzen Dreieck bzw. A2 mit dem weissen Dreieck.
- Fv bedeutet hier «variabler» Eingang. Für die dritte Personalisierungsebene, das sind die Zellen mit den aktivierten Don't Care-Zuständen, können Eingänge wahlweise belegt werden (z.B. F2 auf Fv der Steuerschaltung STO). Im Anwendungsbeispiel wurde davon Gebrauch gemacht.
-
- 1) 2er Komplement einer dreistelligen Binärzahl Eingang (Binärzahl): A0, A1, A2 Ausgang (2er Komplement): AOK, A1K, A2K A0K=
A2 A1 A0 +A2 A1 A0+A2A1 A0+A2 A1 A0 A1K=A2 A1 A0+A2 A1A0 +A2A1 A0+A2 A1A0 A2K=A2A1 A0 +A2 A1 A0+A2 A1 A0+A2 A1 A0 - 2) 2-Bit Volladdierer Eingang: A0, B0, Carryin (CIN) Ausgang: SUM, Carryout (COU) SUM=A @ B 0 C=
AB C+A BC +ABC +ABC COU=C(A⊕B)+AB=A BC+AB C+ABC +ABC - 3) 2-Bit Decoder Eingang: A, B Ausgang: 0, 1, 2, 3
- Das Testen der programmierbaren logischen Anordnung kann durch Selektieren der aktivierbaren Don't Care-Positionen in einer zweifach adressierbaren programmierbaren logischen Schaltungsanordnungen erfolgen, wobei folgendes Testprinzip zugrundegelegt wird:
- 1. Eindeutige Zuordnung der ersten bzw. zweiten Ebene der programmierbaren logischen Anordnung (Personalisierungsebene) des UND-Feldes 1 zur Testebene (Don't Care-Ebene) des ODER-Feldes 2 zum Testen des UND-Feldes 1.
- 2. Eindeutige Zuordnung der ersten bzw. zweiten Ebene der programmierbaren logischen Schaltungsanordnung des ODER-Feldes 2 zur Testebene des UND-Feldes 1 zum Testen des ODER-Feldes 2.
- Dadurch wird jeder Produktterm bzw. Summenterm durch die Selektierung der aktivierbaren Don't Care-Positionen in einer zweifach adressierbaren logischen Schaltungsanordnung getestet.
Claims (5)
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE3121562 | 1981-05-30 | ||
DE19813121562 DE3121562A1 (de) | 1981-05-30 | 1981-05-30 | Programmierbare logische hochintegrierte schaltungsanordnung |
Publications (3)
Publication Number | Publication Date |
---|---|
EP0066050A2 EP0066050A2 (de) | 1982-12-08 |
EP0066050A3 EP0066050A3 (en) | 1984-05-09 |
EP0066050B1 true EP0066050B1 (de) | 1987-06-24 |
Family
ID=6133576
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
EP82102403A Expired EP0066050B1 (de) | 1981-05-30 | 1982-03-23 | Programmierbare logische hochintegrierte Schaltungsanordnung |
Country Status (4)
Country | Link |
---|---|
US (1) | US4468735A (de) |
EP (1) | EP0066050B1 (de) |
JP (1) | JPS57203337A (de) |
DE (2) | DE3121562A1 (de) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61170828A (ja) * | 1985-01-24 | 1986-08-01 | Hitachi Ltd | マイクロプログラム制御装置 |
US4858178A (en) * | 1986-09-30 | 1989-08-15 | Texas Instruments Incorporated | Programmable sequence generator |
US4880754A (en) * | 1987-07-06 | 1989-11-14 | International Business Machines Corp. | Method for providing engineering changes to LSI PLAs |
US8661394B1 (en) | 2008-09-24 | 2014-02-25 | Iowa State University Research Foundation, Inc. | Depth-optimal mapping of logic chains in reconfigurable fabrics |
US8438522B1 (en) | 2008-09-24 | 2013-05-07 | Iowa State University Research Foundation, Inc. | Logic element architecture for generic logic chains in programmable devices |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3987286A (en) * | 1974-12-20 | 1976-10-19 | International Business Machines Corporation | Time split array logic element and method of operation |
AT345902B (de) * | 1975-03-25 | 1978-10-10 | Siemens Ag | Integrierte bausteinschaltung mit mehreren verknuepfungsgliedern fuer unterschiedliche verknuepfungsfunktionen |
US4084152A (en) * | 1976-06-30 | 1978-04-11 | International Business Machines Corporation | Time shared programmable logic array |
US4103182A (en) * | 1976-09-01 | 1978-07-25 | Hewlett-Packard Company | Programmable transfer gate array |
FR2396468A1 (fr) * | 1977-06-30 | 1979-01-26 | Ibm France | Perfectionnement aux reseaux logiques programmables |
US4195352A (en) * | 1977-07-08 | 1980-03-25 | Xerox Corporation | Split programmable logic array |
US4177452A (en) * | 1978-06-05 | 1979-12-04 | International Business Machines Corporation | Electrically programmable logic array |
US4233667A (en) * | 1978-10-23 | 1980-11-11 | International Business Machines Corporation | Demand powered programmable logic array |
US4293783A (en) * | 1978-11-01 | 1981-10-06 | Massachusetts Institute Of Technology | Storage/logic array |
US4208728A (en) * | 1978-12-21 | 1980-06-17 | Bell Telephone Laboratories, Incorporated | Programable logic array |
US4354228A (en) * | 1979-12-20 | 1982-10-12 | International Business Machines Corporation | Flexible processor on a single semiconductor substrate using a plurality of arrays |
-
1981
- 1981-05-30 DE DE19813121562 patent/DE3121562A1/de not_active Withdrawn
-
1982
- 1982-03-23 DE DE8282102403T patent/DE3276650D1/de not_active Expired
- 1982-03-23 EP EP82102403A patent/EP0066050B1/de not_active Expired
- 1982-04-02 JP JP57053935A patent/JPS57203337A/ja active Granted
- 1982-05-17 US US06/378,959 patent/US4468735A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
EP0066050A2 (de) | 1982-12-08 |
EP0066050A3 (en) | 1984-05-09 |
DE3276650D1 (en) | 1987-07-30 |
JPS57203337A (en) | 1982-12-13 |
DE3121562A1 (de) | 1983-01-05 |
JPH0211179B2 (de) | 1990-03-13 |
US4468735A (en) | 1984-08-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0051693B1 (de) | Elektrisch umschaltbarer Festwertspeicher | |
DE2723821C2 (de) | Programmierbare logische Anordnung | |
DE2822219C2 (de) | Auf einem Chip integrierte Logikschaltungen | |
DE69520665T2 (de) | Anordnung von nichtflüchtigen EEPROM,insbesondere Flash-EEPROM | |
DE3839113C2 (de) | ||
DE69528393T2 (de) | Programmierbarer Logikbaustein für ein anwenderprogrammierbares Gate-Array | |
DE102004063926B4 (de) | Konfigurierbare Treiberzelle eines logischen Zellenfeldes | |
DE2434704C2 (de) | Programmierbare Verknüpfungsmatrix | |
DE2556274C2 (de) | Programmierbare logische Schaltung | |
EP0005847B1 (de) | Speicherschaltung und deren Verwendung in einer elektrisch programmierbaren logischen Anordnung | |
EP0093947B1 (de) | Programmierbare Logikanordnung | |
DE4107889A1 (de) | Halbleiterspeichereinrichtung mit mehreren ports | |
DE2261786C3 (de) | ||
DE2925925C2 (de) | Informationsspeicher | |
DE2261786B2 (de) | Festwert-Speichereinheit | |
DE2706807A1 (de) | Einrichtung und verfahren zum verarbeiten von information in form digitaler signale | |
EP0066050B1 (de) | Programmierbare logische hochintegrierte Schaltungsanordnung | |
EP0061513B1 (de) | Integrierte Auswahlschaltung in CMOS-Technik für vier Potentiale und deren Vereinfachung für drei Potentiale | |
EP0348539A1 (de) | Programmierbares CMOS-Logik-Feld | |
EP0166027B1 (de) | In C-MOS-Technik realisierte Basiszelle | |
DE3242234A1 (de) | Hochintegrierte halbleiterspeicherschaltung | |
DE2540350A1 (de) | Halbleiter-bauelement | |
DE2855342C2 (de) | Speicherschaltung | |
DE69125576T2 (de) | Speicheranordnung mit Abtastverstärkern vom Stromspiegeltyp | |
DE3921748C2 (de) | Lese- und Programmiertreiberschaltung für eine programmierbare Speicherfeldanordnung in integrierter Schaltungstechnik |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PUAI | Public reference made under article 153(3) epc to a published international application that has entered the european phase |
Free format text: ORIGINAL CODE: 0009012 |
|
AK | Designated contracting states |
Designated state(s): DE FR GB |
|
17P | Request for examination filed |
Effective date: 19830322 |
|
PUAL | Search report despatched |
Free format text: ORIGINAL CODE: 0009013 |
|
AK | Designated contracting states |
Designated state(s): DE FR GB |
|
GRAA | (expected) grant |
Free format text: ORIGINAL CODE: 0009210 |
|
AK | Designated contracting states |
Kind code of ref document: B1 Designated state(s): DE FR GB |
|
ET | Fr: translation filed | ||
REF | Corresponds to: |
Ref document number: 3276650 Country of ref document: DE Date of ref document: 19870730 |
|
PLBE | No opposition filed within time limit |
Free format text: ORIGINAL CODE: 0009261 |
|
STAA | Information on the status of an ep patent application or granted ep patent |
Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT |
|
26N | No opposition filed | ||
PGFP | Annual fee paid to national office [announced via postgrant information from national office to epo] |
Ref country code: GB Payment date: 19920210 Year of fee payment: 11 |
|
PGFP | Annual fee paid to national office [announced via postgrant information from national office to epo] |
Ref country code: DE Payment date: 19920321 Year of fee payment: 11 |
|
PGFP | Annual fee paid to national office [announced via postgrant information from national office to epo] |
Ref country code: FR Payment date: 19930226 Year of fee payment: 12 |
|
PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: GB Effective date: 19930323 |
|
GBPC | Gb: european patent ceased through non-payment of renewal fee |
Effective date: 19930323 |
|
PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: DE Effective date: 19931201 |
|
PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: FR Effective date: 19941130 |
|
REG | Reference to a national code |
Ref country code: FR Ref legal event code: ST |