DE69838973T2 - Schwachstromüberwachung durch "low-side" getriebenen DMOS mittels Modulierung seines inneren Widerstands - Google Patents

Schwachstromüberwachung durch "low-side" getriebenen DMOS mittels Modulierung seines inneren Widerstands Download PDF

Info

Publication number
DE69838973T2
DE69838973T2 DE69838973T DE69838973T DE69838973T2 DE 69838973 T2 DE69838973 T2 DE 69838973T2 DE 69838973 T DE69838973 T DE 69838973T DE 69838973 T DE69838973 T DE 69838973T DE 69838973 T2 DE69838973 T2 DE 69838973T2
Authority
DE
Germany
Prior art keywords
dmos
transistor
drain
output power
auxiliary
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE69838973T
Other languages
English (en)
Other versions
DE69838973D1 (de
Inventor
Luigi Gervasi
Sergio Lecce
Franco Cocetta
Mauro Merlo
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SRL
Original Assignee
STMicroelectronics SRL
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics SRL filed Critical STMicroelectronics SRL
Publication of DE69838973D1 publication Critical patent/DE69838973D1/de
Application granted granted Critical
Publication of DE69838973T2 publication Critical patent/DE69838973T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • G01R31/54Testing for continuity
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • G01R31/52Testing for short-circuits, leakage current or ground faults
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/0092Arrangements for measuring currents or voltages or for indicating presence or sign thereof measuring current only

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Amplifiers (AREA)
  • Screen Printers (AREA)

Description

  • Gebiet der Erfindung
  • Die vorliegende Erfindung betrifft Leistungsstufen, die integrierte DMOS-Transistoren einsetzen, und insbesondere eine „Low-Side"-Treiberstufe einer äußeren Last.
  • Hintergrund der Erfindung
  • Integrierte Leistungsstufen und insbesondere „Low-Side"- und „High-Side"-Treiberstufen, die durch einen integrierten Leistungstransistor gebildet werden, der einen Strom an eine äußere Last liefert, werden in unzähligen Anwendungen als eine zuverlässige und kostengünstige Alternative zu klassischen elektromechanischen Relais verwendet.
  • Während ein integrierter DMOS-Transistor eine äußerst leistungsfähige Vorrichtung ist, verhältnismäßig hohe Leistungen zu schalten, muß seine Unversehrtheit sorgfältig abgesichert werden, indem gefährliche Betriebsbedingungen verhindert werden, die seinen Ausfall verursachen können.
  • Daher ist es eine übliche Praxis, spezielle Schaltungen zu verwirklichen, die die Betriebsbedingungen überwachen, um jedes zufällige Auftreten von verbotenen Bedingungen zu verhindern.
  • Insbesondere ist eine sehr wichtige Information, um das Umschalten des integrierten DMOS-Transistors eines Low-Side-Treibers von einem Leitungszustand in einen Aus-Zustand oder umgekehrt zu ermöglichen, diejenige, die das Vorhandensein eines Zustands „ohne angeschlossene Last" ausschließt. Um dies zu tun, enthalten Betätigungselemente in der Form integrierter Schaltungen, die Low-Side-Treiber verwenden, Schutzsysteme oder Abtastschaltungen, die imstande sind, rechtzeitig einen etwaigen Zustand ohne angeschlossene Last zu signalisieren.
  • Üblicherweise ist es erforderlich, daß diese Schaltungen erfassen, ob ein etwaiger Zustand ohne angeschlossene Last während einer Phase auftritt, in der der DMOS-Leistungstransistor ausgeschaltet ist. Diese Grundvoraussetzung, das Einschalten des Transistors im Fall ohne angeschlossene Last zu sperren, wird durch bekannte Schaltungen zufriedenstellend erfüllt.
  • Obwohl es im allgemeinen nicht erforderlich ist, kann es manchmal wichtig sein, einen etwaigen Zustand ohne angeschlossene Last auch während eines Einschaltzustandes des DMOS-Leistungstransistors zu erkennen.
  • Im Fall eines Low-Side-Treibers ist es schwierig, diese Art von Voraussetzung zu erfüllen, wenn der Strompegel einer Unterscheidung zwischen noch einem Leitungszustand, der als ein Zustand ohne angeschlossene Last definiert und erkannt werden muß, bei einem verhältnismäßig niedrigen Wert festgelegt wird, zum Beispiel in der Nähe von 10–50 mA. Wenn der Innenwiderstand Rdson eines leitenden DMOS-Transistors etwa 0,5 Ohm und häufig sogar noch weniger beträgt, wird eine direkte Messung der Stromabgabe durch den Transistor durch Überwachung seiner Drain-Spannung ziemlich kritisch. In der Tat wäre, wenn man eine Unterscheidungsschwelle von 30 mA und einen Widerstand Rdson = 0,5 Ohm voraussetzt, eine Drain-Source-Spannung (d. h. über die Stromanschlüsse des Transistors) von VDS = 15 mV erhältlich.
  • US-A-5,164,659 offenbart Nichtlastzustandsdiskriminierungs- und Signalisierungsschaltungen für eine Low-Side-Treiberstufe, die auf der Verwendung eines Komparators der Ausgangsspannung mit einem bestimmten Regelspannungswert beruhen, die folglich geringfügig höher als der minimale zulässige Spannungspegel eingestellt werden muß. In bestimmten Anwendungen kann es nachteilig sein, die Ausgangsspannung nicht auf den minimal zulässigen Pegel der Lastzustände regeln zu können.
  • US-A-5,079,456 beschreibt eine Stromabtastschaltung für einen Low-Side-Treiber, die auf der Verwendung eines Transistors mit einer Teilgröße beruht, durch den ein Bezugsstrom fließt, der durch einen Stromgenerator erzeugt wird.
  • Aufgabe und Zusammenfassung der Erfindung
  • Die Aufgabe der vorliegenden Erfindung ist es, ein Verfahren und eine Schaltung bereitzustellen, die es im allgemeinen ermöglichen werden, verhältnismäßig niedrige Ströme durch einen integrierten DMOS-Leistungstransistor in einer Low-Side-Treiberanordnung in einer einfachen und zuverlässigen Weise zu überwachen.
  • Im wesentlichen beruht das Verfahren der Erfindung auf der Verwendung einer Rückkopplungsschaltung, die, indem sie auf die Spannung wirkt, die an den Gate-Anschluß des DMOS-Transistors angelegt wird, den Minimalwert begrenzt, auf den die Drain-Source-Spannung (VDS) fallen kann, um sie ausreichend hoch zu halten und selbst bei verhältnismäßig niedrigen Pegeln eine zuverlässige Überwachung des Stroms durch den Transistor zu ermöglichen. Dies wird erreicht, indem absichtlich der Leitungswiderstand des Transistors Rdson bei niedrigen Strompegeln moduliert (erhöht) wird.
  • Das Verfahren und die Schaltung der Erfindung werden in den Ansprüchen 1 und 2 definiert, und besonders bevorzugte Ausführungsformen werden in den restlichen Ansprüchen angegeben, die hierzu beigefügt sind.
  • Kurze Beschreibung der Zeichnungen
  • 1 ist ein Diagramm, das die Funktion der Absenkung der VDS-Spannung eines integrierten DMOS-Transistors bei niedrigen Strompegeln zeigt.
  • 2 ist ein Grunddiagramm der erfindungsgemäßen Schaltung zur Überwachung eines Zustands ohne angeschlossene Last.
  • 3 zeigt eine Schaltung zur Begrenzung des Minimalwerts der VDS-Spannung bei niedrigen Strompegeln.
  • Beschreibung von Ausführungsformen
  • Das Diagramm der 1 bietet eine unmittelbare Darstellung der Notwendigkeit oder auf jeden Fall der Gelegenheit, den Ab fall der VDS-Spannung, die an den Stromanschlüssen eines integrierten DMOS-Leistungstransistor abgetastet wird, der einen Low-Side-Treiber bildet, auf einen bestimmten Minimalwert zu begrenzen, um die Überwachung des Stroms durch den Transistor selbst bei besonders niedrigen Pegeln in einer zuverlässigen Weise zu ermöglichen, selbst falls die auferlegte Unterscheidungsschwelle besonders niedrig ist.
  • Erfindungsgemäß wird ein Grundschema der ausführenden Schaltung in 2 gezeigt.
  • In der Figur werden neben dem DMOS-Ausgangsleistungstransistor selbst nur die Schaltungselemente dargestellt, die das Abtastsystem der Erfindung für einen etwaigen Zustand ohne angeschlossene Last bilden.
  • Die Rückkopplungsschleife wird im wesentlichen durch einen Operationsverstärker REGULATION LOOP OP AMP gebildet, durch den gemäß des Verfahrens der Erfindung eine Modulation des Leitungswiderstands Rdson des Transistors bewirkt wird, um den Spannungsabfall am DMOS-Transistor, das heißt die VDS-Spannung des Transistors auf einen minimalen vorher festgelegten Wert Voutlim zu begrenzen.
  • Die Überwachung des Stroms Iout, der durch den DMOS-Transistor abgegeben wird, geschieht durch den Komparator OPEN LOAD COMPARATOR, der den Strom Iout mit einem Bezugsstrom Iref vergleicht, der durch den zugehörigen Generator durch einen Hilfs-DMOS-Transistor erzwungen wird, der typischerweise kleiner als der Leistungstransistor ist.
  • Sowohl der Leistungstransistor als auch der Hilfstransistor werden gleichermaßen durch die Rückkopplungsschleife konditioniert, die die minimale VDS-Spannung des Leistungstransistors begrenzt.
  • Die praktische Verwirklichung der Rückkopplungsschleife, die funktional im Diagramm der 2 durch den Operationsverstärker repräsentiert wird, bietet im Fall eines Low-Side-Treibers besondere Schwierigkeiten. Diese Schwierigkeiten sind hauptsäch lich auf die hohe Verstärkung des DMOS-Leistungsverstärkers in einer Anordnung mit einem gemeinsamen Source-Anschluß während Bedingungen mit schwacher Inversion zurückzuführen.
  • Die Situation wird weiter verkompliziert, da für wiederkehrende Anwendungsanforderungen der Ausgang des Leistungstransistors mit einer äußeren Kapazität verbunden sein kann, der zwischen 0 und 150 nF variieren kann.
  • Bezugnehmend auf das Grundschema der 2, beruht das Verfahren der Erfindung qualitativ auf der Tatsache, daß wenn die Drain-Spannung VDS tendiert, unter den festen Minimalwert Voutlim zu fallen, zum Beispiel infolge eines Abfalls des Ausgangsstroms Iout, der Operationsverstärker die Gate-Spannung des DMOS-Leistungstransistors senkt, so daß seine Drain-Spannung dazu neigen wird, zuzunehmen.
  • Wenn die Drain-Spannung höher als der feste Minimalwert Voutlim bleibt, hat die Rückkopplungsschleife keine Wirkung, da der Operationsverstärker auf der Versorgungsspannung Vcc in die Sättigung kommt, die auch die maximale Gate-Spannung ist.
  • An diesem Punkt kann die Abtastung eines Zustands ohne angeschlossene Last durch den zweckbestimmten Komparator OPEN LOOP COMPARATOR durchgeführt werden, indem einfach die Drain-Spannung des Leistungs-DMOS-Transistors OUTPUT POWER DMOS mit der Drain-Spannung des Bezugs-(Hilfs-)DMOS-Transistors SENSING DMOS verglichen wird, durch den ein bestimmter Bezugsstrom Iref durch den zweckbestimmten Stromgenerator erzwungen wird.
  • 3 zeigt eine besonders effektive und zuverlässige Schaltung der Rückkopplungsschleife.
  • Unter der Voraussetzung, daß das Paar Transistoren Q4 und Q5, die einen Stromspiegel bilden, identische Flächen aufweisen, wird die Drain-Regelspannung Voutlim (die gemäß der Anforderungen festgelegt werden kann) gegeben sein durch die Gleichung:
    Figure 00050001
    wobei A3 und A2 die Flächen der Transistoren Q3 bzw. Q2 sind, während die Spannung VT die thermische Spannung repräsentiert.
  • Gleichung (1) wird erhalten, indem alle Grundströme der bipolaren Transistoren vernachlässigt werden, die die Schaltung der Rückkopplungsschleife bilden.
  • Der Wert des Ausgangsstroms, der durch den OUTPUT POWER DMOS-Transistor geliefert wird, bei dem die Regelschleife, wenn er erreicht wird, beginnen wird zu regeln, das heißt, den Innenwiderstand des Transistors zu modulieren, ist gegeben durch
    Figure 00060001
  • Soweit die Frequenzantwort betroffen ist, präsentiert die Verstärkung des Systems zwei Pole.
  • Die Schleifenverstärkung bei einer Frequenz von null kann ausgedrückt werden als |A0| = GmR (3)wobei Gm die Transkonduktanz des Leistungs-DMOS-Transistors ist.
  • Der dominante Pol wird durch die Gate-Source-Kapazität des DMOS-Leistungstransistors bestimmt und ist gegeben durch
    Figure 00060002
    es ist offenkundig die stabilisierende Wirkung von Rfb, und daher der Grund, warum dieser Rückkopplungswiderstand eingeführt wird.
  • Da der zweite Pol mit der Kapazität verbunden ist, die mit dem Drain-Anschluß des DMOS verbunden ist, hängt seine Position auch von der Kapazität der äußerlich angeschlossenen Last ab.
  • Der niedrige Impedanzpegel des Drain-Knotens stellt die Stabilität des Systems selbst beim Vorhandeinsein einer weiten Streuung der äußeren Kapazitätswerte sicher.
  • Die Schaltung enthält infolge der Kreuzkopplung der Transistoren Q2 und Q3 eine innere Mitkopplungsschleife, die geeignet kompensiert werden muß. Die Funktion des Rb-Widerstands ist es, eine solche innere Schleife, die durch Q2 und Q3 gebildet wird, durch eine Emittergegenkopplung von Q2 zu kompensieren, wodurch folglich die Verstärkung einer solchen inneren Mitkopplungsschleife reduziert wird.

Claims (5)

  1. Schaltung zur Abtastung eines Zustands ohne angeschlossene Last eines Low-Side-Treibers, der durch einen integrierten DMOS-Transistor (Output Power DMOS) gebildet wird, der funktionsfähig zwischen eine äußere Last und einen Masseknoten geschaltet ist, während eines Einschaltzustands des Transistors, der eine Rückkopplungsschleife aufweist, die einen Operationsverstärker (REGULATION LOOP OP-AMP) mit einem nicht-invertierenden Eingang (+) umfasst, der mit dem Drain-Knoten des ersten DMOS-Transistors (Output Power DMOS) verbunden ist, einen invertierenden Eingang (–), der mit einer vorher festgelegten Begrenzungsspannung (Voutlim) verbunden ist, und einen Ausgang, der mit einem Gate-Knoten des ersten DMOS-Transistors (Output Power DMOS) und eines Hilfs-DMOS-Transistors (SENSING DMOS) verbunden ist, und einen Komparator (OPEN LOAD COMPARATOR) aufweist, der Eingänge (+, –) aufweist, die mit dem Drain-Knoten des ersten DMOS-Transistors (Output Power DMOS) bzw. mit einem Bezugssignal verbunden sind, wobei der Hilfs-DMOS-Transistor (SENSING DMOS) im Vergleich zur Größe des ersten DMOS-Transistors einen Bruchteil der Größe aufweist, die mit ihren jeweiligen Gates miteinander integriert sind, die gemeinsam verbunden sind, durch den Hilfs-DMOS-Transistor (SENSING DMOS) ein Bezugsstrom (Iref) fließt, der durch einen Stromgenerator erzeugt wird, der zwischen einem Versorgungsknoten der Schaltung und dem Drain-Anschluß des Hilfs-DMOS-Transistors (SENSING DMOS) geschaltet ist, zur Lieferung des Bezugssignals an einen Eingang (+) des Komparators (OPEN LOAD COMPARATOR).
  2. Schaltung nach Anspruch 1, dadurch gekennzeichnet, daß der Verstärker aufweist: ein erstes Paar Transistoren (Q2, Q3), die miteinander über Kreuz verbunden sind, wobei der Emitter eines ersten (Q3) Transistors des ersten Paars mit dem Drain-Anschluß des ersten DMOS (Output Power DMOS) verbunden ist und der Emitter des anderen Transistors (Q2) des ersten Paars durch einen Gegenkopplungswiderstand (Rb) mit dem Masseknoten der Schaltung verbunden ist, und ein zweites Paar Transistoren (Q4, Q5), die einen Stromspiegel bilden, wobei der Kollektor des Eingangszweigtransistors (Q5) des Spiegels mit einem Vorstromgenerator (Ibias) verbunden ist, der mit dem Stromversorgungsknoten (Vcc) verbunden ist, während der Kollektor (Q4) des Ausgangszweigtransistors durch einen zweiten Widerstand (R) mit dem Stromversorgungsknoten (Vcc) und durch einen dritten Widerstand (Rfb) mit dem gemeinsamen Gate-Knoten des ersten DMOS-Transistors (Output Power DMOS) und des Hilfs-DMOS-Transistors (SENSING DMOS) verbunden ist; wobei die Differenz zwischen den Basis-Emitter-Spannungen (ΔVBE) des ersten Paars Transistoren (Q2, Q3) die untere Begrenzungsspannung (Voutlim) der Drain-source-Spannung (VDS) des ersten DMOS-Transistors (Output Power DMOS) bereitstellt.
  3. Schaltung nach Anspruch 3, wobei die Transistoren (Q2, Q3, Q4, Q5) der beiden Paare bipolare NPN-Sperrschichttransistoren sind.
  4. Low-Side-Treiberstufe, die einen integrierten DMOS-Leistungstransistor einsetzt, dadurch gekennzeichnet, daß sie eine Abtastschaltung für einen Zustand ohne angeschlossene Last der Stufe aufweist, wie im Anspruch 1 definiert.
  5. Verfahren zum Überwachen der Stromabgabe durch einen Low- Side-Treiber, der aus einem integrierten DMOS-Transistor (Output Power DMOS) besteht, dessen Gate-Spannung durch eine Rückkopplungsschaltung gesteuert wird, die die Drain-Source-Spannung (VDS) des Transistors auf einen festen Minimalpegel (Voutlim) begrenzt, indem sein Innenwiderstand (Rdson) erhöht wird, wenn ein solcher Minimalpegel (Voutlim) übertroffen wird, wobei das Verfahren ferner den Schritt des Vergleichens des Stroms (Iout), der durch den Transistor abgegeben wird, mit einem festen Bezugsstrom (Iref) aufweist, zum Erzeugen eines Digitalsignals, das für einen Zustand ohne angeschlossene Last oder mit angeschlossener Last repräsentativ ist, dadurch gekennzeichnet, daß der Bezugsstrom (Iref) durch einen Hilfstransistor (SENSING DMOS) erzwungen wird, der durch dieselbe Gate-Spannung des DMOS-Transistors (Output Power DMOS) gesteuert wird; und die Drain-Source-Spannung (VDS) des DMOS-Transistors mit der Drain-Source-Spannung des Hilfstransistors (SENSING DMOS) verglichen wird, um das Digitalsignal als Funktion des Vergleichs zu erzeugen.
DE69838973T 1998-05-29 1998-05-29 Schwachstromüberwachung durch "low-side" getriebenen DMOS mittels Modulierung seines inneren Widerstands Expired - Fee Related DE69838973T2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
EP98830331A EP0961126B1 (de) 1998-05-29 1998-05-29 Schwachstromüberwachung durch "low-side" getriebenen DMOS mittels Modulierung seines inneren Widerstands

Publications (2)

Publication Number Publication Date
DE69838973D1 DE69838973D1 (de) 2008-02-21
DE69838973T2 true DE69838973T2 (de) 2009-01-02

Family

ID=8236667

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69838973T Expired - Fee Related DE69838973T2 (de) 1998-05-29 1998-05-29 Schwachstromüberwachung durch "low-side" getriebenen DMOS mittels Modulierung seines inneren Widerstands

Country Status (3)

Country Link
US (1) US6215338B1 (de)
EP (1) EP0961126B1 (de)
DE (1) DE69838973T2 (de)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19920465C1 (de) * 1999-05-04 2000-11-02 Siemens Ag Verfahren zur Open-Load-Diagnose einer Schaltstufe
IT1313832B1 (it) * 1999-10-28 2002-09-23 St Microelectronics Srl Circuito non lineare per il controllo di assenza di carico in circuiti tipo low-side driver
JP4159883B2 (ja) * 2001-03-12 2008-10-01 エヌエックスピー ビー ヴィ 電流源出力とrf信号に対する高い免疫性とを有するラインドライバ
JP2003202925A (ja) * 2001-11-26 2003-07-18 Em Microelectronic Marin Sa 高電圧用途のための定電流源回路
US6762636B1 (en) * 2001-12-11 2004-07-13 Cypress Semiconductor Corp. Circuit and method for adjusting duty cycle of a high speed, low swing output signal
US7183756B1 (en) 2003-02-12 2007-02-27 Nxp Bv Current monitoring system using bi-directional current sensor
DE102005030150B3 (de) * 2005-06-28 2006-12-28 Infineon Technologies Austria Ag Schaltungsanordnung zur Ansteuerung einer Last mit einer Funktionalität zur Detektion einer Lastunterbrechung
TW200836474A (en) * 2007-02-27 2008-09-01 Advanced Analog Technology Inc Power transistor circuit with high-voltage endurance and method thereof
US7760479B2 (en) * 2008-04-09 2010-07-20 Fairchild Semiconductor Corporation Technique for combining in-rush current limiting and short circuit current limiting
US8022730B2 (en) * 2009-10-13 2011-09-20 Himax Technologies Limited Driving circuit with slew-rate enhancement circuit
CN105866602B (zh) * 2016-06-08 2024-07-09 全球能源互联网研究院 一种高压直流输电换流阀换相失败防御装置
US10488876B1 (en) 2018-12-20 2019-11-26 Dialog Semiconductor (Uk) Limited Wide range high accuracy current sensing

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH079442B2 (ja) * 1989-09-20 1995-02-01 株式会社東芝 電流検出回路
US5079456A (en) * 1990-11-05 1992-01-07 Motorola, Inc. Current monitoring and/or regulation for sense FET's
US5164659A (en) * 1991-08-29 1992-11-17 Warren Schultz Switching circuit
SE9400657D0 (sv) * 1994-02-25 1994-02-25 Ellemtel Utvecklings Ab En, en kontrollspänning alstrande, krets
US5519341A (en) * 1994-12-02 1996-05-21 Texas Instruments Incorporated Cross coupled quad comparator for current sensing independent of temperature
US5614850A (en) * 1994-12-09 1997-03-25 Texas Instruments Incorporated Current sensing circuit and method
DE69533308T2 (de) * 1995-05-16 2004-11-25 Stmicroelectronics S.R.L., Agrate Brianza Verfahren und zugehöriger Schaltkreis zur Feststellung einer Schaltungsunterbrechung
US5942921A (en) * 1997-12-19 1999-08-24 Advanced Micro Devices, Inc. Differential comparator with an extended input range

Also Published As

Publication number Publication date
DE69838973D1 (de) 2008-02-21
EP0961126A1 (de) 1999-12-01
EP0961126B1 (de) 2008-01-09
US6215338B1 (en) 2001-04-10

Similar Documents

Publication Publication Date Title
DE3883858T2 (de) Verstärker mit hohem Dynamikbereich und Verzerrungsdetektor.
DE4315738C2 (de) Strombegrenzungsschaltung und Konstantspannungsquelle für diese
DE69937778T2 (de) Gleichstromstabilisierungs-Stromversorgungsschaltung
DE69210305T2 (de) Mehrstufiger Differenzverstärker
DE3234240C2 (de)
DE3103969A1 (de) "versorgungsspannungstreiber fuer einen differentialverstaerker"
DE69838973T2 (de) Schwachstromüberwachung durch "low-side" getriebenen DMOS mittels Modulierung seines inneren Widerstands
DE69229731T2 (de) Von dem Eingangssignal dynamisch gesteuerter Transkonduktanz-Differenzverstärker
DE69424985T2 (de) Transimpedanzverstärkerschaltung mit variablen Rückkopplungs- und Lastwiderstandsschaltungen
DE102005003643A1 (de) Strombegrenzer für Ausgangstransistor
DE1905993A1 (de) Regeleinrichtung
DE3781120T2 (de) Automatische verstaerkungsregelung einer verstaerkerschaltung.
DE102019207770A1 (de) Integrierter Halbleiterschaltkreis
DE4340721A1 (de) Verstärkerschaltung
DE3824556C2 (de) Symmetrische Eingangsschaltung für Hochfrequenzverstärker
DE69308131T2 (de) Schaltung zur Begrenzung des Maximalstroms, den ein Leistungstransistor an eine Last liefert
DE3009904C2 (de) Schaltungsanordnung zur Kompensierung der Verstärkung eines Transistors gegen Temperaturänderungen
DE69021574T2 (de) Integrierte Schaltung zur Erzeugung eines temperaturunabhängigen Stromes, der der Spannungsdifferenz zwischen einer Signal- und einer Referenzspannung proportional ist.
EP1101279B1 (de) Verstärkerausgangsstufe
DE69421956T2 (de) Spannung-Strom-Wandlerschaltung
DE69128652T2 (de) Steuerschaltung
DE60122646T2 (de) Signalkompensierungsschaltung und Demodulatorschaltung
DE3626088C2 (de)
DE68929371T2 (de) Verstärker mit grosser verstärkung für integrierte schaltungen
DE19909492A1 (de) Differenzverstärker

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee