DE69018232T2 - Verfahren und Anordnung zur Frequenzsynthese. - Google Patents
Verfahren und Anordnung zur Frequenzsynthese.Info
- Publication number
- DE69018232T2 DE69018232T2 DE69018232T DE69018232T DE69018232T2 DE 69018232 T2 DE69018232 T2 DE 69018232T2 DE 69018232 T DE69018232 T DE 69018232T DE 69018232 T DE69018232 T DE 69018232T DE 69018232 T2 DE69018232 T2 DE 69018232T2
- Authority
- DE
- Germany
- Prior art keywords
- error signal
- signal
- forming
- natural numbers
- frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000015572 biosynthetic process Effects 0.000 title claims abstract description 5
- 238000003786 synthesis reaction Methods 0.000 title claims abstract description 4
- 238000000034 method Methods 0.000 title claims description 8
- 230000000737 periodic effect Effects 0.000 claims abstract description 5
- 230000001419 dependent effect Effects 0.000 claims abstract 3
- 230000003321 amplification Effects 0.000 claims description 7
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 7
- 230000003213 activating effect Effects 0.000 claims 1
- 230000000694 effects Effects 0.000 claims 1
- 239000003990 capacitor Substances 0.000 description 3
- 238000009825 accumulation Methods 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 230000010354 integration Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
- H03L7/0895—Details of the current generators
- H03L7/0898—Details of the current generators the source or sink current values being variable
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/10—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
- H03L7/107—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/197—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
- H03L7/1974—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division
- H03L7/1976—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division using a phase accumulator for controlling the counter or frequency divider
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L2207/00—Indexing scheme relating to automatic control of frequency or phase and to synchronisation
- H03L2207/04—Modifications for maintaining constant the phase-locked loop damping factor when other loop parameters change
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Control Of Motors That Do Not Use Commutators (AREA)
- Chemical Vapour Deposition (AREA)
- Organic Low-Molecular-Weight Compounds And Preparation Thereof (AREA)
- Transition And Organic Metals Composition Catalysts For Addition Polymerization (AREA)
- Developing Agents For Electrophotography (AREA)
- General Factory Administration (AREA)
- Filters And Equalizers (AREA)
Description
- Die Erfindung betrifft Frequenzsynthese mit einem gesteuerten Oszillator, der eingegliedert ist in eine phasenstarke Schleife, in der die Frequenz des Oszillatorausgangssignals periodisch geteilt wird mit gegenseitig verschiedenen natürlichen Zahlen, so daß die Frequenz im Durchschnitt geteilt wird durch einen Wert, der gleich ist einer natürlichen Zahl N plus oder minus einem numerischen Anteil, dessen Absolutwert kleiner ist als 1. Die Phasenposition von auf diese Art und Weise erzeugten Impulsen wird verglichen mit der Phasenposition von Impulsen, welche herrühren aus einem Referenzsignal, um damit einen Phasenfehlersignal zu bilden. Zum Unterdrücken periodischer Variationen, die auftreten in einem Steuersignal für den Oszillator aufgrund von Phasenjitter in der Schleife, wird zum/vom Phasenfehlersignal ein akkumulierter Korrekturwert hinzugefügt oder subtrahiert, welcher von dem Anteil abhängig ist.
- In der Praxis ist es oft nicht möglich, die Frequenz in hinreichend kleinen Inkrementen in einem Frequenzsynthesizer zu ändern, in dem die Frequenz des Ausgangssignals nur geteilt wird mit einer einzelnen natürlichen Zahl für jede mögliche einrastbare Frequenz. Das kommt daher, weil das kleinste Frequenzinkrement oder -schritt zwischen zwei einrastbaren Frequenzen gleich ist der Frequenz, bei der Phasenpositionsvergleiche ausgeführt werden beim Erzeugen des Phasenfehlersignals. Demzufolge ist es, wenn kleine Frequenzinkremente erwünscht sind, notwendig, die Phasenpositionsvergleiche auszuführen bei einer Frequenz, die so niedrig ist, daß die Schleifeneinrastzeit unakzeptierbar lang ist, während der Frequenzänderung.
- In dem Fall eines Frequenzsynthesizers, bei dem die Ausgangsignalfrequenz periodisch geteilt wird mit einer natürlichen Zahl in der in der Einführung beschriebenen Art und Weise, können die Phasenpositionsvergleiche ausgeführt werden bei einer Frequenz, die höher ist als die kleinste Inkrementgröße während der Frequenzänderungen. Die UK- Patentspezifikation GB-A-1 560 223 beschreibt einen Frequenzsynthesizer, welcher in Übereinstimmung mit diesem Prinzip arbeitet. Bei einem Frequenzsynthsizer dieser Art tritt Phasenjitter in der phasenstarren Schleife aufgrund der Tatsache, daß die Oszillatorfrequenz periodisch geteilt wird mit einer numerischen natürlichen Zahl, z.B. den numerischen Werten N und N+1, auf. Die Größe dieses Jitters ist eine Periode des Oszillatorausgangssignals maximal, d.h. 2 pi Radian. Der maximale Jitter wird reduziert auf 2 x pi/N der erzeugten Impulse, wenn die Frequenz des Oszillatorssignals heruntergeteilt wird. Das bedeutet, daß der Korrekturwert, der hinzugefügt wird zum oder subtrahiert wird von dem Phasenfehlersignal, multipliziert werden muß mit einem Faktor, welcher proportional zu 1/N ist. In der Praxis ist es jedoch schwierig, eine hinreichende Genauigkeit in der Multiplikation mit dem invertierten Wert von N für eine Anzahl von verschiedenen natürlichen Zahlen N zu erzielen.
- Eine Lösung gemäß der Erfindung wird erhalten durch ein Verfahren nach Anspruch 1 und eine Anordnung nach Anspruch 4.
- Beim Betreiben der vorliegenden Erfindung wird keine Multiplikation bewirkt mit einem Faktor, der proportional zu 1/N ist, um den Korrekturwert zu bilden. Anstattdessen wird das Phasenfehlersignal verstärkt mit einem Faktor N vor dem Hinzufügen oder Subtrahieren des Korrekturwerts. Diese Prozedur ist einfacher als die Prozedur des Multiplizierens des Korrekturwerts mit dem Faktor 1/N. Beispielsweise kann das Phasenfehlersignal in einer separaten Einrichtung verstärkt werden, wie z.B. einem Analogmultiplizierer oder einem multiplizierenden Digital-Analog-Wandler. Eine Verstärkung kann ebenfalls erzielt werden in Verbindung mit dem Bilden des Phasenfehlersignals, z.B. durch Verstärken von Strömen in einer sogenannten Ladepumpe.
- Eine Verstärkung des Phasenfehlersignals bringt ebenfalls den Vorteil, daß eine Schleifenverstärkung, ein Schleifendämpfungsfaktor und eine Schleifenbandbreite konstant gehalten werden. Diese Parameter würden andererseits von 1/N abhängig sein, und zwar als Resultat des Variierens der Frequenz.
- Die Erfindung wird jetzt detaillierter beschrieben werden mit Bezug auf die begleitende Zeichnung, wobei
- Figur 1 einen bekannten Frequenzsynthsizer illustriert,
- Figur 2 eine exemplarische Ausführungsform eines erfindungsgemäßen Frequenzsynthesizers illustriert, und
- Figur 3 eine exemplarische Ausführungsform einer Phasenvergleichs- und -verstärkungseinrichtung illustriert, welche vorgesehen ist, inkorporiert zu werden in ein Frequenzsynthsizer, der in Übereinstimmung mit der vorliegenden Erfindung konstruiert ist.
- Figur 1 illustriert ein Beispiel eines Frequenzsynthesizers, welcher im wesentlichen in Übereinstimmung mit dem Prinzip arbeitet, das in der vorher erwähnten UK-Patentspezifikation GB-A-1 560 233 offenbart ist. Das Referenzzeichen 20 bezeichnet einen gsteuerten Oszillator, z.B. einen sogenannten VCO, welcher ein Ausgangssignal variabler Frequenz erzeugt. Der Oszillator 20 ist in einer phasenstarren Schleife beinhaltet, welche ebenfalls eine gesteuerte Teilungseinrichtung 22 in Form eines Zählers, einer Phasenvergleichseinrichtung 14 und eines Tiefpaßfilters 18 beinhaltet. Die Frequenz des Oszillatorausgangssignals wird periodisch geteilt in der Teilungseinrichtung 22 durch zumindest 2 verschiedene natürliche Zahlen, beispielsweise die numerischen Werte N und N+1. Beispielsweise wird, falls die Frequenz geteilt wird durch die Zahl N dreimal aus vier und durch N+1 einmal aus vier, die Frequenz im Mittel geteilt werden durch einen Wert N plus dem Anteil 1/4.
- Beim Teilen der Frequenz werden Impulse gebildet, deren Phasenpositionen verglichen werden in der Komparatoreinrichtung 14 mit den Phasenpositionen von Impulsen, die zugeführt werden von einem Referenzoszillator 10, und zwar durch eine Teilungseinrichtung 12. Wie aus dem vorhergehenden klar erscheinen wird, werden periodische Variationen des Phasenfehlersignals, gebildet durch die Einrichtung 14, auftreten, und zwar aufgrund der Tatsache, daß der Zeitabstand zwischen den Referenzimpulsen von der Teilungseinrichtung 12 konstant ist, wohingegen der Zeitabstand von Impulsen von der Teilungseinrichtung 22 variieren wird. Die mittlere Impulsfrequenz der Impulse von der Einrichtung 22 ist jedoch gleich der Impulsfrequenz der Impulse von der Einrichtung 12. Um ebenfalls eine periodische Variation des Steuersignals, das dem Oszillator 20 geliefert wird, zu vermeiden, wird ein Korrekturwert gebildet, welcher hinzugefügt wird zu oder subtrahiert wird von dem Phasenfehlersignal in einer Additionseinrichtung 16.
- Der Anteil, um den der mittlere Divisionswert abweicht von der natürlichen Zahl oder ganzen Zahl N wird im weiteren als n bezeichnet. Der Korrekturwert wird gebildet durch Akkumulieren des Anteils n in einer digitalen Akkumulierungseinrichtung 24 für jeden Impuls, der von der Teilungseinrichtung 22 auftritt. Die akkumulierte Summe wird umgewandelt in analoge Form in einem Digital-Analog- Konverter 26, wonach diese Summe hinzugefügt wird zu oder subtrahiert wird von dem Phasenfehlersignal der Additionseinrichtung 16. Wenn die akkumulierte Summe den Wert 1 überschreitet, wird ein Impuls produziert, welcher geliefert wird an die Teilungseinrichtung 22 zum zeitweiligen Ändern der Teilungszahl N auf N+1 beispielsweise. Die Teilungseinrichtung 22 wird damit N+1 Impulse von dem Oszillator 20 zählen, bevor sie den nächsten Impuls an die Phasenvergleichseinrichtung 14 und an die Akkumulierungseinrichtung 24 abliefert. Gleichzeitig wird die akkumulierte Summe um den Wert 1 erniedrigt, wonach eine neue Sequenz beginnen kann.
- Wie zuvor erwähnt, ist der maximale Phasenjitter der Impulse, die von der Teilungseinrichtung 23 ankommen, proportional zu invertierten Werten des numerischen Wertes N, und dementsprechend mufl der Korrekturwert, der zur Additionseinrichtung 16 hinzugfügt wird, ebenfalls mit 1/N multipliziert werden. Das kann beispielsweise erreicht werden durch Einstellen der Verstärkung der Digital-Analog- Konverters für jeden neuen Wert der Teilungszahl N oder durch Multiplizieren des Anteilwerts n mit dem invertierten Wert von N.
- Figur 2 illustriert eine exemplarische Ausführungsform eines Frequenzsynthesizers, der in Übereinstimmung mit der vorliegenden Erfindung konstruiert ist. Diese in Figur 2 illustrierte Ausführungsform beinhaltet eine Verstärkungseinrichtung 28, welche zusätzlich vorhanden ist zur Einrichtung oder Komponenten in dem in Figur 1 illustrierten Synthesizer. Die Funktion der Verstärkungseinrichtung 28 ist es, daß Phasenfehlersignal, daß ankommt von der Phasenvergleichseinrichtung 14, mit einem Faktor N zu verstärken, und zwar vor dem Hinzufügen oder Subtrahieren des Korrekturwerts.
- Da das Phasenfehlersignal proportional gemacht wird zum numerischen Wert N, gibt es keine Notwendigkeit, den Korrekturwert proportional zum invertierten Wert N zu machen, was ein Vorteil im Vergleich zum bekannten Synthesizer ist. Weiterhin werden Schleifenverstärkung, -dämpfung und -bandbreite ebenfalls konstant gehalten.
- Frequenzteilung in der Teilungseinrichtung 22 würde andererseits veranlassen, daß diese Werte mit änderndem N variieren.
- Die Verstärkungseinrichtung 28 kann beispielsweise einen Analogmultiplizierer einen multiplizierenden Digital-Analog- Wandler oder eine programmierbare Dämpfungseinrichtung beinhalten.
- Figur 3 illustriert eine exemplarische Ausführungsform einer Phasenvergleichseinrichtung und einer Verstärkungseinrichtung, welche kombiniert sind zum Bilden einer einzelnen Vorrichtung. Diese Vorrichtung ist vorgesehen zum Ersetzen der Einrichtungen 14 und 28 der Ausführungsforui von Figur 2. Die Vorrichtung beinhaltet zwei D-Flip-Flops 31, 32, welche an jedem ihrer Zeittakteingänge die Impulse von einer jeweiligen Impulskette empfangen. Die Flip-Flops und ein UND-Gatter 33 erzeugen Signale, welche zwei Stromspiegel aktivieren. Ein Stromspiegel ist vom P-Typ und besteht aus P-Typ-Feldeffekttransistoren mit den Bezugszeichen 34 bis 36. Der andere Stromspiegel ist vom N- Typ und besteht aus N-Typ-Feldeffekttransistoren mit den Bezugszeichen 37 bis 40. Die Stromspiegel funktionieren als zwei impulsgesteuerte Stromgeneratoren von denen einer bei Aktivierung einen positiven Strom I liefert und der andere bei Aktivierung einen negativen Strom I liefert an eine gemeinsame Ausgangsleitung 41. Auf diese Art und Weise ist es möglich, die Ladung auf einem Integrationskondensator zu erhöhen oder abzusenken über Zeitperioden, welche abhängig sind von der Phasendifferenz zwischen den zwei Impulsketten. Falls beispielsweise die Impulse, die abgeleitet werden von dem Referenzoszillator 10, vor den Impulsen liegen, die abgeleitet werden von dem gesteuerten Oszillator 20, soll der Kondensator laden werden in der Zeitspanne, welche verstreicht von der Zeit, zu der ein Impuls auftritt in der Impulskette, die abgeleitet wird von dem Referenzoszillator, bis zu der Zeit, zu der eine Impuls auftritt in der Impulskette, die abgeleitet wird von dem gesteuerten Oszillator. Da der Kondensator geladen wird, wird die Steuerspannung des Oszillators 20 ansteigen, und damit resultieren in einem Anstieg in der Frequenz.
- Die Amplitude der gepulsten Ströme I, die jeweils zugeführt werden an und von der Leitung 41, können gesteuert werden mit der Hilfe von digitalen Worten an eine Anzahl von Eingängen 42, 43, 44 usw. Diese Eingaben werden verbunden mit einer Anzahl von binär gewichteten Widerständen mit den Widerstandswerten R, 2R, 4R, usw. Eine erwünschte Verstärkung mit dem numerischen Wert N kann erzielt werden durch Anlegen dieses Wertes in Binärf orm an den Eingang 42 bis 44 usw., womit das Phasenfehlersignal proportional zu N werden wird.
- Es wird verstanden werden, daß die Erfindung ebenfalls angewendet werden kann in Verbindung mit den Frequenzteilungskombinationen natürlicher Zahlen, die verschieden sind von den numerischen Werten N und N+1, beispielsweise mit dem numerischen Wert N-1. Weiterhin kann die vorher erwähnte Verstärkung bewirkt werden mit einem Faktor, der proportional ist zu beispielsweise dem numerischen Wert N+1 und statt des numerischen Werts N.
Claims (7)
1. Verfahren zum Bilden eines Frequenzsteuersignals für
einen Oszillator (20), welcher beinhaltet ist in einer
phasenstarren Schleife (14 - 22), in der Impulse gebildet
werden durch periodisch alternierende Division der Frequenz
des Oszillatorausgangsignals durch zumindest zwei
gegenseitig verschiedene natürliche Zahlen (N, N+1), so daß
die Frequenz im Mittel geteilt wird durch einen Wert, der
abweicht von einer der natürlichen Zahlen (N, N+1) um einen
numerischen Anteil, dessen Absolutwert kleiner 1 ist, wobei
das Verfahren den Schritt des Bildens eines Fehlersignals
beinhaltet, welches abhängt von der Phasendifferenz zwischen
den Impulsen und Impulsen, welche abgeleitet sind von einem
Referenzsignal (10, 12), und Hinzufügen eines Korrekturwerts
(16) zu oder Subtrahieren von dem Fehlersignal, welcher
abhängig ist von dem numerischen Anteil, um somit
periodische Variationen des Oszillatorsignals, verursacht
durch Phasenjitter in der Schleife, zu unterdrücken,
gekennzeichnet durch den Schritt
Verstärken des Fehlersignals mit einem Faktor, welcher
proportional zu einer jeweiligen der natürlichen Zahlen (N,
N+1) ist, beim Bilden des Fehlersignals, so daß das
Fehlersignal abhängig sein wird von sowohl der
Phasendifferenz als auch von einer jeweiligen der
natürlichen Zahlen (N, N+1).
2. Verfahren nach Anspruch 1, gekennzeichnet durch den
Schritt Bilden des Fehlersignals mit der Hilfe von zwei
gepulsten Strömen gegenseitig entgegengesetzter Polarität,
Zuführen der Ströme an einem gegebenen Punkt (41) und
Aktivieren der Ströme durch Steuersignale (31; Q; 32; Q),
welche abhängig sind von der Phasendifferenz, und durch
Steuern der Amplitude (I) der Ströme in einer Art und Weise,
so daß die Amplitude proportional sein wird zu einer
jeweiligen der natürlichen Zahlen (N, N+1).
3. Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß
beim Bilden des Fehlersignals zuerst ein erstes Signal
gebildet wird, welches abhängt von der Phasendifferenz (31;
Q; 32; Q), aber nicht abhängt von irgendeiner der
natürlichen Zahlen (N, N+1) und daß das erste Signal dann
verstärkt wird mit einem Faktor, welcher proportional ist zu
einer der natürlichen Zahlen (N, N+1).
4. Anordnung zur Frequenzsynthese mit einem gesteuerten
Oszillator (20), welcher in einer phasenstarren Schleife (14
-22) beinhaltet ist und welcher dient zum Erzeugen eines
Signals variabler Frequenz, einer Einrichtung (22) zum
Bilden von Impulsen durch periodische alternierende Division
der Frequenz des Oszillatorsignals durch zumindest zwei
verschiedene natürliche Zahlen (N, N+1); einer Einrichtung
(14) zum Bilden eines Fehlersignals, welches abhängt von der
Phasendifferenz zwischen den Impulsen und Impulsen, welche
abgeleitet sind von einem Referenzsignal (10, 12); einer
Einrichtung (24, 26) zum Bilden eines Korrekturwerts durch
Akkumulieren eines numerischen Anteilswertes, dessen
Absolutwert kleiner als 1 ist; und einer Einrichtung (16),
welche dient zum Hinzufügen des Korrekturwerts zu oder
Subtrahieren des Korrekturwerts von dem Fehlersignal,
dadurch gekennzeichnet, daß
die Einrichtung zum Bilden des Fehlersignals weiterhin eine
Einrichtung (28, 34 - 40, R, 2R, 4R) beinhaltet, welche eine
Verstärkung des Fehlersignals bewirkt mit einem Faktor,
welcher proportional ist zu einer jeweiligen der natürlichen
Zahlen (N, N+1) in einer Weise, daß das Fehlersignal
abhängen wird von der Phasendifferenz und ebenfalls von
einer der natürlichen Zahlen (N, N+1).
5. Anordnung nach Anspruch 4, dadurch gekennzeichnet, daß
die Fehlersignal-Bildungseinrichtung eine erste Einrichtung
(14) beinhaltet, welche dient zum Bilden eines ersten
Signals, welches abhängt von der Phasendifferenz, aber nicht
abhängt von irgendeiner der natürlichen Zahlen (N, N+1), und
eine zweite Einrichtung (28, welche dient zum Verstärken des
ersten Signals init einem Faktor, welcher proportional ist zu
einer jeweiligen der natürlichen Zahlen (N, N+1).
6. Anordnung nach Anspruch 4 dadurch gekennzeichnet, daß die
Fehlersignalbildungseinrichtung (14, 28) eine Einrichtung
(31 -33) beinhaltet zum Bilden zweier gepulster
Steuersignale, welche abhängen von der Phasendifferenz, zwei
Stromerzeugungseinrichtungen (34 - 40), von denen jede
aktiviert wird durch ein jeweiliges der gepulsten
Steuersignale und im aktivierten Zustand zum Zuführen eines
jeweiligen positiven oder negativen Stroms (I) an einen
gemeinsamen Punkt (41), und eine Einrichtung (R, 2R, 4R),
die verbindbar ist zum Empfangen von Steuersignalen, zum
Bilden einer Steuergröße, welche proportional ist zu einer
der natürlichen Zahlen, (N, N+1), und dadurch, daß die
Stromerzeugungseinrichtung (34 - 40) gesteuert werden kann
in einer Art und Weise, daß die Amplitude der Ströme
proportional zur Steuergröße sein wird.
7. Anordnung zu Anspruch 6, dadurch gekennzeichnet, daß die
Stromerzeugungseinrichtung auf (34 - 40) zwei Stromspiegel
umfaßt.
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SE9000137A SE465398B (sv) | 1990-01-15 | 1990-01-15 | Foerfarande och anordning foer frekvenssyntes |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE69018232D1 DE69018232D1 (de) | 1995-05-04 |
| DE69018232T2 true DE69018232T2 (de) | 1995-07-27 |
Family
ID=20378247
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE69018232T Expired - Fee Related DE69018232T2 (de) | 1990-01-15 | 1990-12-13 | Verfahren und Anordnung zur Frequenzsynthese. |
Country Status (18)
| Country | Link |
|---|---|
| EP (1) | EP0438039B1 (de) |
| KR (1) | KR960007853B1 (de) |
| CN (1) | CN1023175C (de) |
| AT (1) | ATE120586T1 (de) |
| AU (1) | AU630541B2 (de) |
| CA (1) | CA2047761C (de) |
| DE (1) | DE69018232T2 (de) |
| DK (1) | DK0438039T3 (de) |
| ES (1) | ES2071085T3 (de) |
| FI (1) | FI104349B1 (de) |
| HK (1) | HK94395A (de) |
| IE (1) | IE67503B1 (de) |
| MY (1) | MY104611A (de) |
| NO (1) | NO177206C (de) |
| NZ (1) | NZ236521A (de) |
| PT (1) | PT96481B (de) |
| SE (1) | SE465398B (de) |
| WO (1) | WO1991011055A1 (de) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE19534462A1 (de) * | 1995-09-16 | 1997-03-20 | Telefunken Microelectron | Übertragungsverfahren |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE3910703A1 (de) * | 1989-04-03 | 1990-10-04 | Philips Patentverwaltung | Hybrider phasenregelkreis |
| US5307071A (en) * | 1992-04-17 | 1994-04-26 | Hughes Aircraft Company | Low noise frequency synthesizer using half integer dividers and analog gain compensation |
| EP0981203B1 (de) * | 1998-08-18 | 2004-01-21 | Koninklijke Philips Electronics N.V. | Gesteuerte Stromquelle mit beschleunigtem Umschalten |
| EP3629104B1 (de) * | 2018-09-27 | 2021-05-12 | The Swatch Group Research and Development Ltd | Mechanische uhr umfassend eine elektronische vorrichtung zur regulierung der ganggenauigkeit der uhr |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| GB1560233A (en) * | 1977-02-02 | 1980-01-30 | Marconi Co Ltd | Frequency synthesisers |
| GB2097206B (en) * | 1981-04-21 | 1985-03-13 | Marconi Co Ltd | Frequency synthesisers |
| GB2131240A (en) * | 1982-11-05 | 1984-06-13 | Philips Electronic Associated | Frequency synthesiser |
| GB2173659B (en) * | 1985-02-06 | 1988-06-08 | Plessey Co Plc | Frequency synthesisers |
-
1990
- 1990-01-15 SE SE9000137A patent/SE465398B/sv not_active IP Right Cessation
- 1990-12-13 ES ES90850405T patent/ES2071085T3/es not_active Expired - Lifetime
- 1990-12-13 KR KR1019910701103A patent/KR960007853B1/ko not_active Expired - Fee Related
- 1990-12-13 DK DK90850405.3T patent/DK0438039T3/da active
- 1990-12-13 EP EP90850405A patent/EP0438039B1/de not_active Expired - Lifetime
- 1990-12-13 WO PCT/SE1990/000830 patent/WO1991011055A1/en not_active Ceased
- 1990-12-13 AU AU71472/91A patent/AU630541B2/en not_active Ceased
- 1990-12-13 CA CA002047761A patent/CA2047761C/en not_active Expired - Lifetime
- 1990-12-13 DE DE69018232T patent/DE69018232T2/de not_active Expired - Fee Related
- 1990-12-13 AT AT90850405T patent/ATE120586T1/de active
- 1990-12-18 NZ NZ236521A patent/NZ236521A/en unknown
-
1991
- 1991-01-08 MY MYPI91000016A patent/MY104611A/en unknown
- 1991-01-15 CN CN91100220A patent/CN1023175C/zh not_active Expired - Lifetime
- 1991-01-15 PT PT96481A patent/PT96481B/pt not_active IP Right Cessation
- 1991-08-21 IE IE8891A patent/IE67503B1/en not_active IP Right Cessation
- 1991-09-10 FI FI914263A patent/FI104349B1/fi active
- 1991-09-11 NO NO913590A patent/NO177206C/no not_active IP Right Cessation
-
1995
- 1995-06-15 HK HK94395A patent/HK94395A/en not_active IP Right Cessation
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE19534462A1 (de) * | 1995-09-16 | 1997-03-20 | Telefunken Microelectron | Übertragungsverfahren |
| DE19534462C2 (de) * | 1995-09-16 | 1999-08-26 | Temic Semiconductor Gmbh | Übertragungsverfahren |
Also Published As
| Publication number | Publication date |
|---|---|
| EP0438039A1 (de) | 1991-07-24 |
| FI104349B (sv) | 1999-12-31 |
| ATE120586T1 (de) | 1995-04-15 |
| WO1991011055A1 (en) | 1991-07-25 |
| DK0438039T3 (da) | 1995-07-24 |
| PT96481B (pt) | 1998-07-31 |
| AU7147291A (en) | 1991-08-05 |
| CN1023175C (zh) | 1993-12-15 |
| SE9000137D0 (sv) | 1990-01-15 |
| NO913590D0 (no) | 1991-09-11 |
| PT96481A (pt) | 1991-10-31 |
| FI104349B1 (fi) | 1999-12-31 |
| MY104611A (en) | 1994-04-30 |
| NO177206B (no) | 1995-04-24 |
| SE465398B (sv) | 1991-09-02 |
| JPH04504493A (ja) | 1992-08-06 |
| IE910088A1 (en) | 1991-07-17 |
| SE9000137L (sv) | 1991-07-16 |
| IE67503B1 (en) | 1996-04-03 |
| FI914263A0 (fi) | 1991-09-10 |
| ES2071085T3 (es) | 1995-06-16 |
| NO177206C (no) | 1995-08-02 |
| CN1053717A (zh) | 1991-08-07 |
| DE69018232D1 (de) | 1995-05-04 |
| KR920702091A (ko) | 1992-08-12 |
| CA2047761A1 (en) | 1991-07-16 |
| HK94395A (en) | 1995-06-23 |
| CA2047761C (en) | 2000-11-21 |
| NO913590L (no) | 1991-11-01 |
| AU630541B2 (en) | 1992-10-29 |
| KR960007853B1 (ko) | 1996-06-12 |
| EP0438039B1 (de) | 1995-03-29 |
| NZ236521A (en) | 1993-04-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE2925583C2 (de) | Schaltungsanordnung zum Erzeugen von die Drehzahl eines phasenstarr frequenzgesteuerten Elektromotors bestimmenden Ausgangsimpulsen | |
| DE2902680C2 (de) | Bandpaßfilterschaltung | |
| DE1512172A1 (de) | Frequenzwellen-Synthesierer | |
| DE2735642C2 (de) | Phasenverriegelungsschleife | |
| DE2027544C3 (de) | ||
| DE3027653C2 (de) | Frequenz-Synthesizer | |
| DE102008062526A1 (de) | Phasenregelkreis mit adaptivem Filter für die Synchronisation eines digital gesteuerten Oszillators | |
| EP0873588A1 (de) | Verfahren und anordnung zur frequenzmodulation eines hochfrequenten signals | |
| DE2853927B2 (de) | Fernsehempfänger mit einer Horizontal-Synchronschaltung | |
| DE3046486C2 (de) | Verfahren zum Vermindern des Rauschens eines digital einstellbaren Frequenzerzeugers und danach arbeitender Frequenzerzeuger | |
| DE69018232T2 (de) | Verfahren und Anordnung zur Frequenzsynthese. | |
| DE2619964A1 (de) | Anordnung zur impuls-zeitlagekorrektur | |
| DE3544371C2 (de) | ||
| DE2249082C3 (de) | Dreieckspannungsgenerator | |
| DE3113800A1 (de) | Frequenzmodulator | |
| DE2339455C3 (de) | Verfahren und Vorrichtung zur Kompensation der Dopplerfrequenzverschiebung | |
| DE2448533A1 (de) | Schaltungsanordnung fuer einen phasendiskriminator mit unbegrenztem fangbereich | |
| DE2620969C2 (de) | Digital-Analogwandler bei einem Lagemeßsystem | |
| DE3401944A1 (de) | 1 bit/1 bit-digitalkorrelator | |
| DE2707263A1 (de) | Schaltung zum umformen einer folge beliebig geformter impulse in eine rechteckimpulsfolge mit einem bestimmten, konstanten und frequenzunabhaengigen tastverhaeltnis | |
| DE1931614A1 (de) | Verfahren und Anordnung zur Synchronisierung von PCM-Signalen mit einem oertlich erzeugten Zeittakt | |
| DE69522054T2 (de) | Verfahren und Vorrichtung zur Phasenverschiebung eines Signals | |
| DE3614428A1 (de) | Digitale phasen/frequenz-detektorschaltung | |
| DE2926587C2 (de) | Frequenzsynthese-Anordnung | |
| DE2923977C2 (de) | Nichtlinearer Δ M-Decoder |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 8364 | No opposition during term of opposition | ||
| 8339 | Ceased/non-payment of the annual fee |