DE68922440D1 - Gerät und Verfahren zur gleichzeitigen Einreichung von Fehlerunterbrechung und Fehlerdaten zu einem Unterstützungsprozessor. - Google Patents

Gerät und Verfahren zur gleichzeitigen Einreichung von Fehlerunterbrechung und Fehlerdaten zu einem Unterstützungsprozessor.

Info

Publication number
DE68922440D1
DE68922440D1 DE68922440T DE68922440T DE68922440D1 DE 68922440 D1 DE68922440 D1 DE 68922440D1 DE 68922440 T DE68922440 T DE 68922440T DE 68922440 T DE68922440 T DE 68922440T DE 68922440 D1 DE68922440 D1 DE 68922440D1
Authority
DE
Germany
Prior art keywords
fault
support processor
interruption
simultaneously submitting
fault data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE68922440T
Other languages
English (en)
Other versions
DE68922440T2 (de
Inventor
Kevin Chuang-Chi Huang
John Gerard Santoni
Gregory Scott Still
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Application granted granted Critical
Publication of DE68922440D1 publication Critical patent/DE68922440D1/de
Publication of DE68922440T2 publication Critical patent/DE68922440T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • G06F11/0772Means for error signaling, e.g. using interrupts, exception flags, dedicated error registers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/273Tester hardware, i.e. output processing circuits
    • G06F11/2736Tester hardware, i.e. output processing circuits using a dedicated service processor for test

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Debugging And Monitoring (AREA)
  • Hardware Redundancy (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
DE68922440T 1988-06-30 1989-06-08 Gerät und Verfahren zur gleichzeitigen Einreichung von Fehlerunterbrechung und Fehlerdaten zu einem Unterstützungsprozessor. Expired - Fee Related DE68922440T2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US07/213,560 US5267246A (en) 1988-06-30 1988-06-30 Apparatus and method for simultaneously presenting error interrupt and error data to a support processor

Publications (2)

Publication Number Publication Date
DE68922440D1 true DE68922440D1 (de) 1995-06-08
DE68922440T2 DE68922440T2 (de) 1996-01-25

Family

ID=22795576

Family Applications (1)

Application Number Title Priority Date Filing Date
DE68922440T Expired - Fee Related DE68922440T2 (de) 1988-06-30 1989-06-08 Gerät und Verfahren zur gleichzeitigen Einreichung von Fehlerunterbrechung und Fehlerdaten zu einem Unterstützungsprozessor.

Country Status (4)

Country Link
US (1) US5267246A (de)
EP (1) EP0348704B1 (de)
JP (1) JPH0227450A (de)
DE (1) DE68922440T2 (de)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2268292A (en) * 1992-06-16 1994-01-05 Ibm Error handling in a state-free system
US5515501A (en) * 1994-01-21 1996-05-07 Unisys Corporation Redundant maintenance architecture
US5864659A (en) * 1995-03-07 1999-01-26 Intel Corporation Computer server with improved reliability, availability and serviceability
US5675768A (en) * 1996-02-01 1997-10-07 Unisys Corporation Store software instrumentation package instruction
US6000040A (en) * 1996-10-29 1999-12-07 Compaq Computer Corporation Method and apparatus for diagnosing fault states in a computer system
US6502208B1 (en) 1997-03-31 2002-12-31 International Business Machines Corporation Method and system for check stop error handling
US6119246A (en) * 1997-03-31 2000-09-12 International Business Machines Corporation Error collection coordination for software-readable and non-software readable fault isolation registers in a computer system
US6065139A (en) * 1997-03-31 2000-05-16 International Business Machines Corporation Method and system for surveillance of computer system operations
US6557121B1 (en) 1997-03-31 2003-04-29 International Business Machines Corporation Method and system for fault isolation for PCI bus errors
US5951686A (en) * 1997-03-31 1999-09-14 International Business Machines Corporation Method and system for reboot recovery
US5872956A (en) * 1997-04-24 1999-02-16 International Business Machines Corporation Design methodology for device drivers supporting various operating systems network protocols and adapter hardware
US6634505B1 (en) * 1999-04-26 2003-10-21 Durex Products, Inc. Sieve bed for a sifting machine
US6957741B2 (en) * 2001-08-07 2005-10-25 Manfred Franz Axel Freissle Screening arrangement
WO2004042580A1 (fr) * 2002-10-29 2004-05-21 Stmicroelectronics S.A. Correlation temporelle de messages transmis par un circuit de surveillance d'un microprocesseur
US7339885B2 (en) * 2003-06-05 2008-03-04 International Business Machines Corporation Method and apparatus for customizable surveillance of network interfaces
US7367016B2 (en) * 2003-07-14 2008-04-29 Sun Microsystems, Inc. Method and system for expressing the algorithms for the manipulation of hardware state using an abstract language
US20070088988A1 (en) * 2005-10-14 2007-04-19 Dell Products L.P. System and method for logging recoverable errors
US8122291B2 (en) * 2010-01-21 2012-02-21 Hewlett-Packard Development Company, L.P. Method and system of error logging
JP2016186719A (ja) * 2015-03-27 2016-10-27 富士通株式会社 入出力制御装置、情報処理装置及び入出力制御装置の制御方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3930146A (en) * 1974-01-18 1975-12-30 Gte Automatic Electric Lab Inc Input/output controller maintenance arrangement for a communication switching system
JPS56118128A (en) * 1980-02-22 1981-09-17 Matsushita Electric Ind Co Ltd Interruption controlling system for peripheral control chip of microcomputer
DE3237716C2 (de) * 1982-10-12 1984-09-06 Aeg-Elotherm Gmbh, 5630 Remscheid Wechselrichter für einen Parallel-Schwingkreis-Umrichter
JPS59100959A (ja) * 1982-12-02 1984-06-11 Hitachi Ltd 複合プロセツサシステム
NO843375L (no) * 1983-10-06 1985-04-09 Honeywell Inf Systems Databehandlingssystem og fremgangsmaate til vedlikehold samt anrodning
US4627054A (en) * 1984-08-27 1986-12-02 International Business Machines Corporation Multiprocessor array error detection and recovery apparatus
US4701845A (en) * 1984-10-25 1987-10-20 Unisys Corporation User interface processor for computer network with maintenance and programmable interrupt capability
US4868818A (en) * 1987-10-29 1989-09-19 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Fault tolerant hypercube computer system architecture

Also Published As

Publication number Publication date
EP0348704A3 (de) 1991-08-07
EP0348704A2 (de) 1990-01-03
DE68922440T2 (de) 1996-01-25
JPH0465411B2 (de) 1992-10-20
EP0348704B1 (de) 1995-05-03
US5267246A (en) 1993-11-30
JPH0227450A (ja) 1990-01-30

Similar Documents

Publication Publication Date Title
DE68922440D1 (de) Gerät und Verfahren zur gleichzeitigen Einreichung von Fehlerunterbrechung und Fehlerdaten zu einem Unterstützungsprozessor.
DE3887886D1 (de) Verfahren und anordnung zur sicherung von angepasstem zugriff zu betriebsmitteln in einem multiprozessordatenverarbeitungssystem.
DE3685065D1 (de) Verfahren zum ausschneiden von bilddaten in einem rechnersystem.
DE3855260D1 (de) System und Verfahren zum Zugriff von Ferndateien in einem verteilten Netzwerk
DE68929389D1 (de) Speichersystem und Verfahren zu seinem Gebrauch
DE68925470D1 (de) Verfahren zum Abrufen von potentiell ungültigen Daten in einem Mehrrechnersystem
DE69534616D1 (de) System und Verfahren zum Verarbeiten von E/A-Anfrägen über einen Schnittstellenbus zu einer Speicherplattenanordnung
DE68916590D1 (de) Gerät zum Entfernen von und Einsetzen in einem Verbindungsbus von einer nichtentfernbaren magnetischen Aufzeichnungseinheit.
DE3751901D1 (de) Einrichtung zur Benutzung in einem Computer
DE69327892D1 (de) Verfahren und System um Daten in einem Datenverarbeitungssystem zu suchen
DE69031099D1 (de) Verfahren und Vorrichtung zur Erkennung und Korrektur von Rechtschreibfehlern
MX163579B (es) Metodo y aparato para deteccion de errores en una computadora
DE3882977D1 (de) Verfahren und anordnung zur implementierung von mehrverriegelungsanzeigen in einem multiprozessordatenverarbeitungssystem.
DE3585323D1 (de) Verfahren und vorrichtung zum ordnen von multiprozessor-operationen in ein multiprozessorsystem.
DE69328320D1 (de) Vorrichtung und Verfahren zur Datenübertragung zu und von einem Wirtrechnersystem
DE4497149T1 (de) Verfahren und Vorrichtung zum Replizieren von Daten
DE3856055D1 (de) Verfahren und Einrichtung, um gleichzeitigen Zugriff zu indizierten sequentiellen Dateien zu ermöglichen
DE3887405D1 (de) Vorrichtung zum Ein- und Ausführen von Trägern in einem Positionierungsgerät und Wähleinrichtung zum Anwenden in einer derartigen Vorrichtung.
DE3686208D1 (de) Verfahren und anordnung zur leitweglenkung von paketen in einem vielfachknotenrechnerverbindungsnetzwerk.
NO177548C (no) System for bestemmelse av en programvares riktighet i et databehandlingsapparat
DE69331452D1 (de) Datenprozessor für Wertpapier mit festem Einkommen und Verfahren um diesen zu benutzen
DE68909939D1 (de) Verfahren und vorrichtung zur registrierung und zum gebrauch von belichtungsdaten in einem photographischen system.
DE68927218D1 (de) Verfahren und Vorrichtung für Zustandskode in einem Zentralprozessor
DE69203938D1 (de) Verfahren und Vorrichtung zur Dehydrierung von aliphatischen Kohlenwasserstoffen zu olefinischen Kohlenwasserstoffen.
DE69308032D1 (de) Verfahren und system zum verbinden von objekten in einem rechnersystem

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee