DE68910461D1 - GERäT ZUR RECHNERGESTÜTZEN ERZEUGUNG VON PRÜFPROGRAMMEN FÜR DIGITALE SCHALTUNGEN. - Google Patents
GERäT ZUR RECHNERGESTÜTZEN ERZEUGUNG VON PRÜFPROGRAMMEN FÜR DIGITALE SCHALTUNGEN.Info
- Publication number
- DE68910461D1 DE68910461D1 DE89904134T DE68910461T DE68910461D1 DE 68910461 D1 DE68910461 D1 DE 68910461D1 DE 89904134 T DE89904134 T DE 89904134T DE 68910461 T DE68910461 T DE 68910461T DE 68910461 D1 DE68910461 D1 DE 68910461D1
- Authority
- DE
- Germany
- Prior art keywords
- computer
- digital circuits
- test programs
- based generation
- generation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3183—Generation of test inputs, e.g. test vectors, patterns or sequences
- G01R31/318307—Generation of test inputs, e.g. test vectors, patterns or sequences computer-aided, e.g. automatic test program generator [ATPG], program translations, test program debugging
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Tests Of Electronic Circuits (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB888805120A GB8805120D0 (en) | 1988-03-03 | 1988-03-03 | Testing digital circuits |
Publications (2)
Publication Number | Publication Date |
---|---|
DE68910461D1 true DE68910461D1 (de) | 1993-12-09 |
DE68910461T2 DE68910461T2 (de) | 1994-03-03 |
Family
ID=10632809
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE89904134T Expired - Fee Related DE68910461T2 (de) | 1988-03-03 | 1989-03-03 | GERäT ZUR RECHNERGESTÜTZEN ERZEUGUNG VON PRÜFPROGRAMMEN FÜR DIGITALE SCHALTUNGEN. |
Country Status (6)
Country | Link |
---|---|
US (1) | US5084876A (de) |
EP (1) | EP0363465B1 (de) |
JP (1) | JP2960740B2 (de) |
DE (1) | DE68910461T2 (de) |
GB (1) | GB8805120D0 (de) |
WO (1) | WO1989008297A1 (de) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03158779A (ja) * | 1989-11-15 | 1991-07-08 | Nec Corp | Lsiのテストパタン作成方式 |
US5321701A (en) * | 1990-12-06 | 1994-06-14 | Teradyne, Inc. | Method and apparatus for a minimal memory in-circuit digital tester |
US5323108A (en) * | 1992-01-23 | 1994-06-21 | Hewlett-Packard Company | Method for generating functional tests for printed circuit boards based on pattern matching of models |
US20020091850A1 (en) * | 1992-10-23 | 2002-07-11 | Cybex Corporation | System and method for remote monitoring and operation of personal computers |
US5450349A (en) * | 1992-10-27 | 1995-09-12 | Digital Equipment Corporation | Computer system performance evaluation system and method |
US5410548A (en) * | 1992-10-28 | 1995-04-25 | Motorola, Inc. | Test pattern fault equivalence |
US5475695A (en) * | 1993-03-19 | 1995-12-12 | Semiconductor Diagnosis & Test Corporation | Automatic failure analysis system |
US5513118A (en) * | 1993-08-25 | 1996-04-30 | Nec Usa, Inc. | High level synthesis for partial scan testing |
US5815713A (en) * | 1995-04-13 | 1998-09-29 | Sterling Software, Inc. | Method and system for automated transformation of declarative language process specifications |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4228537A (en) * | 1978-08-29 | 1980-10-14 | Genrad, Inc. | Method of and apparatus for automatic fault diagnosis of electrical circuits employing on-line simulation of faults in such circuits during diagnosis |
ATE87755T1 (de) * | 1986-06-06 | 1993-04-15 | Siemens Ag | Verfahren zur simulation eines unterbrechungsfehlers in einer logikschaltung mit feldeffekttransistoren und anordnungen zur durchfuehrung des verfahrens. |
US4961156A (en) * | 1987-10-27 | 1990-10-02 | Nec Corporation | Simulation capable of simultaneously simulating a logic circuit model in response to a plurality of input logic signals |
-
1988
- 1988-03-03 GB GB888805120A patent/GB8805120D0/en active Pending
-
1989
- 1989-03-03 DE DE89904134T patent/DE68910461T2/de not_active Expired - Fee Related
- 1989-03-03 WO PCT/GB1989/000209 patent/WO1989008297A1/en active IP Right Grant
- 1989-03-03 JP JP1503586A patent/JP2960740B2/ja not_active Expired - Fee Related
- 1989-03-03 EP EP89904134A patent/EP0363465B1/de not_active Expired - Lifetime
- 1989-12-29 US US07/457,697 patent/US5084876A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
EP0363465A1 (de) | 1990-04-18 |
DE68910461T2 (de) | 1994-03-03 |
JP2960740B2 (ja) | 1999-10-12 |
EP0363465B1 (de) | 1993-11-03 |
GB8805120D0 (en) | 1988-03-30 |
JPH02503487A (ja) | 1990-10-18 |
WO1989008297A1 (en) | 1989-09-08 |
US5084876A (en) | 1992-01-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3788602D1 (de) | Vorrichtung zur Aufzeichnung von Programmen für elektronische Apparate. | |
DE3484588D1 (de) | Schaltung zur erfassung von pruefeingaben. | |
DE3486280D1 (de) | Vorrichtung zur Erzeugung von Musiktönen vom Wellenformauslesespeichertyp. | |
DE3481222D1 (de) | Elektroanalytisches verfahren und fuehler zur wasserstoffmessung. | |
DE3486027D1 (de) | Testvorrichtung und verfahren. | |
DE69009088D1 (de) | Verbindungsverfahren für Schaltungen und Klebefilm dafür. | |
NO844108L (no) | Broenntestingsapparat | |
DK12185D0 (da) | Elektronisk musikinstrument | |
DE3853206D1 (de) | Verfahren und gerät zur byteschreibfehlerkodierung. | |
DE69025309D1 (de) | Einrichtung zur Erzeugung von Taktsignalen für Datenwiedergabe | |
DE3677553D1 (de) | Akustooptisches system zur pruefung von schaltungen sehr hoher schaltgeschwindigkeit. | |
DE3787900D1 (de) | Verfahren und Gerät zur Erzeugung von Prüfungs-Byten zur Fehlerdetektion für einen Datenblock. | |
DE3855860D1 (de) | Schaltungsveränderungssystem und -verfahren, Verfahren zur Erzeugung von invertierter Logik und Logikentwurfssystem | |
DE3864232D1 (de) | Anordnung zur strukturellen pruefung einer integrierten schaltung. | |
DE3481398D1 (de) | Verfahren und schaltungsanordnung zur kompensation von uebersprech- u./o. echosignalen. | |
DE69117857D1 (de) | Gerät und Verfahren zur Parallelgeneration von zyklischen redundanten Prüfungskoden | |
DE3486081D1 (de) | Verfahren und testzusammensetzung zur bestimmung von wasserstoffperoxid. | |
DE3481237D1 (de) | Vorrichtung und verfahren zum messen von betriebszeiten. | |
DE3689928D1 (de) | Effektvorrichtung für elektronisches Musikinstrument. | |
DE3483455D1 (de) | Verfahren zur selbstheilung von hochintegrierten schaltungen und selbstheilende hochintegrierte schaltung. | |
DE3869325D1 (de) | Verfahren und vorrichtung zur pruefung von lichtwellenleiter-knotenpunkten. | |
DE68910461D1 (de) | GERäT ZUR RECHNERGESTÜTZEN ERZEUGUNG VON PRÜFPROGRAMMEN FÜR DIGITALE SCHALTUNGEN. | |
DE3580025D1 (de) | Halbleiter auf isolator-(soi)-anordnungen und verfahren zur herstellung von soi integrierten schaltungen. | |
DE3584609D1 (de) | Geraet zur erzeugung digitaler signale. | |
DE68914679D1 (de) | Verfahren und messinstrument für drei komponenten. |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8364 | No opposition during term of opposition | ||
8327 | Change in the person/name/address of the patent owner |
Owner name: AGILENT TECHNOLOGIES, INC. (N.D.GES.D.STAATES DELA |
|
8339 | Ceased/non-payment of the annual fee |