DE3854284T2 - Paralleladdierer mit entfernten Abhängigkeiten. - Google Patents
Paralleladdierer mit entfernten Abhängigkeiten.Info
- Publication number
- DE3854284T2 DE3854284T2 DE3854284T DE3854284T DE3854284T2 DE 3854284 T2 DE3854284 T2 DE 3854284T2 DE 3854284 T DE3854284 T DE 3854284T DE 3854284 T DE3854284 T DE 3854284T DE 3854284 T2 DE3854284 T2 DE 3854284T2
- Authority
- DE
- Germany
- Prior art keywords
- pseudo
- bit
- sum
- following boolean
- sumi
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/38—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
- G06F7/48—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
- G06F7/50—Adding; Subtracting
- G06F7/505—Adding; Subtracting in bit-parallel fashion, i.e. having a different digit-handling circuit for each denomination
- G06F7/506—Adding; Subtracting in bit-parallel fashion, i.e. having a different digit-handling circuit for each denomination with simultaneous carry generation for, or propagation over, two or more stages
- G06F7/508—Adding; Subtracting in bit-parallel fashion, i.e. having a different digit-handling circuit for each denomination with simultaneous carry generation for, or propagation over, two or more stages using carry look-ahead circuits
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Pure & Applied Mathematics (AREA)
- Mathematical Analysis (AREA)
- Computational Mathematics (AREA)
- Computing Systems (AREA)
- Mathematical Optimization (AREA)
- General Engineering & Computer Science (AREA)
- Complex Calculations (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Error Detection And Correction (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US07/066,364 US4942548A (en) | 1987-06-25 | 1987-06-25 | Parallel adder having removed dependencies |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE3854284D1 DE3854284D1 (de) | 1995-09-14 |
| DE3854284T2 true DE3854284T2 (de) | 1996-03-28 |
Family
ID=22069030
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE3854284T Expired - Fee Related DE3854284T2 (de) | 1987-06-25 | 1988-05-06 | Paralleladdierer mit entfernten Abhängigkeiten. |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US4942548A (enExample) |
| EP (1) | EP0296344B1 (enExample) |
| JP (1) | JPS649523A (enExample) |
| DE (1) | DE3854284T2 (enExample) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO1991015820A1 (en) * | 1990-04-04 | 1991-10-17 | International Business Machines Corporation | Early scism alu status determination apparatus |
| JP4531838B2 (ja) | 2006-09-28 | 2010-08-25 | 富士通株式会社 | 桁上先見回路および桁上先見方法 |
| US7991820B1 (en) | 2007-08-07 | 2011-08-02 | Leslie Imre Sohay | One step binary summarizer |
| WO2010045378A2 (en) * | 2008-10-14 | 2010-04-22 | The Research Foundation Of State University Of New York (Sunyrf) | Generating partial sums |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5384647A (en) * | 1976-12-30 | 1978-07-26 | Fujitsu Ltd | High-speed adder for binary and decimal |
| US4157590A (en) * | 1978-01-03 | 1979-06-05 | International Business Machines Corporation | Programmable logic array adder |
| GB2011669B (en) * | 1978-01-03 | 1982-01-13 | Ibm | Programmable logic array adders |
| US4348736A (en) * | 1978-10-05 | 1982-09-07 | International Business Machines Corp. | Programmable logic array adder |
| IL59907A0 (en) * | 1980-04-23 | 1980-06-30 | Nathan Grundland | Arithmetic logic unit |
| US4737926A (en) * | 1986-01-21 | 1988-04-12 | Intel Corporation | Optimally partitioned regenerative carry lookahead adder |
-
1987
- 1987-06-25 US US07/066,364 patent/US4942548A/en not_active Expired - Fee Related
-
1988
- 1988-05-06 DE DE3854284T patent/DE3854284T2/de not_active Expired - Fee Related
- 1988-05-06 EP EP88107310A patent/EP0296344B1/en not_active Expired - Lifetime
- 1988-05-25 JP JP63126066A patent/JPS649523A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS649523A (en) | 1989-01-12 |
| EP0296344A2 (en) | 1988-12-28 |
| US4942548A (en) | 1990-07-17 |
| JPH0424730B2 (enExample) | 1992-04-27 |
| DE3854284D1 (de) | 1995-09-14 |
| EP0296344A3 (en) | 1991-01-30 |
| EP0296344B1 (en) | 1995-08-09 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE69506675T2 (de) | Verfahren zur Ausführung von modularen Reduktion nach der Montgomery-Methode | |
| DE68926330T2 (de) | Antizipator für die Anzahl vorhergehender Nullen/Einsen | |
| DE69131458T2 (de) | Hardware-Anordnung zur Addition und Subtraktion von Gleitkommazahlen | |
| DE3650335T2 (de) | Rechenverfahren und -gerät für endlichfeldmultiplikation. | |
| DE69826963T2 (de) | Gerät für die modulare Inversion zur Sicherung von Information | |
| DE3855497T2 (de) | Datenverarbeitungsgerät zur Berechnung eines multiplikativ invertierten Elements eines endigen Körpers | |
| EP1360579B1 (de) | Verfahren und vorrichtung zum modularen multiplizieren und rechenwerk zum modularen multiplizieren | |
| DE69321241T2 (de) | Hochleistungsmantissendividierer. | |
| DE69409418T2 (de) | Vorrichtung und Verfahren zur Ableitung von Polynomialmengen | |
| DE69434806T2 (de) | Verfahren, System und Vorrichtung zum automatischen Entwurf einer Multiplikatorschaltung und durch die Durchführung dieses Verfahrens entworfene Multiplikatorschaltung | |
| EP3542313B1 (de) | Verfahren zum berechnen einer ausgabe eines neuronalen netzes | |
| DE4403917C2 (de) | Vorrichtung zum Berechnen einer Bit-Besetzungszählung | |
| DE2758130C2 (de) | Binärer und dezimaler Hochgeschwindigkeitsaddierer | |
| DE3689356T2 (de) | Verfahren und Schaltung zum Generieren von binären Signalen und modifizierter Bitfolge. | |
| DE4101004A1 (de) | Paralleler multiplizierer mit sprungfeld und modifiziertem wallac-baum | |
| DE69025182T2 (de) | Digitaler prozessor für zweierkomplementberechnungen | |
| DE69227791T2 (de) | Booth's Multiplikationssystem zur Durchführung von A+/- X.Y | |
| DE3852576T2 (de) | Einrichtung und Verfahren für eine erweiterte Arithmetik-Logik-Einheit zur Beschleunigung der ausgewählten Operationen. | |
| DE1549508A1 (de) | Logistische Anordnung zum Durchfuehren von arithmetischen Rechenoperationen,die zu einem positiven oder negativen UEbertrag fuehren | |
| DE10357661A1 (de) | Modularer Montgomery-Multiplizierer und zugehöriges Multiplikationsverfahren | |
| DE68927028T2 (de) | Transformation des Divisors und des Dividends in digitaler Division | |
| DE3854284T2 (de) | Paralleladdierer mit entfernten Abhängigkeiten. | |
| WO2003093969A2 (de) | Berechnen eines ergebnisses einer modularen multiplikation | |
| DE69032391T2 (de) | Mehrere Bit umkodierender Multiplizierer | |
| DE69026414T2 (de) | Binäres Addiergerät |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 8364 | No opposition during term of opposition | ||
| 8339 | Ceased/non-payment of the annual fee |